Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | Hexagon | CPP | next_suggestion | DSP | 19,100 | [
"return",
"Changed",
";"
] | [
"}",
"else",
"if",
"(",
"HII",
"->",
"getAddrMode",
"(",
"*",
"OldMI",
")",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"{",
"short",
"NewOpCode",
"=",
"HII",
"->",
"changeAddrMode_io_abs",
"(",
"*",
"OldMI",
")",
";",
"assert",
"(",
"NewOpCode",
">=",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 19,101 | [
"let",
"Constraints",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"isFP",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"USR",
"]",
";"
] |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 19,102 | [
"setLoadExtAction",
"(",
"Ext",
",",
"MVT",
"::",
"v8i16",
",",
"MVT",
"::",
"v8i8",
",",
"Legal",
")",
";"
] | [
"for",
"(",
"auto",
"Op",
":",
"{",
"ISD",
"::",
"SMIN",
",",
"ISD",
"::",
"SMAX",
",",
"ISD",
"::",
"UMIN",
",",
"ISD",
"::",
"UMAX",
"}",
")",
"for",
"(",
"auto",
"T",
":",
"{",
"MVT",
"::",
"v16i8",
",",
"MVT",
"::",
"v8i16",
",",
"MVT",
... |
LLVM | PowerPC | TD | next_suggestion | CPU | 19,103 | [
"let",
"Pattern",
"=",
"pattern",
";"
] | [
"class",
"DForm_base",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"opcode",
",",
"dag",
"OOL",
",",
"dag",
"IOL",
",",
"string",
"asmstr",
",",
"InstrItinClass",
"itin",
",",
"list",
"<",
"dag",
">",
"pattern",
">",
":",
"I",
"<",
"opcode",
",",
"OOL",
",",... |
LLVM | ARM | CPP | stmt_completion | CPU | 19,104 | [
"case",
"D9",
":",
"case",
"D8",
":"
] | [
"static",
"inline",
"bool",
"isARMArea3Register",
"(",
"unsigned",
"Reg",
",",
"bool",
"isIOS",
")",
"{",
"using",
"namespace",
"ARM",
";",
"switch",
"(",
"Reg",
")",
"{",
"case",
"D15",
":",
"case",
"D14",
":",
"case",
"D13",
":",
"case",
"D12",
":",
... |
GCC | i386 | MD | stmt_completion | CPU | 19,105 | [
"]",
")"
] | [
"(",
"V16HI",
"<STR_LIT>",
")",
"V8HI",
"(",
"V8SI",
"<STR_LIT>",
")",
"V4SI"
] |
LLVM | FISC | CPP | program_repair | CPU | 19,106 | [
"<FIXS>",
"Type",
"=",
"ELF",
"::",
"R_FISC_9_ADDRESS",
";",
"break",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"Type",
"=",
"ELF",
"::",
"R_FISC_6_SHAMT",
";",
"break",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"Type",
"=",
"ELF",
"::",
... | [
"Type",
"=",
"ELF",
"::",
"R_FISC_CALL19",
";",
"break",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"<BUGS>",
"Type",
"=",
"ELF",
"::",
"R_FISC_9",
";",
"<BUGE>",
"break",
";",
"}",
"return",
"Type",
";"
] |
GCC | sh | CPP | code_generation | CPU | 19,107 | [
"void",
"gen_ashift",
"(",
"int",
"type",
",",
"int",
"n",
",",
"rtx",
"reg",
")",
"{",
"if",
"(",
"n",
"<",
"<NUM_LIT>",
")",
"{",
"if",
"(",
"type",
"==",
"ASHIFT",
")",
"type",
"=",
"LSHIFTRT",
";",
"else",
"type",
"=",
"ASHIFT",
";",
"n",
"... | [
"Code",
"to",
"expand",
"a",
"shift",
"."
] |
LLVM | CellSPU | TD | stmt_completion | MPU | 19,108 | [
"rclass",
":",
"$",
"rA",
",",
"rclass",
":",
"$",
"rB",
")",
")",
")",
"]",
">",
";"
] | [
"class",
"EQVRegPattern3",
"<",
"RegisterClass",
"rclass",
">",
":",
"EQVInst",
"<",
"(",
"outs",
"rclass",
":",
"$",
"rT",
")",
",",
"(",
"ins",
"rclass",
":",
"$",
"rA",
",",
"rclass",
":",
"$",
"rB",
")",
",",
"[",
"(",
"set",
"rclass",
":",
"... |
GCC | sh | MD | stmt_completion | CPU | 19,109 | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"ANDIORXORPLUS",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")"
] |
GCC | i386 | CPP | next_suggestion | CPU | 19,110 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_cvtepu32_epi64",
"(",
"_",
"_",
"m256i",
"_",
"_",
"X... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 19,111 | [
")",
"const",
"{"
] | [
"unsigned",
"getVarArgsFPRSize",
"("
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 19,112 | [
",",
"shl_imm8",
":",
"$",
"Imm",
")",
",",
"sub_8",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"v1i8",
"(",
"shl",
"(",
"v1i8",
"FPR8",
":",
"$",
"Rn",
")",
",",
"(",
"v1i8",
"(",
"Neon_vdup",
"(",
"i32",
"(",
"shl_imm8",
":",
"$",
"Imm",
")",
")",
")",
")",
")",
")",
",",
"(",
"EXTRACT_SUBREG",
"(",
"SHLvv... |
GCC | arm | CPP | stmt_completion | CPU | 19,113 | [
"}",
"_",
"_",
"rv",
";"
] | [
"vld1_bf16_x4",
"(",
"const",
"bfloat16_t",
"*",
"_",
"_",
"ptr",
")",
"{",
"union",
"{",
"bfloat16x4x4_t",
"_",
"_",
"i",
";",
"_",
"_",
"builtin_neon_oi",
"_",
"_",
"o",
";"
] |
GCC | h8300 | MD | program_repair | MPU | 19,114 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"parallel",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"ior",
":",
"SI",
"(",
"and",
":",
"SI",
"(",
"match_dup"... |
LLVM | AMDGPU | TD | next_suggestion | GPU | 19,115 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Word0",
";"
] | [
"let",
"FETCH_WHOLE_QUAD",
"=",
"<NUM_LIT>",
";",
"let",
"SRC_REL",
"=",
"<NUM_LIT>",
";",
"let",
"SRC_SEL_X",
"=",
"<NUM_LIT>",
";",
"let",
"DST_REL",
"=",
"<NUM_LIT>",
";",
"let",
"USE_CONST_FIELDS",
"=",
"<NUM_LIT>",
";",
"let",
"NUM_FORMAT_ALL",
"=",
"<NUM... |
GCC | arm | MD | stmt_completion | CPU | 19,116 | [
")",
")"
] | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | rs6000 | CPP | code_generation | CPU | 19,117 | [
"const",
"char",
"*",
"rs6000_output_load_multiple",
"(",
"rtx",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"{",
"int",
"i",
",",
"j",
";",
"int",
"words",
"=",
"XVECLEN",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"<NUM_LIT>",
")",
";",
"rtx",
"xop",
"... | [
"Return",
"a",
"string",
"to",
"perform",
"a",
"load_multiple",
"operation",
".",
"operands",
"[",
"0",
"]",
"is",
"the",
"vector",
".",
"operands",
"[",
"1",
"]",
"is",
"the",
"source",
"address",
".",
"operands",
"[",
"2",
"]",
"is",
"the",
"first",
... |
GCC | mn10300 | CPP | code_generation | MPU | 19,118 | [
"bool",
"mn10300_wide_const_load_uses_clr",
"(",
"rtx",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"{",
"long",
"val",
"[",
"<NUM_LIT>",
"]",
";",
"if",
"(",
"GET_CODE",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"!=",
"REG",
"||",
"REGNO_REG_CLASS",
"(",
"... | [
"Check",
"whether",
"a",
"constant",
"used",
"to",
"initialize",
"a",
"DImode",
"or",
"DFmode",
"can",
"use",
"a",
"clr",
"instruction",
".",
"The",
"code",
"here",
"must",
"be",
"kept",
"in",
"sync",
"with",
"movdf",
"and",
"movdi",
"."
] |
GCC | rs6000 | CPP | code_generation | CPU | 19,119 | [
"void",
"print_operand_address",
"(",
"FILE",
"*",
"file",
",",
"rtx",
"x",
")",
"{",
"if",
"(",
"REG_P",
"(",
"x",
")",
")",
"fprintf",
"(",
"file",
",",
"<STR_LIT>",
"<NUM_LIT>",
"<STR_LIT>",
",",
"reg_names",
"[",
"REGNO",
"(",
"x",
")",
"]",
")",... | [
"Print",
"the",
"operand",
"address",
"represented",
"by",
"the",
"rtx",
"addr"
] |
GCC | i386 | MD | next_suggestion | CPU | 19,120 | [
"(",
"plus",
":",
"DI",
"(",
"mult",
":",
"DI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")"
] | [
"(",
"define_peephole2",
"[",
"(",
"parallel",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"mult",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_oper... |
GCC | mips | CPP | next_suggestion | CPU | 19,121 | [
"trampoline",
"[",
"i",
"++",
"]",
"=",
"OP",
"(",
"MIPS_JR",
"(",
"PIC_FUNCTION_ADDR_REGNUM",
")",
")",
";"
] | [
"trampoline",
"[",
"i",
"++",
"]",
"=",
"OP",
"(",
"MIPS_MOVE",
"(",
"AT_REGNUM",
",",
"RETURN_ADDR_REGNUM",
")",
")",
";",
"trampoline",
"[",
"i",
"++",
"]",
"=",
"OP",
"(",
"MIPS_BAL",
"(",
"<NUM_LIT>",
")",
")",
";",
"trampoline",
"[",
"i",
"++",
... |
GCC | rs6000 | MD | program_repair | CPU | 19,122 | [
"<FIXS>",
"(",
"define_insn",
"<STR_LIT>",
"<FIXE>"
] | [
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<BUGS>",
"(",
"define_insn",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"zero_extend",
":",
"SI",
"(",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 19,123 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NU... |
GCC | rs6000 | CPP | next_suggestion | CPU | 19,124 | [
"}"
] | [
"bool",
"rs6000_fndecl_pcrel_p",
"(",
"const_tree",
"fndecl",
")",
"{",
"if",
"(",
"DEFAULT_ABI",
"!=",
"ABI_ELFv2",
")",
"return",
"false",
";",
"struct",
"cl_target_option",
"*",
"opts",
"=",
"target_opts_for_fn",
"(",
"fndecl",
")",
";",
"return",
"(",
"(",... |
GCC | i386 | MD | next_suggestion | CPU | 19,125 | [
"(",
"set_attr",
"(",
"<STR_LIT>",
")",
"(",
"<STR_LIT>",
")",
")"
] | [
"(",
"match_operand",
":",
"V4SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_VP4FMADD",
")",
"(",
"match_operand",
":",
"V4SF",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 19,126 | [
"[",
"USR",
"]",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isFP",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"="
] |
GCC | i386 | MD | stmt_completion | CPU | 19,127 | [
")",
"]",
")"
] | [
"(",
"define_mode_attr",
"i",
"[",
"(",
"QI",
"<STR_LIT>",
")",
"(",
"HI",
"<STR_LIT>",
")",
"(",
"SI",
"<STR_LIT>",
")",
"(",
"DI",
"<STR_LIT>"
] |
GCC | i386 | MD | program_repair | CPU | 19,128 | [
"<FIXS>",
"rtx",
"temp",
"=",
"assign_386_stack_local",
"(",
"SFmode",
",",
"SLOT_TEMP",
")",
"<FIXE>"
] | [
"else",
"{",
"<BUGS>",
"rtx",
"temp",
"=",
"assign_386_stack_local",
"(",
"SFmode",
",",
"<NUM_LIT>",
")",
"<BUGE>",
"emit_insn",
"(",
"gen_truncdfsf2_with_temp",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"temp",
")",... |
LLVM | CellSPU | TD | next_suggestion | MPU | 19,129 | [
"}",
"else",
"if",
"(",
"N",
"-",
">",
"getValueType",
"(",
"<NUM_LIT>",
")",
"=",
"=",
"MVT",
":",
":",
"i64",
")",
"{",
"uint64_t",
"val",
"=",
"N",
"-",
">",
"getZExtValue",
"(",
")",
";"
] | [
"def",
"hi16",
":",
"PatLeaf",
"<",
"(",
"imm",
")",
",",
"[",
"{",
"if",
"(",
"N",
"-",
">",
"getValueType",
"(",
"<NUM_LIT>",
")",
"=",
"=",
"MVT",
":",
":",
"i32",
")",
"{",
"uint32_t",
"val",
"=",
"uint32_t",
"(",
"N",
"-",
">",
"getZExtVal... |
GCC | alpha | MD | program_repair | MPU | 19,130 | [
"<FIXS>",
"(",
"define_insn",
"<STR_LIT>",
"<FIXE>"
] | [
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<BUGS>",
"(",
"define_insn",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"set",
"(",
"pc",
")",
"(",
"if_then_else",
"(",
"match_operator",
"<NUM_LIT>",
"<STR_LIT>"
] |
GCC | i386 | MD | stmt_completion | CPU | 19,131 | [
"]",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"XF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"XF",
"[",
"(",
"match_operand",
":",
"XF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_FRNDINT_FLOOR",
")",
")",
"(",
"use",
"("... |
GCC | i386 | MD | next_suggestion | CPU | 19,132 | [
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"XF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"absneg",
":",
"XF",
"(",
"float_extend",
":",
"XF"
] |
GCC | arm | CPP | stmt_completion | CPU | 19,133 | [
"op1",
"=",
"copy_to_mode_reg",
"(",
"mode1",
",",
"op1",
")",
";"
] | [
"machine_mode",
"tmode",
"=",
"insn_data",
"[",
"icode",
"]",
".",
"operand",
"[",
"<NUM_LIT>",
"]",
".",
"mode",
";",
"machine_mode",
"mode0",
"=",
"insn_data",
"[",
"icode",
"]",
".",
"operand",
"[",
"<NUM_LIT>",
"]",
".",
"mode",
";",
"machine_mode",
... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 19,134 | [
"}"
] | [
"void",
"EmitARM64WinCFISaveReg",
"(",
"unsigned",
"Reg",
",",
"int",
"Offset",
")",
"override",
"{",
"OS",
"<<",
"<STR_LIT>",
"\\t.seh_save_reg x",
"<STR_LIT>",
"<<",
"Reg",
"<<",
"<STR_LIT>",
", ",
"<STR_LIT>",
"<<",
"Offset",
"<<",
"<STR_LIT>",
"\\n",
"<STR_L... |
GCC | aarch64 | CPP | code_generation | CPU | 19,135 | [
"static",
"bool",
"aarch64_takes_arguments_in_sve_regs_p",
"(",
"const_tree",
"fntype",
")",
"{",
"CUMULATIVE_ARGS",
"args_so_far_v",
";",
"aarch64_init_cumulative_args",
"(",
"&",
"args_so_far_v",
",",
"NULL_TREE",
",",
"NULL_RTX",
",",
"NULL_TREE",
",",
"<NUM_LIT>",
"... | [
"Return",
"true",
"if",
"a",
"function",
"with",
"type",
"FNTYPE",
"takes",
"arguments",
"in",
"SVE",
"vector",
"or",
"predicate",
"registers",
"."
] |
GCC | i386 | CPP | program_repair | CPU | 19,136 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"dimode_scalar_to_vector_candidate_p",
"(",
"rtx_insn",
"*",
"insn",
")",
"<FIXE>"
] | [
"return",
"true",
";",
"}",
"<BUGS>",
"<BUGE>",
"static",
"bool",
"<BUGS>",
"scalar_to_vector_candidate_p",
"(",
"rtx_insn",
"*",
"insn",
")",
"<BUGE>",
"{",
"rtx",
"def_set",
"=",
"single_set",
"(",
"insn",
")",
";"
] |
GCC | arm | CPP | code_generation | CPU | 19,137 | [
"static",
"void",
"report_not_enum",
"(",
"location_t",
"location",
",",
"tree",
"fndecl",
",",
"unsigned",
"int",
"argno",
",",
"HOST_WIDE_INT",
"actual",
",",
"tree",
"enumtype",
")",
"{",
"error_at",
"(",
"location",
",",
"<STR_LIT>",
"passing %wd to argument %... | [
"Report",
"that",
"LOCATION",
"has",
"a",
"call",
"to",
"FNDECL",
"in",
"which",
"argument",
"ARGNO",
"has",
"the",
"value",
"ACTUAL",
",",
"whereas",
"the",
"function",
"requires",
"a",
"valid",
"value",
"of",
"enum",
"type",
"ENUMTYPE",
".",
"ARGNO",
"co... |
LLVM | SystemZ | CPP | next_suggestion | CPU | 19,138 | [
"Chain",
"=",
"DAG",
".",
"getCopyToReg",
"(",
"Chain",
",",
"dl",
",",
"RegsToPass",
"[",
"i",
"]",
".",
"first",
",",
"RegsToPass",
"[",
"i",
"]",
".",
"second",
",",
"InFlag",
")",
";"
] | [
"SmallVector",
"<",
"CCValAssign",
",",
"<NUM_LIT>",
">",
"ArgLocs",
";",
"CCState",
"CCInfo",
"(",
"CallConv",
",",
"isVarArg",
",",
"getTargetMachine",
"(",
")",
",",
"ArgLocs",
",",
"*",
"DAG",
".",
"getContext",
"(",
")",
")",
";",
"CCInfo",
".",
"An... |
LLVM | X86 | CPP | code_generation | CPU | 19,139 | [
"bool",
"Emitter",
"<",
"CodeEmitter",
">",
"::",
"runOnMachineFunction",
"(",
"MachineFunction",
"&",
"MF",
")",
"{",
"MCE",
".",
"setModuleInfo",
"(",
"&",
"getAnalysis",
"<",
"MachineModuleInfo",
">",
"(",
")",
")",
";",
"II",
"=",
"TM",
".",
"getInstrI... | [
"runOnMachineFunction",
"-",
"Emit",
"the",
"function",
"body",
"."
] |
GCC | mips | MD | stmt_completion | CPU | 19,140 | [
")"
] | [
"(",
"if_then_else",
":",
"GPR",
"(",
"match_operand",
":",
"GPR2",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"GPR",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"GPR",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
... |
GCC | frv | MD | next_suggestion | VLIW | 19,141 | [
"<STR_LIT>"
] | [
"(",
"unspec",
":",
"SI",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"reg",
":",
"DI",
"IACC0_REG",
")",
"]",
"UNSPEC_SCUTSS",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | M88k | CPP | program_repair | MPU | 19,142 | [
"<FIXS>",
"bool",
"HasWidth",
"=",
"false",
";",
"<FIXE>",
"<FIXS>",
"<FIXE>",
"<FIXS>",
"if",
"(",
"!",
"HasWidth",
")",
"<FIXE>"
] | [
"MCContext",
"&",
"Ctx",
"=",
"getContext",
"(",
")",
";",
"SMLoc",
"StartLoc",
"=",
"Parser",
".",
"getTok",
"(",
")",
".",
"getLoc",
"(",
")",
";",
"<BUGS>",
"Optional",
"AsmToken",
">",
"WidthTok",
";",
"<BUGE>",
"int64_t",
"Width",
"=",
"<NUM_LIT>",
... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 19,143 | [
"return",
"isThreadPointerAcquisitionNode",
"(",
"Base",
",",
"CurDAG",
")",
";"
] | [
"}",
"else",
"if",
"(",
"StoreSDNode",
"*",
"ST",
"=",
"dyn_cast",
"<",
"StoreSDNode",
">",
"(",
"ADDTLSUse",
")",
")",
"{",
"if",
"(",
"ST",
"->",
"getSrcValueOffset",
"(",
")",
"!=",
"<NUM_LIT>",
"||",
"!",
"ST",
"->",
"getOffset",
"(",
")",
".",
... |
GCC | pa | MD | next_suggestion | CPU | 19,144 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"mem",
":",
"DI",
"(",
"plus",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
... |
GCC | aarch64 | CPP | code_generation | CPU | 19,145 | [
"static",
"bool",
"aarch64_vfp_is_call_or_return_candidate",
"(",
"machine_mode",
"mode",
",",
"const_tree",
"type",
",",
"machine_mode",
"*",
"base_mode",
",",
"int",
"*",
"count",
",",
"bool",
"*",
"is_ha",
")",
"{",
"machine_mode",
"new",
"_",
"mode",
"=",
... | [
"Return",
"TRUE",
"if",
"an",
"argument",
",",
"whose",
"type",
"is",
"described",
"by",
"TYPE",
"and",
"MODE",
",",
"shall",
"be",
"passed",
"or",
"returned",
"in",
"simd/fp",
"register",
"(",
"s",
")",
"(",
"providing",
"these",
"parameter",
"passing",
... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 19,146 | [
"(",
")",
")",
"{"
] | [
"inline",
"bool",
"isBrTable",
"(",
"const",
"MachineInstr",
"&",
"MI",
")",
"{",
"switch",
"(",
"MI",
".",
"getOpcode"
] |
GCC | aarch64 | MD | next_suggestion | CPU | 19,147 | [
")"
] | [
"(",
"unspec",
":",
"SVE_FULL",
"[",
"(",
"match_operand",
":",
"<",
"VPRED",
">",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SVE_FULL",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_LDNT1_SVE",
")",
")",
"]",
"<STR_LIT>... |
GCC | c6x | CPP | program_repair | VLIW | 19,148 | [
"<FIXS>",
"not",
"e_stores",
"(",
"insn",
",",
"clobber_cond_1",
",",
"ss",
".",
"jump_cond",
"+",
"idx",
")",
";",
"<FIXE>"
] | [
"continue",
";",
"}",
"<BUGS>",
"not",
"e_stores",
"(",
"PATTERN",
"(",
"insn",
")",
",",
"clobber_cond_1",
",",
"ss",
".",
"jump_cond",
"+",
"idx",
")",
";",
"<BUGE>",
"for",
"(",
"link",
"=",
"REG_NOTES",
"(",
"insn",
")",
";",
"link",
";",
"link",... |
LLVM | XCore | CPP | stmt_completion | MPU | 19,149 | [
")",
",",
"<STR_LIT>",
"xcore",
"<STR_LIT>",
",",
"<STR_LIT>",
"XCore",
"<STR_LIT>",
")",
";"
] | [
"void",
"LLVMInitializeXCoreTargetInfo",
"(",
")",
"{",
"RegisterTarget",
"<",
"Triple",
"::",
"xcore",
">",
"X",
"(",
"getTheXCoreTarget",
"("
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 19,150 | [
"}"
] | [
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"MCOperandPredicate",
"=",
"[",
"{",
"if",
"(",
"!",
"MCOp",
".",
"isImm",
"(",
")",
")",
"return",
"false",
";",
"int64_t",
"Val",
"=",
"AArch64_AM",
":",
":",
"decodeLogicalImmediate",
"(",
"MCOp",
".... |
GCC | rs6000 | MD | program_repair | CPU | 19,151 | [
"<FIXS>",
"(",
"simple_return",
")",
"]",
"<FIXE>"
] | [
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"use",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"use",
"(",
"reg",
":",
"SI",
"LR_REGNO",
")",
")",
"<BUGS>",
"(",
"return",
")... |
LLVM | X86 | CPP | stmt_completion | CPU | 19,152 | [
";"
] | [
"static",
"SDValue",
"PXPerformVSELECTCombine",
"(",
"SDNode",
"*",
"N",
",",
"SelectionDAG",
"&",
"DAG",
",",
"TargetLowering",
"::",
"DAGCombinerInfo",
"&",
"DCI",
",",
"const",
"X86Subtarget",
"*",
"Subtarget",
")",
"{",
"MVT",
"VT",
"=",
"N",
"->",
"getS... |
LLVM | R600 | CPP | program_repair | GPU | 19,153 | [
"<FIXS>",
"unsigned",
"Opc",
"=",
"IsAdd",
"?",
"AMDGPU",
"::",
"S_ADD_U32",
":",
"AMDGPU",
"::",
"S_SUB_U32",
";",
"<FIXE>"
] | [
"SDValue",
"AddLoArgs",
"[",
"]",
"=",
"{",
"SDValue",
"(",
"Lo0",
",",
"<NUM_LIT>",
")",
",",
"SDValue",
"(",
"Lo1",
",",
"<NUM_LIT>",
")",
"}",
";",
"<BUGS>",
"unsigned",
"Opc",
"=",
"IsAdd",
"?",
"AMDGPU",
"::",
"S_ADD_I32",
":",
"AMDGPU",
"::",
"... |
LLVM | AArch64 | TD | next_suggestion | CPU | 19,154 | [
"}"
] | [
"def",
"imm0_127",
":",
"Operand",
"<",
"i32",
">",
",",
"ImmLeaf",
"<",
"i32",
",",
"[",
"{",
"return",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
"<",
"<NUM_LIT>",
";",
"}",
"]",
">",
"{",
"let",
"ParserMatchClass",
"=",
"Imm0_127Operand",
";",
"let",
... |
GCC | i386 | MD | stmt_completion | CPU | 19,155 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr... |
LLVM | Hexagon | TD | next_suggestion | DSP | 19,156 | [
"}"
] | [
"let",
"Defs",
"=",
"[",
"PC",
"]",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isTaken",
"=",
"Inst",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"isExtentSi... |
GCC | ia64 | MD | stmt_completion | CPU | 19,157 | [
")",
")",
")"
] | [
"<STR_LIT>",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 19,158 | [
"}"
] | [
"SDValue",
"StVal",
"=",
"St",
"->",
"getValue",
"(",
")",
";",
"EVT",
"VT",
"=",
"StVal",
".",
"getValueType",
"(",
")",
";",
"if",
"(",
"Subtarget",
"->",
"hasNEON",
"(",
")",
")",
"if",
"(",
"SDValue",
"Store",
"=",
"PerformTruncatingStoreCombine",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 19,159 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 19,160 | [
"}"
] | [
"def",
"KryoWrite_4cyc_X_X_117ln",
":",
"SchedWriteRes",
"<",
"[",
"KryoUnitX",
",",
"KryoUnitX",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";"
] |
GCC | nios2 | MD | next_suggestion | MPU | 19,161 | [
"<STR_LIT>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"truncate",
":",
"SI",
"(",
"lshiftrt",
":",
"DI",
"(",
"mult",
":",
"DI",
"(",
"EXTEND",
":",
"DI",
"(",
"match_operand",... |
LLVM | ARM | TD | next_suggestion | CPU | 19,162 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"offset",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"offset",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"addr",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"offset",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{"... |
LLVM | ARM64 | TD | next_suggestion | CPU | 19,163 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"type",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"rmode",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<... |
LLVM | AArch64 | TD | stmt_completion | CPU | 19,164 | [
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"label",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"... |
LLVM | Mips | CPP | stmt_completion | CPU | 19,165 | [
"Mask",
")",
".",
"addReg",
"(",
"MaskUpper",
")",
".",
"addReg",
"(",
"ShiftAmt",
")",
";"
] | [
"unsigned",
"AlignedAddr",
"=",
"RegInfo",
".",
"createVirtualRegister",
"(",
"RC",
")",
";",
"unsigned",
"ShiftAmt",
"=",
"RegInfo",
".",
"createVirtualRegister",
"(",
"RC",
")",
";",
"unsigned",
"Mask",
"=",
"RegInfo",
".",
"createVirtualRegister",
"(",
"RC",
... |
LLVM | Mips | TD | next_suggestion | CPU | 19,166 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"funct",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"rs",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 19,167 | [
"let",
"opExtentAlign",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P0",
"]",
";",
"let",
"Defs",
"=",
"[",
"P0",
",",... |
GCC | pdp11 | MD | next_suggestion | MPU | 19,168 | [
"(",
"match_test",
"<STR_LIT>",
")",
")",
")"
] | [
"<STR_LIT>",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")"
] |
LLVM | AVR | CPP | next_suggestion | MPU | 19,169 | [
"}"
] | [
"const",
"AVRSelectionDAGInfo",
"*",
"getSelectionDAGInfo",
"(",
")",
"const",
"override",
"{",
"return",
"&",
"TSInfo",
";"
] |
LLVM | Sparc | CPP | code_generation | CPU | 19,170 | [
"<STR_LIT>",
"::",
"<STR_LIT>",
"SparcMCExpr",
"::",
"getFixupKind",
"(",
"SparcMCExpr",
"::",
"VariantKind",
"Kind",
")",
"{",
"switch",
"(",
"Kind",
")",
"{",
"default",
":",
"llvm_unreachable",
"(",
"<STR_LIT>",
"Unhandled SparcMCExpr::VariantKind",
"<STR_LIT>",
... | [
"getFixupKind",
"-",
"Get",
"the",
"fixup",
"kind",
"of",
"this",
"expression",
"."
] |
GCC | nios2 | CPP | next_suggestion | MPU | 19,171 | [
"}"
] | [
"int",
"i",
"=",
"<NUM_LIT>",
";",
"rtx",
"base_reg",
",",
"offset",
",",
"elt",
",",
"pat",
"=",
"PATTERN",
"(",
"insn",
")",
";",
"if",
"(",
"epilogue_p",
")",
"{",
"elt",
"=",
"XVECEXP",
"(",
"pat",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
";",
... |
LLVM | PowerPC | TD | stmt_completion | CPU | 19,172 | [
"<NUM_LIT>",
")",
",",
"$",
"S",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"i64",
"(",
"anyext",
"(",
"i32",
"(",
"vector_extract",
"v8i16",
":",
"$",
"S",
",",
"<NUM_LIT>",
")",
")",
")",
")",
",",
"(",
"VEXTUHRX",
"(",
"LI8"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 19,173 | [
"=",
"Pd4",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rs32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rtt32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rtt32",
"{",
"<NUM_LIT>",
"-",... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 19,174 | [
")",
";"
] | [
"void",
"HexagonTargetMachine",
"::",
"registerPassBuilderCallbacks",
"(",
"PassBuilder",
"&",
"PB",
",",
"bool",
"DebugPassManager",
")",
"{",
"PB",
".",
"registerLateLoopOptimizationsEPCallback",
"(",
"[",
"=",
"]",
"(",
"LoopPassManager",
"&",
"LPM",
",",
"PassBu... |
GCC | rs6000 | MD | next_suggestion | CPU | 19,175 | [
"}",
")"
] | [
":",
"gen_altivec_vmrghb_direct",
"if",
"(",
"!",
"BYTES_BIG_ENDIAN",
")",
"std",
":",
":",
"swap",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"emit_insn",
"(",
"fun",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
... |
LLVM | PowerPC | CPP | program_repair | CPU | 19,176 | [
"<FIXS>",
"MachinePointerInfo",
"(",
")",
",",
"VT",
")",
";",
"<FIXE>"
] | [
"EVT",
"VT",
"=",
"(",
"Size",
"==",
"<NUM_LIT>",
")",
"?",
"MVT",
"::",
"i8",
":",
"MVT",
"::",
"i16",
";",
"if",
"(",
"GPR_idx",
"!=",
"NumGPRs",
")",
"{",
"SDValue",
"Load",
"=",
"DAG",
".",
"getExtLoad",
"(",
"ISD",
"::",
"EXTLOAD",
",",
"dl"... |
GCC | arm | MD | stmt_completion | CPU | 19,177 | [
")",
")"
] | [
"(",
"define_attr",
"<STR_LIT>",
"<STR_LIT>",
"(",
"const_string",
"<STR_LIT>"
] |
LLVM | ARM64 | TD | stmt_completion | CPU | 19,178 | [
",",
"GPR64",
">",
";"
] | [
"def",
":",
"ShiftAlias",
"<",
"<STR_LIT>",
",",
"LSRVXr"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 19,179 | [
"Vec",
"=",
"Insert128BitVector",
"(",
"InsV",
",",
"Vec",
",",
"DAG",
".",
"getConstant",
"(",
"<NUM_LIT>",
",",
"MVT",
"::",
"i32",
")",
",",
"DAG",
",",
"dl",
")",
";"
] | [
"assert",
"(",
"(",
"VT",
".",
"is128BitVector",
"(",
")",
"||",
"VT",
".",
"is256BitVector",
"(",
")",
")",
"&&",
"<STR_LIT>",
"Expected a 128-bit or 256-bit vector type",
"<STR_LIT>",
")",
";",
"SDValue",
"Cst",
"=",
"DAG",
".",
"getTargetConstant",
"(",
"~"... |
GCC | bfin | MD | stmt_completion | DSP | 19,180 | [
"match_dup",
"<NUM_LIT>",
")",
")",
")",
")",
"]"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"zero_extend",
":",
"SI",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"set",
"(",
"match_operand",
":",
"HI",
"<NUM... |
LLVM | AMDGPU | CPP | program_repair | GPU | 19,181 | [
"<FIXS>",
"return",
"make_unique",
"AMDGPUTargetObjectFile",
">",
"(",
")",
";",
"<FIXE>"
] | [
"if",
"(",
"TT",
".",
"getOS",
"(",
")",
"==",
"Triple",
"::",
"AMDHSA",
")",
"return",
"make_unique",
"AMDGPUHSATargetObjectFile",
">",
"(",
")",
";",
"<BUGS>",
"return",
"make_unique",
"TargetLoweringObjectFileELF",
">",
"(",
")",
";",
"<BUGE>",
"}",
"stat... |
GCC | v850 | MD | next_suggestion | MPU | 19,182 | [
"(",
"sign_extend",
":",
"SI",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"mult",
":",
"SI"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 19,183 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"... |
GCC | visium | MD | stmt_completion | Virtual ISA | 19,184 | [
")",
"]"
] | [
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | X86 | CPP | program_repair | CPU | 19,185 | [
"<FIXS>",
"addFrameReference",
"(",
"BuildMI",
"(",
"MBB",
",",
"DL",
",",
"TII",
".",
"get",
"(",
"Opc",
")",
")",
",",
"FI",
")",
".",
"addReg",
"(",
"ResultReg",
")",
";",
"<FIXE>",
"<FIXS>",
"addFrameReference",
"(",
"BuildMI",
"(",
"MBB",
",",
"... | [
"unsigned",
"Opc",
"=",
"ResVT",
"==",
"MVT",
"::",
"f32",
"?",
"X86",
"::",
"ST_Fp80m32",
":",
"X86",
"::",
"ST_Fp80m64",
";",
"unsigned",
"MemSize",
"=",
"ResVT",
".",
"getSizeInBits",
"(",
")",
"/",
"<NUM_LIT>",
";",
"int",
"FI",
"=",
"MFI",
".",
... |
GCC | rs6000 | MD | next_suggestion | CPU | 19,186 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"IEEE128",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"IEEE128",
"[",
"(",
"match_operand",
":",
"IEEE128",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSP... |
LLVM | AArch64 | TD | next_suggestion | CPU | 19,187 | [
"}"
] | [
"let",
"Name",
"=",
"<STR_LIT>",
"#",
"Width",
"#",
"<STR_LIT>",
"#",
"Scale",
";",
"let",
"DiagnosticType",
"=",
"<STR_LIT>",
"#",
"Scale",
"#",
"<STR_LIT>",
"#",
"Width",
";",
"let",
"RenderMethod",
"=",
"<STR_LIT>",
"#",
"Scale",
"#",
"<STR_LIT>",
";",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 19,188 | [
"{",
"<NUM_LIT>",
"}",
";"
] | [
"def",
"J2_jumptnew",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pu4",
",",
"b30_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_20cdee80",
",",
"TypeJ",
">",
",",
"Enc_daea09",
",",
"PredNewRel",
"{",
"let",
... |
GCC | pa | MD | stmt_completion | CPU | 19,189 | [
")",
")",
")"
] | [
"(",
"trap_if",
"(",
"ne",
"(",
"minus",
":",
"TI",
"(",
"sign_extend",
":",
"TI",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"(",
"sign_extend",
":",
"TI",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"(",
"sign_extend",
":",
"TI",
"(",
"minus",
":",... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 19,190 | [
"Align",
",",
"PtrSize",
")",
")",
")",
";"
] | [
"MachineFunction",
"&",
"MF",
"=",
"MIRBuilder",
".",
"getMF",
"(",
")",
";",
"unsigned",
"Align",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getImm",
"(",
")",
";",
"Register",
"Dst",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")"... |
GCC | rs6000 | MD | next_suggestion | CPU | 19,191 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 19,192 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isFP"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 19,193 | [
"createExpr",
"(",
"Expr",
")",
")",
";"
] | [
"if",
"(",
"getParser",
"(",
")",
".",
"parseIdentifier",
"(",
"Name",
")",
")",
"return",
"Error",
"(",
"L",
",",
"<STR_LIT>",
"expected symbol after directive",
"<STR_LIT>",
")",
";",
"MCSymbol",
"*",
"Sym",
"=",
"getContext",
"(",
")",
".",
"getOrCreateSy... |
GCC | rs6000 | CPP | next_suggestion | CPU | 19,194 | [
"w1",
"=",
"vec_vmulouh",
"(",
"a",
",",
"b",
")",
";"
] | [
"_",
"_",
"vector",
"unsigned",
"int",
"w0",
",",
"w1",
";",
"_",
"_",
"vector",
"unsigned",
"char",
"xform1",
"=",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_L... |
GCC | sparc | MD | program_repair | CPU | 19,195 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"<BUGS>",
"<STR_LIT>",
"<B... |
GCC | aarch64 | CPP | stmt_completion | CPU | 19,196 | [
"_",
"_",
"b",
")",
";"
] | [
"vqshl_n_u16",
"(",
"uint16x4_t",
"_",
"_",
"a",
",",
"const",
"int",
"_",
"_",
"b",
")",
"{",
"return",
"_",
"_",
"builtin_aarch64_uqshl_nv4hi_uus",
"(",
"_",
"_",
"a",
","
] |
GCC | sparc | MD | next_suggestion | CPU | 19,197 | [
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"compare",
":",
"CCXV",
"(",
"neg",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"unspec",
":",
"DI",
"[",
"(",
"match_dup",
"<NUM_LIT>",
")",
"]",
"UNSPEC_NEGV",
")",
")",
")"
] |
LLVM | ARM | TD | next_suggestion | CPU | 19,198 | [
"def",
"non_word_alignedload",
":",
"PatFrag",
"<",
"(",
"ops",
"node",
":",
"$",
"ptr",
")",
",",
"(",
"load",
"node",
":",
"$",
"ptr",
")",
",",
"[",
"{"
] | [
"}",
"]",
">",
";",
"def",
"word_alignedstore",
":",
"PatFrag",
"<",
"(",
"ops",
"node",
":",
"$",
"val",
",",
"node",
":",
"$",
"ptr",
")",
",",
"(",
"store",
"node",
":",
"$",
"val",
",",
"node",
":",
"$",
"ptr",
")",
",",
"[",
"{",
"return... |
LLVM | PowerPC | TD | stmt_completion | CPU | 19,199 | [
")",
",",
"(",
"STXVD2X",
"$",
"rS",
",",
"xoaddr",
":",
"$",
"dst",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"PPCstxvd2x",
"v2f64",
":",
"$",
"rS",
",",
"xoaddr",
":",
"$",
"dst"
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.