Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
m68k
MD
stmt_completion
MPU
18,900
[ "<STR_LIT>", ")" ]
[ "(", "define_cpu_unit", "<STR_LIT>" ]
LLVM
Hexagon
TD
stmt_completion
DSP
18,901
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewVal...
LLVM
AMDGPU
CPP
stmt_completion
GPU
18,902
[ "==", "&", "ID", ")", ";" ]
[ "static", "bool", "classof", "(", "const", "AbstractAttribute", "*", "AA", ")", "{", "return", "(", "AA", "->", "getIdAddr", "(", ")" ]
LLVM
X86
CPP
stmt_completion
CPU
18,903
[ "*", "MBB", ")", ";" ]
[ "LivePhysRegs", "LiveRegs", ";", "computeAndAddLiveIns", "(", "LiveRegs", "," ]
LLVM
X86
TD
next_suggestion
CPU
18,904
[ "}" ]
[ "let", "NumMicroOps", "=", "<NUM_LIT>", ";", "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";" ]
GCC
visium
MD
next_suggestion
Virtual ISA
18,905
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
i386
CPP
stmt_completion
CPU
18,906
[ ")", "_", "m_psubw", "(", "_", "_", "m64", "_", "_", "m1", ",", "_", "_", "m64", "_", "_", "m2", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m64", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")" ]
LLVM
ARM
TD
stmt_completion
CPU
18,907
[ "=", "<STR_LIT>", ";" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "ParserMethod", "=", "<STR_LIT>", ";", "let", "RenderMethod" ]
GCC
i386
CPP
stmt_completion
CPU
18,908
[ "_", "_", "v4sf", ")", "_", "_", "v1", ",", "_", "_", "scale", ")", ";" ]
[ "_", "_", "builtin_ia32_scatterdiv4sf", "(", "_", "_", "addr", ",", "_", "_", "mask", ",", "(", "_", "_", "v2di", ")", "_", "_", "index", ",", "(" ]
LLVM
AArch64
CPP
stmt_completion
CPU
18,909
[ "(", "MF", ")", ";" ]
[ "assert", "(", "hasFP", "(", "MF", ")", "&&", "<STR_LIT>", "Re-aligned stack must have frame pointer", "<STR_LIT>", ")", ";", "UseFP", "=", "true", ";", "}", "else", "if", "(", "hasFP", "(", "MF", ")", "&&", "!", "RegInfo", "->", "needsStackRealignment", "("...
LLVM
Mips
CPP
next_suggestion
CPU
18,910
[ "case", "ISD", "::", "MEMBARRIER", ":", "return", "LowerMEMBARRIER", "(", "Op", ",", "DAG", ")", ";" ]
[ "case", "ISD", "::", "GlobalAddress", ":", "return", "LowerGlobalAddress", "(", "Op", ",", "DAG", ")", ";", "case", "ISD", "::", "BlockAddress", ":", "return", "LowerBlockAddress", "(", "Op", ",", "DAG", ")", ";", "case", "ISD", "::", "GlobalTLSAddress", "...
LLVM
X86
CPP
stmt_completion
CPU
18,911
[ "::", "<STR_LIT>", ";" ]
[ "if", "(", "isTargetCOFF", "(", ")", ")", "{", "if", "(", "!", "GV", ")", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "if", "(", "GV", "->", "hasDLLImportStorageClass", "(", ")", ")", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "return", "<STR_LIT>...
LLVM
PowerPC
CPP
next_suggestion
CPU
18,912
[ "SDValue", "PtrOff", "=", "DAG", ".", "getConstant", "(", "MVT", "(", "MVT", "::", "f64", ")", ".", "getSizeInBits", "(", ")", "/", "<NUM_LIT>", ",", "dl", ",", "PtrVT", ")", ";" ]
[ "int", "FI", "=", "MFI", ".", "CreateFixedObject", "(", "ArgSize", ",", "ArgOffset", ",", "isImmutable", ")", ";", "SDValue", "FIN", "=", "DAG", ".", "getFrameIndex", "(", "FI", ",", "PtrVT", ")", ";", "InVals", ".", "push_back", "(", "DAG", ".", "getL...
LLVM
ARM
CPP
next_suggestion
CPU
18,913
[ "Flag", "=", "Chain", ".", "getValue", "(", "<NUM_LIT>", ")", ";" ]
[ "Arg", "=", "DAG", ".", "getNode", "(", "ISD", "::", "BIT_CONVERT", ",", "dl", ",", "VA", ".", "getLocVT", "(", ")", ",", "Arg", ")", ";", "break", ";", "}", "if", "(", "VA", ".", "needsCustom", "(", ")", ")", "{", "if", "(", "VA", ".", "getL...
GCC
mips
MD
stmt_completion
CPU
18,914
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr" ]
GCC
v850
MD
program_repair
MPU
18,915
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>", "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>", "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "[", "(", "reg", ":", "CC", "CC_REGNUM", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUG...
LLVM
ARM64
CPP
next_suggestion
CPU
18,916
[ "}" ]
[ "void", "ARM64InstPrinter", "::", "printImmScale", "(", "const", "MCInst", "*", "MI", ",", "unsigned", "OpNum", ",", "raw_ostream", "&", "O", ")", "{", "O", "<<", "'", "#", "'", "<<", "Scale", "*", "MI", "->", "getOperand", "(", "OpNum", ")", ".", "g...
LLVM
Mips
TD
stmt_completion
CPU
18,917
[ ",", "<NUM_LIT>", ">", ";" ]
[ "class", "NLOC_B_ENC", ":", "MSA_2R_FMT", "<", "<NUM_LIT>", ",", "<NUM_LIT>" ]
GCC
m68k
MD
next_suggestion
MPU
18,918
[ "code", "=", "m68k_output_btst", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "code", ",", "<NUM_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "pc", ")", "(", "if_then_else", "(", "match_operator", "<NUM_LIT>", "<STR_LIT>", "[", "(", "zero_extract", ":", "SI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "co...
GCC
cr16
CPP
next_suggestion
MPU
18,919
[ "}" ]
[ "attributes", "=", "TYPE_ATTRIBUTES", "(", "TREE_TYPE", "(", "current_function_decl", ")", ")", ";", "return", "(", "lookup_attribute", "(", "<STR_LIT>", "interrupt", "<STR_LIT>", ",", "attributes", ")", "!=", "NULL_TREE", ")", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
18,920
[ "}" ]
[ "if", "(", "SDValue", "V", "=", "combineTruncatedArithmetic", "(", "N", ",", "DAG", ",", "Subtarget", ",", "DL", ")", ")", "return", "V", ";", "if", "(", "SDValue", "PMAdd", "=", "detectPMADDUBSW", "(", "Src", ",", "VT", ",", "DAG", ",", "Subtarget", ...
LLVM
ARM
TD
next_suggestion
CPU
18,921
[ "let", "validForTailPredication", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Qd", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=",...
LLVM
SystemZ
TD
next_suggestion
CPU
18,922
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "V2", ";", "bits", "<", "<NUM_LIT>", ">", "I3", ";", "bits", "<", "<NUM_LIT>", ">", "I4", ";", "bits", "<", "<NUM_LIT>", ">", "M5", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LI...
GCC
rx
MD
program_repair
CPU
18,923
[ "<FIXS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", "<FIXE>" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", "<BUGE>", ")", "(", "define_insn", "<STR_LIT>" ]
LLVM
ARM64
TD
next_suggestion
CPU
18,924
[ "let", "EncoderMethod", "=", "<STR_LIT>", ";" ]
[ "def", "logical_vec_hw_shift", ":", "Operand", "<", "i32", ">", "{", "let", "PrintMethod", "=", "<STR_LIT>", ";" ]
LLVM
AArch64
TD
next_suggestion
CPU
18,925
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Pd", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sz8_64", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-"...
LLVM
PowerPC
CPP
next_suggestion
CPU
18,926
[ "if", "(", "SrcMI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "isKill", "(", ")", ")", "{" ]
[ "Simplified", "=", "true", ";", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Replace Instr: ", "<STR_LIT>", ")", ";", "LLVM_DEBUG", "(", "MI", ".", "dump", "(", ")", ")", ";", "if", "(", "MI", ".", "getOpcode", "(", ")", "==", "PPC", "::"...
LLVM
Xtensa
CPP
next_suggestion
MPU
18,927
[ "}" ]
[ "}", "XtensaSubtarget", "::", "XtensaSubtarget", "(", "const", "Triple", "&", "TT", ",", "StringRef", "CPU", ",", "StringRef", "FS", ",", "TargetMachine", "&", "TM", ")", ":", "XtensaGenSubtargetInfo", "(", "TT", ",", "CPU", ",", "FS", ")", ",", "DL", "(...
LLVM
SPIRV
CPP
next_suggestion
Virtual ISA
18,928
[ "addMemoryOperands", "(", "I", ".", "getOperand", "(", "<NUM_LIT>", "+", "OpOffset", ")", ".", "getImm", "(", ")", ",", "MIB", ")", ";" ]
[ "auto", "MIB", "=", "BuildMI", "(", "*", "I", ".", "getParent", "(", ")", ",", "I", ",", "I", ".", "getDebugLoc", "(", ")", ",", "TII", ".", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ".", "addDef", "(", "ResVReg", ")", ".", "addUse", ...
GCC
nds32
CPP
stmt_completion
CPU
18,929
[ "return", "<STR_LIT>", "jr5\\t$ta", "<STR_LIT>", ";" ]
[ "switch", "(", "mode", ")", "{", "case", "E_QImode", ":", "output_asm_insn", "(", "<STR_LIT>", "lb\\t%2, [$ta + %0 << 0]", "<STR_LIT>", ",", "operands", ")", ";", "break", ";", "case", "E_HImode", ":", "output_asm_insn", "(", "<STR_LIT>", "lh\\t%2, [$ta + %0 << 1]",...
LLVM
Mips
CPP
stmt_completion
CPU
18,930
[ ")", ",", "DAG", ")", ";" ]
[ "void", "MipsTargetLowering", "::", "LowerOperationWrapper", "(", "SDNode", "*", "N", ",", "SmallVectorImpl", "<", "SDValue", ">", "&", "Results", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "SDValue", "Res", "=", "LowerOperation", "(", "SDValue", "(",...
LLVM
AMDGPU
CPP
next_suggestion
GPU
18,931
[ "const", "DataLayout", "&", "DataLayout", "=", "DAG", ".", "getDataLayout", "(", ")", ";" ]
[ "EVT", "PtrVT", "=", "Op", ".", "getValueType", "(", ")", ";", "if", "(", "!", "shouldEmitGOTReloc", "(", "GV", ",", "getTargetMachine", "(", ")", ")", ")", "return", "buildPCRelGlobalAddress", "(", "DAG", ",", "GV", ",", "DL", ",", "GSD", "->", "getOf...
GCC
arm
MD
next_suggestion
CPU
18,932
[ "DONE" ]
[ "{", "long", "buf", "[", "<NUM_LIT>", "]", "int", "order", "=", "BYTES_BIG_ENDIAN", "?", "<NUM_LIT>", ":", "<NUM_LIT>", "real_to_target", "(", "buf", ",", "CONST_DOUBLE_REAL_VALUE", "(", "operands", "[", "<NUM_LIT>", "]", ")", ",", "DFmode", ")", "unsigned", ...
GCC
rs6000
MD
stmt_completion
CPU
18,933
[ "<STR_LIT>", ")" ]
[ "(", "define_cpu_unit", "<STR_LIT>" ]
LLVM
GBZ80
CPP
next_suggestion
MPU
18,934
[ "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "VT", ",", "Chain", ",", "Dest", ",", "GBZ80CC", ",", "Flag", ")", ";" ]
[ "EVT", "VT", "=", "Op", ".", "getValueType", "(", ")", ";", "SDValue", "Chain", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "ISD", "::", "CondCode", "CC", "=", "cast", "<", "CondCodeSDNode", ">", "(", "Op", ".", "getOperand", "(", "<NUM...
LLVM
X86
CPP
stmt_completion
CPU
18,935
[ "SM_SentinelUndef", ";", "}", ")", ")", "{" ]
[ "MVT", "VT", "=", "Op", ".", "getSimpleValueType", "(", ")", ";", "if", "(", "!", "VT", ".", "isVector", "(", ")", ")", "return", "false", ";", "assert", "(", "Root", ".", "getSimpleValueType", "(", ")", ".", "isVector", "(", ")", "&&", "<STR_LIT>", ...
LLVM
PowerPC
CPP
next_suggestion
CPU
18,936
[ "case", "ISD", "::", "INTRINSIC_WO_CHAIN", ":", "return", "LowerINTRINSIC_WO_CHAIN", "(", "Op", ",", "DAG", ")", ";" ]
[ "case", "ISD", "::", "BlockAddress", ":", "return", "LowerBlockAddress", "(", "Op", ",", "DAG", ")", ";", "case", "ISD", "::", "GlobalAddress", ":", "return", "LowerGlobalAddress", "(", "Op", ",", "DAG", ")", ";", "case", "ISD", "::", "GlobalTLSAddress", "...
LLVM
Hexagon
TD
stmt_completion
DSP
18,937
[ "<NUM_LIT>", ";" ]
[ "def", "A4_pzxtbtnew", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_1ae57e39", ",", "TypeALU32_2op", ">", ",", "Enc_f...
LLVM
Hexagon
TD
next_suggestion
DSP
18,938
[ "let", "isExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<...
GCC
arm
MD
program_repair
CPU
18,939
[ "<FIXS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", "<FIXE>" ]
[ "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", "<BUGE>", ")", "(", "define_insn", "<STR_LIT>" ]
GCC
arm
MD
stmt_completion
CPU
18,940
[ ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "VDQX", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "VDQX", "[", "(", "match_operand", ":", "VDQX", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VDQX", "<NUM_LIT>", "<...
GCC
tilegx
MD
next_suggestion
VLIW
18,941
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "vec_concat", ":", "V8QI", "(", "truncate", ":", "V4QI", "(", "ashiftrt", ":", "V4HI", "(", "match_operand", ":", "V4HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "truncate", ":", "V4QI", "(", "a...
LLVM
Sparc
CPP
next_suggestion
CPU
18,942
[ "BB", "->", "addSuccessor", "(", "sinkMBB", ")", ";" ]
[ "DebugLoc", "dl", "=", "MI", "->", "getDebugLoc", "(", ")", ";", "unsigned", "CC", "=", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getImm", "(", ")", ";", "const", "BasicBlock", "*", "LLVM_BB", "=",...
GCC
rs6000
CPP
stmt_completion
CPU
18,943
[ ";" ]
[ "static", "_", "_", "inline__", "double", "_", "_", "fsel", "(", "double", "x", ",", "double", "y", ",", "double", "z", ")", "{", "double", "r" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
18,944
[ ";" ]
[ "if", "(", "isConst", "(", "DR", ",", "C", ")", ")", "{", "DebugLoc", "DL", "=", "I", "->", "getDebugLoc", "(", ")", ";", "auto", "At", "=", "I", "->", "isPHI", "(", ")", "?", "B", ".", "getFirstNonPHI", "(", ")", ":", "I", ";", "unsigned", "...
GCC
mips
MD
next_suggestion
CPU
18,945
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
18,946
[ "bits", "<", "<NUM_LIT>", ">", "src", ";" ]
[ "let", "OutOperandList", "=", "(", "outs", "Rdst", ":", "$", "dest", ")", ";", "let", "InOperandList", "=", "(", "ins", "TPCImm", "<", "Isrc", ">", ":", "$", "src", ",", "DimMask", ":", "$", "mask", ",", "SwitchSet", ":", "$", "sw", ",", "Rdst", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
18,947
[ "TargetPassConfig", ">", "(", ")", ";" ]
[ "if", "(", "!", "TM", ")", "AU", ".", "addRequired", "<" ]
LLVM
X86
CPP
next_suggestion
CPU
18,948
[ "bool", "NoImplicitFloatOps", "=", "F", ".", "hasFnAttribute", "(", "Attribute", "::", "NoImplicitFloat", ")", ";" ]
[ "static", "ArrayRef", "<", "MCPhysReg", ">", "get64BitArgumentXMMs", "(", "MachineFunction", "&", "MF", ",", "CallingConv", "::", "ID", "CallConv", ",", "const", "X86Subtarget", "&", "Subtarget", ")", "{", "assert", "(", "Subtarget", ".", "is64Bit", "(", ")", ...
LLVM
SystemZ
TD
stmt_completion
CPU
18,949
[ "v128h", ",", "<NUM_LIT>", ">", ";" ]
[ "def", "VESRAVH", ":", "BinaryVRRc", "<", "<STR_LIT>", ",", "<NUM_LIT>", ",", "z_vsra", ",", "v128h", "," ]
LLVM
Hexagon
TD
stmt_completion
DSP
18,950
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "i...
LLVM
AArch64
TD
next_suggestion
CPU
18,951
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "TSB", ":", "CRmSystemI", "<", "barrier_op", ",", "<NUM_LIT>", ",", "<STR_LIT>", ",", "[", "]", ">", "{", "let", "CRm", "=", "<NUM_LIT>", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
18,952
[ "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NU...
LLVM
AArch64
TD
next_suggestion
CPU
18,953
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "U", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "...
LLVM
Hexagon
TD
stmt_completion
DSP
18,954
[ "<NUM_LIT>", ";" ]
[ "let", "IClass", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=" ]
GCC
i386
CPP
next_suggestion
CPU
18,955
[ "*", "no_add_attrs", "=", "true", ";" ]
[ "else", "type", "=", "node", ";", "if", "(", "!", "(", "type", "&&", "RECORD_OR_UNION_TYPE_P", "(", "*", "type", ")", ")", ")", "{", "warning", "(", "OPT_Wattributes", ",", "<STR_LIT>", "%qE attribute ignored", "<STR_LIT>", ",", "name", ")", ";", "*", "n...
LLVM
AArch64
TD
program_repair
CPU
18,956
[ "<FIXS>", "Operand", "simm7", ",", "string", "prefix", ">", "{", "<FIXE>", "<FIXS>", "<STR_LIT>", ",", "[", "]", ",", "NoItinerary", ">", "{", "<FIXE>" ]
[ "defm", "qword_", ":", "offsets_simm7", "<STR_LIT>", ",", "<STR_LIT>", ">", ";", "multiclass", "A64I_LSPsimple", "bits", "<NUM_LIT>", ">", "opc", ",", "bit", "v", ",", "RegisterClass", "SomeReg", ",", "<BUGS>", "Operand", "simm7", ",", "string", "prefix", ">",...
LLVM
R600
CPP
stmt_completion
GPU
18,957
[ ",", "Custom", ")", ";" ]
[ "addRegisterClass", "(", "MVT", "::", "v4i32", ",", "&", "AMDGPU", "::", "R600_Reg128RegClass", ")", ";", "addRegisterClass", "(", "MVT", "::", "i32", ",", "&", "AMDGPU", "::", "R600_Reg32RegClass", ")", ";", "computeRegisterProperties", "(", ")", ";", "setOpe...
LLVM
R600
TD
next_suggestion
GPU
18,958
[ "let", "mayStore", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "dst", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "abs", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "clamp", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT...
GCC
i386
MD
stmt_completion
CPU
18,959
[ ")", "]", ")" ]
[ "else", "return", "<STR_LIT>", "default", ":", "gcc_unreachable", "(", ")", "}", "}", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LI...
GCC
mmix
CPP
stmt_completion
CPU
18,960
[ ")", ";" ]
[ "rtx", "fnaddr", "=", "XEXP", "(", "DECL_RTL", "(", "fndecl", ")", ",", "<NUM_LIT>", ")", ";", "rtx", "mem", ";", "emit_block_move", "(", "m_tramp", ",", "assemble_trampoline_template", "(", ")", ",", "GEN_INT", "(", "<NUM_LIT>", "*", "UNITS_PER_WORD", ")", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
18,961
[ ")", ";" ]
[ "SIPeepholeSDWA", "(", ")", ":", "MachineFunctionPass", "(", "ID", ")", "{", "initializeSIPeepholeSDWAPass", "(", "*", "PassRegistry", "::", "getPassRegistry", "(", ")" ]
LLVM
X86
CPP
code_generation
CPU
18,962
[ "MachineBasicBlock", "::", "iterator", "X86FrameLowering", "::", "eliminateCallFramePseudoInstr", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ")", "const", "{", "bool", "reserveCallFrame", "...
[ "This", "method", "is", "called", "during", "prolog/epilog", "code", "insertion", "to", "eliminate", "call", "frame", "setup", "and", "destroy", "pseudo", "instructions", "(", "but", "only", "if", "the", "Target", "is", "using", "them", ")", "." ]
LLVM
Hexagon
CPP
program_repair
DSP
18,963
[ "<FIXS>", "void", "HexagonMCInstrInfo", "::", "clampExtended", "(", "MCInstrInfo", "const", "&", "MCII", ",", "MCContext", "&", "Context", ",", "MCInst", "&", "MCI", ")", "{", "<FIXE>" ]
[ "return", "true", ";", "}", "<BUGS>", "void", "HexagonMCInstrInfo", "::", "clampExtended", "(", "MCInstrInfo", "const", "&", "MCII", ",", "MCInst", "&", "MCI", ")", "{", "<BUGE>", "assert", "(", "HexagonMCInstrInfo", "::", "isExtendable", "(", "MCII", ",", "...
LLVM
Hexagon
TD
next_suggestion
DSP
18,964
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "...
GCC
m32c
CPP
code_generation
MPU
18,965
[ "static", "rtx", "m32c_all_frame_related", "(", "rtx", "par", ")", "{", "int", "len", "=", "XVECLEN", "(", "par", ",", "<NUM_LIT>", ")", ";", "int", "i", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "len", ";", "i", "++", ")", "F", "(",...
[ "Mark", "all", "the", "subexpressions", "of", "the", "PARALLEL", "rtx", "PAR", "as", "frame-related", ".", "Return", "PAR", ".", "dwarf2out.cc", ":", "dwarf2out_frame_debug_expr", "ignores", "sub-expressions", "of", "a", "PARALLEL", "rtx", "other", "than", "the", ...
LLVM
ARM64
TD
next_suggestion
CPU
18,966
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "class", "BaseSIMDThreeScalar", "<", "bit", "U", ",", "bits", "<", "<NUM_LIT>", ">", "size", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "RegisterClass", "regtype", ",", "string", "asm", ",", "list", "<", "dag", ">", "pattern", ">", ":", "I", "<...
LLVM
SystemZ
CPP
next_suggestion
CPU
18,967
[ "}" ]
[ "if", "(", "FU", "==", "<STR_LIT>", "LS", "<STR_LIT>", ")", "FU", "=", "<STR_LIT>", "LSU", "<STR_LIT>", ";", "OS", "<<", "<STR_LIT>", "/", "<STR_LIT>", "<<", "FU", ";", "if", "(", "PI", "->", "Cycles", ">", "<NUM_LIT>", ")", "OS", "<<", "<STR_LIT>", ...
LLVM
PowerPC
CPP
stmt_completion
CPU
18,968
[ "Integer", ":" ]
[ "case", "AsmToken", "::", "Exclaim", ":", "case", "AsmToken", "::", "Tilde", ":", "if", "(", "!", "ParseExpression", "(", "EVal", ")", ")", "break", ";", "default", ":", "return", "Error", "(", "S", ",", "<STR_LIT>", "unknown operand", "<STR_LIT>", ")", ...
LLVM
SystemZ
CPP
next_suggestion
CPU
18,969
[ "}", "else", "if", "(", "RC", "==", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", "{" ]
[ "void", "SystemZInstrInfo", "::", "loadRegFromStackSlot", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "MI", ",", "unsigned", "DestReg", ",", "int", "FrameIdx", ",", "const", "TargetRegisterClass", "*", "RC", ")", "const", "{",...
LLVM
AArch64
CPP
code_generation
CPU
18,970
[ "void", "AArch64FrameLowering", "::", "emitEpilogue", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ")", "const", "{", "MachineBasicBlock", "::", "iterator", "MBBI", "=", "MBB", ".", "getLastNonDebugInstr", "(", ")", ";", "MachineFrameIn...
[ "Insert", "epilog", "code", "into", "the", "function", "." ]
GCC
i386
MD
program_repair
CPU
18,971
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "V32QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>", "<FIXS>", "(", "match_operand", ":", "V32QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V32QI", "<NUM_LIT>", "<STR_...
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(", "define_insn", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "V32QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "vec_select", ":", "V32QI", "(", "vec_concat", ...
LLVM
Hexagon
CPP
stmt_completion
DSP
18,972
[ "i16", ")", "return", "Op", ";" ]
[ "SDValue", "HexagonTargetLowering", "::", "LowerHvxFpToInt", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "assert", "(", "Op", ".", "getOpcode", "(", ")", "==", "ISD", "::", "FP_TO_SINT", "||", "Op", ".", "getOpcode", "(", ")",...
GCC
pa
CPP
program_repair
CPU
18,973
[ "<FIXS>", "FRP", "(", "load_reg", "(", "<NUM_LIT>", ",", "ret_off", ",", "FRAME_POINTER_REGNUM", ")", ")", ";", "<FIXE>" ]
[ "ret_off", "=", "TARGET_64BIT", "?", "-", "<NUM_LIT>", ":", "-", "<NUM_LIT>", ";", "if", "(", "frame_pointer_needed", ")", "{", "<BUGS>", "load_reg", "(", "<NUM_LIT>", ",", "ret_off", ",", "FRAME_POINTER_REGNUM", ")", ";", "<BUGE>", "ret_off", "=", "<NUM_LIT>"...
LLVM
TPC
TD
stmt_completion
Virtual ISA
18,974
[ "op1", ";" ]
[ "class", "SpuInstConvertIntGen1", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "string", "asmstr", ",", "bit", "hasImm", ">", ":", "ScalarInstBase", "<", "opc", ",", "asmstr", ">", "{", "let", "OutOperandList", "=", "(", "outs", "SRF", ":", "$", "dest...
LLVM
TPC
TD
stmt_completion
Virtual ISA
18,975
[ "<STR_LIT>", ";" ]
[ "let", "SrcA", "=", "src", ";", "let", "SrcB", "=", "sw", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "SrcC", "=", "sw", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Switches", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", ...
LLVM
ARM
TD
stmt_completion
CPU
18,976
[ "<STR_LIT>", ";" ]
[ "def", "VecListThreeDWordIndexAsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "let", "ParserMethod", "=" ]
LLVM
Mips
TD
next_suggestion
CPU
18,977
[ "string", "BaseOpcode", "=", "instr_asm", ";" ]
[ "class", "SHLL_QB_R3_DESC_BASE", "<", "string", "instr_asm", ",", "SDPatternOperator", "OpNode", ",", "InstrItinClass", "itin", ",", "RegisterOperand", "RO", ">", "{", "dag", "OutOperandList", "=", "(", "outs", "RO", ":", "$", "rd", ")", ";", "dag", "InOperand...
LLVM
Hexagon
CPP
next_suggestion
DSP
18,978
[ "unsigned", "PReg", "=", "*", "RC", ".", "begin", "(", ")", ";" ]
[ "return", "SRs", ";", "}", "if", "(", "R", ".", "Reg", ".", "isPhysical", "(", ")", ")", "{", "if", "(", "TRI", ".", "subregs", "(", "R", ".", "Reg", ")", ".", "empty", "(", ")", ")", "SRs", ".", "insert", "(", "{", "R", ".", "Reg", ",", ...
LLVM
SystemZ
CPP
stmt_completion
CPU
18,979
[ "const", "{" ]
[ "bool", "isBDXAddr64Disp12", "(", ")" ]
LLVM
SystemZ
CPP
next_suggestion
CPU
18,980
[ "assert", "(", "Success", "&&", "<STR_LIT>", "Expected legal FP immediate", "<STR_LIT>", ")", ";" ]
[ "goto", "or", "_", "xor", ";", "case", "ISD", "::", "XOR", ":", "if", "(", "Node", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getOpcode", "(", ")", "!=", "ISD", "::", "Constant", ")", "if", "(", "tryRxSBG", "(", "Node", ",", "<STR_LIT>", "::"...
GCC
alpha
CPP
program_repair
MPU
18,981
[ "<FIXS>", "gcc_unreachable", "(", ")", ";", "<FIXE>" ]
[ "goto", "close_shadow", ";", "default", ":", "<BUGS>", "abort", "(", ")", ";", "<BUGE>", "}", "}", "else" ]
LLVM
Cpu0
CPP
next_suggestion
CPU
18,982
[ "}" ]
[ "break", ";", "}", "case", "MachineOperand", "::", "MO_ExternalSymbol", ":", "O", "<<", "*", "GetExternalSymbolSymbol", "(", "MO", ".", "getSymbolName", "(", ")", ")", ";", "break", ";", "case", "MachineOperand", "::", "MO_JumpTableIndex", ":", "O", "<<", "M...
LLVM
X86
CPP
next_suggestion
CPU
18,983
[ "return", "DAG", "->", "getNode", "(", "Op", ".", "getOpcode", "(", ")", ",", "dl", ",", "VT", ",", "Op0", ",", "Op1", ")", ";" ]
[ "SDValue", "DoOp", "(", "MVT", "VT", ",", "SDValue", "Op0", ",", "SDValue", "Op1", ")", "{", "if", "(", "Op0", ".", "getSimpleValueType", "(", ")", "!=", "VT", ")", "Op0", "=", "BITCAST", "(", "Op0", ",", "VT", ")", ";", "if", "(", "Op1", ".", ...
GCC
i386
MD
stmt_completion
CPU
18,984
[ "]" ]
[ "(", "set", "(", "pc", ")", "(", "if_then_else", "(", "eq", "(", "reg", ":", "CCO", "FLAGS_REG", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "label_ref", "(", "match_operand", "<NUM_LIT>", ")", ")", "(", "pc", ")", ")", ")", "]", "<STR_LIT>", ...
LLVM
PowerPC
CPP
next_suggestion
CPU
18,985
[ "}" ]
[ "Name", "+=", "Prefix", ";", "Name", "+=", "cast", "<", "MCSymbolXCOFF", ">", "(", "I", ".", "first", ".", "first", ")", "->", "getSymbolTableName", "(", ")", ";", "MCSymbol", "*", "S", "=", "OutContext", ".", "getOrCreateSymbol", "(", "Name", ")", ";"...
LLVM
Mips
CPP
next_suggestion
CPU
18,986
[ "int", "NewOpcode", "=", "-", "<NUM_LIT>", ";" ]
[ "LowerLargeShift", "(", "TmpInst", ")", ";", "break", ";", "case", "Mips", "::", "DINS", ":", "LowerDins", "(", "TmpInst", ")", ";", "break", ";", "case", "Mips", "::", "BEQC", ":", "case", "Mips", "::", "BNEC", ":", "case", "Mips", "::", "BEQC64", "...
GCC
m88k
CPP
stmt_completion
MPU
18,987
[ ",", "SDATA_SECTION_ASM_OP", ")", ";", "\\", "in_section", "=", "in_sdata", ";", "\\", "}", "\\", "}" ]
[ "void", "\\", "sdata_section", "(", ")", "\\", "{", "\\", "if", "(", "in_section", "!=", "in_sdata", ")", "\\", "{", "\\", "fprintf", "(", "asm_out_file", ",", "<STR_LIT>", "%s\\n", "<STR_LIT>" ]
GCC
aarch64
MD
stmt_completion
CPU
18,988
[ "<STR_LIT>", ")", "]" ]
[ "(", "match_operand", ":", "<", "VWIDE", ">", "<NUM_LIT>", "<STR_LIT>", ")", "]", "SVE2_COND_FP_UNARY_NARROWB", ")", "(", "match_operand", ":", "VNx4SF_ONLY", "<NUM_LIT>" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
18,989
[ ")", "const", "override", "{" ]
[ "bool", "shouldKeepZExtForFP16Conv", "(" ]
LLVM
ARM64
TD
next_suggestion
CPU
18,990
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "rmode", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opcode", ";", "let", "Inst", "{", "<NUM_LIT>", "-", ...
GCC
mips
CPP
program_repair
CPU
18,991
[ "<FIXS>", "<FIXE>", "<FIXS>", "const", "struct", "mips_builtin_description", "*", "d", ";", "const", "struct", "mips_bdesc_map", "*", "m", ";", "<FIXE>", "<FIXS>", "for", "(", "m", "=", "mips_bdesc_arrays", ";", "m", "&", "mips_bdesc_arrays", "[", "ARRAY_SIZE", ...
[ "return", "types", "[", "(", "int", ")", "type", "]", ";", "}", "<BUGS>", "<BUGE>", "static", "voidmips_init_builtins", "(", "void", ")", "{", "<BUGS>", "const", "struct", "builtin_description", "*", "d", ";", "const", "struct", "bdesc_map", "*", "m", ";",...
LLVM
AArch64
CPP
next_suggestion
CPU
18,992
[ "}" ]
[ "O", "<<", "getRegisterName", "(", "MI", "->", "getOperand", "(", "OpNum", ")", ".", "getReg", "(", ")", ")", ";", "printArithExtend", "(", "MI", ",", "OpNum", "+", "<NUM_LIT>", ",", "O", ")", ";" ]
GCC
gcn
MD
next_suggestion
GPU
18,993
[ "<STR_LIT>" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V_ALL", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V_ALL", "<NUM_LIT>", "<STR_LIT>", "\t", "<STR_LIT>", ")", ")", "(", "clobber", "(", "match_operand", ...
LLVM
Sparc
CPP
stmt_completion
CPU
18,994
[ "<NUM_LIT>", ";" ]
[ "assert", "(", "<NUM_LIT>", "&&", "<STR_LIT>", "What is the exception handler register", "<STR_LIT>", ")", ";", "return" ]
LLVM
ARM
CPP
code_generation
CPU
18,995
[ "ScheduleHazardRecognizer", "::", "HazardType", "ARMHazardRecognizer", "::", "getHazardType", "(", "SUnit", "*", "SU", ",", "int", "Stalls", ")", "{", "assert", "(", "Stalls", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "ARM hazards don't support scoreboard lookahead", "<STR_...
[ "getHazardType", "-", "Return", "the", "hazard", "type", "of", "emitting", "this", "node", "." ]
LLVM
ARM
CPP
stmt_completion
CPU
18,996
[ "TargetLoweringObjectFileELF", "(", ")", "{" ]
[ "ARMElfTargetObjectFile", "(", ")", ":" ]
GCC
fr30
MD
next_suggestion
DSP
18,997
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ashiftrt", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", ...
LLVM
CellSPU
CPP
stmt_completion
MPU
18,998
[ ")", ";" ]
[ "virtual", "const", "SPURegisterInfo", "*", "getRegisterInfo", "(", ")", "const", "{", "return", "&", "InstrInfo", ".", "getRegisterInfo", "(" ]
GCC
arm
CPP
stmt_completion
CPU
18,999
[ "_", "a", ")", "{" ]
[ "vmovl_s32", "(", "int32x2_t", "_" ]