Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | Hexagon | CPP | stmt_completion | DSP | 19,300 | [
";"
] | [
"return",
"XformMskToBitPosU5Imm",
"(",
"Imm",
")"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 19,301 | [
"for",
"(",
"size_t",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"<NUM_LIT>",
";",
"++",
"i",
")",
"{"
] | [
"void",
"AMDGPUInstPrinter",
"::",
"printDPP8",
"(",
"const",
"MCInst",
"*",
"MI",
",",
"unsigned",
"OpNo",
",",
"const",
"MCSubtargetInfo",
"&",
"STI",
",",
"raw_ostream",
"&",
"O",
")",
"{",
"if",
"(",
"!",
"AMDGPU",
"::",
"isGFX10",
"(",
"STI",
")",
... |
GCC | i386 | MD | program_repair | CPU | 19,302 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"bool",
"<FIXE>",
"<FIXS>",
"rtx",
"scratch",
"=",
"operands",
"[",
"<NUM_LIT>",
"]",
"<FIXE>",
"<FIXS>",
"gcc_assert",
"(",
"register_operand",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"mode",
")",
")",
"gcc_assert",
"(",
"... | [
"emit_move_insn",
"(",
"operand0",
",",
"res",
")",
"}",
"<BUGS>",
"boolix86_fma4_valid_op_p",
"(",
"rtx",
"operands",
"[",
"]",
",",
"rtx",
"insn",
"ATTRIBUTE_UNUSED",
",",
"int",
"num",
",",
"bool",
"uses_oc0",
",",
"int",
"num_memory",
",",
"bool",
"commu... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 19,303 | [
";"
] | [
"void",
"setPrivateSegmentWaveByteOffset",
"(",
"unsigned",
"Reg",
")",
"{",
"PrivateSegmentWaveByteOffsetSystemSGPR",
"=",
"Reg"
] |
GCC | h8300 | MD | stmt_completion | MPU | 19,304 | [
"SI",
"]",
")"
] | [
"(",
"define_mode_iterator",
"SFI",
"[",
"SF"
] |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 19,305 | [
";"
] | [
"FunctionType",
"*",
"FTy",
"=",
"FunctionType",
"::",
"get",
"(",
"Int8PtrTy",
",",
"Args",
",",
"false",
")",
";",
"Function",
"*",
"F",
"=",
"getEmscriptenFunction",
"(",
"FTy",
",",
"<STR_LIT>",
"__cxa_find_matching_catch_",
"<STR_LIT>",
"+",
"Twine",
"(",... |
LLVM | ARM | TD | next_suggestion | CPU | 19,306 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Qm",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Qm",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rda",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"U",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
... |
LLVM | SystemZ | CPP | stmt_completion | CPU | 19,307 | [
"MF",
")",
"const",
"{"
] | [
"unsigned",
"SystemZRegisterInfo",
"::",
"getFrameRegister",
"(",
"MachineFunction",
"&"
] |
GCC | arm | CPP | stmt_completion | CPU | 19,308 | [
"(",
"int16x4_t",
")",
"_",
"_",
"b",
",",
"_",
"_",
"c",
")",
";"
] | [
"return",
"(",
"uint32x4_t",
")",
"_",
"_",
"builtin_neon_vmullu_lanev4hi",
"(",
"(",
"int16x4_t",
")",
"_",
"_",
"a",
","
] |
GCC | i386 | MD | program_repair | CPU | 19,309 | [
"<FIXS>",
"(",
"plus",
":",
"VFH",
"(",
"match_operand",
":",
"VFH",
"<NUM_LIT>",
"<STR_LIT>",
")",
"<FIXE>",
"<FIXS>",
"(",
"set",
"(",
"match_operand",
":",
"VFH",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"VFH",
"<FIXE>"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"<BUGS>",
"(",
"plus",
":",
"VF",
"(",
"match_operand",
":",
"VF",
"<NUM_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"<BUGS>",
"(",... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 19,310 | [
"DefIdx",
")",
";"
] | [
"unsigned",
"DefReg",
"=",
"MRI",
".",
"createVirtualRegister",
"(",
"RegClass",
")",
";",
"MachineOperand",
"&",
"DefMO",
"=",
"Def",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"MachineInstr",
"*",
"Tee",
"=",
"BuildMI",
"(",
"MBB",
",",
"Insert",
",... |
GCC | epiphany | CPP | code_generation | MPU | 19,311 | [
"static",
"void",
"epiphany_init",
"(",
"void",
")",
"{",
"pass_mode_switch_use",
"=",
"make_pass_mode_switch_use",
"(",
"g",
")",
";",
"struct",
"register_pass_info",
"insert_use_info",
"=",
"{",
"pass_mode_switch_use",
",",
"<STR_LIT>",
"mode_sw",
"<STR_LIT>",
",",
... | [
"Called",
"from",
"epiphany_override_options",
".",
"We",
"use",
"this",
"to",
"initialize",
"various",
"things",
"."
] |
GCC | ia64 | MD | program_repair | CPU | 19,312 | [
"<FIXS>",
"(",
"define_insn",
"<STR_LIT>",
"<FIXE>"
] | [
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<BUGS>",
"(",
"define_insn",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"minus",
":",
"SF",
"(",
"mu... |
GCC | arm | CPP | stmt_completion | CPU | 19,313 | [
";"
] | [
"if",
"(",
"c",
"==",
"PLUS",
"&&",
"REG_P",
"(",
"XEXP",
"(",
"x",
",",
"<NUM_LIT>",
")",
")",
"&&",
"CONST_INT_P",
"(",
"XEXP",
"(",
"x",
",",
"<NUM_LIT>",
")",
")",
")",
"return",
"<NUM_LIT>",
";",
"return",
"<NUM_LIT>"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 19,314 | [
"else",
"if",
"(",
"ConstraintCode",
"==",
"<STR_LIT>",
"X",
"<STR_LIT>",
")",
"return",
"InlineAsm",
"::",
"Constraint_X",
";"
] | [
"unsigned",
"getInlineAsmMemConstraint",
"(",
"const",
"std",
"::",
"string",
"&",
"ConstraintCode",
")",
"const",
"override",
"{",
"if",
"(",
"ConstraintCode",
"==",
"<STR_LIT>",
"i",
"<STR_LIT>",
")",
"return",
"InlineAsm",
"::",
"Constraint_i",
";",
"else",
"... |
GCC | aarch64 | CPP | next_suggestion | CPU | 19,315 | [
"}"
] | [
"vclezs_f32",
"(",
"float32_t",
"_",
"_",
"a",
")",
"{",
"return",
"_",
"_",
"a",
"<=",
"<NUM_LIT>",
"?",
"-",
"<NUM_LIT>",
":",
"<NUM_LIT>",
";"
] |
LLVM | X86 | CPP | program_repair | CPU | 19,316 | [
"<FIXS>",
"X86_INTRINSIC_DATA",
"(",
"avx512_mask_fixupimm_pd_512",
",",
"FIXUPIMM",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
",",
"<FIXE>",
"<FIXS>",
"X86_INTRINSIC_DATA",
"(",
"avx512_mask_fixupimm_ps_512",
",",
"FIXUPIMM",
",",
... | [
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"<NUM_LIT>",
")",
",",
"X86_INTRINSIC_DATA",
"(",
"avx512_mask_fixupimm_pd_128",
",",
"FIXUPIMM",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"<NUM_LIT>",
")",
",",
"X86_INTRINSIC_DATA",
"(",
"avx512_mask_fixupimm_pd_256",
",",
"FIXU... |
LLVM | X86 | CPP | stmt_completion | CPU | 19,317 | [
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"we don't handle this case!",
"<STR_LIT>",
")",
";"
] | [
"const",
"uint64_t",
"StackSize",
"=",
"MFI",
".",
"getStackSize",
"(",
")",
";",
"if",
"(",
"MFI",
".",
"isFixedObjectIndex",
"(",
"FI",
")",
"&&",
"TRI",
"->",
"hasStackRealignment",
"(",
"MF",
")",
"&&",
"!",
"STI",
".",
"isTargetWin64",
"(",
")",
"... |
GCC | aarch64 | CPP | next_suggestion | CPU | 19,318 | [
"case",
"EQ",
":"
] | [
"static",
"unsigned",
"int",
"aarch64_unspec_cond_code",
"(",
"rtx_code",
"code",
")",
"{",
"switch",
"(",
"code",
")",
"{",
"case",
"NE",
":",
"return",
"UNSPEC_COND_FCMNE",
";"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 19,319 | [
"return",
"RBI",
".",
"constrainGenericRegister",
"(",
"Dst",
".",
"getReg",
"(",
")",
",",
"*",
"DstRC",
",",
"*",
"MRI",
")",
"&&",
"RBI",
".",
"constrainGenericRegister",
"(",
"Src",
".",
"getReg",
"(",
")",
",",
"*",
"SrcRC",
",",
"*",
"MRI",
")"... | [
"MI",
".",
"setDesc",
"(",
"TII",
".",
"get",
"(",
"NewOpc",
")",
")",
";",
"MI",
".",
"removeOperand",
"(",
"<NUM_LIT>",
")",
";",
"MI",
".",
"addOperand",
"(",
"*",
"MF",
",",
"MachineOperand",
"::",
"CreateReg",
"(",
"AMDGPU",
"::",
"EXEC",
",",
... |
LLVM | TL45 | CPP | next_suggestion | MPU | 19,320 | [
"Op",
"->",
"EndLoc",
"=",
"E",
";"
] | [
"auto",
"Op",
"=",
"std",
"::",
"make_unique",
"<",
"TL45Operand",
">",
"(",
"k_Immediate",
")",
";",
"Op",
"->",
"Imm",
".",
"Val",
"=",
"Val",
";",
"Op",
"->",
"StartLoc",
"=",
"S",
";"
] |
LLVM | SystemZ | CPP | next_suggestion | CPU | 19,321 | [
"}"
] | [
"assert",
"(",
"(",
"Node",
"->",
"getMemoryVT",
"(",
")",
"==",
"MVT",
"::",
"i128",
"||",
"Node",
"->",
"getMemoryVT",
"(",
")",
"==",
"MVT",
"::",
"f128",
")",
"&&",
"<STR_LIT>",
"Only custom lowering i128 or f128.",
"<STR_LIT>",
")",
";",
"SmallVector",
... |
LLVM | AMDGPU | TD | next_suggestion | GPU | 19,322 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"attrchan",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"high",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"!",
"if",
"(",
"P",
".",
"HasSrc0Mods",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 19,323 | [
"(",
")",
";"
] | [
"EVT",
"VT",
"=",
"N0",
".",
"getValueType",
"(",
")",
";",
"unsigned",
"Size",
"=",
"VT",
".",
"getSizeInBits",
"(",
")",
";",
"SDLoc",
"DL",
"(",
"N",
")",
";",
"if",
"(",
"SDValue",
"V",
"=",
"combineShiftToPMULH",
"(",
"N",
",",
"DAG",
",",
"... |
GCC | powerpcspe | MD | stmt_completion | CPU | 19,324 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 19,325 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A4_vcmpbgtui",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rss32",
",",
"u7_0Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_643b4717",
",",
"TypeALU64",
">",
",",
"Enc_368... |
LLVM | TLCS900 | CPP | stmt_completion | MPU | 19,326 | [
"TLCS900 DAG->DAG Pattern Instruction Selection",
"<STR_LIT>",
";"
] | [
"return",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 19,327 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
... |
LLVM | SystemZ | TD | stmt_completion | CPU | 19,328 | [
"BD2",
")",
",",
"mnemonic",
"#",
"<STR_LIT>",
",",
"[",
"]",
">",
"{"
] | [
"class",
"TernaryRS",
"<",
"string",
"mnemonic",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"opcode",
",",
"RegisterOperand",
"cls",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"bytes",
",",
"AddressingMode",
"mode",
"=",
"bdaddr12only",
">",
":",
"InstRSb",
"<",
"opcode",... |
GCC | aarch64 | CPP | program_repair | CPU | 19,329 | [
"<FIXS>",
"return",
"aarch64_classify_symbol",
"(",
"x",
",",
"offset",
",",
"context",
")",
";",
"<FIXE>"
] | [
"rtx",
"offset",
";",
"split_const",
"(",
"x",
",",
"&",
"x",
",",
"&",
"offset",
")",
";",
"<BUGS>",
"return",
"aarch64_classify_symbol",
"(",
"x",
",",
"context",
")",
";",
"<BUGE>",
"}"
] |
GCC | i386 | CPP | next_suggestion | CPU | 19,330 | [
"scalar_mode",
"=",
"GET_MODE_INNER",
"(",
"mode",
")",
";"
] | [
"case",
"E_V8SImode",
":",
"case",
"E_V4SImode",
":",
"case",
"E_V2SImode",
":",
"case",
"E_V8DImode",
":",
"case",
"E_V4DImode",
":",
"case",
"E_V2DImode",
":",
"gcc_assert",
"(",
"vect",
")",
";",
"case",
"E_V8HFmode",
":",
"case",
"E_V16HFmode",
":",
"cas... |
LLVM | SystemZ | TD | stmt_completion | CPU | 19,331 | [
"<STR_LIT>",
">",
";"
] | [
"def",
"z_atomic_loadw_sub",
":",
"AtomicWOp",
"<"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 19,332 | [
"(",
")",
";"
] | [
"MIB",
".",
"setMF",
"(",
"MF",
")",
";",
"ProduceNonFlagSettingCondBr",
"=",
"!",
"MF",
".",
"getFunction",
"(",
")",
".",
"hasFnAttribute",
"(",
"Attribute",
"::",
"SpeculativeLoadHardening",
")",
";",
"MFReturnAddr",
"=",
"Register"
] |
GCC | arm | MD | next_suggestion | CPU | 19,333 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 19,334 | [
"<STR_LIT>",
",",
"SDT_Neon_movi",
">",
";"
] | [
"def",
"Neon_mvni",
":",
"SDNode",
"<"
] |
LLVM | TPC | CPP | next_suggestion | Virtual ISA | 19,335 | [
"unsigned",
"Limit",
"=",
"DAG",
"->",
"getRegClassInfo",
"(",
")",
"->",
"getRegPressureSetLimit",
"(",
"i",
")",
";"
] | [
"SchedModel",
"=",
"DAG",
"->",
"getSchedModel",
"(",
")",
";",
"Top",
".",
"init",
"(",
"DAG",
",",
"SchedModel",
")",
";",
"Bot",
".",
"init",
"(",
"DAG",
",",
"SchedModel",
")",
";",
"const",
"InstrItineraryData",
"*",
"Itin",
"=",
"DAG",
"->",
"g... |
GCC | or1k | MD | next_suggestion | CPU | 19,336 | [
"(",
"AP_REGNUM",
"<NUM_LIT>",
")"
] | [
"(",
"HFP_REGNUM",
"<NUM_LIT>",
")",
"(",
"LR_REGNUM",
"<NUM_LIT>",
")",
"(",
"TLS_REGNUM",
"<NUM_LIT>",
")",
"(",
"RV_REGNUM",
"<NUM_LIT>",
")",
"(",
"PE_TMP_REGNUM",
"<NUM_LIT>",
")"
] |
GCC | pa | MD | next_suggestion | CPU | 19,337 | [
"(",
"const_string",
"<STR_LIT>",
")",
")"
] | [
"(",
"define_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | Alpha | CPP | stmt_completion | MPU | 19,338 | [
"{"
] | [
"MachineInstr",
"*",
"NewMI",
"=",
"NULL",
";",
"switch",
"(",
"Opc",
")",
"{",
"default",
":",
"break",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"if",
"("... |
LLVM | ARM | CPP | stmt_completion | CPU | 19,339 | [
">",
"(",
")",
";"
] | [
"bool",
"isPKHASRImm",
"(",
")",
"const",
"{",
"return",
"isImmediate",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 19,340 | [
"SmallVector",
"<",
"int",
",",
"<NUM_LIT>",
">",
"NewShuffleMask",
";"
] | [
"return",
"MovIdx",
";",
"}",
";",
"for",
"(",
"int",
"Part",
"=",
"<NUM_LIT>",
";",
"Part",
"<",
"<NUM_LIT>",
";",
"++",
"Part",
")",
"{",
"int",
"Elt",
"=",
"getMovIdx",
"(",
"ShuffleMask",
",",
"Part",
"*",
"QuarterSize",
",",
"QuarterSize",
")",
... |
LLVM | ARM | TD | stmt_completion | CPU | 19,341 | [
",",
"?",
"}",
",",
"<STR_LIT>",
">",
";"
] | [
"def",
"VLD4DUPq16",
":",
"VLD4DUP",
"<",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 19,342 | [
"switch",
"(",
"II",
"->",
"getIntrinsicID",
"(",
")",
")",
"{"
] | [
"}",
";",
"Ptr0",
"=",
"StripBitCast",
"(",
"Ptr0",
")",
";",
"Ptr1",
"=",
"StripBitCast",
"(",
"Ptr1",
")",
";",
"if",
"(",
"!",
"isa",
"<",
"GetElementPtrInst",
">",
"(",
"Ptr0",
")",
"||",
"!",
"isa",
"<",
"GetElementPtrInst",
">",
"(",
"Ptr1",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 19,343 | [
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>"
] |
LLVM | ARM64 | CPP | stmt_completion | CPU | 19,344 | [
")",
";"
] | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"if",
"(",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getSubReg",
"(",
")",
"==",
"<NUM_LIT>",
"&&",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"isFI",
"(",
")",
"&&",
"MI",
"->",
"g... |
GCC | bfin | MD | next_suggestion | DSP | 19,345 | [
"(",
"match_test",
"<STR_LIT>",
")",
")",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")"
] |
GCC | i386 | MD | stmt_completion | CPU | 19,346 | [
"]",
")"
] | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 19,347 | [
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
LLVM | ARM | CPP | next_suggestion | CPU | 19,348 | [
"return",
"OffsetIsInRange",
"(",
"UserOffset",
",",
"CPEOffset",
",",
"MaxDisp",
",",
"U",
".",
"NegOk",
",",
"U",
".",
"IsSoImm",
")",
";"
] | [
"unsigned",
"CPEOffset",
"=",
"BBOffsets",
"[",
"Water",
"->",
"getNumber",
"(",
")",
"]",
"+",
"BBSizes",
"[",
"Water",
"->",
"getNumber",
"(",
")",
"]",
";",
"if",
"(",
"CPEOffset",
"<",
"UserOffset",
")",
"UserOffset",
"+=",
"U",
".",
"CPEMI",
"->",... |
LLVM | X86 | CPP | next_suggestion | CPU | 19,349 | [
"return",
"<NUM_LIT>",
";"
] | [
"unsigned",
"X86TTIImpl",
"::",
"getMaxInterleaveFactor",
"(",
"ElementCount",
"VF",
")",
"{",
"if",
"(",
"VF",
".",
"isScalar",
"(",
")",
")",
"return",
"<NUM_LIT>",
";",
"if",
"(",
"ST",
"->",
"isAtom",
"(",
")",
")",
"return",
"<NUM_LIT>",
";",
"if",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 19,350 | [
"s",
")",
"{"
] | [
"void",
"setCalleeSaveStackHasFreeSpace",
"(",
"bool"
] |
GCC | pa | MD | stmt_completion | CPU | 19,351 | [
")"
] | [
"(",
"match_operator",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"(",
"label_ref",
"(",
"match_operand",
"<NU... |
LLVM | VE | CPP | next_suggestion | CPU | 19,352 | [
"return",
"TargetLowering",
"::",
"getRegForInlineAsmConstraint",
"(",
"TRI",
",",
"Constraint",
",",
"VT",
")",
";"
] | [
"return",
"TargetLowering",
"::",
"getRegForInlineAsmConstraint",
"(",
"TRI",
",",
"Constraint",
",",
"VT",
")",
";",
"case",
"'",
"r",
"'",
":",
"RC",
"=",
"&",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"break",
";",
"case",
"'",
"v",
"'",
":",
"RC",
"=",
... |
GCC | nds32 | CPP | stmt_completion | CPU | 19,353 | [
"==",
"mode",
")",
";"
] | [
"static",
"void",
"nds32_emit_post_inc_load_store",
"(",
"rtx",
"reg",
",",
"rtx",
"base_reg",
",",
"enum",
"machine_mode",
"mode",
",",
"bool",
"load_p",
")",
"{",
"gcc_assert",
"(",
"GET_MODE",
"(",
"reg",
")"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 19,354 | [
"(",
")",
")",
".",
"toString",
"(",
"Imm",
",",
"ValidNamed",
")",
";"
] | [
"Imm",
"|=",
"<NUM_LIT>",
";",
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"CreateImm",
"(",
"Imm",
")",
")",
";",
"bool",
"ValidNamed",
";",
"(",
"void",
")",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"STI",
".",
"getFeatureBits"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 19,355 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 19,356 | [
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_vnavgw",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rtt32",
",",
"DoubleRegs",
":",
"$",
"Rss32",
")",
",",
"<STR_LIT>",
",",
"tc_6132ba3d",
",",
"TypeALU64",
">",
",",
"... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 19,357 | [
"<STR_LIT>",
")",
";"
] | [
"assert",
"(",
"hasWorkGroupIDZ",
"(",
")",
")",
";",
"return",
"ArgInfo",
".",
"WorkGroupIDZ",
".",
"getRegister",
"(",
")",
";",
"}",
"llvm_unreachable",
"(",
"<STR_LIT>",
"unexpected dimension"
] |
GCC | mips | CPP | stmt_completion | CPU | 19,358 | [
">",
"<NUM_LIT>",
")",
"return",
"true",
";"
] | [
"static",
"bool",
"mips_hard_regno_call_part_clobbered",
"(",
"unsigned",
"int",
",",
"unsigned",
"int",
"regno",
",",
"machine_mode",
"mode",
")",
"{",
"if",
"(",
"TARGET_FLOATXX",
"&&",
"hard_regno_nregs",
"(",
"regno",
",",
"mode",
")",
"==",
"<NUM_LIT>",
"&&... |
GCC | m88k | MD | next_suggestion | MPU | 19,359 | [
"<STR_LIT>"
] | [
"(",
"subreg",
":",
"SF",
"(",
"lo_sum",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<NUM_LIT>",
")",
")",
"]"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 19,360 | [
"}"
] | [
"EVT",
"PtrVT",
"=",
"DAG",
".",
"getTargetLoweringInfo",
"(",
")",
".",
"getPointerTy",
"(",
")",
";",
"SDValue",
"FR",
"=",
"DAG",
".",
"getFrameIndex",
"(",
"VarArgsFrameIndex",
",",
"PtrVT",
")",
";",
"const",
"Value",
"*",
"SV",
"=",
"cast",
"<",
... |
LLVM | ARM | CPP | program_repair | CPU | 19,361 | [
"<FIXS>",
"return",
"std",
"::",
"max",
"(",
"unsigned",
"(",
"PostAlign",
")",
",",
"internalKnownBits",
"(",
")",
")",
";",
"<FIXE>"
] | [
"unsigned",
"postKnownBits",
"(",
")",
"const",
"{",
"<BUGS>",
"return",
"std",
"::",
"max",
"(",
"PostAlign",
",",
"Unalign",
"?",
"Unalign",
":",
"KnownBits",
")",
";",
"<BUGE>",
"}",
"}",
";"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 19,362 | [
";"
] | [
"MachineBasicBlock",
"::",
"iterator",
"End",
"=",
"MBB",
"->",
"end",
"(",
")",
";",
"MachineBasicBlock",
"::",
"iterator",
"MI",
"=",
"MBB",
"->",
"begin",
"(",
")",
";",
"while",
"(",
"MI",
"!=",
"End",
")",
"{",
"if",
"(",
"MI",
"->",
"isKill",
... |
LLVM | MSP430 | CPP | next_suggestion | MPU | 19,363 | [
"return",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"SIGN_EXTEND_INREG",
",",
"dl",
",",
"VT",
",",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"ANY_EXTEND",
",",
"dl",
",",
"VT",
",",
"Val",
")",
",",
"DAG",
".",
"getValueType",
"(",
"Val",
".",
"getV... | [
"SDValue",
"MSP430TargetLowering",
"::",
"LowerSIGN_EXTEND",
"(",
"SDValue",
"Op",
",",
"SelectionDAG",
"&",
"DAG",
")",
"const",
"{",
"SDValue",
"Val",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"EVT",
"VT",
"=",
"Op",
".",
"getValueType",
... |
LLVM | Hexagon | CPP | code_generation | DSP | 19,364 | [
"bool",
"HexagonInstrInfo",
"::",
"isValidOffset",
"(",
"unsigned",
"Opcode",
",",
"int",
"Offset",
",",
"bool",
"Extend",
")",
"const",
"{",
"switch",
"(",
"Opcode",
")",
"{",
"case",
"Hexagon",
"::",
"PS_vstorerq_ai",
":",
"case",
"Hexagon",
"::",
"PS_vsto... | [
"Test",
"the",
"validity",
"of",
"offset",
"."
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 19,365 | [
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 19,366 | [
"return",
"false",
";"
] | [
"if",
"(",
"HexagonMCInstrInfo",
"::",
"isDuplex",
"(",
"MCII",
",",
"*",
"I",
".",
"getInst",
"(",
")",
")",
")",
"return",
"true",
";",
"}"
] |
GCC | rs6000 | MD | stmt_completion | CPU | 19,367 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr"
] |
LLVM | Blackfin | CPP | next_suggestion | DSP | 19,368 | [
"}"
] | [
"bool",
"BlackfinRegisterInfo",
"::",
"hasFP",
"(",
"const",
"MachineFunction",
"&",
"MF",
")",
"const",
"{",
"const",
"MachineFrameInfo",
"*",
"MFI",
"=",
"MF",
".",
"getFrameInfo",
"(",
")",
";",
"return",
"NoFramePointerElim",
"||",
"MFI",
"->",
"hasCalls",... |
LLVM | X86 | CPP | code_generation | CPU | 19,369 | [
"bool",
"X86InstrInfo",
"::",
"hasLiveCondCodeDef",
"(",
"MachineInstr",
"&",
"MI",
")",
"const",
"{",
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
",",
"e",
"=",
"MI",
".",
"getNumOperands",
"(",
")",
";",
"i",
"!=",
"e",
";",
"++",
"i",
")",
"{",... | [
"True",
"if",
"MI",
"has",
"a",
"condition",
"code",
"def",
",",
"e.g",
"."
] |
GCC | avr | MD | next_suggestion | MPU | 19,370 | [
"(",
"ashift",
":",
"ALL2",
"(",
"match_operand",
":",
"ALL2",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_peephole2",
"[",
"(",
"match_scratch",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"set",
"(",
"match_operand",
":",
"ALL2",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | aarch64 | MD | next_suggestion | CPU | 19,371 | [
"(",
"UNSPECV_SET_FPCR",
"<STR_LIT>",
")",
"]",
")"
] | [
"[",
"(",
"UNSPECV_GET_FPSR",
"<STR_LIT>",
")",
"(",
"UNSPECV_SET_FPSR",
"<STR_LIT>",
")",
"(",
"UNSPECV_GET_FPCR",
"<STR_LIT>",
")"
] |
GCC | i386 | MD | stmt_completion | CPU | 19,372 | [
")"
] | [
"(",
"match_operand",
":",
"<",
"sseunpackmode",
">",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"us_truncate",
":",
"<",
"ssehalfvecmode",
">",
"(",
"match_operand",
":",
"<",
"sseunpackmode",
">",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 19,373 | [
",",
"DAG",
".",
"getConstant",
"(",
"<NUM_LIT>",
",",
"MVT",
"::",
"i64",
")",
")",
";"
] | [
"if",
"(",
"VT",
".",
"getVectorElementType",
"(",
")",
"!=",
"V0",
".",
"getValueType",
"(",
")",
".",
"getVectorElementType",
"(",
")",
"||",
"VT",
".",
"getVectorElementType",
"(",
")",
"!=",
"V1",
".",
"getValueType",
"(",
")",
".",
"getVectorElementTy... |
LLVM | Hexagon | TD | next_suggestion | DSP | 19,374 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_vminuw",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rtt32",
",",
"DoubleRegs",
":",
"$",
"Rss32",
")",
",",
"<STR_LIT>",
",",
"tc_779080bf",
",",
"TypeALU64",
">",
",",
"... |
GCC | arm | CPP | program_repair | CPU | 19,375 | [
"<FIXS>",
"bank",
"r14",
"and",
"r15",
",",
"so",
"we",
"must",
"check",
"up",
"to",
"r12",
".",
"<FIXE>"
] | [
"if",
"(",
"ARM_FUNC_TYPE",
"(",
"func_type",
")",
"==",
"ARM_FT_FIQ",
")",
"max_reg",
"=",
"<NUM_LIT>",
";"
] |
GCC | arm | CPP | code_generation | CPU | 19,376 | [
"int",
"label_mentioned_p",
"(",
"rtx",
"x",
")",
"{",
"const",
"char",
"*",
"fmt",
";",
"int",
"i",
";",
"if",
"(",
"LABEL_REF_P",
"(",
"x",
")",
")",
"return",
"<NUM_LIT>",
";",
"if",
"(",
"GET_CODE",
"(",
"x",
")",
"==",
"UNSPEC",
"&&",
"XINT",
... | [
"Return",
"TRUE",
"if",
"X",
"references",
"a",
"LABEL_REF",
"."
] |
LLVM | AMDGPU | CPP | code_generation | GPU | 19,377 | [
"bool",
"SIInstrInfo",
"::",
"expandPostRAPseudo",
"(",
"MachineInstr",
"&",
"MI",
")",
"const",
"{",
"MachineBasicBlock",
"&",
"MBB",
"=",
"*",
"MI",
".",
"getParent",
"(",
")",
";",
"DebugLoc",
"DL",
"=",
"MBB",
".",
"findDebugLoc",
"(",
"MI",
")",
";"... | [
"This",
"function",
"is",
"called",
"for",
"all",
"pseudo",
"instructions",
"that",
"remain",
"after",
"register",
"allocation",
"."
] |
LLVM | X86 | CPP | stmt_completion | CPU | 19,378 | [
"CC",
")",
";"
] | [
"return",
"isCCallConvention",
"(",
"CC",
")",
"||",
"canGuaranteeTCO",
"("
] |
LLVM | Mips | CPP | next_suggestion | CPU | 19,379 | [
"BuildMI",
"(",
"BB",
",",
"DL",
",",
"TII",
"->",
"get",
"(",
"AtomicOp",
")",
")",
".",
"addReg",
"(",
"Dest",
",",
"RegState",
"::",
"Define",
"|",
"RegState",
"::",
"EarlyClobber",
")",
".",
"addReg",
"(",
"AlignedAddr",
")",
".",
"addReg",
"(",
... | [
"AtomicOp",
"=",
"Mips",
"::",
"ATOMIC_SWAP_I16_POSTRA",
";",
"break",
";",
"case",
"Mips",
"::",
"ATOMIC_LOAD_ADD_I8",
":",
"AtomicOp",
"=",
"Mips",
"::",
"ATOMIC_LOAD_ADD_I8_POSTRA",
";",
"break",
";",
"case",
"Mips",
"::",
"ATOMIC_LOAD_ADD_I16",
":",
"AtomicOp"... |
GCC | avr | CPP | stmt_completion | MPU | 19,380 | [
";"
] | [
"regno",
"=",
"reg_renumber",
"[",
"regno",
"]",
";",
"if",
"(",
"regno",
"==",
"REG_Z",
")",
"{",
"return",
"true",
";",
"}",
"}",
"return",
"false",
";",
"}",
"if",
"(",
"regno",
"<",
"FIRST_PSEUDO_REGISTER",
"&&",
"(",
"regno",
"==",
"REG_X",
"||"... |
LLVM | R600 | CPP | next_suggestion | GPU | 19,381 | [
"BasicBlock",
"*",
"Dom",
"=",
"DT",
"->",
"findNearestCommonDominator",
"(",
"Fallback",
",",
"VI",
"->",
"first",
")",
";"
] | [
"Updater",
".",
"Initialize",
"(",
"Phi",
"->",
"getType",
"(",
")",
",",
"<STR_LIT>",
"<STR_LIT>",
")",
";",
"BasicBlock",
"*",
"Fallback",
"=",
"To",
";",
"bool",
"HaveFallback",
"=",
"false",
";",
"for",
"(",
"BBValueVector",
"::",
"iterator",
"VI",
"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 19,382 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
GCC | spu | CPP | next_suggestion | MPU | 19,383 | [
"}"
] | [
"if",
"(",
"CONSTANT_P",
"(",
"op",
")",
")",
"{",
"enum",
"immediate_class",
"c",
"=",
"classify_immediate",
"(",
"op",
",",
"mode",
")",
";",
"return",
"c",
"==",
"IC_IL1",
"||",
"c",
"==",
"IC_IL1s",
"||",
"(",
"!",
"epilogue_completed",
"&&",
"(",
... |
GCC | aarch64 | MD | program_repair | CPU | 19,384 | [
"<FIXS>",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<FIXE>"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<BUGE>",
"<STR_LIT>",
")"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 19,385 | [
"IsMin",
"=",
"true",
";"
] | [
"SDValue",
"CC",
"=",
"SetCC",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"if",
"(",
"False",
"!=",
"CmpOp1",
"||",
"True",
"!=",
"CmpOp2",
")",
"return",
"SDValue",
"(",
")",
";",
"ISD",
"::",
"CondCode",
"CondCode",
"=",
"cast",
"<",
"CondCodeSD... |
LLVM | R600 | CPP | stmt_completion | GPU | 19,386 | [
"else",
"{"
] | [
"if",
"(",
"MMO",
"&&",
"MMO",
"->",
"getValue",
"(",
")",
"&&",
"(",
"(",
"V",
"&&",
"dyn_cast",
"<",
"GlobalValue",
">",
"(",
"V",
")",
")",
"||",
"(",
"BV",
"&&",
"dyn_cast",
"<",
"GlobalValue",
">",
"(",
"getBasePointerValue",
"(",
"MMO",
"->",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 19,387 | [
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
GCC | tilegx | MD | stmt_completion | VLIW | 19,388 | [
":",
"I48MODE"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"I48MODE",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const"
] |
LLVM | RV16K | TD | stmt_completion | Virtual ISA | 19,389 | [
":",
"$",
"rs1",
",",
"simm16_lsb0",
":",
"$",
"imm16",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"load",
"(",
"add",
"GPR",
":",
"$",
"rs1",
",",
"simm16_lsb0",
":",
"$",
"imm16",
")",
")",
",",
"(",
"LW",
"GPR"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 19,390 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isPseudo"
] |
GCC | m68k | MD | program_repair | MPU | 19,391 | [
"<FIXS>",
"}",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>"
] | [
"return",
"<STR_LIT>",
"}",
"return",
"<STR_LIT>",
"<BUGS>",
"}",
")",
"<BUGE>",
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | i386 | CPP | stmt_completion | CPU | 19,392 | [
")",
"_",
"mm256_setzero_si256",
"(",
")",
",",
"(",
"_",
"_",
"mmask8",
")",
"_",
"_",
"U",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m256i",
")",
"_",
"_",
"builtin_ia32_vplzcntq_256_mask",
"(",
"(",
"_",
"_",
"v4di",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v4di"
] |
GCC | aarch64 | CPP | stmt_completion | CPU | 19,393 | [
"offset",
")",
";"
] | [
"rtx",
"high",
";",
"high",
"=",
"GEN_INT",
"(",
"offset",
")",
";",
"offset",
"=",
"<NUM_LIT>",
";",
"high",
"=",
"aarch64_force_temporary",
"(",
"mode",
",",
"temp",
",",
"high",
")",
";",
"reg",
"=",
"aarch64_force_temporary",
"(",
"mode",
",",
"temp"... |
LLVM | SystemZ | CPP | next_suggestion | CPU | 19,394 | [
"SDValue",
"Chain2",
"=",
"DAG",
".",
"getStore",
"(",
"Chain",
",",
"DL",
",",
"Byte",
",",
"Dst2",
",",
"DstPtrInfo",
".",
"getWithOffset",
"(",
"<NUM_LIT>",
")",
",",
"Align",
"(",
"<NUM_LIT>",
")",
")",
";"
] | [
"EVT",
"PtrVT",
"=",
"Dst",
".",
"getValueType",
"(",
")",
";",
"if",
"(",
"IsVolatile",
")",
"return",
"SDValue",
"(",
")",
";",
"auto",
"*",
"CByte",
"=",
"dyn_cast",
"<",
"ConstantSDNode",
">",
"(",
"Byte",
")",
";",
"if",
"(",
"auto",
"*",
"CSi... |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 19,395 | [
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"sw",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"pred",
";",
"let",
"Dest",
"=",
"dest",
";",
"let",
"SrcA",
"=",
"src",
";",
"let",
"OperandType",
"=",
"optype",
";",
"let",
"Switches",
"=",
"sw",
";",
"let",
"VectorPred",
... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 19,396 | [
"let",
"PredPolarity",
"=",
"pred",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Itinerary",
"=",
"IIC_ScalarOp",
";",
"let",
"isNotUsedInDisasm",
"=",
"<NUM_LIT>",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"dest",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"src",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"dim",
";",
"bits",
"<",
"<NUM_LIT>",
"... |
LLVM | SystemZ | TD | stmt_completion | CPU | 19,397 | [
";"
] | [
"class",
"StoreBinaryRSY",
"<",
"string",
"mnemonic",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"opcode",
",",
"RegisterOperand",
"cls",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"bytes",
",",
"AddressingMode",
"mode",
"=",
"bdaddr20only",
">",
":",
"InstRSYb",
"<",
"op... |
GCC | i386 | CPP | next_suggestion | CPU | 19,398 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_mask_packs_epi16",
"(",
"_",
"_",
"m256i",
"_",
"_",
... |
LLVM | ARM | TD | stmt_completion | CPU | 19,399 | [
",",
"i32imm",
":",
"$",
"idx",
")",
";"
] | [
"let",
"ParserMatchClass",
"=",
"VecListFourDHWordIndexAsmOperand",
";",
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"DPR",
":",
"$",
"Vd"
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.