Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
powerpcspe
CPP
stmt_completion
CPU
19,400
[ "stream", ")", ";" ]
[ "else", "if", "(", "size", ">", "<NUM_LIT>", ")", "align2", "=", "<NUM_LIT>", ";", "fputs", "(", "COMMON_ASM_OP", ",", "stream", ")", ";", "RS6000_OUTPUT_BASENAME", "(", "stream", ",", "name", ")", ";", "fprintf", "(", "stream", ",", "<STR_LIT>", ",", "<...
LLVM
SPIRV
CPP
program_repair
Virtual ISA
19,401
[ "<FIXS>", "void", "SPIRVInstructionSelector", "::", "renderFImm64", "(", "MachineInstrBuilder", "&", "MIB", ",", "<FIXE>" ]
[ "return", "selectCmp", "(", "ResVReg", ",", "ResType", ",", "CmpOpc", ",", "I", ")", ";", "}", "<BUGS>", "void", "SPIRVInstructionSelector", "::", "renderFImm32", "(", "MachineInstrBuilder", "&", "MIB", ",", "<BUGE>", "const", "MachineInstr", "&", "I", ",", ...
GCC
s390
CPP
next_suggestion
MPU
19,402
[ "int", "mask", "=", "s390_branch_condition_mask", "(", "code", ")", ";" ]
[ "static", "const", "char", "*", "const", "mnemonic", "[", "<NUM_LIT>", "]", "=", "{", "NULL", ",", "<STR_LIT>", "o", "<STR_LIT>", ",", "<STR_LIT>", "h", "<STR_LIT>", ",", "<STR_LIT>", "nle", "<STR_LIT>", ",", "<STR_LIT>", "l", "<STR_LIT>", ",", "<STR_LIT>", ...
LLVM
BPF
CPP
next_suggestion
Virtual ISA
19,403
[ "}" ]
[ "O", "<<", "*", "MO", ".", "getMBB", "(", ")", "->", "getSymbol", "(", ")", ";", "break", ";", "case", "MachineOperand", "::", "MO_GlobalAddress", ":", "O", "<<", "*", "getSymbol", "(", "MO", ".", "getGlobal", "(", ")", ")", ";", "break", ";", "def...
LLVM
X86
TD
stmt_completion
CPU
19,404
[ "X86_COND_B", ",", "EFLAGS", ")", ")", "]", ">", ";" ]
[ "def", "SETB_C64r", ":", "I", "<", "<NUM_LIT>", ",", "Pseudo", ",", "(", "outs", "GR64", ":", "$", "dst", ")", ",", "(", "ins", ")", ",", "<STR_LIT>", ",", "[", "(", "set", "GR64", ":", "$", "dst", ",", "(", "X86setcc_c" ]
GCC
aarch64
CPP
stmt_completion
CPU
19,405
[ ")", "return", "true", ";" ]
[ "const_tree", "decl", "=", "SYMBOL_REF_DECL", "(", "sym", ")", ";", "if", "(", "flag_pic", "&&", "decl", "&&", "(", "!", "flag_plt", "||", "lookup_attribute", "(", "<STR_LIT>", "noplt", "<STR_LIT>", ",", "DECL_ATTRIBUTES", "(", "decl", ")", ")", ")", "&&",...
GCC
i386
MD
next_suggestion
CPU
19,406
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
X86
CPP
stmt_completion
CPU
19,407
[ "MIIt", "++", ";" ]
[ "X86", "::", "CondCode", "CC", "=", "X86", "::", "CondCode", "(", "X86", "::", "getCondFromCMov", "(", "MI", ")", ")", ";", "X86", "::", "CondCode", "OppCC", "=", "X86", "::", "GetOppositeBranchCondition", "(", "CC", ")", ";", "if", "(", "llvm", "::", ...
LLVM
MINA32
CPP
code_generation
CPU
19,408
[ "SDValue", "MINA32TargetLowering", "::", "LowerOperation", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "llvm_unreachable", "(", "<STR_LIT>", "LowerOperation() unimplemented", "<STR_LIT>", ")", ";", "}" ]
[ "LowerOperation", "-", "Provide", "custom", "lowering", "hooks", "for", "some", "operations", "." ]
GCC
m32r
CPP
code_generation
MPU
19,409
[ "static", "void", "block_move_call", "(", "rtx", "dest_reg", ",", "rtx", "src_reg", ",", "rtx", "bytes_rtx", ")", "{", "if", "(", "GET_MODE", "(", "bytes_rtx", ")", "!=", "VOIDmode", "&&", "GET_MODE", "(", "bytes_rtx", ")", "!=", "Pmode", ")", "bytes_rtx",...
[ "Use", "a", "library", "function", "to", "move", "some", "bytes", "." ]
GCC
xtensa
MD
program_repair
MPU
19,410
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", "<BUGE>", "[", "(", "set_attr", "<STR_LIT>", ...
GCC
c6x
CPP
stmt_completion
VLIW
19,411
[ ";" ]
[ "prev", "=", "PREV_INSN", "(", "insn", ")", ";", "prev_pat", "=", "PATTERN", "(", "prev", ")", ";", "insn_pat", "=", "PATTERN", "(", "insn", ")", ";", "if", "(", "GET_CODE", "(", "prev_pat", ")", "==", "COND_EXEC", ")", "{", "prev_pat", "=", "COND_EX...
LLVM
Hexagon
TD
next_suggestion
DSP
19,412
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_sub", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rt32", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_5a2711e5", ",", "TypeALU32_3op", ">", ",", "Enc_bd6011"...
GCC
m68k
MD
stmt_completion
MPU
19,413
[ ")", ")", "]" ]
[ "(", "minus", ":", "SF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
s390
CPP
stmt_completion
MPU
19,414
[ "return", "CC0", ";" ]
[ "break", ";", "case", "CCL1mode", ":", "switch", "(", "GET_CODE", "(", "code", ")", ")", "{", "case", "LTU", ":", "return", "CC2", "|", "CC3", ";", "case", "GEU", ":", "return", "CC0", "|", "CC1", ";", "default", ":", "return", "-", "<NUM_LIT>", ";...
GCC
rs6000
MD
stmt_completion
CPU
19,415
[ ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
19,416
[ ")", ")", ";" ]
[ "initializeHexagonGenPredicatePass", "(", "*", "PassRegistry", "::", "getPassRegistry", "(" ]
LLVM
ARM
CPP
next_suggestion
CPU
19,417
[ "Operands", ".", "push_back", "(", "ARMOperand", "::", "CreateCoprocNum", "(", "Num", ",", "S", ")", ")", ";" ]
[ "MCAsmParser", "&", "Parser", "=", "getParser", "(", ")", ";", "SMLoc", "S", "=", "Parser", ".", "getTok", "(", ")", ".", "getLoc", "(", ")", ";", "const", "AsmToken", "&", "Tok", "=", "Parser", ".", "getTok", "(", ")", ";", "if", "(", "Tok", "."...
GCC
i386
CPP
stmt_completion
CPU
19,418
[ "(", "_", "_", "v16qi", ")", "_", "mm_undefined_si128", "(", ")", ",", "(", "_", "_", "mmask8", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_cvtusepi64_epi8", "(", "_", "_", "m256i", "_", "_", "...
LLVM
AMDGPU
CPP
stmt_completion
GPU
19,419
[ "ScratchWaveOffsetReg", ")", ";" ]
[ "}", "}", "else", "{", "ScratchWaveOffsetReg", "=", "PreloadedScratchWaveOffsetReg", ";", "}", "assert", "(", "ScratchWaveOffsetReg", ")", ";", "if", "(", "MF", ".", "getFrameInfo", "(", ")", ".", "hasCalls", "(", ")", ")", "{", "Register", "SPReg", "=", "...
LLVM
ARM
TD
stmt_completion
CPU
19,420
[ "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "imm", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Qd", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<N...
LLVM
AArch64
CPP
next_suggestion
CPU
19,421
[ "}" ]
[ "void", "AArch64MCInstLower", "::", "Lower", "(", "const", "MachineInstr", "*", "MI", ",", "MCInst", "&", "OutMI", ")", "const", "{", "OutMI", ".", "setOpcode", "(", "MI", "->", "getOpcode", "(", ")", ")", ";", "for", "(", "const", "MachineOperand", "&",...
GCC
epiphany
CPP
code_generation
MPU
19,422
[ "static", "unsigned", "int", "epiphany_compute_frame_size", "(", "int", "size", ")", "{", "int", "regno", ";", "unsigned", "int", "total_size", ",", "var_size", ",", "args_size", ",", "pretend_size", ",", "reg_size", ";", "HARD_REG_SET", "gmask", ";", "enum", ...
[ "Return", "the", "bytes", "needed", "to", "compute", "the", "frame", "pointer", "from", "the", "current", "stack", "pointer", ".", "SIZE", "is", "the", "size", "needed", "for", "local", "variables", "." ]
LLVM
X86
CPP
stmt_completion
CPU
19,423
[ "return", "true", ";" ]
[ "bool", "Error", "(", "SMLoc", "L", ",", "const", "Twine", "&", "Msg", ",", "ArrayRef", "<", "SMRange", ">", "Ranges", "=", "ArrayRef", "<", "SMRange", ">", "(", ")", ",", "bool", "matchingInlineAsm", "=", "false", ")", "{", "if", "(", "matchingInlineA...
LLVM
AArch64
TD
program_repair
CPU
19,424
[ "<FIXS>", "NoItinerary", ">", ",", "Sched", "[", "WriteFPALU", ",", "ReadFPALU", "]", ">", ";", "<FIXE>", "<FIXS>", "NoItinerary", ">", ",", "Sched", "[", "WriteFPALU", ",", "ReadFPALU", "]", ">", ";", "<FIXE>" ]
[ "(", "outs", "FPR32", ":", "$", "Rd", ")", ",", "(", "ins", "FPR32", ":", "$", "Rn", ",", "fpzz32", ":", "$", "FPImm", ")", ",", "!", "strconcat", "(", "asmop", ",", "<STR_LIT>", ")", ",", "[", "]", ",", "<BUGS>", "NoItinerary", ">", ";", "<BUG...
GCC
aarch64
MD
next_suggestion
CPU
19,425
[ "UNSPEC_COND_CMPLS_WIDE" ]
[ "UNSPEC_COND_CMPGE_WIDE", "UNSPEC_COND_CMPGT_WIDE", "UNSPEC_COND_CMPHI_WIDE", "UNSPEC_COND_CMPHS_WIDE", "UNSPEC_COND_CMPLE_WIDE", "UNSPEC_COND_CMPLO_WIDE" ]
GCC
mep
CPP
program_repair
CPU
19,426
[ "<FIXS>", "(", "OPTIONAL_CP_INSN", "ivc2", "-", "p0s", "-", "isa", "(", "SLOTS", "P0S", ")", "(", "INTRINSIC", "<STR_LIT>", "cpsuba0u_b", "<STR_LIT>", ")", "(", "CPTYPE", "V8UQI", ")", "VOLATILE", ")", "<FIXE>" ]
[ ";", "<NUM_LIT>", "qqqqq", "ppppp", "<NUM_LIT>", "cpsuba0u", ".", "b", "crqp", ",", "crpp", "(", "p0_1", ")", "(", "dni", "cpsuba0u_b_P0S", "<STR_LIT>", "cpsuba0u.b $crqp,$crpp Pn", "<STR_LIT>", "<BUGS>", "(", "OPTIONAL_CP_INSN", "ivc2", "-", "p0s", "-", "isa", ...
GCC
rs6000
CPP
next_suggestion
CPU
19,427
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m64", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_sub_si64", "(", "_", "_", "m64", "_", "_", "m1", ",", ...
LLVM
Hexagon
TD
next_suggestion
DSP
19,428
[ "let", "addrMode", "=", "BaseImmOffset", ";" ]
[ "def", "L2_ploadrubtnew_io", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pt4", ",", "IntRegs", ":", "$", "Rs32", ",", "u32_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_44d3da28",...
LLVM
R600
CPP
stmt_completion
GPU
19,429
[ ")", ";" ]
[ "if", "(", "MFI", "->", "LocalMemoryObjects", ".", "count", "(", "GV", ")", "==", "<NUM_LIT>", ")", "{", "uint64_t", "Size", "=", "TD", "->", "getTypeAllocSize", "(", "GV", "->", "getType", "(", ")", "->", "getElementType", "(", ")", ")", ";", "Offset"...
GCC
i386
CPP
stmt_completion
CPU
19,430
[ "_", "W", ",", "(", "_", "_", "mmask16", ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m512i", ")", "_", "_", "builtin_ia32_psradi512_mask", "(", "(", "_", "_", "v16si", ")", "_", "_", "A", ",", "_", "_", "B", ",", "(", "_", "_", "v16si", ")", "_" ]
LLVM
Hexagon
TD
stmt_completion
DSP
19,431
[ "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rt32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rt32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Mu2", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>",...
LLVM
Hexagon
CPP
stmt_completion
DSP
19,432
[ "RRs", ",", "RR", ")", ";" ]
[ "if", "(", "HasLo", "&&", "HasHi", ")", "return", "true", ";", "}", "if", "(", "RR", ".", "Sub", "==", "<NUM_LIT>", ")", "{", "unsigned", "Lo", "=", "TRI", ".", "getSubReg", "(", "RR", ".", "Reg", ",", "Hexagon", "::", "subreg_loreg", ")", ";", "...
GCC
arm
MD
next_suggestion
CPU
19,433
[ ")" ]
[ "[", "(", "parallel", "[", "(", "unspec", ":", "SI", "[", "(", "reg", ":", "SI", "LR_REGNUM", ")", "]", "UNSPEC_REGISTER_USE", ")", "(", "unspec_volatile", "[", "(", "return", ")", "]", "VUNSPEC_EPILOGUE", ")", "]", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
GCC
microblaze
MD
stmt_completion
MPU
19,434
[ "<NUM_LIT>", ")", ")" ]
[ "(", "define_split", "[", "(", "set", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "[", "(", "set", "(", "subreg", ":", "SI"...
GCC
cr16
CPP
stmt_completion
MPU
19,435
[ "~", "<NUM_LIT>", ";" ]
[ "poly_int64", "cr16_push_rounding", "(", "poly_int64", "bytes", ")", "{", "return", "(", "bytes", "+", "<NUM_LIT>", ")", "&" ]
GCC
sparc
MD
next_suggestion
CPU
19,436
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "neg", ":", "SF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
GCC
rl78
CPP
stmt_completion
MPU
19,437
[ ")", ";" ]
[ "case", "ADDR_SPACE_GENERIC", ":", "return", "HImode", ";", "case", "ADDR_SPACE_NEAR", ":", "return", "HImode", ";", "case", "ADDR_SPACE_FAR", ":", "return", "SImode", ";", "default", ":", "gcc_unreachable", "(" ]
LLVM
Sparc
CPP
next_suggestion
CPU
19,438
[ "return", "Chain", ";" ]
[ "Entry", ".", "Node", "=", "Arg", ";", "Entry", ".", "Ty", "=", "ArgTy", ";", "if", "(", "ArgTy", "->", "isFP128Ty", "(", ")", ")", "{", "int", "FI", "=", "MFI", ".", "CreateStackObject", "(", "<NUM_LIT>", ",", "Align", "(", "<NUM_LIT>", ")", ",", ...
GCC
i386
CPP
stmt_completion
CPU
19,439
[ "B", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m256i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_unpacklo_epi16", "(", "_", "_", "m256i", "_", "_", "A...
LLVM
Hexagon
TD
stmt_completion
DSP
19,440
[ ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "def", "A2_vsububs", ":", "T_VectALU_64", "<", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>" ]
LLVM
X86
CPP
next_suggestion
CPU
19,441
[ "return", "LowerToBSwap", "(", "CI", ")", ";" ]
[ "std", "::", "string", "AsmStr", "=", "IA", "->", "getAsmString", "(", ")", ";", "SmallVector", "<", "StringRef", ",", "<NUM_LIT>", ">", "AsmPieces", ";", "SplitString", "(", "AsmStr", ",", "AsmPieces", ",", "<STR_LIT>", "\\n", "<STR_LIT>", ")", ";", "swit...
LLVM
ARM
TD
stmt_completion
CPU
19,442
[ ">", ":", "$", "Vm", ",", "pred", ":", "$", "p", ")", ">", ";" ]
[ "def", ":", "NEONInstAlias", "<", "<STR_LIT>", "#", "To", ".", "Size", "#", "<STR_LIT>", ",", "(", "V8", "DPR", ":", "$", "Vd", ",", "nImmVMOVIReplicate", "<", "From", ",", "To" ]
GCC
visium
MD
stmt_completion
Virtual ISA
19,443
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
19,444
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
19,445
[ "return", "Val", ";" ]
[ "SMLoc", "Loc", "=", "getLoc", "(", ")", ";", "if", "(", "getParser", "(", ")", ".", "parseAbsoluteExpression", "(", "Temp", ")", ")", "return", "-", "<NUM_LIT>", ";", "if", "(", "Temp", "<", "<NUM_LIT>", "||", "Temp", ">", "<NUM_LIT>", ")", "{", "Er...
GCC
s390
MD
stmt_completion
MPU
19,446
[ ")", ")", "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
i386
MD
next_suggestion
CPU
19,447
[ "emit_insn", "(", "gen_fix_trunc", "<", "mode", ">", "di_sse", "(", "out", ",", "operands", "[", "<NUM_LIT>", "]", ")", ")" ]
[ "if", "(", "TARGET_64BIT", "&", "&", "SSE_FLOAT_MODE_P", "(", "<", "MODE", ">", "mode", ")", ")", "{", "rtx", "out", "=", "REG_P", "(", "operands", "[", "<NUM_LIT>", "]", ")", "?", "operands", "[", "<NUM_LIT>", "]", ":", "gen_reg_rtx", "(", "DImode", ...
LLVM
XCore
CPP
stmt_completion
MPU
19,448
[ "MachineFunction", "&", "MF", ")", "const", "{" ]
[ "Register", "XCoreRegisterInfo", "::", "getFrameRegister", "(", "const" ]
LLVM
Xtensa
CPP
next_suggestion
MPU
19,449
[ "}" ]
[ "TargetFrameLowering", "::", "determineCalleeSaves", "(", "MF", ",", "SavedRegs", ",", "RS", ")", ";", "if", "(", "hasFP", "(", "MF", ")", ")", "SavedRegs", ".", "set", "(", "FP", ")", ";" ]
LLVM
AArch64
TD
next_suggestion
CPU
19,450
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "setFlags", ";" ]
[ "class", "BaseAddSubImm", "<", "bit", "isSub", ",", "bit", "setFlags", ",", "RegisterClass", "dstRegtype", ",", "string", "asm_inst", ",", "string", "asm_ops", ",", "dag", "inputs", ",", "dag", "pattern", ">", ":", "I", "<", "(", "outs", "dstRegtype", ":",...
GCC
pa
MD
stmt_completion
CPU
19,451
[ ")", ")", "]" ]
[ "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "DI", "<NUM_LIT>", ")", ")", "(", "clobber", "(", "reg", ":", "DI", "<NUM_LIT>", ")", ")", "(", "clobber", "(", "reg", ":", "DF", "<NUM_LIT>", ...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
19,452
[ "EnableEmException", ",", "EnableEmSjLj", ")", ")", ";" ]
[ "addPass", "(", "createAtomicExpandPass", "(", ")", ")", ";", "}", "addPass", "(", "createWebAssemblyAddMissingPrototypes", "(", ")", ")", ";", "addPass", "(", "createWebAssemblyLowerGlobalDtors", "(", ")", ")", ";", "addPass", "(", "createWebAssemblyFixFunctionBitcas...
GCC
m32c
CPP
next_suggestion
MPU
19,453
[ "TREE_THIS_VOLATILE", "(", "node", ")", "=", "true", ";" ]
[ "const", "char", "*", "name", "=", "IDENTIFIER_POINTER", "(", "DECL_NAME", "(", "node", ")", ")", ";", "if", "(", "m32c_get_pragma_address", "(", "name", ",", "&", "addr", ")", ")", "{" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
19,454
[ "case", "CallingConv", "::", "AMDGPU_PS", ":" ]
[ "case", "CallingConv", "::", "AMDGPU_KERNEL", ":", "case", "CallingConv", "::", "SPIR_KERNEL", ":", "return", "true", ";", "case", "CallingConv", "::", "AMDGPU_VS", ":", "case", "CallingConv", "::", "AMDGPU_LS", ":", "case", "CallingConv", "::", "AMDGPU_HS", ":"...
GCC
s390
CPP
program_repair
MPU
19,455
[ "<FIXS>", "rtx", "code_label", ",", "label_ref", ";", "<FIXE>" ]
[ "s390_fix_long_loop_prediction", "(", "rtx_insn", "*", "insn", ")", "{", "rtx", "set", "=", "single_set", "(", "insn", ")", ";", "<BUGS>", "rtx", "code_label", ",", "label_ref", ",", "new", "_", "label", ";", "<BUGE>", "rtx_insn", "*", "uncond_jump", ";", ...
GCC
gcn
CPP
program_repair
GPU
19,456
[ "<FIXS>", "emit_insn", "(", "gen_ldexpv64df3", "(", "target", ",", "arg1", ",", "arg2", ")", ")", ";", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "emit_insn", "(", "gen_frexpv64sf_exp2", "(", "target", ",", "arg", ")", ")", ";", "<FIXE>", "<FIXS>", "<FIXE>", ...
[ "expand_expr", "(", "CALL_EXPR_ARG", "(", "exp", ",", "<NUM_LIT>", ")", ",", "NULL_RTX", ",", "V64SImode", ",", "EXPAND_NORMAL", ")", ")", ";", "<BUGS>", "emit_insn", "(", "gen_ldexpv64df3_exec", "(", "target", ",", "arg1", ",", "arg2", ",", "gcn_gen_undef", ...
GCC
arm
MD
stmt_completion
CPU
19,457
[ ")", "(", "DI", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_mode_attr", "sync_sfx", "[", "(", "QI", "<STR_LIT>", ")", "(", "HI", "<STR_LIT>", ")", "(", "SI", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
19,458
[ "let", "InputType", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
GCC
bfin
CPP
next_suggestion
DSP
19,459
[ "return", "false", ";" ]
[ "mem", "=", "XEXP", "(", "mem", ",", "<NUM_LIT>", ")", ";", "if", "(", "GET_CODE", "(", "mem", ")", "==", "POST_INC", "||", "GET_CODE", "(", "mem", ")", "==", "POST_DEC", ")", "mem", "=", "XEXP", "(", "mem", ",", "<NUM_LIT>", ")", ";", "if", "(",...
LLVM
AArch64
TD
next_suggestion
CPU
19,460
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd", ";" ]
[ "class", "SignAuthTwoOperand", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "string", "asm", ",", "SDPatternOperator", "OpNode", ">", ":", "I", "<", "(", "outs", "GPR64", ":", "$", "Rd", ")", ",", "(", "ins", "GPR64", ":", "$", "Rn", ",", "GPR64sp...
LLVM
ARM
CPP
next_suggestion
CPU
19,461
[ "}" ]
[ "assert", "(", "!", "Val", "==", "!", "VReg", "&&", "<STR_LIT>", "Return value without a vreg", "<STR_LIT>", ")", ";", "auto", "const", "&", "ST", "=", "MIRBuilder", ".", "getMF", "(", ")", ".", "getSubtarget", "<", "ARMSubtarget", ">", "(", ")", ";", "u...
GCC
i386
CPP
stmt_completion
CPU
19,462
[ "_", "v4si", ")", "_", "_", "C", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_dpwssd_avx_epi32", "(", "_", "_", "m128i", "_", "_", "A"...
LLVM
ARM64
TD
next_suggestion
CPU
19,463
[ "}" ]
[ "def", "Wrs", ":", "BaseAddSubSReg", "<", "isSub", ",", "<NUM_LIT>", ",", "GPR32", ",", "arith_shifted_reg32", ",", "mnemonic", ",", "OpNode", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
MOS
CPP
stmt_completion
MPU
19,464
[ "(", ")", ";" ]
[ "if", "(", "!", "SymRefExpr", ")", "{", "return", "<NUM_LIT>", ";", "}", "const", "MCSymbol", "&", "Sym", "=", "SymRefExpr", "->", "getSymbol" ]
LLVM
SPIRV
TD
next_suggestion
Virtual ISA
19,465
[ "}" ]
[ "let", "FilterClass", "=", "<STR_LIT>", ";", "let", "NameField", "=", "<STR_LIT>", ";", "let", "ValueField", "=", "<STR_LIT>", ";", "let", "PrintMethod", "=", "!", "strconcat", "(", "<STR_LIT>", ",", "FilterClass", ",", "<STR_LIT>", ")", ";" ]
LLVM
ARM
CPP
program_repair
CPU
19,466
[ "<FIXS>", "<FIXE>", "<FIXS>", "uint64_t", "Value", ")", "const", "{", "unsigned", "NumBytes", "=", "getFixupKindNumBytes", "(", "Fixup", ".", "getKind", "(", ")", ")", ";", "<FIXE>" ]
[ "case", "ARM", "::", "fixup_arm_pcrel_12", ":", "return", "Value", "-", "<NUM_LIT>", ";", "case", "ARM", "::", "fixup_arm_vfp_pcrel_12", ":", "<BUGS>", "<BUGE>", "return", "(", "Value", "-", "<NUM_LIT>", ")", ">>", "<NUM_LIT>", ";", "}", "}", "void", "Darwin...
LLVM
BPF
CPP
program_repair
Virtual ISA
19,467
[ "<FIXS>", "uint32_t", "FuncInfoOff", ";", "uint32_t", "FuncInfoLen", ";", "uint32_t", "LineInfoOff", ";", "uint32_t", "LineInfoLen", ";", "uint32_t", "OffsetRelocOff", ";", "uint32_t", "OffsetRelocLen", ";", "uint32_t", "ExternRelocOff", ";", "uint32_t", "ExternRelocLen...
[ "uint8_t", "Flags", ";", "uint32_t", "HdrLen", ";", "<BUGS>", "uint32_t", "FuncInfoOff", ";", "uint32_t", "FuncInfoLen", ";", "uint32_t", "LineInfoOff", ";", "uint32_t", "LineInfoLen", ";", "<BUGE>", "}", ";" ]
GCC
mmix
CPP
program_repair
CPU
19,468
[ "<FIXS>", "&&", "df_regs_ever_live_p", "(", "regno", ")", "&&", "!", "call_used_or_fixed_reg_p", "(", "regno", ")", ")", ")", "<FIXE>" ]
[ "if", "(", "(", "(", "(", "regno", "!=", "MMIX_FRAME_POINTER_REGNUM", "||", "!", "frame_pointer_needed", ")", "<BUGS>", "&&", "df_regs_ever_live_p", "(", "regno", ")", "&&", "!", "call_used_regs", "[", "regno", "]", ")", ")", "<BUGE>", "||", "IS_MMIX_EH_RETURN...
LLVM
Mips
TD
program_repair
CPU
19,469
[ "<FIXS>", "defm", "S", ":", "C_COND_M", "<STR_LIT>", ",", "FGR32Opnd", ",", "<NUM_LIT>", ",", "II_C_CC_S", ">", ",", "ISA_MIPS1_NOT_32R6_64R6", ";", "defm", "D32", ":", "C_COND_M", "<STR_LIT>", ",", "AFGR64Opnd", ",", "<NUM_LIT>", ",", "II_C_CC_D", ">", ",", ...
[ "def", "C_NGT_", "#", "NAME", ":", "C_COND_FT", "<STR_LIT>", ",", "TypeStr", ",", "RC", ",", "itin", ">", ",", "C_COND_FM", "fmt", ",", "<NUM_LIT>", ">", ";", "}", "<BUGS>", "defm", "S", ":", "C_COND_M", "<STR_LIT>", ",", "FGR32Opnd", ",", "<NUM_LIT>", ...
GCC
aarch64
CPP
program_repair
CPU
19,470
[ "<FIXS>", "machine_mode", "ag_mode", ";", "<FIXE>" ]
[ "aarch64_return_in_memory", "(", "const_tree", "type", ",", "const_tree", "fndecl", "ATTRIBUTE_UNUSED", ")", "{", "HOST_WIDE_INT", "size", ";", "<BUGS>", "enum", "machine_mode", "ag_mode", ";", "<BUGE>", "int", "count", ";", "if", "(", "!", "AGGREGATE_TYPE_P", "("...
LLVM
AArch64
TD
stmt_completion
CPU
19,471
[ "!", "strconcat", "(", "asm", ",", "<STR_LIT>", ")", ">", ";" ]
[ "def", "DZB", ":", "SignAuthZero", "<", "prefix_z", ",", "<NUM_LIT>", "," ]
GCC
i386
CPP
next_suggestion
CPU
19,472
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_macc_epi16", "(", "_", "_", "m128i", "_", "_", "A", ",...
LLVM
ARM
CPP
next_suggestion
CPU
19,473
[ "}" ]
[ "OffImm", "=", "CurDAG", "->", "getTargetConstant", "(", "<NUM_LIT>", ",", "MVT", "::", "i32", ")", ";", "return", "true", ";", "}", "if", "(", "ConstantSDNode", "*", "RHS", "=", "dyn_cast", "<", "ConstantSDNode", ">", "(", "N", ".", "getOperand", "(", ...
LLVM
AAP
CPP
next_suggestion
MPU
19,474
[ "}" ]
[ "bool", "isShiftImm6", "(", ")", "const", "{", "return", "isImm", "(", ")", "&&", "isShiftImm6", "(", "getImm", "(", ")", ")", ";" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
19,475
[ "case", "fixup_Hexagon_IE_32_6_X", ":" ]
[ "case", "fixup_Hexagon_GOTREL_HI16", ":", "case", "fixup_Hexagon_GOTREL_32", ":", "case", "fixup_Hexagon_GOT_LO16", ":", "case", "fixup_Hexagon_GOT_HI16", ":", "case", "fixup_Hexagon_GOT_32", ":", "case", "fixup_Hexagon_GOT_16", ":", "case", "fixup_Hexagon_DTPMOD_32", ":", ...
LLVM
CSKY
CPP
stmt_completion
CPU
19,476
[ "DAG", ")", ";" ]
[ "SDValue", "CSKYTargetLowering", "::", "LowerJumpTable", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "JumpTableSDNode", "*", "N", "=", "cast", "<", "JumpTableSDNode", ">", "(", "Op", ")", ";", "return", "getAddr", "<", "JumpTabl...
GCC
ia64
MD
next_suggestion
CPU
19,477
[ "|", "|", "GET_CODE", "(", "XEXP", "(", "op", ",", "<NUM_LIT>", ")", ")", "!", "=", "SYMBOL_REF" ]
[ "switch", "(", "GET_CODE", "(", "op", ")", ")", "{", "case", "CONST", ":", "op", "=", "XEXP", "(", "op", ",", "<NUM_LIT>", ")", "if", "(", "GET_CODE", "(", "op", ")", "!", "=", "PLUS" ]
GCC
nios2
MD
next_suggestion
MPU
19,478
[ "UNSPECV_STSEX" ]
[ "UNSPECV_CUSTOM_XNXX", "UNSPECV_LDXIO", "UNSPECV_STXIO", "UNSPECV_RDPRS", "UNSPECV_FLUSHD", "UNSPECV_FLUSHDA", "UNSPECV_WRPIE", "UNSPECV_ENI", "UNSPECV_LDEX", "UNSPECV_LDSEX", "UNSPECV_STEX" ]
GCC
v850
MD
next_suggestion
MPU
19,479
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "if_then_else", ":", "SI", "(", "match_operator", "<NUM_LIT>", "<STR_LIT>", "[", "(", "reg", ":", "CC", "CC_REGNUM", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "...
LLVM
Hexagon
TD
next_suggestion
DSP
19,480
[ "let", "mayLoad", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
LLVM
AArch64
TD
stmt_completion
CPU
19,481
[ "<STR_LIT>", ";" ]
[ "let", "DiagnosticType", "=" ]
GCC
rs6000
CPP
stmt_completion
CPU
19,482
[ "align", ")", ";" ]
[ "if", "(", "ASM_OUTPUT_SPECIAL_POOL_ENTRY_P", "(", "x", ",", "mode", ")", ")", "return", "toc_section", ";", "else", "return", "default_elf_select_rtx_section", "(", "mode", ",", "x", "," ]
LLVM
TVM
CPP
stmt_completion
Virtual ISA
19,483
[ "<=", "BlkdropImmLimit", ";" ]
[ "return", "sz" ]
GCC
c6x
MD
next_suggestion
VLIW
19,484
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "high", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
19,485
[ "MI", ".", "getNumOperands", "(", ")", ")", ";" ]
[ "LLT", "LoadTy", "=", "MRI", ".", "getType", "(", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ")", ";", "Register", "PtrReg", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "LLT", "Pt...
LLVM
MSP430
CPP
code_generation
MPU
19,486
[ "void", "MSP430InstrInfo", "::", "storeRegToStackSlot", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "MI", ",", "unsigned", "SrcReg", ",", "bool", "isKill", ",", "int", "FrameIdx", ",", "const", "TargetRegisterClass", "*", "RC"...
[ "Store", "the", "specified", "register", "of", "the", "given", "register", "class", "to", "the", "specified", "stack", "frame", "index", "." ]
LLVM
PowerPC
CPP
next_suggestion
CPU
19,487
[ "}" ]
[ "if", "(", "OpSize", "<", "Size", ")", "{", "switch", "(", "CC", ")", "{", "default", ":", "break", ";", "case", "ISD", "::", "SETULT", ":", "return", "generateEquivalentSub", "(", "N", ",", "Size", ",", "false", ",", "false", ",", "DL", ",", "DAG"...
LLVM
Hexagon
TD
next_suggestion
DSP
19,488
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", ...
LLVM
MBlaze
CPP
code_generation
MPU
19,489
[ "void", "MBlazeInstrInfo", "::", "loadRegFromStackSlot", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ",", "unsigned", "DestReg", ",", "int", "FI", ",", "const", "TargetRegisterClass", "*", "RC", ")", "const", "{", "Debu...
[ "Load", "the", "specified", "register", "of", "the", "given", "register", "class", "from", "the", "specified", "stack", "frame", "index", "." ]
LLVM
AArch64
CPP
next_suggestion
CPU
19,490
[ "if", "(", "UseMI", ".", "getOpcode", "(", ")", "==", "TargetOpcode", "::", "G_ADD", "||", "UseMI", ".", "getOpcode", "(", ")", "==", "TargetOpcode", "::", "G_SUB", ")", "return", "false", ";" ]
[ "Register", "LHS", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "Register", "RHS", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "Register", "Dst", "=", "MI", ".", "getOperand...
LLVM
Mips
CPP
next_suggestion
CPU
19,491
[ "if", "(", "NewOpcode", "!=", "-", "<NUM_LIT>", ")", "{" ]
[ "encodeInstruction", "(", "const", "MCInst", "&", "MI", ",", "raw_ostream", "&", "OS", ",", "SmallVectorImpl", "<", "MCFixup", ">", "&", "Fixups", ",", "const", "MCSubtargetInfo", "&", "STI", ")", "const", "{", "MCInst", "TmpInst", "=", "MI", ";", "switch"...
GCC
gcn
CPP
program_repair
GPU
19,492
[ "<FIXS>", "{", "rtx", "scc", "=", "gen_rtx_REG", "(", "BImode", ",", "SCC_REG", ")", ";", "rtx", "adjustment", "=", "gen_int_mode", "(", "sp_adjust", ",", "DImode", ")", ";", "insn", "=", "emit_insn", "(", "gen_addsi3_scalar_carry", "(", "sp_lo", ",", "fp_...
[ "emit_insn", "(", "gen_addsi3_scalar_carry", "(", "fp_lo", ",", "fp_lo", ",", "wave_offset", ",", "scc", ")", ")", ";", "emit_insn", "(", "gen_addcsi3_scalar_zero", "(", "fp_hi", ",", "fp_hi", ",", "scc", ")", ")", ";", "if", "(", "sp_adjust", ">", "<NUM_L...
LLVM
X86
CPP
stmt_completion
CPU
19,493
[ ";" ]
[ "X86_32ATTAsmParser", "(", "const", "Target", "&", "T", ",", "MCAsmParser", "&", "Parser", ",", "TargetMachine", "&", "TM", ")", ":", "X86ATTAsmParser", "(", "T", ",", "Parser", ",", "TM", ")", "{", "Is64Bit", "=", "false" ]
GCC
i386
MD
next_suggestion
CPU
19,494
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V2QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "any_truncate", ":", "V2QI", "(", "match_operand", ":", "V2DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "...
LLVM
ARM
TD
stmt_completion
CPU
19,495
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Qd", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", ...
LLVM
AArch64
CPP
program_repair
CPU
19,496
[ "<FIXS>", "<NUM_LIT>", "U", ",", "<FIXE>", "<FIXS>", "<NUM_LIT>", "U", ",", "<FIXE>", "<FIXS>", "<NUM_LIT>", "U", ",", "<FIXE>", "<FIXS>", "<NUM_LIT>", "U", ",", "<FIXE>", "<FIXS>", "<NUM_LIT>", "U", ",", "<NUM_LIT>", "U", ",", "<FIXE>", "<FIXS>", "<NUM_LIT>...
[ "<NUM_LIT>", "U", ",", "<NUM_LIT>", "U", ",", "<NUM_LIT>", "U", ",", "<BUGS>", "<NUM_LIT>", "U", ",", "<BUGE>", "<NUM_LIT>", "U", ",", "<BUGS>", "<NUM_LIT>", "U", ",", "<BUGE>", "<NUM_LIT>", "U", ",", "<BUGS>", "<NUM_LIT>", "U", ",", "<BUGE>", "<NUM_LIT>",...
GCC
rs6000
MD
stmt_completion
CPU
19,497
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>" ]
GCC
sparc
CPP
next_suggestion
CPU
19,498
[ "}" ]
[ "cpp_define", "(", "parse_in", ",", "<STR_LIT>", "__VIS__=0x400", "<STR_LIT>", ")", ";", "cpp_define", "(", "parse_in", ",", "<STR_LIT>", "__VIS=0x400", "<STR_LIT>", ")", ";", "}", "else", "if", "(", "TARGET_VIS3", ")", "{", "cpp_define", "(", "parse_in", ",",...
LLVM
X86
CPP
stmt_completion
CPU
19,499
[ "m_pDynamic", ";" ]
[ "assert", "(", "m_pDynamic", "!=", "NULL", ")", ";", "return", "*" ]