Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | ARM | CPP | stmt_completion | CPU | 19,700 | [
")",
")",
",",
"DAG",
".",
"getConstant",
"(",
"<NUM_LIT>",
",",
"DL",
",",
"MVT",
"::",
"i32",
")",
")",
";"
] | [
"EVT",
"VT",
"=",
"N",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
";",
"SDLoc",
"DL",
"(",
"N",
")",
";",
"if",
"(",
"all_of",
"(",
"N",
"->",
"ops",
"(",
")",
",",
"[",
"]",
"(",
"SDValue",
"Op",
")",
"{",
"return",
"Op",
".",
"isUndef",
"... |
GCC | powerpcspe | CPP | program_repair | CPU | 19,701 | [
"<FIXS>",
"case",
"E_SFmode",
":",
"<FIXE>",
"<FIXS>",
"case",
"E_DFmode",
":",
"<FIXE>",
"<FIXS>",
"case",
"E_TFmode",
":",
"case",
"E_IFmode",
":",
"case",
"E_KFmode",
":",
"<FIXE>"
] | [
"case",
"EQ",
":",
"switch",
"(",
"op_mode",
")",
"{",
"<BUGS>",
"case",
"SFmode",
":",
"<BUGE>",
"cmp",
"=",
"(",
"flag_finite_math_only",
"&&",
"!",
"flag_trapping_math",
")",
"?",
"gen_tstsfeq_gpr",
"(",
"compare_result",
",",
"op0",
",",
"op1",
")",
":... |
GCC | aarch64 | MD | stmt_completion | CPU | 19,702 | [
"<STR_LIT>",
")",
"]"
] | [
"(",
"truncate",
":",
"DI",
"(",
"lshiftrt",
":",
"TI",
"(",
"mult",
":",
"TI",
"(",
"ANY_EXTEND",
":",
"TI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"ANY_EXTEND",
":",
"TI",
"(",
"match_operand",
":",
"DI... |
GCC | aarch64 | MD | stmt_completion | CPU | 19,703 | [
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"zero_extend",
":",
"DI",
"(",
"LOGICAL",
":",
"SI",
"(",
"SHIFT",
":",
"SI",
"(",
"match_operand",
":",
"SI"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 19,704 | [
")",
",",
"OutContext",
")",
";"
] | [
"EmitAlignment",
"(",
"Align",
"(",
"<NUM_LIT>",
")",
")",
";",
"MCSymbol",
"*",
"JTISymbol",
"=",
"GetARMJTIPICJumpTableLabel",
"(",
"JTI",
")",
";",
"OutStreamer",
"->",
"EmitLabel",
"(",
"JTISymbol",
")",
";",
"OutStreamer",
"->",
"EmitDataRegion",
"(",
"MC... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 19,705 | [
"->",
"second",
";"
] | [
"for",
"(",
"unsigned",
"R",
"=",
"Rs",
".",
"find_first",
"(",
")",
";",
"R",
";",
"R",
"=",
"Rs",
".",
"find_next",
"(",
"R",
")",
")",
"{",
"UnsignedMap",
"::",
"const_iterator",
"F",
"=",
"UseC",
".",
"find",
"(",
"R",
")",
";",
"assert",
"... |
LLVM | AArch64 | TD | stmt_completion | CPU | 19,706 | [
"<NUM_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"imm4",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"msz",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
... |
GCC | h8300 | MD | program_repair | MPU | 19,707 | [
"<FIXS>",
"(",
"clobber",
"(",
"scratch",
":",
"QI",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"CC",
"CC_REG",
")",
")",
"]",
")",
"<FIXE>",
"<FIXS>",
"(",
"clobber",
"(",
"scratch",
":",
"QI",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"CC",
... | [
"[",
"(",
"parallel",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"ashift",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"<BUGS>",
"(",
"clobber",
"(",
"scratch",
":",
"QI",
")",
")",
"]",... |
LLVM | Z80 | CPP | code_generation | MPU | 19,708 | [
"void",
"relaxInstruction",
"(",
"const",
"MCInst",
"&",
"Inst",
",",
"MCInst",
"&",
"Res",
")",
"const",
"{",
"llvm_unreachable",
"(",
"<STR_LIT>",
"relaxInstruction() unimplemented",
"<STR_LIT>",
")",
";",
"}"
] | [
"Relax",
"the",
"instruction",
"in",
"the",
"given",
"fragment",
"to",
"the",
"next",
"wider",
"instruction",
"."
] |
LLVM | PowerPC | TD | program_repair | CPU | 19,709 | [
"<FIXS>",
"<STR_LIT>",
",",
"IIC_BrB",
",",
"[",
"]",
">",
";",
"<FIXE>",
"<FIXS>",
"<STR_LIT>",
",",
"IIC_BrB",
",",
"[",
"]",
">",
";",
"<FIXE>",
"<FIXS>",
"<STR_LIT>",
",",
"IIC_BrB",
",",
"[",
"]",
">",
";",
"<FIXE>",
"<FIXS>",
"<STR_LIT>",
",",
... | [
"let",
"isReturn",
"=",
"<NUM_LIT>",
",",
"Uses",
"=",
"[",
"LR",
",",
"RM",
"]",
"indef",
"BCLR",
":",
"XLForm_2_br",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"pred",
":",
"$",
"cond",
")",
",",
"<BU... |
LLVM | M68k | CPP | next_suggestion | MPU | 19,710 | [
"}"
] | [
"const",
"MachineRegisterInfo",
"*",
"MRI",
"=",
"&",
"MF",
".",
"getRegInfo",
"(",
")",
";",
"if",
"(",
"!",
"MRI",
"->",
"canReserveReg",
"(",
"FramePtr",
")",
")",
"return",
"false",
";",
"if",
"(",
"CantUseSP",
"(",
"MFI",
")",
")",
"return",
"MR... |
LLVM | AArch64 | TD | next_suggestion | CPU | 19,711 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Xm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"idx",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Xm",
";"
] |
LLVM | Blackfin | CPP | code_generation | DSP | 19,712 | [
"unsigned",
"BlackfinRegisterInfo",
"::",
"getRARegister",
"(",
")",
"const",
"{",
"return",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"}"
] | [
"This",
"method",
"should",
"return",
"the",
"register",
"where",
"the",
"return",
"address",
"can",
"be",
"found",
"."
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 19,713 | [
",",
"<NUM_LIT>",
")",
";"
] | [
"Chain",
"=",
"SDValue",
"(",
"St1",
",",
"<NUM_LIT>",
")",
";",
"}",
"const",
"EVT",
"ResTys",
"[",
"]",
"=",
"{",
"MVT",
"::",
"i64",
",",
"MVT",
"::",
"i64",
",",
"MVT",
"::",
"Other",
"}",
";",
"SDValue",
"Ops",
"[",
"]",
"=",
"{",
"DAG",
... |
GCC | sh | MD | next_suggestion | CPU | 19,714 | [
"UNSPECV_GBR",
")",
")",
"]"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"reg",
":",
"SI",
"GBR_REG",
")",
"(",
"unspec_volatile",
":",
"SI",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"]"
] |
GCC | arm | MD | next_suggestion | CPU | 19,715 | [
"(",
"UNSPEC_VCAGT",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_int_attr",
"cmp_op_unsp",
"[",
"(",
"UNSPEC_VCEQ",
"<STR_LIT>",
")",
"(",
"UNSPEC_VCGT",
"<STR_LIT>",
")",
"(",
"UNSPEC_VCGE",
"<STR_LIT>",
")",
"(",
"UNSPEC_VCLE",
"<STR_LIT>",
")",
"(",
"UNSPEC_VCLT",
"<STR_LIT>",
")",
"(",
"UNSPEC_VCAGE",
"<STR_LIT... |
LLVM | Hexagon | TD | next_suggestion | DSP | 19,716 | [
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 19,717 | [
"Binary",
"|=",
"ShImm",
"<<",
"<STR_LIT>",
"::",
"<STR_LIT>",
";"
] | [
"bool",
"Skipped",
"=",
"false",
";",
"if",
"(",
"IsPrePost",
"&&",
"Form",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"{",
"++",
"OpIdx",
";",
"Skipped",
"=",
"true",
";",
"}",
"if",
"(",
"ImplicitRd",
")",
"Binary",
"|=",
"(",
"ARMRegisterInfo",
"::"... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 19,718 | [
"::",
"ArchEnum",
"::",
"V60",
";"
] | [
"return",
"getHexagonArchVersion",
"(",
")",
">=",
"Hexagon"
] |
LLVM | Mandarin | CPP | next_suggestion | CPU | 19,719 | [
"case",
"ISD",
"::",
"SELECT_CC",
":"
] | [
"DAG",
".",
"dump",
"(",
")",
";",
"llvm_unreachable",
"(",
"<STR_LIT>",
"Should not custom lower this!",
"<STR_LIT>",
")",
";",
"case",
"ISD",
"::",
"BR_CC",
":",
"return",
"LowerBR_CC",
"(",
"Op",
",",
"DAG",
")",
";"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 19,720 | [
"++",
";"
] | [
"if",
"(",
"Spilled",
")",
"{",
"NumGPRSpills",
"++",
";",
"if",
"(",
"!",
"STI",
".",
"isTargetDarwin",
"(",
")",
")",
"{",
"if",
"(",
"Reg",
"==",
"ARM",
"::",
"LR",
")",
"LRSpilled",
"=",
"true",
";",
"CS1Spilled",
"=",
"true",
";",
"continue",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 19,721 | [
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";"
] | [
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"BaseRegOffset",
";",
"let",
"accessSize",
"=",
"DoubleWordAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<... |
LLVM | Lanai | CPP | code_generation | CPU | 19,722 | [
"bool",
"LanaiAsmPrinter",
"::",
"PrintAsmOperand",
"(",
"const",
"MachineInstr",
"*",
"MI",
",",
"unsigned",
"OpNo",
",",
"unsigned",
"AsmVariant",
",",
"const",
"char",
"*",
"ExtraCode",
",",
"raw_ostream",
"&",
"O",
")",
"{",
"if",
"(",
"ExtraCode",
"&&",... | [
"PrintAsmOperand",
"-",
"Print",
"out",
"an",
"operand",
"for",
"an",
"inline",
"asm",
"expression",
"."
] |
LLVM | PowerPC | CPP | program_repair | CPU | 19,723 | [
"<FIXS>",
"MVT",
"PPCTargetLowering",
"::",
"getSetCCResultType",
"(",
"MVT",
"VT",
")",
"const",
"{",
"<FIXE>"
] | [
"}",
"<BUGS>",
"MVT",
"PPCTargetLowering",
"::",
"getSetCCResultType",
"(",
"const",
"SDValue",
"&",
")",
"const",
"{",
"<BUGE>",
"return",
"MVT",
"::",
"i32",
";",
"}"
] |
LLVM | IA64 | TD | next_suggestion | CPU | 19,724 | [
"}"
] | [
"def",
"s64imm",
":",
"Operand",
"<",
"i64",
">",
"{",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 19,725 | [
"Unexpected operand in reassociable instruction",
"<STR_LIT>",
")",
";"
] | [
"assert",
"(",
"NewMI1",
".",
"getNumOperands",
"(",
")",
"==",
"<NUM_LIT>",
"&&",
"NewMI2",
".",
"getNumOperands",
"(",
")",
"==",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Unexpected instruction type for reassociation",
"<STR_LIT>",
")",
";",
"MachineOperand",
"&",
"OldOp1... |
GCC | mips | MD | next_suggestion | CPU | 19,726 | [
"(",
"match_test",
"(",
"<STR_LIT>",
")",
")",
")",
")",
")"
] | [
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"ior",
"(",
"match_test",
"(",
"<STR_LIT>",
")",
")"
] |
GCC | aarch64 | CPP | next_suggestion | CPU | 19,727 | [
"_",
"_",
"asm__",
"(",
"<STR_LIT>",
"frsqrts %s0,%s1,%s2",
"<STR_LIT>",
":",
"<STR_LIT>",
"=w",
"<STR_LIT>",
"(",
"result",
")",
":",
"<STR_LIT>",
"w",
"<STR_LIT>",
"(",
"a",
")",
",",
"<STR_LIT>",
"w",
"<STR_LIT>",
"(",
"b",
")",
":",
")",
";"
] | [
"vrsqrtss_f32",
"(",
"float32_t",
"a",
",",
"float32_t",
"b",
")",
"{",
"float32_t",
"result",
";"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 19,728 | [
"if",
"(",
"X86",
"::",
"GR64RegClass",
".",
"contains",
"(",
"Reg",
")",
"||",
"X86",
"::",
"GR32RegClass",
".",
"contains",
"(",
"Reg",
")",
")",
"continue",
";"
] | [
"unsigned",
"Reg",
"=",
"CSI",
"[",
"i",
"-",
"<NUM_LIT>",
"]",
".",
"getReg",
"(",
")",
";",
"if",
"(",
"!",
"X86",
"::",
"GR64RegClass",
".",
"contains",
"(",
"Reg",
")",
"&&",
"!",
"X86",
"::",
"GR32RegClass",
".",
"contains",
"(",
"Reg",
")",
... |
GCC | alpha | MD | next_suggestion | MPU | 19,729 | [
"emit_insn",
"(",
"gen_extendsfdf2",
"(",
"tmp",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")"
] | [
"<STR_LIT>",
"{",
"rtx",
"tmp",
"=",
"gen_reg_rtx",
"(",
"DFmode",
")"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 19,730 | [
"EltSz",
"==",
"<NUM_LIT>",
")",
"return",
"false",
";"
] | [
"for",
"(",
"unsigned",
"j",
"=",
"<NUM_LIT>",
";",
"j",
"<",
"NumElts",
";",
"++",
"j",
")",
"{",
"if",
"(",
"M",
"[",
"i",
"+",
"j",
"]",
">=",
"<NUM_LIT>",
"&&",
"(",
"unsigned",
")",
"M",
"[",
"i",
"+",
"j",
"]",
"!=",
"<NUM_LIT>",
"*",
... |
GCC | s390 | CPP | next_suggestion | MPU | 19,731 | [
"return",
"(",
"num_arg_regs",
"&&",
"s390_preserve_args_p",
"&&",
"first",
"<=",
"GPR2_REGNUM",
"+",
"num_arg_regs",
"-",
"<NUM_LIT>",
"&&",
"last",
">=",
"GPR2_REGNUM",
")",
";"
] | [
"static",
"inline",
"bool",
"s390_preserve_gpr_arg_in_range_p",
"(",
"int",
"first",
",",
"int",
"last",
")",
"{",
"int",
"num_arg_regs",
"=",
"MIN",
"(",
"crtl",
"->",
"args",
".",
"info",
".",
"gprs",
"+",
"cfun",
"->",
"va_list_gpr_size",
",",
"GP_ARG_NUM... |
GCC | c4x | CPP | program_repair | DSP | 19,732 | [
"<FIXS>",
"arg0",
"=",
"CALL_EXPR_ARG",
"(",
"exp",
",",
"<NUM_LIT>",
")",
";",
"arg1",
"=",
"CALL_EXPR_ARG",
"(",
"exp",
",",
"<NUM_LIT>",
")",
";",
"<FIXE>"
] | [
"case",
"C4X_BUILTIN_MPYI",
":",
"if",
"(",
"!",
"TARGET_C3X",
")",
"break",
";",
"<BUGS>",
"arg0",
"=",
"TREE_VALUE",
"(",
"arglist",
")",
";",
"arg1",
"=",
"TREE_VALUE",
"(",
"TREE_CHAIN",
"(",
"arglist",
")",
")",
";",
"<BUGE>",
"r0",
"=",
"expand_exp... |
GCC | aarch64 | MD | stmt_completion | CPU | 19,733 | [
"leu",
"geu",
"gtu",
"]",
")"
] | [
"(",
"define_code_iterator",
"UCOMPARISONS",
"[",
"ltu"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 19,734 | [
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P0",
"]",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 19,735 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"L2_loadbsw4_pci",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
",",
"IntRegs",
":",
"$",
"Rx32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rx32in",
",",
"s4_2Imm",
":",
"$",
"Ii",
",",
"ModRegs",
":",
"$",
"Mu2",
")",
... |
GCC | m68k | CPP | next_suggestion | MPU | 19,736 | [
"if",
"(",
"TARGET_ISAB",
")",
"{"
] | [
"if",
"(",
"USE_MOVQ",
"(",
"i",
")",
")",
"return",
"MOVQ",
";",
"if",
"(",
"!",
"TARGET_COLDFIRE",
")",
"{",
"if",
"(",
"USE_MOVQ",
"(",
"i",
"^",
"<NUM_LIT>",
")",
")",
"return",
"NOTB",
";",
"if",
"(",
"USE_MOVQ",
"(",
"i",
"^",
"<NUM_LIT>",
... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 19,737 | [
"let",
"OperandType",
"=",
"{",
"ToFlag",
",",
"RoundMode",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"RoundMode",
"=",
"<NUM_LIT>",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"ToFlag",
"=",
"<NUM_LIT>",
";"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 19,738 | [
"if",
"(",
"TryCand",
".",
"Reason",
"!=",
"NodeOrder",
"&&",
"TryCand",
".",
"Reason",
"!=",
"NoCand",
")",
"return",
";"
] | [
"void",
"PPCPostRASchedStrategy",
"::",
"tryCandidate",
"(",
"SchedCandidate",
"&",
"Cand",
",",
"SchedCandidate",
"&",
"TryCand",
")",
"{",
"if",
"(",
"!",
"Cand",
".",
"isValid",
"(",
")",
")",
"{",
"TryCand",
".",
"Reason",
"=",
"NodeOrder",
";",
"retur... |
LLVM | AVR | CPP | stmt_completion | MPU | 19,739 | [
",",
"O",
")",
";"
] | [
"const",
"InlineAsm",
"::",
"Flag",
"OpFlags",
"(",
"MI",
"->",
"getOperand",
"(",
"OpNum",
"-",
"<NUM_LIT>",
")",
".",
"getImm",
"(",
")",
")",
";",
"const",
"unsigned",
"NumOpRegs",
"=",
"OpFlags",
".",
"getNumOperandRegisters",
"(",
")",
";",
"const",
... |
LLVM | R600 | TD | stmt_completion | GPU | 19,740 | [
"!",
"cast",
"<",
"SubRegIndex",
">",
"(",
"sub",
"#",
"Index",
")",
">",
";"
] | [
"foreach",
"Index",
"=",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"in",
"{",
"def",
"Extract_Element_v16i32_",
"#",
"Index",
":",
"Extract_Element",
"<",
"i32",
",",
"v16i32",
",",
"Index",
","
] |
LLVM | R600 | CPP | next_suggestion | GPU | 19,741 | [
"V",
"->",
"mutateType",
"(",
"NewTy",
")",
";"
] | [
"AttributeSet",
"AttrSet",
";",
"AttrSet",
".",
"addAttribute",
"(",
"Mod",
"->",
"getContext",
"(",
")",
",",
"<NUM_LIT>",
",",
"Attribute",
"::",
"ReadNone",
")",
";",
"Value",
"*",
"ReadLocalSizeY",
"=",
"Mod",
"->",
"getOrInsertFunction",
"(",
"<STR_LIT>",... |
GCC | sparc | MD | next_suggestion | CPU | 19,742 | [
"UNSPEC_TLSLDO",
")",
")",
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"lo_sum",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"SI",
... |
LLVM | PIC16 | CPP | program_repair | MPU | 19,743 | [
"<FIXS>",
"switch",
"(",
"N",
"->",
"getOpcode",
"(",
")",
")",
"{",
"<FIXE>"
] | [
"InOp",
"[",
"<NUM_LIT>",
"]",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"InOp",
"[",
"<NUM_LIT>",
"]",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"<BUGS>",
"switch",
"(",
"N",
"->",
"getOpcode",
"(",
")",
")",
"{",
"... |
LLVM | SystemZ | TD | stmt_completion | CPU | 19,744 | [
"<NUM_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"XBD2",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"op",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"M1",
";",
"let",
"Inst",
"{",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 19,745 | [
"return",
"true",
";"
] | [
"unsigned",
"Lo",
"=",
"TestSecondOperand",
"?",
"NumElems",
":",
"<NUM_LIT>",
";",
"unsigned",
"Hi",
"=",
"Lo",
"+",
"NumElems",
";",
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"NumElems",
";",
"++",
"i",
")",
"if",
"(",
"!",
"isU... |
GCC | i386 | CPP | next_suggestion | CPU | 19,746 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512h",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_fnmadd_ph",
"(",
"_",
"_",
"m512h",
"_",
"_",
"A",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 19,747 | [
"}"
] | [
"bool",
"isXnackSupported",
"(",
")",
"const",
"{",
"return",
"XnackSetting",
"!=",
"TargetIDSetting",
"::",
"Unsupported",
";"
] |
GCC | loongarch | CPP | stmt_completion | CPU | 19,748 | [
"rtx",
"x",
",",
"bool",
"strict_p",
")",
"{"
] | [
"static",
"bool",
"loongarch_legitimate_address_p",
"(",
"machine_mode",
"mode",
","
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 19,749 | [
";"
] | [
"MFMASmallGemmOpt",
"(",
"ScheduleDAGInstrs",
"*",
"DAG",
",",
"const",
"SIInstrInfo",
"*",
"TII",
")",
":",
"IGLPStrategy",
"(",
"DAG",
",",
"TII",
")",
"{",
"IsBottomUp",
"=",
"<NUM_LIT>"
] |
LLVM | ARM | TD | stmt_completion | CPU | 19,750 | [
":",
"$",
"RHS",
",",
"node",
":",
"$",
"FLAG",
")",
",",
"res",
">",
";"
] | [
"return",
"CurDAG",
"-",
">",
"getTargetConstant",
"(",
"(",
"uint32_t",
")",
"N",
"-",
">",
"getZExtValue",
"(",
")",
">",
">",
"<NUM_LIT>",
",",
"SDLoc",
"(",
"N",
")",
",",
"MVT",
":",
":",
"i32",
")",
";",
"}",
"]",
">",
";",
"def",
"lo16AllZ... |
GCC | i386 | CPP | stmt_completion | CPU | 19,751 | [
")",
"_",
"_",
"B",
")",
";"
] | [
"static",
"_",
"_",
"inline",
"_",
"_",
"m128d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"always_inline__",
")",
")",
"_",
"mm_cmplt_sd",
"(",
"_",
"_",
"m128d",
"_",
"_",
"A",
",",
"_",
"_",
"m128d",
"_",
"_",
"B",
")",
"{",
"return",
"("... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 19,752 | [
"if",
"(",
"!",
"loadInputValue",
"(",
"KernArgReg",
",",
"B",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
")",
"llvm_unreachable",
"(",
"<STR_LIT>",
"failed to find kernarg segment ptr",
"<STR_LIT>",
")",
";"
] | [
"Register",
"AMDGPULegalizerInfo",
"::",
"getKernargParameterPtr",
"(",
"MachineIRBuilder",
"&",
"B",
",",
"int64_t",
"Offset",
")",
"const",
"{",
"LLT",
"PtrTy",
"=",
"LLT",
"::",
"pointer",
"(",
"AMDGPUAS",
"::",
"CONSTANT_ADDRESS",
",",
"<NUM_LIT>",
")",
";",... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 19,753 | [
";"
] | [
"unsigned",
"getTotalNumVGPRs",
"(",
"const",
"FeatureBitset",
"&",
"Features",
")",
"{",
"return",
"<NUM_LIT>"
] |
LLVM | Alpha | CPP | program_repair | MPU | 19,754 | [
"<FIXS>",
"SDValue",
"Result",
"=",
"CurDAG",
"->",
"getCopyFromReg",
"(",
"CurDAG",
"->",
"getEntryNode",
"(",
")",
",",
"dl",
",",
"<FIXE>"
] | [
"uint64_t",
"uval",
"=",
"cast",
"ConstantSDNode",
">",
"(",
"N",
")",
"->",
"getZExtValue",
"(",
")",
";",
"if",
"(",
"uval",
"==",
"<NUM_LIT>",
")",
"{",
"<BUGS>",
"SDValue",
"Result",
"=",
"CurDAG",
"->",
"getCopyFromReg",
"(",
"CurDAG",
"->",
"getEnt... |
GCC | arm | CPP | program_repair | CPU | 19,755 | [
"<FIXS>",
"reg_no",
"=",
"arm_effective_regno",
"(",
"op",
",",
"strict",
")",
";",
"<FIXE>"
] | [
"if",
"(",
"REG_P",
"(",
"op",
")",
")",
"{",
"<BUGS>",
"int",
"reg_no",
"=",
"REGNO",
"(",
"op",
")",
";",
"<BUGE>",
"return",
"(",
"(",
"(",
"mode",
"==",
"E_V8QImode",
"||",
"mode",
"==",
"E_V4QImode",
"||",
"mode",
"==",
"E_V4HImode",
")",
"?",... |
LLVM | Hexagon | TD | stmt_completion | DSP | 19,756 | [
"]",
";"
] | [
"def",
"A2_satub",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_0ae0825c",
",",
"TypeS_2op",
">",
",",
"Enc_5e2823",
"{",
"let",
"Inst",
"{",
"<NUM_LIT... |
LLVM | ARM | CPP | stmt_completion | CPU | 19,757 | [
"==",
"<NUM_LIT>",
")",
"{"
] | [
"ITCounter",
"=",
"CountITSize",
"(",
"slice",
"(",
"bits7_0",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
")",
";",
"if",
"(",
"ITCounter",
"==",
"<NUM_LIT>",
")",
"return",
"false",
";",
"unsigned",
"short",
"FirstCond",
"=",
"slice",
"(",
"bits7_0",
",",
... |
GCC | nds32 | MD | next_suggestion | CPU | 19,758 | [
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")"
] | [
"if",
"(",
"TARGET_ISA_V3M",
")",
"nds32_expand_unaligned_store",
"(",
"operands",
",",
"SImode",
")",
"else",
"emit_insn",
"(",
"gen_unaligned_store_w",
"(",
"gen_rtx_MEM",
"(",
"SImode",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
","
] |
LLVM | Mips | CPP | stmt_completion | CPU | 19,759 | [
")",
"{"
] | [
"assert",
"(",
"(",
"Indices",
".",
"size",
"(",
")",
"%",
"<NUM_LIT>",
")",
"==",
"<NUM_LIT>",
")",
";",
"int",
"SplatIndex",
"=",
"-",
"<NUM_LIT>",
";",
"for",
"(",
"const",
"auto",
"&",
"V",
":",
"Indices"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 19,760 | [
"X86",
"::",
"EDX",
")",
";"
] | [
"unsigned",
"HiOpc",
",",
"NOTOpc",
";",
"unsigned",
"LoOpc",
"=",
"getNonAtomic6432OpcodeWithExtraOpc",
"(",
"Opc",
",",
"HiOpc",
",",
"NOTOpc",
")",
";",
"unsigned",
"t2L",
"=",
"MRI",
".",
"createVirtualRegister",
"(",
"RC",
")",
";",
"unsigned",
"t2H",
"... |
GCC | i386 | MD | program_repair | CPU | 19,761 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"DI",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
"<NUM_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"set... |
LLVM | SystemZ | TD | stmt_completion | CPU | 19,762 | [
"<NUM_LIT>",
"}",
"=",
"M3",
";"
] | [
"field",
"bits",
"<",
"<NUM_LIT>",
">",
"Inst",
";",
"field",
"bits",
"<",
"<NUM_LIT>",
">",
"SoftFail",
"=",
"<NUM_LIT>",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"R1",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"M3",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"BD2",
... |
GCC | i386 | CPP | stmt_completion | CPU | 19,763 | [
",",
"const",
"int",
"scale",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_i32gather_pd",
"(",
"double",
"const",
"*",
"base",
",",
... |
GCC | pa | CPP | program_repair | CPU | 19,764 | [
"<FIXS>",
"output_asm_insn",
"(",
"<STR_LIT>",
"blr 0,%3",
"<STR_LIT>",
",",
"xoperands",
")",
";",
"<FIXE>"
] | [
"output_asm_insn",
"(",
"<STR_LIT>",
"ldo R%%%0-%1(%%r1),%%r1",
"<STR_LIT>",
",",
"xoperands",
")",
";",
"<BUGS>",
"output_asm_insn",
"(",
"<STR_LIT>",
"blr 0,%%r31",
"<STR_LIT>",
",",
"xoperands",
")",
";",
"<BUGE>",
"output_asm_insn",
"(",
"<STR_LIT>",
"bv,n %%r0(%%r1... |
LLVM | TPC | CPP | stmt_completion | Virtual ISA | 19,765 | [
"I",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"isDef",
"(",
")",
")",
"return",
"true",
";"
] | [
"const",
"MCOperandInfo",
"&",
"PolarityOp",
"=",
"MCD",
".",
"OpInfo",
"[",
"MCD",
".",
"getNumOperands",
"(",
")",
"-",
"<NUM_LIT>",
"]",
";",
"if",
"(",
"PolarityOp",
".",
"OperandType",
"!=",
"<STR_LIT>",
"::",
"<STR_LIT>",
"::",
"OPERAND_PREDICATE",
")"... |
GCC | m68k | MD | stmt_completion | MPU | 19,766 | [
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"sign_extract",
":",
"SI",
"(",
"match_operand"
] |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 19,767 | [
"(",
")",
";"
] | [
"MachineBasicBlock",
"::",
"iterator",
"WebAssemblyFrameLowering",
"::",
"eliminateCallFramePseudoInstr",
"(",
"MachineFunction",
"&",
"MF",
",",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"I",
")",
"const",
"{",
"assert",
"(",
"!",
... |
GCC | i386 | CPP | stmt_completion | CPU | 19,768 | [
"_",
"_",
"m512i",
"_",
"_",
"A",
")",
"{"
] | [
"_",
"mm512_mask_reduce_mul_epi64",
"(",
"_",
"_",
"mmask8",
"_",
"_",
"U",
","
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 19,769 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"shift",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"N",
";",
"l... |
GCC | h8300 | CPP | next_suggestion | MPU | 19,770 | [
"}"
] | [
"emit_move_insn",
"(",
"copy_rtx",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
";",
"emit_insn",
"(",
"gen_rtx_PARALLEL",
"(",
"VOIDmode",
",",
"gen_rtvec",
"(",
"<NUM_LIT>",
",",
"gen_rtx_SET",
"(",
"VOIDmode",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 19,771 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"F2_sfrecipa",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
",",
"PredRegs",
":",
"$",
"Pe4",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"IntRegs",
":",
"$",
"Rt32",
")",
",",
"<STR_LIT>",
",",
"tc_2ff964b4",
","... |
LLVM | Hexagon | TD | next_suggestion | DSP | 19,772 | [
"}"
] | [
"let",
"IClass",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"MinOp",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"s10",
"{",
"... |
GCC | m32r | CPP | code_generation | MPU | 19,773 | [
"static",
"void",
"m32r_output_function_prologue",
"(",
"FILE",
"*",
"file",
",",
"HOST_WIDE_INT",
"size",
")",
"{",
"enum",
"m32r_function_type",
"fn_type",
"=",
"m32r_compute_function_type",
"(",
"current_function_decl",
")",
";",
"if",
"(",
"M32R_INTERRUPT_P",
"(",... | [
"Set",
"up",
"the",
"stack",
"and",
"frame",
"pointer",
"(",
"if",
"desired",
")",
"for",
"the",
"function",
".",
"Note",
",",
"if",
"this",
"is",
"changed",
",",
"you",
"need",
"to",
"mirror",
"the",
"changes",
"in",
"m32r_compute_frame_size",
"which",
... |
GCC | i386 | CPP | code_generation | CPU | 19,774 | [
"static",
"int",
"ix86_comp_type_attributes",
"(",
"const_tree",
"type1",
",",
"const_tree",
"type2",
")",
"{",
"unsigned",
"int",
"ccvt1",
",",
"ccvt2",
";",
"if",
"(",
"TREE_CODE",
"(",
"type1",
")",
"!=",
"FUNCTION_TYPE",
"&&",
"TREE_CODE",
"(",
"type1",
... | [
"Return",
"0",
"if",
"the",
"attributes",
"for",
"two",
"types",
"are",
"incompatible",
",",
"1",
"if",
"they",
"are",
"compatible",
",",
"and",
"2",
"if",
"they",
"are",
"nearly",
"compatible",
"(",
"which",
"causes",
"a",
"warning",
"to",
"be",
"genera... |
LLVM | ARM64 | TD | stmt_completion | CPU | 19,775 | [
",",
"FPR64",
":",
"$",
"Rm",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"v1f64",
"(",
"int_arm64_neon_fmaxnm",
"(",
"v1f64",
"FPR64",
":",
"$",
"Rn",
")",
",",
"(",
"v1f64",
"FPR64",
":",
"$",
"Rm",
")",
")",
")",
",",
"(",
"FMAXNMDrr",
"FPR64",
":",
"$",
"Rn"
] |
LLVM | R600 | TD | stmt_completion | GPU | 19,776 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"USE_CONST_FIELDS",
"=",
"<NUM_LIT>",
";",
"let",
"NUM_FORMAT_ALL",
"=",
"<NUM_LIT>",
";",
"let",
"FORMAT_COMP_ALL",
"=",
"<NUM_LIT>",
";",
"let",
"SRF_MODE_ALL",
"=",
"<NUM_LIT>",
";",
"let",
"MEGA_FETCH_COUNT",
"=",
"<NUM_LIT>",
";",
"let",
"DST_SEL_X",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 19,777 | [
"StTy",
"(",
"SUBREG_TO_REG",
"(",
"i64",
"<NUM_LIT>",
")",
",",
"VPR64",
":",
"$",
"Rn",
",",
"sub_64",
")",
")",
",",
"NaImm",
":",
"$",
"Imm",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"i64",
"(",
"sext_inreg",
"(",
"i64",
"(",
"vector_extract",
"(",
"NaTy",
"VPR64",
":",
"$",
"Rn",
")",
",",
"(",
"NaImm",
":",
"$",
"Imm",
")",
")",
")",
",",
"eleTy",
")",
")",
",",
"(",
"SMOVI",
"("
] |
LLVM | DirectX | CPP | next_suggestion | Virtual ISA | 19,778 | [
"}"
] | [
"auto",
"ParamKinds",
"=",
"getOpCodeParameterKind",
"(",
"*",
"Prop",
")",
";",
"for",
"(",
"unsigned",
"I",
"=",
"<NUM_LIT>",
";",
"I",
"<",
"Prop",
"->",
"NumOfParameters",
";",
"++",
"I",
")",
"{",
"ParameterKind",
"Kind",
"=",
"ParamKinds",
"[",
"I"... |
LLVM | X86 | CPP | next_suggestion | CPU | 19,779 | [
"}"
] | [
"switch",
"(",
"VT",
".",
"getSimpleVT",
"(",
")",
".",
"SimpleTy",
")",
"{",
"default",
":",
"{",
"if",
"(",
"TM",
".",
"getSubtargetImpl",
"(",
")",
"->",
"is64Bit",
"(",
")",
")",
"{",
"if",
"(",
"NumLoads",
">=",
"<NUM_LIT>",
")",
"return",
"fa... |
LLVM | AArch64 | CPP | code_generation | CPU | 19,780 | [
"void",
"AArch64TTIImpl",
"::",
"getUnrollingPreferences",
"(",
"Loop",
"*",
"L",
",",
"ScalarEvolution",
"&",
"SE",
",",
"TTI",
"::",
"UnrollingPreferences",
"&",
"UP",
",",
"OptimizationRemarkEmitter",
"*",
"ORE",
")",
"{",
"BaseT",
"::",
"getUnrollingPreference... | [
"Get",
"target-customized",
"preferences",
"for",
"the",
"generic",
"loop",
"unrolling",
"transformation",
"."
] |
GCC | pa | MD | next_suggestion | CPU | 19,781 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"lo_sum",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"DI",
"[",
"(",
"match_operand",
"<NUM_... |
LLVM | ARM | TD | next_suggestion | CPU | 19,782 | [
"}",
"]",
";"
] | [
"}",
"]",
",",
"vfp_f64imm_xform",
">",
"{",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"ParserMatchClass",
"=",
"FPImmOperand",
";",
"let",
"GISelPredicateCode",
"=",
"[",
"{",
"const",
"auto",
"&",
"MO",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_... |
LLVM | AArch64 | CPP | program_repair | CPU | 19,783 | [
"<FIXS>",
"if",
"(",
"StoreNode",
"->",
"isTruncatingStore",
"(",
")",
"&&",
"VT",
"==",
"MVT",
"::",
"v4i16",
"&&",
"MemVT",
"==",
"MVT",
"::",
"v4i8",
")",
"{",
"<FIXE>"
] | [
"return",
"scalarizeVectorStore",
"(",
"StoreNode",
",",
"DAG",
")",
";",
"}",
"<BUGS>",
"if",
"(",
"StoreNode",
"->",
"isTruncatingStore",
"(",
")",
")",
"{",
"<BUGE>",
"return",
"LowerTruncateVectorStore",
"(",
"Dl",
",",
"StoreNode",
",",
"VT",
",",
"MemV... |
GCC | h8300 | MD | program_repair | MPU | 19,784 | [
"<FIXS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>"
] | [
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<BUGE>",
"(",
"def... |
GCC | ia64 | MD | next_suggestion | CPU | 19,785 | [
"<STR_LIT>"
] | [
"(",
"zero_extend",
":",
"V4SI",
"(",
"match_operand",
":",
"V4HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
"]"
] |
GCC | rs6000 | MD | next_suggestion | CPU | 19,786 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"unspec",
":",
"SI",
"[",
"(",
"match_dup",
"<NUM_LIT>",
")",
"]",
"UNS... |
LLVM | AMDGPU | CPP | program_repair | GPU | 19,787 | [
"<FIXS>",
"const",
"SDValue",
"DisableDenormValue",
"=",
"getSPDenormModeValue",
"(",
"FP_DENORM_FLUSH_IN_FLUSH_OUT",
",",
"DAG",
",",
"Info",
",",
"Subtarget",
")",
";",
"<FIXE>"
] | [
"NumeratorScaled",
",",
"Fma3",
",",
"Flags",
")",
";",
"if",
"(",
"!",
"HasFP32Denormals",
")",
"{",
"SDNode",
"*",
"DisableDenorm",
";",
"if",
"(",
"Subtarget",
"->",
"hasDenormModeInst",
"(",
")",
")",
"{",
"<BUGS>",
"const",
"SDValue",
"DisableDenormValu... |
GCC | aarch64 | MD | stmt_completion | CPU | 19,788 | [
")",
"]",
")"
] | [
"(",
"define_mode_attr",
"lconst2",
"[",
"(",
"SI",
"<STR_LIT>",
")",
"(",
"DI",
"<STR_LIT>"
] |
GCC | moxie | CPP | code_generation | CPU | 19,789 | [
"bool",
"moxie_offset_address_p",
"(",
"rtx",
"x",
")",
"{",
"x",
"=",
"XEXP",
"(",
"x",
",",
"<NUM_LIT>",
")",
";",
"if",
"(",
"GET_CODE",
"(",
"x",
")",
"==",
"PLUS",
")",
"{",
"x",
"=",
"XEXP",
"(",
"x",
",",
"<NUM_LIT>",
")",
";",
"if",
"("... | [
"Return",
"true",
"for",
"memory",
"offset",
"addresses",
"between",
"-32768",
"and",
"32767",
"."
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 19,790 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rt32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"II",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"II",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"II",
"{",
"<NUM_LIT>",
"-",
"<NUM... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 19,791 | [
"let",
"Switches",
"=",
"sw",
";"
] | [
"let",
"InOperandList",
"=",
"(",
"ins",
"Rsrc",
":",
"$",
"src",
",",
"DataType",
":",
"$",
"optype",
",",
"SwitchSet",
":",
"$",
"sw",
",",
"Rdst",
":",
"$",
"income",
",",
"Pred",
":",
"$",
"pred",
")",
";",
"let",
"Itinerary",
"=",
"IIC_LoadOp"... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 19,792 | [
"getZExtValue",
"(",
")",
";"
] | [
"return",
"DAG",
".",
"getBitcast",
"(",
"MVT",
"::",
"v4f32",
",",
"InsVecElt",
")",
";",
"}",
"}",
"if",
"(",
"Subtarget",
".",
"isISA3_1",
"(",
")",
")",
"{",
"if",
"(",
"(",
"VT",
"==",
"MVT",
"::",
"v2i64",
"||",
"VT",
"==",
"MVT",
"::",
"... |
LLVM | Hexagon | TD | stmt_completion | DSP | 19,793 | [
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"prefersSlot3",
"=",
"<NUM_LIT>"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 19,794 | [
"return",
"MCDisassembler",
"::",
"Success",
";"
] | [
"static",
"DecodeStatus",
"DecodeShiftRight16Imm",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"Val",
",",
"uint64_t",
"Address",
",",
"const",
"void",
"*",
"Decoder",
")",
"{",
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"createImm",
"(",
"<NUM_LIT>",... |
LLVM | AArch64 | TD | stmt_completion | CPU | 19,795 | [
"(",
"NAME",
"#",
"<STR_LIT>",
")",
",",
"V64",
",",
"VecListThree128",
">",
";"
] | [
"def",
":",
"SIMDTableLookupAlias",
"<",
"asm",
"#",
"<STR_LIT>",
",",
"!",
"cast",
"<",
"Instruction",
">"
] |
GCC | rx | MD | stmt_completion | CPU | 19,796 | [
"and",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_code_attr",
"fetchop_name2",
"[",
"(",
"plus",
"<STR_LIT>",
")",
"(",
"minus",
"<STR_LIT>",
")",
"(",
"ior",
"<STR_LIT>",
")",
"(",
"xor",
"<STR_LIT>",
")",
"("
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 19,797 | [
"Value",
";"
] | [
"MachineRegisterInfo",
"&",
"MRI",
"=",
"Root",
".",
"getParent",
"(",
")",
"->",
"getMF",
"(",
")",
"->",
"getRegInfo",
"(",
")",
";",
"if",
"(",
"!",
"Root",
".",
"isReg",
"(",
")",
")",
"return",
"None",
";",
"MachineInstr",
"*",
"PtrAdd",
"=",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 19,798 | [
"Zda",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Zda",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Zm",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Zn",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 19,799 | [
"=",
"true",
";"
] | [
"CI",
".",
"BaseOff",
"=",
"<NUM_LIT>",
";",
"if",
"(",
"(",
"CI",
".",
"InstClass",
"!=",
"DS_READ",
")",
"&&",
"(",
"CI",
".",
"InstClass",
"!=",
"DS_WRITE",
")",
")",
"{",
"return",
"(",
"EltOffset0",
"+",
"CI",
".",
"Width0",
"==",
"EltOffset1",
... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.