Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
ARM
CPP
next_suggestion
CPU
19,900
[ "MemOps", ".", "clear", "(", ")", ";" ]
[ "TryMerge", "=", "true", ";", "Advance", "=", "true", ";", "}", "if", "(", "CurrOpc", "==", "Opcode", "&&", "CurrBase", "==", "Base", "&&", "CurrPred", "==", "Pred", ")", "{", "if", "(", "Offset", ">", "MemOps", ".", "back", "(", ")", ".", "Offset"...
LLVM
Sparc
CPP
stmt_completion
CPU
19,901
[ ")", ";" ]
[ "RDPCInst", ".", "addOperand", "(", "RD", ")", ";", "RDPCInst", ".", "addOperand", "(", "MCOperand", "::", "createReg", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ";", "OutStreamer", ".", "emitInstruction", "(", "RDPCInst", ",", "STI" ]
LLVM
ARM
TD
stmt_completion
CPU
19,902
[ "OpcodeStr", ",", "<STR_LIT>", ",", "v4i16", ",", "NEONvsri", ">", "{" ]
[ "def", "v4i16", ":", "N2VDShIns", "<", "op24", ",", "op23", ",", "op11_8", ",", "<NUM_LIT>", ",", "op4", ",", "shr_imm16", ",", "N2RegVShRFrm", "," ]
LLVM
M68k
CPP
stmt_completion
MPU
19,903
[ ";" ]
[ "}", "AM", "=", "Backup", ";", "if", "(", "!", "AM", ".", "hasBase", "(", ")", "&&", "!", "AM", ".", "hasIndexReg", "(", ")", ")", "{", "N", "=", "Handle", ".", "getValue", "(", ")", ";", "AM", ".", "BaseReg", "=", "N", ".", "getOperand", "("...
GCC
h8300
MD
stmt_completion
MPU
19,904
[ "CC", "CC_REG", ")", ")", "]" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
19,905
[ ",", "Worklist", ")", ";" ]
[ "void", "SIInstrInfo", "::", "splitScalar64BitBFE", "(", "SmallVectorImpl", "<", "MachineInstr", "*", ">", "&", "Worklist", ",", "MachineInstr", "*", "Inst", ")", "const", "{", "MachineBasicBlock", "&", "MBB", "=", "*", "Inst", "->", "getParent", "(", ")", "...
LLVM
Hexagon
TD
stmt_completion
DSP
19,906
[ "<NUM_LIT>", ";" ]
[ "def", "L2_ploadruhtnew_io", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pt4", ",", "IntRegs", ":", "$", "Rs32", ",", "u31_1Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_44d3da28",...
LLVM
M68k
CPP
next_suggestion
MPU
19,907
[ "RHS", "=", "Op0", ".", "getOperand", "(", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "Op1", ".", "getOpcode", "(", ")", "==", "ISD", "::", "SHL", ")", "std", "::", "swap", "(", "Op0", ",", "Op1", ")", ";", "if", "(", "Op0", ".", "getOpcode", "(", ")", "==", "ISD", "::", "SHL", ")", "{", "if", "(", "isOneConstant", ...
LLVM
ARM
CPP
stmt_completion
CPU
19,908
[ "k_BitfieldDescriptor", ";" ]
[ "bool", "isBitfield", "(", ")", "const", "{", "return", "Kind", "==" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
19,909
[ ";" ]
[ "static", "SIModeRegisterDefaults", "getDefaultForCallingConv", "(", "CallingConv", "::", "ID", "CC", ")", "{", "SIModeRegisterDefaults", "Mode", ";", "Mode", ".", "IEEE", "=", "!", "AMDGPU", "::", "isShader", "(", "CC", ")", ";", "return", "Mode" ]
GCC
i386
CPP
stmt_completion
CPU
19,910
[ "B", ",", "(", "_", "_", "mmask32", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "_", "_", "m512i", ")", "_", "_", "builtin_ia32_vpermt2varhi512_mask", "(", "(", "_", "_", "v32hi", ")", "_", "_", "I", ",", "(", "_", "_", "v32hi", ")", "_", "_", "A", ",", "(", "_", "_", "v32hi", ")", "_", "_" ]
LLVM
Mips
CPP
stmt_completion
CPU
19,911
[ "void", "*", "Decoder", ")", "{" ]
[ "static", "DecodeStatus", "DecodeCPURegsRegisterClass", "(", "MCInst", "&", "Inst", ",", "unsigned", "RegNo", ",", "uint64_t", "Address", ",", "const" ]
LLVM
AMDGPU
CPP
code_generation
GPU
19,912
[ "void", "SIRegisterInfo", "::", "eliminateFrameIndex", "(", "MachineBasicBlock", "::", "iterator", "MI", ",", "int", "SPAdj", ",", "unsigned", "FIOperandNum", ",", "RegScavenger", "*", "RS", ")", "const", "{", "MachineFunction", "*", "MF", "=", "MI", "->", "ge...
[ "This", "method", "must", "be", "overriden", "to", "eliminate", "abstract", "frame", "indices", "from", "instructions", "which", "may", "use", "them", "." ]
GCC
arm
MD
stmt_completion
CPU
19,913
[ "]", ")", ")", "]" ]
[ "[", "(", "ashiftrt", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT...
LLVM
Mips
CPP
stmt_completion
CPU
19,914
[ "setOpcode", "(", "Mips", "::", "BLEZALC_MMR6", ")", ";" ]
[ "InsnType", "Rs", "=", "fieldFromInstruction", "(", "insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "InsnType", "Imm", "=", "SignExtend64", "(", "fieldFromInstruction", "(", "insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ",", "<NUM_LIT>", ")", "*", "...
LLVM
AArch64
TD
stmt_completion
CPU
19,915
[ "Ra", ")", ")", ",", "(", "FMLSvvv_2D", "VPR128", ":", "$", "Ra", ",", "VPR128", ":", "$", "Rn", ",", "VPR128", ":", "$", "Rm", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v2f64", "(", "fma", "(", "fneg", "VPR128", ":", "$", "Rn", ")", ",", "VPR128", ":", "$", "Rm", ",", "VPR128", ":", "$" ]
LLVM
X86
CPP
next_suggestion
CPU
19,916
[ "}" ]
[ "bool", "hasNoDomainDelayBlend", "(", ")", "const", "{", "return", "hasNoDomainDelay", "(", ")", "||", "NoDomainDelayBlend", ";" ]
LLVM
VE
CPP
next_suggestion
CPU
19,917
[ "}" ]
[ "BuildMI", "(", "MBB", ",", "MBBI", ",", "DL", ",", "TII", ".", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ".", "addReg", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ".", "addImm", "(", "<NUM_LIT>", ")", ".", "addImm", "(", "<NUM_LIT>", ")",...
LLVM
Patmos
CPP
next_suggestion
VLIW
19,918
[ "}" ]
[ "for", "(", "MCRegAliasIterator", "AI", "(", "reg", ",", "PDSF", ".", "TRI", ",", "true", ")", ";", "AI", ".", "isValid", "(", ")", ";", "++", "AI", ")", "if", "(", "RegSet", ".", "count", "(", "*", "AI", ")", ")", "{", "DEBUG_TRACE", "(", "dbg...
LLVM
Hexagon
CPP
next_suggestion
DSP
19,919
[ "}" ]
[ "}", "}", "for", "(", "auto", "R", ":", "Tmp", ")", "{", "if", "(", "!", "Reserved", "[", "R", ".", "Reg", "]", ")", "LiveIns", ".", "insert", "(", "R", ")", ";", "for", "(", "auto", "S", ":", "expandToSubRegs", "(", "R", ",", "MRI", ",", "...
LLVM
AArch64
CPP
next_suggestion
CPU
19,920
[ "State", ".", "addLoc", "(", "It", ")", ";" ]
[ "for", "(", "int", "I", "=", "<NUM_LIT>", ";", "I", "<", "<NUM_LIT>", ";", "I", "++", ")", "if", "(", "!", "RegsAllocated", "[", "I", "]", ")", "State", ".", "DeallocateReg", "(", "ZRegList", "[", "I", "]", ")", ";", "PendingMembers", ".", "clear",...
GCC
powerpcspe
MD
stmt_completion
CPU
19,921
[ "<NUM_LIT>", "]", ")" ]
[ "if", "(", "MEM_P", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", "operands", "[", "<NUM_LIT>", "]", "=", "rs6000_address_for_fpconvert", "(", "operands", "[" ]
GCC
arm
CPP
stmt_completion
CPU
19,922
[ "_", "_", "a", ")", ";" ]
[ "return", "(", "int8x8_t", ")", "_", "_", "builtin_neon_vld1_dupv8qi", "(", "(", "const", "_", "_", "builtin_neon_qi", "*", ")" ]
LLVM
Hexagon
TD
stmt_completion
DSP
19,923
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "PostInc", ";", "let", "accessSize", "=", "WordAccess", ";", "let", "mayLoad", "=" ]
LLVM
ARM
CPP
stmt_completion
CPU
19,924
[ "const", "{" ]
[ "bool", "isSingleSpacedVectorAllLanes", "(", ")" ]
LLVM
ARM
TD
stmt_completion
CPU
19,925
[ "VQRDMULHslv8i16", "(", "v8i16", "QPR", ":", "$", "src1", ")", ",", "(", "v4i16", "(", "EXTRACT_SUBREG", "QPR", ":", "$", "src2", ",", "(", "DSubReg_i16_reg", "imm", ":", "$", "lane", ")", ")", ")", ",", "(", "SubReg_i16_lane", "imm", ":", "$", "lane...
[ "def", ":", "Pat", "<", "(", "v8i16", "(", "int_arm_neon_vqrdmulh", "(", "v8i16", "QPR", ":", "$", "src1", ")", ",", "(", "v8i16", "(", "NEONvduplane", "(", "v8i16", "QPR", ":", "$", "src2", ")", ",", "imm", ":", "$", "lane", ")", ")", ")", ")", ...
LLVM
AArch64
TD
stmt_completion
CPU
19,926
[ ">", ";" ]
[ "def", "_S", ":", "sve_int_perm_rev", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "asm", ",", "ZPR32" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
19,927
[ "RHS", ")", ";" ]
[ "CRHS", "=", "dyn_cast", "<", "ConstantSDNode", ">", "(", "LHS", ")", ";", "if", "(", "CRHS", ")", "{", "std", "::", "swap", "(", "LHS", ",", "RHS", ")", ";", "CC", "=", "getSetCCSwappedOperands", "(", "CC", ")", ";", "}", "}", "if", "(", "CRHS",...
LLVM
ARM
TD
next_suggestion
CPU
19,928
[ "}" ]
[ "def", "VecListThreeDAllLanesAsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "let", "ParserMethod", "=", "<STR_LIT>", ";", "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
LLVM
AArch64
TD
next_suggestion
CPU
19,929
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "sz", ";" ]
[ "let", "Uses", "=", "[", "NZCV", "]", ";", "let", "Defs", "=", "[", "NZCV", "]", ";", "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "sf", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "...
LLVM
PowerPC
CPP
next_suggestion
CPU
19,930
[ "}" ]
[ "assert", "(", "VT", ".", "isFloatingPoint", "(", ")", "&&", "<STR_LIT>", "Non-floating-point FMA?", "<STR_LIT>", ")", ";", "return", "true", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
19,931
[ ",", "(", "ADDHNv8i16_v16i8", "(", "SUBREG_TO_REG", "(", "i32", "<NUM_LIT>", ")", ",", "V64", ":", "$", "Rd", ",", "dsub", ")", ",", "V128", ":", "$", "Rn", ",", "V128", ":", "$", "Rm", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "concat_vectors", "(", "v8i8", "V64", ":", "$", "Rd", ")", ",", "(", "trunc", "(", "v8i16", "(", "AArch64vlshr", "(", "add", "V128", ":", "$", "Rn", ",", "V128", ":", "$", "Rm", ")", ",", "(", "i32", "<NUM_LIT>", ")...
LLVM
Hexagon
TD
next_suggestion
DSP
19,932
[ "let", "isSolo", "=", "<NUM_LIT>", ";" ]
[ "def", "J2_pause", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "u8_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_8d9d0154", ",", "TypeJ", ">", ",", "Enc_a51a9a", "{", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "...
GCC
pa
MD
stmt_completion
CPU
19,933
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "const_int", "<NUM_LIT>", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr" ]
GCC
i386
CPP
stmt_completion
CPU
19,934
[ "<STR_LIT>", ",", "xops", ")", ";" ]
[ "fputs", "(", "<STR_LIT>", "\\tjmp\\t", "<STR_LIT>", ",", "asm_out_file", ")", ";", "assemble_name_raw", "(", "asm_out_file", ",", "indirectlabel1", ")", ";", "fputc", "(", "'", "\\n", "'", ",", "asm_out_file", ")", ";", "ASM_OUTPUT_INTERNAL_LABEL", "(", "asm_ou...
GCC
rs6000
CPP
program_repair
CPU
19,935
[ "<FIXS>", "output_address", "(", "mode", ",", "plus_constant", "(", "Pmode", ",", "XEXP", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ",", "<NUM_LIT>", ")", ",", "<NUM_LIT>", ")", ")", ";", "<FIXE>", "<FIXS>", "output_address", "(", "mode", ",", "plus_...
[ "fputs", "(", "reg_names", "[", "REGNO", "(", "x", ")", "+", "<NUM_LIT>", "]", ",", "file", ")", ";", "else", "if", "(", "MEM_P", "(", "x", ")", ")", "{", "if", "(", "GET_CODE", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ")", "==", "PRE_INC"...
GCC
gcn
MD
next_suggestion
GPU
19,936
[ "<STR_LIT>" ]
[ "(", "unspec", ":", "V_SI", "[", "(", "match_operand", ":", "V_SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V_SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>",...
LLVM
Hexagon
TD
stmt_completion
DSP
19,937
[ "=", "<NUM_LIT>", ";" ]
[ "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";", "let", "isExt...
LLVM
Hexagon
TD
stmt_completion
DSP
19,938
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>" ]
LLVM
AArch64
CPP
next_suggestion
CPU
19,939
[ "if", "(", "MBBI", "->", "definesRegister", "(", "ZeroReg", ")", ")", "{" ]
[ "for", "(", "--", "MBBI", ";", ";", "--", "MBBI", ")", "{", "if", "(", "MBBI", "==", "End", "||", "MBBI", "->", "readsRegister", "(", "ZeroReg", ")", "||", "(", "MBBI", "->", "definesRegister", "(", "ZeroReg", ")", "&&", "MBBI", "->", "isPHI", "(",...
LLVM
X86
CPP
stmt_completion
CPU
19,940
[ "Only know how to lower V2I64/V4I64/V8I64 multiply", "<STR_LIT>", ")", ";" ]
[ "}", "SDValue", "AHi", ",", "BHi", ";", "if", "(", "Subtarget", ".", "hasSSE41", "(", ")", ")", "{", "const", "int", "ShufMask", "[", "]", "=", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ...
LLVM
AArch64
TD
next_suggestion
CPU
19,941
[ "let", "ParserMatchClass", "=", "Imm0_15Operand", ";" ]
[ "def", "tvecshiftL16", ":", "Operand", "<", "i32", ">", ",", "TImmLeaf", "<", "i32", ",", "[", "{", "return", "(", "(", "(", "uint32_t", ")", "Imm", ")", "<", "<NUM_LIT>", ")", ";", "}", "]", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";",...
GCC
i386
CPP
next_suggestion
CPU
19,942
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_maskz_subs_epi16", "(", "_", "_", "mmask32", "_", "_", ...
GCC
arm
CPP
stmt_completion
CPU
19,943
[ "_", "b", ")", ";" ]
[ "return", "_", "_", "builtin_mve_vrshlq_n_sv8hi", "(", "_", "_", "a", ",", "_" ]
GCC
pa
MD
program_repair
CPU
19,944
[ "<FIXS>", "<STR_LIT>", ")", "<FIXE>", "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_ope...
[ "(", "match_dup", "<NUM_LIT>", ")", ")", ")", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "]", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "DI", "<N...
LLVM
AArch64
CPP
stmt_completion
CPU
19,945
[ "Offset", ";" ]
[ "for", "(", "MachineBasicBlock", "::", "iterator", "I", "=", "MBB", "->", "begin", "(", ")", ";", "&", "*", "I", "!=", "MI", ";", "++", "I", ")", "{", "assert", "(", "I", "!=", "MBB", "->", "end", "(", ")", "&&", "<STR_LIT>", "Didn't find MI in its...
GCC
i386
CPP
program_repair
CPU
19,946
[ "<FIXS>", "if", "(", "need_prefix", "==", "indirect_thunk_prefix_bnd", ")", "<FIXE>", "<FIXS>", "indirect_thunk_name", "(", "thunk_name_buf", ",", "regno", ",", "need_prefix", ",", "false", ")", ";", "<FIXE>" ]
[ "{", "if", "(", "cfun", "->", "machine", "->", "indirect_branch_type", "==", "indirect_branch_thunk", ")", "{", "<BUGS>", "if", "(", "need_bnd_p", ")", "<BUGE>", "indirect_thunk_bnd_needed", "=", "true", ";", "elseindirect_thunk_needed", "=", "true", ";", "}", "...
LLVM
X86
TD
program_repair
CPU
19,947
[ "<FIXS>", "IIC_SR", ">", ",", "OpSize16", ";", "<FIXE>", "<FIXS>", "IIC_SR", ">", ",", "OpSize32", ";", "<FIXE>" ]
[ "def", "SHL16m1", ":", "I", "<NUM_LIT>", ",", "MRM4m", ",", "(", "outs", ")", ",", "(", "ins", "i16mem", ":", "$", "dst", ")", ",", "<STR_LIT>", ",", "[", "(", "store", "(", "shl", "(", "loadi16", "addr", ":", "$", "dst", ")", ",", "(", "i8", ...
GCC
i386
CPP
next_suggestion
CPU
19,948
[ "}" ]
[ "extern", "_", "_", "inline", "void", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "xabort", "(", "const", "unsigned", "int", "_", "_", "imm", ")", "{", ...
GCC
arm
CPP
next_suggestion
CPU
19,949
[ "output_addr_const", "(", "asm_out_file", ",", "personality", ")", ";" ]
[ "static", "void", "arm_asm_emit_except_personality", "(", "rtx", "personality", ")", "{", "fputs", "(", "<STR_LIT>", "\\t.personality\\t", "<STR_LIT>", ",", "asm_out_file", ")", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
19,950
[ ">", ",", "DwarfRegAlias", "<", "B26", ">", ";" ]
[ "def", "H26", ":", "AArch64Reg", "<", "<NUM_LIT>", ",", "<STR_LIT>", ",", "[", "B26", "]" ]
GCC
mips
CPP
code_generation
CPU
19,951
[ "static", "bool", "mips_return_in_msb", "(", "const_tree", "valtype", ")", "{", "if", "(", "!", "TARGET_NEWABI", "||", "!", "TARGET_BIG_ENDIAN", "||", "!", "AGGREGATE_TYPE_P", "(", "valtype", ")", ")", "return", "false", ";", "tree", "fields", "[", "<NUM_LIT>"...
[ "Implement", "TARGET_RETURN_IN_MSB", ".", "For", "n32", "&", "n64", ",", "we", "should", "return", "a", "value", "in", "the", "most", "significant", "part", "of", "$", "2/", "$", "3", "if", ":", "-", "the", "target", "is", "big-endian", ";", "-", "the"...
LLVM
TPC
TD
next_suggestion
Virtual ISA
19,952
[ "let", "Constraints", "=", "<STR_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "dt", ";", "bits", "<", "<NUM_LIT>", ">", "sw", ";", "bits", "<", "<NUM_LIT>", ">", "acc", ";", "bits", "<", "<NUM_LIT>", ">", "pred", ";", "let", "Dest", "=", "dest", ";", "let", "SrcA", "=", "op1", ";", "let", "Sr...
LLVM
X86
CPP
next_suggestion
CPU
19,953
[ "if", "(", "Personality", "==", "EHPersonality", "::", "CoreCLR", ")", "{" ]
[ "else", "if", "(", "VA", ".", "getValVT", "(", ")", ".", "isVector", "(", ")", "&&", "VA", ".", "getValVT", "(", ")", ".", "getScalarType", "(", ")", "==", "MVT", "::", "i1", "&&", "(", "(", "VA", ".", "getLocVT", "(", ")", "==", "MVT", "::", ...
LLVM
Hexagon
TD
stmt_completion
DSP
19,954
[ ";" ]
[ "def", "A2_paddif", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ",", "s32_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_4c5ba658", ",", ...
LLVM
AArch64
TD
next_suggestion
CPU
19,955
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Pg", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Pg", ";", "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "Rm", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_L...
LLVM
AMDGPU
CPP
stmt_completion
GPU
19,956
[ "false", ")", ";" ]
[ "}", "Register", "VGPR", "=", "MRI", "->", "createVirtualRegister", "(", "&", "AMDGPU", "::", "VGPR_32RegClass", ")", ";", "auto", "Copy", "=", "BuildMI", "(", "*", "MI", ".", "getParent", "(", ")", ",", "MI", ".", "getIterator", "(", ")", ",", "MI", ...
GCC
bfin
MD
next_suggestion
DSP
19,957
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "smin", ":", "HI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<ST...
GCC
sh
MD
program_repair
CPU
19,958
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>", "<FIXS>", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<FIXE>" ]
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(", "define_insn", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "ashiftrt", ":", "DI", "(", "match_operand", ":"...
LLVM
AArch64
TD
stmt_completion
CPU
19,959
[ "}", "=", "<NUM_LIT>", ";" ]
[ "def", "i16", ":", "BaseSIMDScalarCPY", "<", "FPR16", ",", "V128", ",", "asm", ",", "<STR_LIT>", ",", "VectorIndexH", ">", "{", "bits", "<", "<NUM_LIT>", ">", "idx", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "idx", ";", "let", ...
LLVM
Nyuzi
TD
stmt_completion
GPU
19,960
[ "<", "OtherVT", ">", "{" ]
[ "def", "brtarget25", ":", "Operand" ]
GCC
sparc
CPP
stmt_completion
CPU
19,961
[ ",", "pic_helper_symbol_name", ")", ";" ]
[ "int", "align", ";", "text_section", "(", ")", ";", "align", "=", "floor_log2", "(", "FUNCTION_BOUNDARY", "/", "BITS_PER_UNIT", ")", ";", "if", "(", "align", ">", "<NUM_LIT>", ")", "ASM_OUTPUT_ALIGN", "(", "asm_out_file", ",", "align", ")", ";", "ASM_OUTPUT_...
GCC
csky
MD
stmt_completion
CPU
19,962
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "\t", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "minus", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>" ]
GCC
rs6000
CPP
stmt_completion
CPU
19,963
[ "_", "_", "v8hi", ")", "_", "_", "conv", ")", ";" ]
[ "_", "_", "v8hi", "_", "_", "selectneg", "=", "(", "_", "_", "v8hi", ")", "vec_cmplt", "(", "(", "_", "_", "v8hi", ")", "_", "_", "B", ",", "_", "_", "zero", ")", ";", "_", "_", "v8hi", "_", "_", "selectpos", "=", "(", "_", "_", "v8hi", "...
GCC
aarch64
CPP
stmt_completion
CPU
19,964
[ "_", "a", ";" ]
[ "vreinterpret_f16_s8", "(", "int8x8_t", "_", "_", "a", ")", "{", "return", "(", "float16x4_t", ")", "_" ]
LLVM
Hexagon
TD
next_suggestion
DSP
19,965
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rdd32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", ...
LLVM
Hexagon
TD
next_suggestion
DSP
19,966
[ "let", "isSolo", "=", "<NUM_LIT>", ";" ]
[ "def", "J2_pause", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "u8_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_8d9d0154", ",", "TypeJ", ">", ",", "Enc_a51a9a", "{", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "...
LLVM
TPC
TD
next_suggestion
Virtual ISA
19,967
[ "let", "TSFlags", "{", "<NUM_LIT>", "}", "=", "HasCompositeImm", ";" ]
[ "let", "AsmVariantName", "=", "?", ";", "let", "hasSideEffects", "=", "<NUM_LIT>", ";", "let", "isNotUsedInDisasm", "=", "<NUM_LIT>", ";", "let", "Size", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "Opcode", "=", "opc", ";", "bits", "<", "<NUM_LI...
GCC
rl78
CPP
next_suggestion
MPU
19,968
[ "}" ]
[ "bool", "same", "=", "true", ";", "int", "best_age", ",", "best_reg", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "mb", ";", "i", "++", ")", "if", "(", "or", "igins", "[", "dr", "+", "i", "]", "!=", "or", "igins", "[", "sr", "+", ...
GCC
arm
CPP
stmt_completion
CPU
19,969
[ "]", ",", "<NUM_LIT>", ")", ")", ")", ";" ]
[ "offset", "+=", "INTVAL", "(", "XEXP", "(", "base", ",", "<NUM_LIT>", ")", ")", ";", "base", "=", "XEXP", "(", "base", ",", "<NUM_LIT>", ")", ";", "lo", "=", "(", "offset", ">=", "<NUM_LIT>", "?", "(", "offset", "&", "<NUM_LIT>", ")", ":", "-", "...
LLVM
AMDGPU
CPP
next_suggestion
GPU
19,970
[ "ConstantAsMetadata", "::", "get", "(", "ConstantInt", "::", "get", "(", "I32Ty", ",", "Lower", "->", "getValue", "(", ")", ".", "zext", "(", "<NUM_LIT>", ")", ")", ")", ",", "ConstantAsMetadata", "::", "get", "(", "ConstantInt", "::", "get", "(", "I32Ty...
[ "WidenLoad", "->", "copyMetadata", "(", "I", ")", ";", "if", "(", "auto", "*", "Range", "=", "WidenLoad", "->", "getMetadata", "(", "LLVMContext", "::", "MD_range", ")", ")", "{", "ConstantInt", "*", "Lower", "=", "mdconst", "::", "extract", "<", "Consta...
GCC
aarch64
MD
program_repair
CPU
19,971
[ "<FIXS>", "(", "set", "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", ")", ")", "<BUGS>", "(", "set", "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<STR_LIT>", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
19,972
[ "}" ]
[ "EVT", "VT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "if", "(", "!", "Subtarget", "->", "hasMulU24", "(", ")", "||", "VT", ".", "isVector", "(", ")", "||", "VT", ".", "getSizeInBits", "(", ")", ">", "<NUM_LIT>", ")", "return", "...
GCC
i386
CPP
next_suggestion
CPU
19,973
[ "if", "(", "isa_flag", "&", "OPTION_MASK_ISA_SSSE3", ")", "def_or_undef", "(", "parse_in", ",", "<STR_LIT>", "__SSSE3__", "<STR_LIT>", ")", ";" ]
[ "gcc_unreachable", "(", ")", ";", "}", "switch", "(", "tune", ")", "{", "case", "PROCESSOR_I386", ":", "def_or_undef", "(", "parse_in", ",", "<STR_LIT>", "__tune_i386__", "<STR_LIT>", ")", ";", "break", ";", "case", "PROCESSOR_I486", ":", "def_or_undef", "(", ...
LLVM
SystemZ
TD
stmt_completion
CPU
19,974
[ "GR64", ">", ";" ]
[ "def", "LGHRL", ":", "UnaryRILPC", "<", "<STR_LIT>", ",", "<NUM_LIT>", ",", "aligned_asextloadi16", "," ]
LLVM
Hexagon
TD
next_suggestion
DSP
19,975
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
[ "def", "L2_ploadrbtnew_io", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pt4", ",", "IntRegs", ":", "$", "Rs32", ",", "u32_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_44d3da28", ...
GCC
i386
MD
program_repair
CPU
19,976
[ "<FIXS>", "(", "match_operand", ":", "V16QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<FIXE>" ]
[ "[", "(", "set", "(", "match_operand", ":", "V16QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "umaxmin", ":", "V16QI", "(", "match_operand", ":", "V16QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "match_operand", ":", "V16QI", "<NUM_L...
LLVM
AArch64
TD
stmt_completion
CPU
19,977
[ "<NUM_LIT>", ";" ]
[ "def", "imm0_3", ":", "Operand", "<", "i64", ">", ",", "ImmLeaf", "<", "i64", ",", "[", "{", "return", "(", "(", "uint64_t", ")", "Imm", ")", "<" ]
GCC
h8300
CPP
program_repair
MPU
19,978
[ "<FIXS>", "machine_mode", "mode", "=", "GET_MODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", ";", "<FIXE>" ]
[ "enum", "attr_cccompute_plussi_cc", "(", "rtx", "*", "operands", ")", "{", "<BUGS>", "enum", "machine_mode", "mode", "=", "GET_MODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", ";", "<BUGE>", "gcc_assert", "(", "mode", "==", "SImode", ")", ";" ]
GCC
s390
MD
program_repair
MPU
19,979
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "(", "clobber", "(", "reg", ":", "CC", "<NUM_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", ...
GCC
m32r
MD
next_suggestion
MPU
19,980
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mod", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI"...
LLVM
ARM
CPP
next_suggestion
CPU
19,981
[ "if", "(", "imm", "!=", "INT32_MIN", ")", "imm", "*=", "(", "<NUM_LIT>", "U", "<<", "shift", ")", ";" ]
[ "int", "imm", "=", "Val", "&", "<NUM_LIT>", ";", "if", "(", "Val", "==", "<NUM_LIT>", ")", "imm", "=", "INT32_MIN", ";", "else", "if", "(", "!", "(", "Val", "&", "<NUM_LIT>", ")", ")", "imm", "*=", "-", "<NUM_LIT>", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
19,982
[ "auto", "*", "CNode", "=", "dyn_cast", "<", "ConstantPoolSDNode", ">", "(", "Ptr", ")", ";" ]
[ "Op", "=", "peekThroughBitcasts", "(", "Op", ")", ";", "auto", "*", "Load", "=", "dyn_cast", "<", "LoadSDNode", ">", "(", "Op", ")", ";", "if", "(", "!", "Load", ")", "return", "nullptr", ";", "SDValue", "Ptr", "=", "Load", "->", "getBasePtr", "(", ...
LLVM
Hexagon
TD
stmt_completion
DSP
19,983
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "prefersSlot3", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "USR_OVF", "]" ]
LLVM
Mips
CPP
next_suggestion
CPU
19,984
[ "return", "true", ";" ]
[ "bool", "setATReg", "(", "unsigned", "Reg", ")", "{", "if", "(", "Reg", ">", "<NUM_LIT>", ")", "return", "false", ";", "ATReg", "=", "Reg", ";" ]
GCC
nds32
MD
stmt_completion
CPU
19,985
[ "<STR_LIT>", ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code" ]
GCC
arm
CPP
stmt_completion
CPU
19,986
[ "_", "b", ",", "_", "_", "index", ")", ";" ]
[ "return", "_", "_", "builtin_neon_vcmla_laneq180v4hf", "(", "_", "_", "r", ",", "_", "_", "a", ",", "_" ]
LLVM
AArch64
TD
next_suggestion
CPU
19,987
[ "}" ]
[ "def", "KryoWrite_3cyc_XY_noRSV_30ln", ":", "SchedWriteRes", "<", "[", "KryoUnitXY", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
GCC
i386
CPP
stmt_completion
CPU
19,988
[ "_", "v16qi", ")", "_", "mm_undefined_si128", "(", ")", ",", "(", "_", "_", "mmask8", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "_", "_", "builtin_ia32_pmovsqb256_mask", "(", "(", "_", "_", "v4di", ")", "_", "_", "A", ",", "(", "_" ]
GCC
rs6000
MD
stmt_completion
CPU
19,989
[ "<STR_LIT>", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>" ]
GCC
sh
MD
stmt_completion
CPU
19,990
[ ":", "SI", "T_REG", ")" ]
[ "(", "define_peephole", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "-", "<NUM_LIT>", ")", ")", ")", "(", "set", "(", "reg" ]
LLVM
AArch64
CPP
next_suggestion
CPU
19,991
[ "}" ]
[ "if", "(", "ISD", "::", "isExtOpcode", "(", "Opc", ")", ")", "{", "if", "(", "any_of", "(", "N", "->", "uses", "(", ")", ",", "[", "&", "]", "(", "SDNode", "*", "Use", ")", "{", "return", "Use", "->", "getOpcode", "(", ")", "==", "ISD", "::",...
LLVM
AArch64
CPP
stmt_completion
CPU
19,992
[ ",", "MVT", "::", "i8", "}", ";" ]
[ "unsigned", "FixedObject", "=", "IsWin64", "?", "alignTo", "(", "AFI", "->", "getVarArgsGPRSize", "(", ")", ",", "<NUM_LIT>", ")", ":", "<NUM_LIT>", ";", "unsigned", "FPAdjust", "=", "isTargetDarwin", "(", "MF", ")", "?", "<NUM_LIT>", ":", "AFI", "->", "ge...
GCC
rs6000
MD
program_repair
CPU
19,993
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "CC", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
19,994
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
LLVM
R600
CPP
stmt_completion
GPU
19,995
[ ",", "AMDGPU", "::", "Channels_3", ")", ";" ]
[ "int", "AMDGPUInstrInfo", "::", "getMaskedMIMGOp", "(", "uint16_t", "Opcode", ",", "unsigned", "Channels", ")", "const", "{", "switch", "(", "Channels", ")", "{", "default", ":", "return", "Opcode", ";", "case", "<NUM_LIT>", ":", "return", "AMDGPU", "::", "g...
LLVM
AArch64
TD
next_suggestion
CPU
19,996
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "idx", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
microblaze
MD
stmt_completion
MPU
19,997
[ "MB_PIPE_5", ")", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq", "(", "symbol_ref", "<STR_LIT>", ")", "(", "const_int" ]
GCC
aarch64
MD
stmt_completion
CPU
19,998
[ "V4SI", "V2SF", "V4SF", "]", ")" ]
[ "(", "define_mode_iterator", "VMUL_CHANGE_NLANES", "[", "V4HI", "V8HI", "V2SI" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
19,999
[ "SmallVector", "<", "Metadata", "*", ",", "<NUM_LIT>", ">", "KernelMDArgs", ";" ]
[ "PushArgMD", "(", "NewArgMDs", ",", "ArgMD", ")", ";", "Modified", "=", "true", ";", "}", "if", "(", "!", "Modified", ")", "{", "return", "std", "::", "tuple", "(", "nullptr", ",", "nullptr", ")", ";", "}", "auto", "NewFT", "=", "FunctionType", "::",...