Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
X86
CPP
stmt_completion
CPU
21,400
[ "<NUM_LIT>", ")", ",", "TF", ")", ";" ]
[ "SDValue", "Ptr", "=", "Ld", "->", "getBasePtr", "(", ")", ";", "SDValue", "Increment", "=", "DAG", ".", "getConstant", "(", "SclrLoadTy", ".", "getSizeInBits", "(", ")", "/", "<NUM_LIT>", ",", "dl", ",", "TLI", ".", "getPointerTy", "(", "DAG", ".", "g...
LLVM
AArch64
TD
next_suggestion
CPU
21,401
[ "}" ]
[ "let", "RenderMethod", "=", "<STR_LIT>", ";", "let", "DiagnosticType", "=", "<STR_LIT>", "#", "OFFSET", ";" ]
GCC
loongarch
MD
next_suggestion
CPU
21,402
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "neg", ":", "GPR", "(", "match_operand", ":", "GPR", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")" ]
GCC
i386
MD
stmt_completion
CPU
21,403
[ "<STR_LIT>", ")", "]", ")" ]
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
code_generation
GPU
21,404
[ "std", "::", "vector", "<", "const", "SUnit", "*", ">", "GCNMinRegScheduler", "::", "schedule", "(", "ArrayRef", "<", "const", "SUnit", "*", ">", "TopRoots", ",", "const", "ScheduleDAG", "&", "DAG", ")", "{", "const", "auto", "&", "SUnits", "=", "DAG", ...
[ "Schedule", "-", "This", "is", "called", "back", "from", "ScheduleDAGInstrs", ":", ":Run", "(", ")", "when", "it", "'s", "time", "to", "do", "some", "work", "." ]
LLVM
ARM64
TD
next_suggestion
CPU
21,405
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "CPSR", "]", ";", "bits", "<", "<NUM_LIT>", ">", "cond", ";", "bits", "<", "<NUM_LIT>", ">", "target", ";" ]
LLVM
AArch64
CPP
program_repair
CPU
21,406
[ "<FIXS>", "bool", "expandMI", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "MBBI", ",", "MachineBasicBlock", "::", "iterator", "&", "NextMBBI", ")", ";", "<FIXE>" ]
[ "private", ":", "bool", "expandMBB", "(", "MachineBasicBlock", "&", "MBB", ")", ";", "<BUGS>", "bool", "expandMI", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "MBBI", ")", ";", "<BUGE>", "bool", "expandMOVImm", "(", "Machi...
LLVM
CSKY
CPP
stmt_completion
CPU
21,407
[ ")", "const", "{" ]
[ "bool", "isGlobalValue", "(" ]
LLVM
ARM64
TD
next_suggestion
CPU
21,408
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "...
GCC
i386
MD
next_suggestion
CPU
21,409
[ "if", "(", "which_alternative", "=", "=", "<NUM_LIT>", ")" ]
[ "switch", "(", "get_attr_type", "(", "insn", ")", ")", "{", "case", "TYPE_FMOV", ":" ]
LLVM
X86
CPP
next_suggestion
CPU
21,410
[ "Changed", "=", "true", ";" ]
[ "if", "(", "isa", "<", "PHINode", ">", "(", "&", "I", ")", ")", "PHIInsts", ".", "push_back", "(", "&", "I", ")", ";", "else", "AMXDefInsts", ".", "push_back", "(", "&", "I", ")", ";", "}", "for", "(", "Instruction", "*", "I", ":", "AMXDefInsts",...
GCC
s390
MD
stmt_completion
MPU
21,411
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "cond", "[", "(", "eq_attr" ]
LLVM
ARM
CPP
stmt_completion
CPU
21,412
[ "==", "k_CondCode", ";" ]
[ "bool", "isITCondCode", "(", ")", "const", "{", "return", "Kind" ]
GCC
tilepro
CPP
stmt_completion
VLIW
21,413
[ "or", "ig", ")", ")", ";" ]
[ "if", "(", "reg", "==", "<NUM_LIT>", ")", "{", "gcc_assert", "(", "can_create_pseudo_p", "(", ")", ")", ";", "reg", "=", "gen_reg_rtx", "(", "Pmode", ")", ";", "}", "if", "(", "SYMBOL_REF_LOCAL_P", "(", "or", "ig", ")", ")", "{", "rtx", "temp_reg", "...
LLVM
TPC
CPP
stmt_completion
Virtual ISA
21,414
[ ")", "->", "getTypeID", "(", ")", ":", "Type", "::", "VoidTyID", "}", "}", ";" ]
[ "IntrinsicInfo", "II", "{", "ID", ",", "{", "Ty", ",", "(", "Ty", "==", "Type", "::", "VectorTyID", ")", "?", "RetTy", "->", "getVectorElementType", "(" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
21,415
[ "if", "(", "hasBasePointer", "(", "MF", ")", ")", "{" ]
[ "markSuperRegs", "(", "Reserved", ",", "PPC", "::", "RM", ")", ";", "if", "(", "!", "Subtarget", ".", "isDarwinABI", "(", ")", "||", "!", "Subtarget", ".", "hasAltivec", "(", ")", ")", "markSuperRegs", "(", "Reserved", ",", "PPC", "::", "VRSAVE", ")", ...
LLVM
ARM64
TD
next_suggestion
CPU
21,416
[ "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
[ "def", "MovKSymbolG2AsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
21,417
[ "}" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isPseudo", "=", "<NUM_LIT>", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
21,418
[ "$", "src", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v4i32", "(", "bitconvert", "(", "v4f32", "VPR128", ":", "$", "src", ")", ")", ")", ",", "(", "v4i32", "VPR128", ":" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
21,419
[ "true", ";" ]
[ "if", "(", "SrcSize", ">", "<NUM_LIT>", ")", "{", "int", "SubRegIdx", "=", "sizeToSubRegIndex", "(", "DstSize", ")", ";", "if", "(", "SubRegIdx", "==", "-", "<NUM_LIT>", ")", "return", "false", ";", "SrcRC", "=", "TRI", ".", "getSubClassWithSubReg", "(", ...
GCC
aarch64
CPP
stmt_completion
CPU
21,420
[ ")", "{" ]
[ "vget_high_s32", "(", "int32x4_t", "_", "_", "a" ]
GCC
z8k
CPP
next_suggestion
MPU
21,421
[ "regno", "=", "true_regnum", "(", "in", ")", ";" ]
[ "if", "(", "mode", "!=", "QImode", ")", "return", "NO_REGS", ";", "if", "(", "rclass", "==", "QI_REGS", ")", "return", "NO_REGS", ";", "if", "(", "!", "CONSTANT_P", "(", "in", ")", ")", "{" ]
GCC
s390
MD
next_suggestion
MPU
21,422
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "match_operand", ":", "GPR", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
LLVM
ARM
TD
next_suggestion
CPU
21,423
[ "dag", "unsignedFlag", "=", "(", "?", ")", ";" ]
[ "class", "MVE_shift_with_imm", "<", "string", "iname", ",", "string", "suffix", ",", "dag", "oops", ",", "dag", "iops", ",", "string", "ops", ",", "vpred_ops", "vpred", ",", "string", "cstr", ",", "list", "<", "dag", ">", "pattern", "=", "[", "]", ">",...
LLVM
ARM64
TD
stmt_completion
CPU
21,424
[ "<", "<NUM_LIT>", ">", ",", "SDTCisPtrTy", "<", "<NUM_LIT>", ">", "]", ">", ";" ]
[ "def", "SDT_ARM64TLSDescCall", ":", "SDTypeProfile", "<", "<NUM_LIT>", ",", "-", "<NUM_LIT>", ",", "[", "SDTCisPtrTy" ]
GCC
mep
CPP
next_suggestion
CPU
21,425
[ "}" ]
[ "if", "(", "!", "TEST_HARD_REG_BIT", "(", "reg_class_contents", "[", "CR_REGS", "]", ",", "regno", ")", ")", "return", "INVALID_REGNUM", ";", "return", "regno", ";" ]
GCC
pdp11
MD
next_suggestion
MPU
21,426
[ "<STR_LIT>" ]
[ "[", "(", "parallel", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "ashift", ":", "HI", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "CC_REGNUM", ")", ")", "]", ...
GCC
rs6000
CPP
stmt_completion
CPU
21,427
[ ")", ")", ";" ]
[ "bool", "passed_in_gprs", "=", "true", ";", "int", "ret", "=", "<NUM_LIT>", ";", "int", "align_words", ";", "machine_mode", "elt_mode", ";", "int", "n_elts", ";", "rs6000_discover_homogeneous_aggregate", "(", "mode", ",", "type", ",", "&", "elt_mode", ",", "&"...
LLVM
AMDGPU
CPP
next_suggestion
GPU
21,428
[ "else", "structurizeComplexRegion", "(", "Region", ")", ";" ]
[ "}", "if", "(", "regionIsSequence", "(", "Region", ")", ")", "fixupRegionExits", "(", "Region", ")", ";" ]
LLVM
X86
CPP
program_repair
CPU
21,429
[ "<FIXS>", "bool", "X86FastEmitStore", "(", "EVT", "VT", ",", "const", "Value", "*", "Val", ",", "const", "X86AddressMode", "&", "AM", ")", ";", "bool", "X86FastEmitStore", "(", "EVT", "VT", ",", "unsigned", "Val", ",", "const", "X86AddressMode", "&", "AM",...
[ "bool", "X86FastEmitLoad", "(", "EVT", "VT", ",", "const", "X86AddressMode", "&", "AM", ",", "unsigned", "&", "RR", ")", ";", "<BUGS>", "bool", "X86FastEmitStore", "(", "EVT", "VT", ",", "const", "Value", "*", "Val", ",", "const", "X86AddressMode", "&", ...
LLVM
ECLair
CPP
stmt_completion
MPU
21,430
[ "StringRef", "Annot", ",", "const", "MCSubtargetInfo", "&", "STI", ")", "{" ]
[ "void", "ECLairInstPrinter", "::", "printInst", "(", "const", "MCInst", "*", "MI", ",", "raw_ostream", "&", "O", "," ]
LLVM
AArch64
TD
next_suggestion
CPU
21,431
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Pn", ";", "bits", "<", "<NUM_LIT>", ">", "Rd", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sz8_64", ";", "let", "Ins...
GCC
tilepro
MD
next_suggestion
VLIW
21,432
[ "<STR_LIT>", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "...
LLVM
ARM
CPP
next_suggestion
CPU
21,433
[ "Writer", "->", "addRelocation", "(", "Fragment", "->", "getParent", "(", ")", ",", "MRE", ")", ";" ]
[ "FixedValue", "-=", "Writer", "->", "getSectionAddress", "(", "B_SD", "->", "getFragment", "(", ")", "->", "getParent", "(", ")", ")", ";", "}", "unsigned", "ThumbBit", "=", "<NUM_LIT>", ";", "unsigned", "MovtBit", "=", "<NUM_LIT>", ";", "switch", "(", "("...
LLVM
AArch64
CPP
stmt_completion
CPU
21,434
[ ")", ")", "return", ";" ]
[ "void", "AArch64WinCOFFStreamer", "::", "EmitWindowsUnwindTables", "(", ")", "{", "if", "(", "!", "getNumWinFrameInfos", "(" ]
GCC
rs6000
MD
next_suggestion
CPU
21,435
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "ior", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
21,436
[ "case", "OPW64", ":", "return", "TTMP_64RegClassID", ";" ]
[ "default", ":", "case", "OPW32", ":", "case", "OPW16", ":", "return", "TTMP_32RegClassID", ";" ]
GCC
sparc
CPP
stmt_completion
CPU
21,437
[ ";" ]
[ "if", "(", "lra_in_progress", "&&", "!", "memory_address_p", "(", "Pmode", ",", "XEXP", "(", "op", ",", "<NUM_LIT>", ")", ")", ")", "return", "<NUM_LIT>", ";", "return", "<NUM_LIT>" ]
GCC
aarch64
CPP
stmt_completion
CPU
21,438
[ "a", ",", "(", "int16x4_t", ")", "b", ")", ";" ]
[ "return", "(", "uint16x4_t", ")", "_", "_", "builtin_aarch64_uminpv4hi", "(", "(", "int16x4_t", ")" ]
LLVM
AArch64
CPP
next_suggestion
CPU
21,439
[ "return", "MatchOperand_Success", ";" ]
[ "auto", "Ext", "=", "static_cast", "<", "AArch64Operand", "*", ">", "(", "ExtOpnd", ".", "back", "(", ")", ".", "get", "(", ")", ")", ";", "Operands", ".", "push_back", "(", "AArch64Operand", "::", "CreateReg", "(", "RegNum", ",", "RegKind", "::", "Sca...
GCC
pdp11
CPP
next_suggestion
MPU
21,440
[ "}" ]
[ "static", "unsigned", "int", "pdp11_hard_regno_nregs", "(", "unsigned", "int", "regno", ",", "machine_mode", "mode", ")", "{", "if", "(", "regno", "<=", "PC_REGNUM", ")", "return", "CEIL", "(", "GET_MODE_SIZE", "(", "mode", ")", ",", "UNITS_PER_WORD", ")", "...
LLVM
ARM
CPP
next_suggestion
CPU
21,441
[ "Inst", ".", "addOperand", "(", "MCOperand", "::", "CreateImm", "(", "<NUM_LIT>", "-", "CE", "->", "getValue", "(", ")", ")", ")", ";" ]
[ "assert", "(", "N", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Invalid number of operands!", "<STR_LIT>", ")", ";", "const", "MCConstantExpr", "*", "CE", "=", "dyn_cast", "<", "MCConstantExpr", ">", "(", "getImm", "(", ")", ")", ";" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
21,442
[ "return", "N", ";" ]
[ "if", "(", "N", ".", "getOpcode", "(", ")", "==", "ISD", "::", "CopyFromReg", ")", "{", "const", "RegisterSDNode", "*", "R", "=", "dyn_cast", "<", "RegisterSDNode", ">", "(", "N", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "if", "(", "R", ...
GCC
alpha
MD
stmt_completion
MPU
21,443
[ "<STR_LIT>", ")", ")" ]
[ "<STR_LIT>", "(", "match_operand", "<NUM_LIT>" ]
GCC
mips
MD
stmt_completion
CPU
21,444
[ ")" ]
[ "(", "define_mode_macro", "DSPQ", "[", "(", "SI", "<STR_LIT>", ")", "(", "V2HI", "<STR_LIT>", ")", "]" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
21,445
[ ";" ]
[ "StringRef", "R600ClauseMergePass", "::", "getPassName", "(", ")", "const", "{", "return", "<STR_LIT>", "R600 Merge Clause Markers Pass", "<STR_LIT>" ]
LLVM
Blackfin
TD
next_suggestion
DSP
21,446
[ "}" ]
[ "class", "Rc", "<", "bits", "<", "<NUM_LIT>", ">", "bitno", ",", "string", "n", ">", ":", "BlackfinReg", "<", "n", ">", "{", "field", "bits", "<", "<NUM_LIT>", ">", "BitNum", "=", "bitno", ";" ]
GCC
arm
CPP
code_generation
CPU
21,447
[ "static", "Mnode", "*", "add_minipool_forward_ref", "(", "Mfix", "*", "fix", ")", "{", "Mnode", "*", "max_mp", "=", "NULL", ";", "HOST_WIDE_INT", "max_address", "=", "fix", "->", "address", "+", "fix", "->", "forwards", ";", "Mnode", "*", "mp", ";", "if"...
[ "Add", "a", "constant", "to", "the", "minipool", "for", "a", "forward", "reference", ".", "Returns", "the", "node", "added", "or", "NULL", "if", "the", "constant", "will", "not", "fit", "in", "this", "pool", "." ]
GCC
i386
MD
next_suggestion
CPU
21,448
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "VI_16_32", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "not", ":", "VI_16_32", "(", "match_operand", ":", "VI_16_32", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
GCC
aarch64
MD
stmt_completion
CPU
21,449
[ ",", "i", ",", "Ui1", ",", "Upl", "]", "^" ]
[ "(", "reg", ":", "VNx16BI", "FFRT_REGNUM", ")", "]", "UNSPEC_LDFF1_GATHER", ")", ")", "]", "<STR_LIT>", "{", "@", "[", "cons", ":", "=", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "]", "[", "&",...
GCC
aarch64
MD
stmt_completion
CPU
21,450
[ ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
21,451
[ "let", "isFP", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
LLVM
M88k
CPP
program_repair
MPU
21,452
[ "<FIXS>", "}", "elsereturn", "false", ";", "I", ".", "eraseFromParent", "(", ")", ";", "return", "constrainSelectedInstRegOperands", "(", "*", "MI", ",", "TII", ",", "TRI", ",", "RBI", ")", ";", "<FIXE>" ]
[ ".", "addReg", "(", "AddrReg", ")", ".", "addReg", "(", "IndexReg", ")", ".", "addMemOperand", "(", "MMO", ")", ";", "<BUGS>", "}", "return", "MI", ";", "<BUGE>", "}", "bool", "M88kInstructionSelector", "::", "select", "(", "MachineInstr", "&", "I", ")",...
LLVM
Mips
CPP
next_suggestion
CPU
21,453
[ "}" ]
[ "if", "(", "HasRs", ")", "MI", ".", "addOperand", "(", "MCOperand", "::", "createReg", "(", "getReg", "(", "Decoder", ",", "Mips", "::", "GPR32RegClassID", ",", "Rs", ")", ")", ")", ";", "MI", ".", "addOperand", "(", "MCOperand", "::", "createReg", "("...
GCC
nios2
CPP
next_suggestion
MPU
21,454
[ "case", "LABEL_REF", ":" ]
[ "HOST_WIDE_INT", "high", "=", "(", "val", ">>", "<NUM_LIT>", ")", "&", "<NUM_LIT>", ";", "if", "(", "val", "!=", "<NUM_LIT>", ")", "{", "if", "(", "high", "!=", "<NUM_LIT>", ")", "{", "if", "(", "low", "!=", "<NUM_LIT>", ")", "{", "gcc_assert", "(", ...
LLVM
Hexagon
CPP
next_suggestion
DSP
21,455
[ "dbgs", "(", ")", "<<", "'", "'", "<<", "B", "->", "getName", "(", ")", ";" ]
[ "for", "(", "typename", "T", "::", "iterator", "I", "=", "Blocks", ".", "begin", "(", ")", ",", "E", "=", "Blocks", ".", "end", "(", ")", ";", "I", "!=", "E", ";", "++", "I", ")", "{", "if", "(", "!", "*", "I", ")", "continue", ";", "BasicB...
GCC
frv
MD
stmt_completion
VLIW
21,456
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "eq_attr", "<STR_LIT>" ]
LLVM
X86
CPP
stmt_completion
CPU
21,457
[ "<NUM_LIT>", ",", "DL", ",", "EltVT", ")", ";" ]
[ "SDValue", "Zero", ",", "AllOnes", ";", "if", "(", "EltVT", "==", "MVT", "::", "i64", "&&", "!", "Subtarget", ".", "is64Bit", "(", ")", ")", "{", "EltVT", "=", "MVT", "::", "f64", ";", "MaskVT", "=", "MVT", "::", "getVectorVT", "(", "EltVT", ",", ...
LLVM
XCore
CPP
stmt_completion
MPU
21,458
[ "+", "<STR_LIT>", ";" ]
[ "if", "(", "MI", "->", "getOperand", "(", "opNum", "+", "<NUM_LIT>", ")", ".", "isImm", "(", ")", "&&", "MI", "->", "getOperand", "(", "opNum", "+", "<NUM_LIT>", ")", ".", "getImm", "(", ")", "==", "<NUM_LIT>", ")", "return", ";", "O", "<<", "<STR_...
LLVM
SystemZ
CPP
program_repair
CPU
21,459
[ "<FIXS>", "return", "expandDisp", "(", "AM", ",", "IsBase", ",", "Op1", ",", "cast", "ConstantSDNode", ">", "(", "Op0", ")", "->", "getSExtValue", "(", ")", ")", ";", "<FIXE>", "<FIXS>", "return", "expandDisp", "(", "AM", ",", "IsBase", ",", "Op0", ","...
[ "return", "expandAdjDynAlloc", "(", "AM", ",", "IsBase", ",", "Op0", ")", ";", "if", "(", "Op0Code", "==", "ISD", "::", "Constant", ")", "<BUGS>", "return", "expandDisp", "(", "AM", ",", "IsBase", ",", "Op1", ",", "cast", "ConstantSDNode", ">", "(", "O...
LLVM
SystemZ
CPP
next_suggestion
CPU
21,460
[ "MI", ".", "setDesc", "(", "get", "(", "MixedOpcode", ")", ")", ";" ]
[ "emitGRX32Move", "(", "*", "MI", ".", "getParent", "(", ")", ",", "MI", ",", "MI", ".", "getDebugLoc", "(", ")", ",", "DestReg", ",", "Src1Reg", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<NUM_LIT>", ",", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")",...
LLVM
AMDGPU
CPP
next_suggestion
GPU
21,461
[ "return", "DAG", ".", "getMergeValues", "(", "{", "DAG", ".", "getNode", "(", "ISD", "::", "EXTRACT_SUBVECTOR", ",", "SL", ",", "VT", ",", "WideLoad", ",", "DAG", ".", "getVectorIdxConstant", "(", "<NUM_LIT>", ",", "SL", ")", ")", ",", "WideLoad", ".", ...
[ "EVT", "WideVT", "=", "EVT", "::", "getVectorVT", "(", "*", "DAG", ".", "getContext", "(", ")", ",", "VT", ".", "getVectorElementType", "(", ")", ",", "<NUM_LIT>", ")", ";", "EVT", "WideMemVT", "=", "EVT", "::", "getVectorVT", "(", "*", "DAG", ".", "...
GCC
cr16
CPP
stmt_completion
MPU
21,462
[ "current_frame_info", ".", "var_size", ")", ";" ]
[ "int", "cr16_initial_elimination_offset", "(", "int", "from", ",", "int", "to", ")", "{", "cr16_compute_save_regs", "(", ")", ";", "cr16_compute_frame", "(", ")", ";", "if", "(", "(", "(", "from", ")", "==", "FRAME_POINTER_REGNUM", ")", "&&", "(", "(", "to...
LLVM
X86
CPP
stmt_completion
CPU
21,463
[ ",", "{", "NewSubusLHS", ",", "NewSubusRHS", "}", ",", "SUBUSBuilder", ")", ";" ]
[ "if", "(", "(", "VT", "==", "MVT", "::", "v8i64", "&&", "NumZeros", "<", "<NUM_LIT>", ")", "||", "NumZeros", "<", "<NUM_LIT>", ")", "return", "SDValue", "(", ")", ";", "EVT", "ExtType", "=", "SubusLHS", ".", "getValueType", "(", ")", ";", "EVT", "Shr...
GCC
i386
MD
stmt_completion
CPU
21,464
[ "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "V4SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "any_extend", ":", "V4SI", "(", "vec_select", ":", "V4HI", "(", "match_operand", ":", "V8HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "parallel", "[...
LLVM
AArch64
TD
next_suggestion
CPU
21,465
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opcode", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rd", ";", "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_...
LLVM
Hexagon
CPP
stmt_completion
DSP
21,466
[ ")", ";" ]
[ "void", "HexagonShuffler", "::", "reportError", "(", "llvm", "::", "Twine", "const", "&", "Msg", ")", "{", "if", "(", "ReportErrors", ")", "Context", ".", "reportError", "(", "Loc", ",", "Msg" ]
LLVM
X86
CPP
next_suggestion
CPU
21,467
[ "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Didn't find a three-byte escape prefix", "<STR_LIT>", ")", ";" ]
[ "case", "VEX_LOB_MAP6", ":", "insn", "->", "opcodeType", "=", "MAP6", ";", "return", "consume", "(", "insn", ",", "insn", "->", "opcode", ")", ";", "}", "}", "else", "if", "(", "insn", "->", "vectorExtensionType", "==", "TYPE_VEX_3B", ")", "{", "switch",...
LLVM
Hexagon
TD
next_suggestion
DSP
21,468
[ "}" ]
[ "def", "A2_tfrp", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_5a2711e5", ",", "TypeALU32_2op", ">", ",", "PredNewRel", "{", "let", "BaseOpcode", ...
LLVM
Mips
TD
stmt_completion
CPU
21,469
[ ",", "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "class", "FSUNE_D_ENC", ":", "MSA_3RF_FMT", "<", "<NUM_LIT>" ]
LLVM
ARM
CPP
stmt_completion
CPU
21,470
[ "(", ")", ":", "<NUM_LIT>", ";" ]
[ "int", "ARMBaseInstrInfo", "::", "getOperandLatency", "(", "const", "InstrItineraryData", "*", "ItinData", ",", "const", "MachineInstr", "*", "DefMI", ",", "unsigned", "DefIdx", ",", "const", "MachineInstr", "*", "UseMI", ",", "unsigned", "UseIdx", ")", "const", ...
LLVM
SystemZ
CPP
stmt_completion
CPU
21,471
[ ")", ";" ]
[ "assert", "(", "Kind", "==", "KindMem", "&&", "<STR_LIT>", "Invalid operand type", "<STR_LIT>", ")", ";", "Inst", ".", "addOperand", "(", "MCOperand", "::", "CreateReg", "(", "Mem", ".", "Base", ")", ")", ";", "addExpr", "(", "Inst", ",", "Mem", ".", "Di...
LLVM
AArch64
TD
stmt_completion
CPU
21,472
[ "GIComplexPatternEquiv", "<", "ro_Xindexed16", ">", ";" ]
[ "def", "gi_ro_Xindexed16", ":", "GIComplexOperandMatcher", "<", "s64", ",", "<STR_LIT>", ">", "," ]
LLVM
AArch64
TD
next_suggestion
CPU
21,473
[ "let", "PredicateMethod", "=", "<STR_LIT>", "#", "width", "#", "<STR_LIT>", ";" ]
[ "class", "ArithmeticShifterOperand", "<", "int", "width", ">", ":", "AsmOperandClass", "{", "let", "SuperClasses", "=", "[", "ShifterOperand", "]", ";", "let", "Name", "=", "<STR_LIT>", "#", "width", ";" ]
LLVM
AMDGPU
CPP
program_repair
GPU
21,474
[ "<FIXS>", "const", "MachineOperand", "*", "Idx", "=", "TII", "->", "getNamedOperand", "(", "MI", ",", "AMDGPU", "::", "OpName", "::", "idx", ")", ";", "<FIXE>", "<FIXS>", "if", "(", "AMDGPU", "::", "SReg_32RegClass", ".", "contains", "(", "Idx", "->", "g...
[ "DebugLoc", "DL", "=", "MI", ".", "getDebugLoc", "(", ")", ";", "MachineBasicBlock", "::", "iterator", "I", "(", "&", "MI", ")", ";", "<BUGS>", "unsigned", "Idx", "=", "TII", "->", "getNamedOperand", "(", "MI", ",", "AMDGPU", "::", "OpName", "::", "idx...
GCC
rs6000
MD
stmt_completion
CPU
21,475
[ ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "match_operator", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "[", "(", "not", ":", "DI", "(", "match_operand" ]
LLVM
ARM
CPP
next_suggestion
CPU
21,476
[ "--", "MaxSteps", ";" ]
[ "continue", ";", "}", "NextPred", "=", "getVPTInstrPredicate", "(", "*", "Iter", ",", "PredReg", ")", ";", "assert", "(", "NextPred", "!=", "<STR_LIT>", "::", "<STR_LIT>", "&&", "<STR_LIT>", "VPT block pass does not expect Else preds", "<STR_LIT>", ")", ";", "if",...
LLVM
AMDGPU
CPP
program_repair
GPU
21,477
[ "<FIXS>", "Register", "Tmp", "=", "MRI", ".", "createVirtualRegister", "(", "&", "AMDGPU", "::", "SReg_32_XM0RegClass", ")", ";", "<FIXE>" ]
[ "SetOn", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "setIsUndef", "(", ")", ";", "}", "else", "{", "<BUGS>", "unsigned", "Tmp", "=", "MRI", ".", "createVirtualRegister", "(", "&", "AMDGPU", "::", "SReg_32_XM0RegClass", ")", ";", "<BUGE>", "BuildMI", "...
LLVM
Mips
TD
stmt_completion
CPU
21,478
[ ":", "$", "rs_sa", ")", ";" ]
[ "class", "SHLL_QB_R2_DESC_BASE", "<", "string", "instr_asm", ",", "SDPatternOperator", "OpNode", ",", "SDPatternOperator", "ImmPat", ",", "InstrItinClass", "itin", ",", "RegisterOperand", "RO", ",", "Operand", "ImmOpnd", ">", "{", "dag", "OutOperandList", "=", "(", ...
LLVM
AArch64
TD
next_suggestion
CPU
21,479
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "Rm", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "size", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NU...
LLVM
X86
CPP
stmt_completion
CPU
21,480
[ "X86", "::", "CMP64ri32", ";" ]
[ "case", "X86", "::", "OR16mi8", ":", "return", "X86", "::", "OR16mi", ";", "case", "X86", "::", "OR32ri8", ":", "return", "X86", "::", "OR32ri", ";", "case", "X86", "::", "OR32mi8", ":", "return", "X86", "::", "OR32mi", ";", "case", "X86", "::", "OR6...
LLVM
X86
CPP
stmt_completion
CPU
21,481
[ "Alignment", ")", "{" ]
[ "bool", "X86TTIImpl", "::", "isLegalMaskedScatter", "(", "Type", "*", "DataType", ",", "Align" ]
LLVM
MOS
CPP
stmt_completion
MPU
21,482
[ ";" ]
[ "assert", "(", "false", ")", ";", "return", "false" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
21,483
[ "(", "DAG", ".", "getEntryNode", "(", ")", ")", ")", ";" ]
[ "SDValue", "CreateLiveInRegister", "(", "SelectionDAG", "&", "DAG", ",", "const", "TargetRegisterClass", "*", "RC", ",", "Register", "Reg", ",", "EVT", "VT", ")", "const", "{", "return", "CreateLiveInRegister", "(", "DAG", ",", "RC", ",", "Reg", ",", "VT", ...
LLVM
AArch64
TD
next_suggestion
CPU
21,484
[ "let", "AsmString", "=", "!", "if", "(", "!", "eq", "(", "opc", ",", "<NUM_LIT>", ")", ",", "!", "strconcat", "(", "asm", ",", "<STR_LIT>", ")", ",", "!", "strconcat", "(", "asm", ",", "<STR_LIT>", ")", ")", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Pm", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", ...
GCC
bfin
MD
stmt_completion
DSP
21,485
[ "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "if_then_else", ":", "HI", "(", "lt", "(", "match_operand", ":", "HI", "<NUM_LIT>" ]
LLVM
AMDGPU
TD
stmt_completion
GPU
21,486
[ "{" ]
[ "def", "u16imm", ":", "Operand", "<", "i16", ">" ]
GCC
rs6000
MD
stmt_completion
CPU
21,487
[ ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
bpf
CPP
stmt_completion
Virtual ISA
21,488
[ "<NUM_LIT>", ",", "BPF_RELO_FIELD_BYTE_OFFSET", ")", ";" ]
[ "static", "inline", "enum", "btf_core_reloc_kind", "kind_preserve_field_info", "(", "tree", "*", "args", ",", "int", "nargs", ")", "{", "KIND_EXPECT_NARGS", "(", "<NUM_LIT>", ",", "<STR_LIT>", "wrong number of arguments for field info core builtin", "<STR_LIT>", ")", ";",...
GCC
rs6000
MD
next_suggestion
CPU
21,489
[ "operands", "[", "<NUM_LIT>", "]", ",", "NULL_RTX", ",", "operands", "[", "<NUM_LIT>", "]", ")" ]
[ "[", "(", "FETCHOP", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "UNSPEC_ATOMIC", ")", ")", "(", "clobber", "(", "match_scratch", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ...
GCC
arm
CPP
next_suggestion
CPU
21,490
[ "gcc_assert", "(", "REAL_VALUES_EQUAL", "(", "*", "r", ",", "value_fp0", ")", ")", ";" ]
[ "static", "const", "char", "*", "fp_const_from_val", "(", "REAL_VALUE_TYPE", "*", "r", ")", "{", "if", "(", "!", "fp_consts_inited", ")", "init_fp_table", "(", ")", ";" ]
LLVM
XCore
CPP
next_suggestion
MPU
21,491
[ "}" ]
[ "XCoreMCAsmInfo", "::", "XCoreMCAsmInfo", "(", "const", "Target", "&", "T", ",", "const", "StringRef", "&", "TT", ")", "{", "SupportsDebugInformation", "=", "true", ";", "Data16bitsDirective", "=", "<STR_LIT>", "\\t.short\\t", "<STR_LIT>", ";", "Data32bitsDirective"...
LLVM
DirectX
CPP
code_generation
Virtual ISA
21,492
[ "StringRef", "getPassName", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "DXIL Op Lowering", "<STR_LIT>", ";", "}" ]
[ "getPassName", "-", "Return", "a", "nice", "clean", "name", "for", "a", "pass", "." ]
GCC
i386
CPP
stmt_completion
CPU
21,493
[ "_", "v32qi", ")", "_", "_", "A", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "mmask32", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_movepi8_mask", "(", "_", "_", "m256i", "_", "_", "A...
GCC
i386
MD
stmt_completion
CPU
21,494
[ ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
X86
CPP
next_suggestion
CPU
21,495
[ "}" ]
[ "if", "(", "Amount", "==", "SlotSize", ")", "{", "unsigned", "RegA", "=", "Is64Bit", "?", "X86", "::", "RAX", ":", "X86", "::", "EAX", ";", "BuildMI", "(", "*", "MBB", ",", "I", ",", "DL", ",", "TII", "->", "get", "(", "Is64Bit", "?", "X86", ":...
GCC
i386
MD
program_repair
CPU
21,496
[ "<FIXS>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "(", "const_string", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", "<BUGS>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "match_operand", "<NUM_LIT>", "<STR_...
LLVM
ARM
CPP
next_suggestion
CPU
21,497
[ "(", "void", ")", "Done", ";" ]
[ "if", "(", "!", "AFI", "->", "isThumbFunction", "(", ")", ")", "Done", "=", "rewriteARMFrameIndex", "(", "MI", ",", "i", ",", "BaseReg", ",", "Off", ",", "TII", ")", ";", "else", "{", "assert", "(", "AFI", "->", "isThumb2Function", "(", ")", ")", "...
LLVM
PowerPC
CPP
stmt_completion
CPU
21,498
[ ",", "PtrVT", ")", ")", ";" ]
[ "}", "const", "TargetMachine", "&", "TM", "=", "DAG", ".", "getTarget", "(", ")", ";", "const", "Module", "*", "Mod", "=", "DAG", ".", "getMachineFunction", "(", ")", ".", "getFunction", "(", ")", "->", "getParent", "(", ")", ";", "const", "GlobalValue...
LLVM
Hexagon
TD
stmt_completion
DSP
21,499
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "CextOpcod...