Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
aarch64
CPP
code_generation
CPU
21,200
[ "aarch64_feature_flags", "get_flags_off", "(", "aarch64_feature_flags", "mask", ")", "{", "return", "(", "<NUM_LIT>", "|", "(", "feature_deps", "::", "IDENT", "(", ")", ".", "enable", "&", "mask", "?", "AARCH64_FL_", "#", "#", "IDENT", ":", "<NUM_LIT>", ")", ...
[ "Return", "the", "set", "of", "all", "features", "that", "would", "need", "to", "be", "disabled", "if", "the", "features", "in", "MASK", "are", "disabled", ".", "Note", "that", "the", "size", "of", "the", "expression", "varies", "linearly", "with", "the", ...
LLVM
Hexagon
TD
next_suggestion
DSP
21,201
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "...
LLVM
PTX
CPP
stmt_completion
GPU
21,202
[ ")", ";" ]
[ "static", "inline", "int64_t", "truncateToSize", "(", "int64_t", "Value", ",", "unsigned", "Bytes", ")", "{", "assert", "(", "Bytes", "&&", "<STR_LIT>", "Invalid size!", "<STR_LIT>" ]
GCC
sparc
MD
next_suggestion
CPU
21,203
[ "(", "match_operand", ":", "W", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "W", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "W", "(", "ltu", ":", "W", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "...
GCC
aarch64
MD
stmt_completion
CPU
21,204
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>" ]
LLVM
Hexagon
TD
stmt_completion
DSP
21,205
[ ";" ]
[ "def", "J2_jumpt_nopred_map", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "b15_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_db2bce9c", ",", "TypeMAPPING", ">", ",", "Requires", "<", "[", "HasV60", ...
LLVM
Hexagon
TD
stmt_completion
DSP
21,206
[ "<NUM_LIT>", ";" ]
[ "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P0", "]", ";", "let", "Defs", "=", "[", "P0", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";", "let", "i...
LLVM
WebAssembly
CPP
program_repair
Virtual ISA
21,207
[ "<FIXS>", "InstName", ".", "startswith", "(", "<STR_LIT>", "store", "<STR_LIT>", ")", ";", "auto", "IsAtomic", "=", "InstName", ".", "startswith", "(", "<STR_LIT>", "atomic", "<STR_LIT>", ")", ";", "if", "(", "IsLoadStore", "||", "IsAtomic", ")", "{", "if", ...
[ "parseSingleInteger", "(", "IsNegative", ",", "Operands", ")", ";", "auto", "IsLoadStore", "=", "InstName", ".", "startswith", "(", "<STR_LIT>", "load", "<STR_LIT>", ")", "||", "<BUGS>", "InstName", ".", "startswith", "(", "<STR_LIT>", "store", "<STR_LIT>", ")",...
GCC
cris
MD
stmt_completion
MPU
21,208
[ "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>" ]
LLVM
AArch64
TD
stmt_completion
CPU
21,209
[ ",", "(", "v8i8", "(", "REV64v8i8", "FPR64", ":", "$", "src", ")", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v8i8", "(", "bitconvert", "(", "f64", "FPR64", ":", "$", "src", ")", ")", ")" ]
GCC
i386
MD
next_suggestion
CPU
21,210
[ "(", "unspec", ":", "V16QI", "[", "(", "match_operand", ":", "V16QI", "<NUM_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V16QI", "<NUM_LIT>", "<STR_LIT>", ")" ]
LLVM
XCore
CPP
stmt_completion
MPU
21,211
[ ";" ]
[ "const", "XCoreSelectionDAGInfo", "*", "getSelectionDAGInfo", "(", ")", "const", "override", "{", "return", "&", "TSInfo" ]
LLVM
Hexagon
TD
next_suggestion
DSP
21,212
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rtt32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rss32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rss32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rtt32", ";" ]
GCC
frv
CPP
program_repair
VLIW
21,213
[ "<FIXS>", "if", "(", "TARGET_FDPIC", ")", "return", "<NUM_LIT>", "+", "<NUM_LIT>", "*", "<NUM_LIT>", ";", "return", "<NUM_LIT>", "*", "<NUM_LIT>", ";", "<FIXE>" ]
[ "intfrv_trampoline_size", "(", "void", ")", "{", "<BUGS>", "return", "<NUM_LIT>", "*", "<NUM_LIT>", ";", "<BUGE>", "}" ]
LLVM
Hexagon
TD
next_suggestion
DSP
21,214
[ "let", "Defs", "=", "[", "P0", ",", "PC", "]", ";" ]
[ "def", "J4_cmpeqi_fp0_jump_t", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "GeneralSubRegs", ":", "$", "Rs16", ",", "u5_0Imm", ":", "$", "II", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_3d495a39", ",", "TypeCJ", ">", "...
LLVM
ARM
CPP
next_suggestion
CPU
21,215
[ "MachineInstrBuilder", "MIB", "(", "*", "MF", ",", "MI", ")", ";" ]
[ "static", "void", "attachMEMCPYScratchRegs", "(", "const", "ARMSubtarget", "*", "Subtarget", ",", "MachineInstr", "&", "MI", ",", "const", "SDNode", "*", "Node", ")", "{", "bool", "isThumb1", "=", "Subtarget", "->", "isThumb1Only", "(", ")", ";", "DebugLoc", ...
LLVM
PowerPC
CPP
next_suggestion
CPU
21,216
[ "DAG", "->", "ReplaceAllUsesOfValueWith", "(", "LHS", ",", "LHS", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", ";" ]
[ "auto", "SkipRCCopy", "=", "[", "]", "(", "SDValue", "V", ")", "{", "while", "(", "V", "->", "isMachineOpcode", "(", ")", "&&", "V", "->", "getMachineOpcode", "(", ")", "==", "TargetOpcode", "::", "COPY_TO_REGCLASS", ")", "{", "if", "(", "V", "->", "...
LLVM
AArch64
CPP
next_suggestion
CPU
21,217
[ "Op2", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ANY_EXTEND", ",", "DL", ",", "MVT", "::", "i32", ",", "Op2", ")", ";" ]
[ "if", "(", "(", "ScalarTy", "==", "MVT", "::", "i8", ")", "||", "(", "ScalarTy", "==", "MVT", "::", "i16", ")", ")", "{", "Op1", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ANY_EXTEND", ",", "DL", ",", "MVT", "::", "i32", ",", "Op1", ")", ...
GCC
rs6000
MD
stmt_completion
CPU
21,218
[ "<STR_LIT>", ")", "]", ")" ]
[ "UNSPEC_VSUBS", ")", ")", "(", "set", "(", "reg", ":", "SI", "VSCR_REGNO", ")", "(", "unspec", ":", "SI", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "UNSPEC_SET_VSCR", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>" ]
LLVM
AArch64
TD
stmt_completion
CPU
21,219
[ "}", ";" ]
[ "def", "SQDMLSLshv_4H", ":", "NeonI_ScalarXIndexedElemArith_Constraint_Impl", "<", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "FPR32", ",", "FPR16", ",", "VPR64Lo", ",", "neon_uimm2_bare", ">", "{", ...
LLVM
X86
CPP
next_suggestion
CPU
21,220
[ "if", "(", "MI", ".", "isPosition", "(", ")", ")", "return", "MachineOutlinerInstrType", "::", "Illegal", ";" ]
[ "if", "(", "MI", ".", "isTerminator", "(", ")", "||", "MI", ".", "isReturn", "(", ")", ")", "{", "if", "(", "MI", ".", "getParent", "(", ")", "->", "succ_empty", "(", ")", ")", "return", "MachineOutlinerInstrType", "::", "Legal", ";", "return", "Mach...
LLVM
DirectX
CPP
next_suggestion
Virtual ISA
21,221
[ "}" ]
[ "assert", "(", "I", "!=", "ValueMap", ".", "end", "(", ")", "&&", "<STR_LIT>", "Value not in slotcalculator!", "<STR_LIT>", ")", ";", "return", "I", "->", "second", "-", "<NUM_LIT>", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
21,222
[ "if", "(", "CachedConsts", "[", "<NUM_LIT>", "]", "==", "BankLine", ")", "{" ]
[ "bool", "SubstituteKCacheBank", "(", "MachineInstr", "&", "MI", ",", "std", "::", "vector", "<", "std", "::", "pair", "<", "unsigned", ",", "unsigned", ">>", "&", "CachedConsts", ",", "bool", "UpdateInstr", "=", "true", ")", "const", "{", "std", "::", "v...
LLVM
Hexagon
CPP
stmt_completion
DSP
21,223
[ "<NUM_LIT>", ";" ]
[ "SupportsDebugInformation", "=", "true", ";", "LCOMMDirectiveAlignmentType", "=", "LCOMM", "::", "ByteAlignment", ";", "InlineAsmStart", "=", "<STR_LIT>", "# InlineAsm Start", "<STR_LIT>", ";", "InlineAsmEnd", "=", "<STR_LIT>", "# InlineAsm End", "<STR_LIT>", ";", "ZeroDi...
LLVM
X86
CPP
stmt_completion
CPU
21,224
[ "i64", ")", "&&", "<STR_LIT>", "Unexpected funnel shift type!", "<STR_LIT>", ")", ";" ]
[ "if", "(", "IsFSHR", ")", "std", "::", "swap", "(", "Op0", ",", "Op1", ")", ";", "APInt", "APIntShiftAmt", ";", "if", "(", "isConstantSplat", "(", "Amt", ",", "APIntShiftAmt", ")", ")", "{", "uint64_t", "ShiftAmt", "=", "APIntShiftAmt", ".", "urem", "(...
LLVM
AMDGPU
TD
stmt_completion
GPU
21,225
[ "(", "outs", ")", ",", "(", "ins", "SSrc_b32", ":", "$", "src0", ")", ",", "<STR_LIT>", ",", "pattern", ">", "{" ]
[ "class", "SOP1_0_32", "<", "string", "opName", ",", "list", "<", "dag", ">", "pattern", "=", "[", "]", ">", ":", "SOP1_Pseudo", "<", "opName", "," ]
LLVM
AArch64
CPP
next_suggestion
CPU
21,226
[ "}" ]
[ "void", "AArch64TTIImpl", "::", "getUnrollingPreferences", "(", "Loop", "*", "L", ",", "TTI", "::", "UnrollingPreferences", "&", "UP", ")", "{", "UP", ".", "PartialOptSizeThreshold", "=", "<NUM_LIT>", ";" ]
LLVM
Mips
CPP
next_suggestion
CPU
21,227
[ "getTargetStreamer", "(", ")", ".", "emitDirectiveSetMsa", "(", ")", ";" ]
[ "bool", "MipsAsmParser", "::", "parseSetMsaDirective", "(", ")", "{", "MCAsmParser", "&", "Parser", "=", "getParser", "(", ")", ";", "Parser", ".", "Lex", "(", ")", ";", "if", "(", "getLexer", "(", ")", ".", "isNot", "(", "AsmToken", "::", "EndOfStatemen...
GCC
i386
CPP
code_generation
CPU
21,228
[ "void", "ix86_expand_floorceil", "(", "rtx", "operand0", ",", "rtx", "operand1", ",", "bool", "do_floor", ")", "{", "machine_mode", "mode", "=", "GET_MODE", "(", "operand0", ")", ";", "rtx", "xa", ",", "xi", ",", "TWO52", ",", "tmp", ",", "one", ",", "...
[ "Expand", "SSE2", "sequence", "for", "computing", "floor", "or", "ceil", "from", "OPERAND1", "storing", "into", "OPERAND0", "." ]
GCC
i386
MD
stmt_completion
CPU
21,229
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
21,230
[ "break", ";" ]
[ "if", "(", "!", "CI", "->", "use_empty", "(", ")", ")", "{", "Value", "*", "result", "=", "Builder", ".", "CreateSExt", "(", "Builder", ".", "CreateNot", "(", "cmp", ")", ",", "I32Ty", ",", "<STR_LIT>", "printf_res", "<STR_LIT>", ")", ";", "CI", "->"...
LLVM
AMDGPU
CPP
stmt_completion
GPU
21,231
[ "GFX10", ")", "return", "Signed", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";" ]
[ "if", "(", "ST", ".", "getGeneration", "(", ")", ">=", "AMDGPUSubtarget", "::" ]
LLVM
ARM64
TD
next_suggestion
CPU
21,232
[ "let", "PrintMethod", "=", "<STR_LIT>", ";" ]
[ "def", "simm7s16", ":", "Operand", "<", "i32", ">", "{", "let", "ParserMatchClass", "=", "SImm7s16Operand", ";" ]
GCC
s390
MD
next_suggestion
MPU
21,233
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
mcore
MD
stmt_completion
MPU
21,234
[ ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "udiv", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI...
LLVM
X86
CPP
program_repair
CPU
21,235
[ "<FIXS>", "BuildMI", "(", "MBB", ",", "DL", ",", "TII", ".", "get", "(", "CompareOpc", ")", ")", ".", "addReg", "(", "Op0Reg", ")", ".", "addReg", "(", "Op1Reg", ")", ";", "<FIXE>" ]
[ "unsigned", "Op1Reg", "=", "getRegForValue", "(", "Op1", ")", ";", "if", "(", "Op1Reg", "==", "<NUM_LIT>", ")", "return", "false", ";", "<BUGS>", "BuildMI", "(", "*", "FuncInfo", ".", "MBB", ",", "FuncInfo", ".", "InsertPt", ",", "DL", ",", "TII", ".",...
GCC
aarch64
MD
next_suggestion
CPU
21,236
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "DI", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "UNSPEC_TLS", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
21,237
[ "}" ]
[ "let", "isCompare", "=", "<NUM_LIT>", ";", "let", "isPseudo", "=", "<NUM_LIT>", ";", "let", "isCodeGenOnly", "=", "<NUM_LIT>", ";" ]
LLVM
ARM
CPP
next_suggestion
CPU
21,238
[ "SmallVector", "<", "Register", ",", "<NUM_LIT>", ">", "UsedRegs", ";" ]
[ "SmallVector", "<", "Register", ",", "<NUM_LIT>", ">", "RegArgs", ";", "unsigned", "NumBytes", ";", "if", "(", "!", "ProcessCallArgs", "(", "Args", ",", "ArgRegs", ",", "ArgVTs", ",", "ArgFlags", ",", "RegArgs", ",", "CC", ",", "NumBytes", ",", "false", ...
GCC
nds32
CPP
stmt_completion
CPU
21,239
[ "*", "dst_base_reg", ")", ";" ]
[ "}", "emit_insn", "(", "nds32_expand_store_multiple", "(", "base_regno", ",", "count", ",", "*", "dst_base_reg", ",", "*", "dst_mem", ",", "update_base_reg_p", ",", "&", "new", "_", "base_reg", ")", ")", ";", "if", "(", "update_base_reg_p", ")", "{", "*", ...
LLVM
SystemZ
CPP
stmt_completion
CPU
21,240
[ "{" ]
[ "void", "SystemZRegisterInfo", "::", "eliminateFrameIndex", "(", "MachineBasicBlock", "::", "iterator", "MI", ",", "int", "SPAdj", ",", "unsigned", "FIOperandNum", ",", "RegScavenger", "*", "RS", ")", "const", "{", "assert", "(", "SPAdj", "==", "<NUM_LIT>", "&&"...
LLVM
X86
TD
program_repair
CPU
21,241
[ "<FIXS>", "let", "Defs", "=", "[", "FPSW", "]", ",", "Uses", "=", "[", "FPCW", "]", "in", "{", "<FIXE>" ]
[ "}", "}", "<BUGS>", "let", "Defs", "=", "[", "FPSW", "]", "in", "{", "<BUGE>", "let", "hasNoSchedulingInfo", "=", "<NUM_LIT>", "in", "{" ]
GCC
s390
MD
program_repair
MPU
21,242
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "(", "clobber", "(", "reg", ":", "CC", "<NUM_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", ...
GCC
nds32
MD
stmt_completion
CPU
21,243
[ "<NUM_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "zero_extract", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int" ]
LLVM
X86
TD
next_suggestion
CPU
21,244
[ "}" ]
[ "def", ":", "WriteRes", "<", "WriteFMOVMSK", ",", "[", "SKXPort0", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "}", "def", ":", "WriteRes", "<", "WriteVecMOVMSK", ",", "[", "SKXPort0", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";",...
GCC
alpha
CPP
next_suggestion
MPU
21,245
[ "}" ]
[ "else", "temp", "=", "exact_log2", "(", "opint", "[", "<NUM_LIT>", "]", "&", "-", "opint", "[", "<NUM_LIT>", "]", ")", ";", "return", "build_int_cst", "(", "alpha_dimode_u", ",", "temp", ")", ";" ]
LLVM
AMDGPU
TD
program_repair
GPU
21,246
[ "<FIXS>", "def", "store_align8_local_m0", ":", "PatFrag", "(", "ops", "node", ":", "$", "value", ",", "node", ":", "$", "ptr", ")", ",", "(", "store_local_m0", "node", ":", "$", "value", ",", "node", ":", "$", "ptr", ")", ">", ",", "Aligned", "<NUM_L...
[ "}", "}", "<BUGS>", "def", "store_align16_local_m0", ":", "PatFrag", "(", "ops", "node", ":", "$", "value", ",", "node", ":", "$", "ptr", ")", ",", "(", "store_local_m0", "node", ":", "$", "value", ",", "node", ":", "$", "ptr", ")", ">", "{", "<BUG...
LLVM
ARM
TD
stmt_completion
CPU
21,247
[ "-", "<NUM_LIT>", "}", ";" ]
[ "def", "VMOVv4i32", ":", "N1ModImm", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "{", "?", ",", "?", ",", "?", ",", "?", "}", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", "QPR", ":", "$", "Vd", ")", ",", ...
LLVM
X86
CPP
stmt_completion
CPU
21,248
[ ";" ]
[ "bool", "X86IndirectThunks", "::", "doInitialization", "(", "Module", "&", "M", ")", "{", "initTIs", "(", "M", ",", "TIs", ")", ";", "return", "false" ]
LLVM
WDC65816
CPP
next_suggestion
MPU
21,249
[ "}" ]
[ "const", "TargetRegisterClass", "*", "WDC65816RegisterInfo", "::", "getPointerRegClass", "(", "const", "MachineFunction", "&", "MF", ",", "unsigned", "Kind", ")", "const", "{", "return", "&", "<STR_LIT>", "::", "<STR_LIT>", ";" ]
LLVM
Z80
CPP
stmt_completion
MPU
21,250
[ "Z80", "::", "A16RegClass", ")", ";" ]
[ "void", "Z80TargetLowering", "::", "AdjustAdjCallStack", "(", "MachineInstr", "&", "MI", ")", "const", "{", "bool", "Is24Bit", "=", "MI", ".", "getOpcode", "(", ")", "==", "Z80", "::", "ADJCALLSTACKUP24", "||", "MI", ".", "getOpcode", "(", ")", "==", "Z80"...
LLVM
Hexagon
TD
next_suggestion
DSP
21,251
[ "let", "Defs", "=", "[", "USR_OVF", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewVal...
LLVM
AArch64
CPP
stmt_completion
CPU
21,252
[ "getDataLayout", "(", ")", ")", ")", ";" ]
[ "uint64_t", "StackOffset", ";", "if", "(", "FuncInfo", "->", "getVarArgsGPRSize", "(", ")", ">", "<NUM_LIT>", ")", "StackOffset", "=", "-", "(", "uint64_t", ")", "FuncInfo", "->", "getVarArgsGPRSize", "(", ")", ";", "else", "StackOffset", "=", "FuncInfo", "-...
GCC
s390
MD
stmt_completion
MPU
21,253
[ "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(" ]
GCC
aarch64
MD
stmt_completion
CPU
21,254
[ "}", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "<", "FCVT_TARGET", ">", "<NUM_LIT>", "<STR_LIT>", ")", "(", "FIXUORS", ":", "<", "FCVT_TARGET", ">", "(", "unspec", ":", "<", "FCVT_TARGET", ">", "[", "(", "match_operand", ":"...
GCC
tilepro
MD
stmt_completion
VLIW
21,255
[ "<STR_LIT>", ")", ")", ")", "]", ")" ]
[ "(", "const_int", "<NUM_LIT>", ")", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>" ]
GCC
arm
CPP
next_suggestion
CPU
21,256
[ "}" ]
[ "vreinterpret_u8_p64", "(", "poly64x1_t", "_", "_", "a", ")", "{", "return", "(", "uint8x8_t", ")", "_", "_", "builtin_neon_vreinterpretv8qidi", "(", "_", "_", "a", ")", ";" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
21,257
[ "}" ]
[ "void", "PPCRegisterInfo", "::", "lowerDynamicAreaOffset", "(", "MachineBasicBlock", "::", "iterator", "II", ")", "const", "{", "MachineInstr", "&", "MI", "=", "*", "II", ";", "MachineBasicBlock", "&", "MBB", "=", "*", "MI", ".", "getParent", "(", ")", ";", ...
GCC
rs6000
MD
next_suggestion
CPU
21,258
[ "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "EXTHI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "sign_extend", ":", "EXTHI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
21,259
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rt", ";", "bits", "<", "<NUM_LIT>", ">", "Rd", ";", "let", "IClass", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Maj...
LLVM
X86
CPP
stmt_completion
CPU
21,260
[ ";" ]
[ "if", "(", "(", "needsStackRealignment", "(", "MF", ")", "&&", "MFI", "->", "hasVarSizedObjects", "(", ")", ")", "||", "MF", ".", "hasMSInlineAsm", "(", ")", ")", "return", "true", ";", "return", "false" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
21,261
[ ")", ";" ]
[ "SDValue", "Src", "=", "Op", ".", "getOperand", "(", "IsStrict", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ")", ";", "EVT", "SrcVT", "=", "Src", ".", "getValueType", "(", ")", ";", "EVT", "DstVT", "=", "Op", ".", "getValueType", "(", ")", ";", "if", "(", ...
LLVM
Hexagon
TD
stmt_completion
DSP
21,262
[ ";" ]
[ "def", "A2_svadduhs", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_61830035", ",", "TypeALU32_3op", ">", ",", "Enc_5a...
LLVM
X86
TD
next_suggestion
CPU
21,263
[ "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
[ "def", "SKXWriteResGroup62", ":", "SchedWriteRes", "<", "[", "SKXPort5", ",", "SKXPort015", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";" ]
LLVM
SystemZ
TD
next_suggestion
CPU
21,264
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "V2", "{", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "M3", ";", "bits", "<", "<NUM_LIT>", ">", "M4", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}...
GCC
i386
MD
next_suggestion
CPU
21,265
[ "<STR_LIT>", ")" ]
[ "(", "ior", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "ior", "(", "and", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "not", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "(",...
LLVM
AArch64
CPP
next_suggestion
CPU
21,266
[ "MCSymbol", "*", "MCSym", "=", "Ctx", ".", "getOrCreateSymbol", "(", "Name", ")", ";" ]
[ "unsigned", "TargetFlags", "=", "MO", ".", "getTargetFlags", "(", ")", ";", "const", "Triple", "&", "TheTriple", "=", "Printer", ".", "TM", ".", "getTargetTriple", "(", ")", ";", "if", "(", "!", "TheTriple", ".", "isOSBinFormatCOFF", "(", ")", ")", "retu...
LLVM
Hexagon
TD
stmt_completion
DSP
21,267
[ "=", "<NUM_LIT>", ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "InputType", "=", "<STR_LIT>", ";", ...
GCC
s390
MD
stmt_completion
MPU
21,268
[ "<STR_LIT>", ")", "]", ")" ]
[ "(", "unspec", ":", "CCRAW", "[", "(", "match_dup", "<NUM_LIT>", ")", "]", "UNSPEC_VEC_VISTRCC", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>" ]
GCC
pa
CPP
code_generation
CPU
21,269
[ "static", "void", "pa_file_end", "(", "void", ")", "{", "unsigned", "int", "i", ";", "extern_symbol", "*", "p", ";", "if", "(", "!", "NO_DEFERRED_PROFILE_COUNTERS", ")", "output_deferred_profile_counters", "(", ")", ";", "output_deferred_plabels", "(", ")", ";",...
[ "Output", "text", "required", "at", "the", "end", "of", "an", "assembler", "file", ".", "This", "includes", "deferred", "plabels", "and", ".import", "directives", "for", "all", "external", "symbols", "that", "were", "actually", "referenced", "." ]
LLVM
ARM
CPP
code_generation
CPU
21,270
[ "bool", "ARMBaseInstrInfo", "::", "isPredicable", "(", "MachineInstr", "*", "MI", ")", "const", "{", "const", "TargetInstrDesc", "&", "TID", "=", "MI", "->", "getDesc", "(", ")", ";", "if", "(", "!", "TID", ".", "isPredicable", "(", ")", ")", "return", ...
[ "Return", "true", "if", "the", "specified", "instruction", "can", "be", "predicated", "." ]
LLVM
X86
CPP
next_suggestion
CPU
21,271
[ "if", "(", "SDValue", "Result", "=", "lowerVectorShuffleByMerging128BitLanes", "(", "DL", ",", "MVT", "::", "v32i8", ",", "V1", ",", "V2", ",", "Mask", ",", "Subtarget", ",", "DAG", ")", ")", "return", "Result", ";" ]
[ "if", "(", "SDValue", "Rotate", "=", "lowerVectorShuffleAsByteRotate", "(", "DL", ",", "MVT", "::", "v32i8", ",", "V1", ",", "V2", ",", "Mask", ",", "Subtarget", ",", "DAG", ")", ")", "return", "Rotate", ";", "if", "(", "SDValue", "V", "=", "lowerShuff...
GCC
i386
CPP
next_suggestion
CPU
21,272
[ "}" ]
[ "case", "I387_MASK_PM", ":", "return", "I387_CW_ANY", ";", "default", ":", "gcc_unreachable", "(", ")", ";", "}" ]
LLVM
ARM
CPP
next_suggestion
CPU
21,273
[ "return", "Size", ";" ]
[ "unsigned", "Size", "=", "getInstSizeInBytes", "(", "MI", ")", ";", "if", "(", "Subtarget", ".", "isThumb2", "(", ")", ")", "Size", "/", "=", "<NUM_LIT>", ";" ]
LLVM
X86
CPP
stmt_completion
CPU
21,274
[ "getVectorNumElements", "(", ")", ">", "NumElem", ")", "{" ]
[ "int", "MemopCost", "=", "NumElem", "*", "BaseT", "::", "getMemoryOpCost", "(", "Opcode", ",", "SrcVTy", "->", "getScalarType", "(", ")", ",", "Alignment", ",", "AddressSpace", ")", ";", "return", "MemopCost", "+", "ValueSplitCost", "+", "MaskSplitCost", "+", ...
GCC
i386
CPP
stmt_completion
CPU
21,275
[ "const", "*", "base", ",", "_", "_", "m128i", "index", ",", "_", "_", "m256d", "mask", ",", "const", "int", "scale", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m256d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_mask_i32gather_pd", "(", "_", "_", "m256d", "src", ",",...
GCC
arm
CPP
stmt_completion
CPU
21,276
[ "a", ")", "{" ]
[ "vreinterpret_p64_f16", "(", "float16x4_t", "_", "_" ]
GCC
arm
MD
stmt_completion
CPU
21,277
[ "<STR_LIT>", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>" ]
GCC
sparc
MD
next_suggestion
CPU
21,278
[ "(", "unspec", ":", "SI", "[", "(", "match_dup", "<NUM_LIT>", ")", "]", "UNSPEC_NEGV", ")", ")", ")" ]
[ "[", "(", "parallel", "[", "(", "set", "(", "reg", ":", "CCV", "CC_REG", ")", "(", "compare", ":", "CCV", "(", "neg", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
PowerPC
TD
stmt_completion
CPU
21,279
[ "(", "set", "i64", ":", "$", "rD", ",", "(", "sextloadi16", "iaddr", ":", "$", "src", ")", ")", "]", ">", ",", "PPC970_DGroup_Cracked", ";" ]
[ "def", "LHA8", ":", "DForm_1", "<", "<NUM_LIT>", ",", "(", "outs", "g8rc", ":", "$", "rD", ")", ",", "(", "ins", "memri", ":", "$", "src", ")", ",", "<STR_LIT>", ",", "IIC_LdStLHA", ",", "[" ]
LLVM
AArch64
CPP
program_repair
CPU
21,280
[ "<FIXS>", "uint32_t", "BranchWeight", "=", "<NUM_LIT>", ";", "if", "(", "FuncInfo", ".", "BPI", ")", "BranchWeight", "=", "FuncInfo", ".", "BPI", "->", "getEdgeWeight", "(", "BI", "->", "getParent", "(", ")", ",", "Target", "->", "getBasicBlock", "(", ")",...
[ "MachineBasicBlock", "*", "Target", "=", "(", "Imm", "==", "<NUM_LIT>", ")", "?", "FBB", ":", "TBB", ";", "BuildMI", "(", "*", "FuncInfo", ".", "MBB", ",", "FuncInfo", ".", "InsertPt", ",", "DbgLoc", ",", "TII", ".", "get", "(", "<STR_LIT>", "::", "<...
GCC
m68k
CPP
stmt_completion
MPU
21,281
[ "ops", ")", ";" ]
[ "else", "if", "(", "GET_CODE", "(", "op0", ")", "==", "MEM", "&&", "GET_CODE", "(", "op1", ")", "==", "MEM", ")", "output_asm_insn", "(", "<STR_LIT>", "cmpm%.b %1,%0", "<STR_LIT>", ",", "ops", ")", ";", "else", "if", "(", "REG_P", "(", "op1", ")", "|...
LLVM
Mips
CPP
stmt_completion
CPU
21,282
[ ".", "setPhysRegUsed", "(", "Mips", "::", "RA", ")", ";" ]
[ "processFunctionBeforeCalleeSavedScan", "(", "MachineFunction", "&", "MF", ",", "RegScavenger", "*", "RS", ")", "const", "{", "MachineRegisterInfo", "&", "MRI", "=", "MF", ".", "getRegInfo", "(", ")", ";", "if", "(", "hasFP", "(", "MF", ")", ")", "MRI", "....
LLVM
Hexagon
TD
next_suggestion
DSP
21,283
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
CSKY
TD
next_suggestion
CPU
21,284
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", ...
LLVM
Hexagon
TD
next_suggestion
DSP
21,285
[ "}" ]
[ "def", "C2_muxii", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "s32_0Imm", ":", "$", "Ii", ",", "s8_0Imm", ":", "$", "II", ")", ",", "<STR_LIT>", ",", "tc_4c5ba658", ",", "T...
LLVM
X86
CPP
next_suggestion
CPU
21,286
[ "SDValue", "Index", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";" ]
[ "SDValue", "Scale", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "return", "getGatherNode", "(", "Opc", ",", "Op", ",", "DAG", ",", "Base", ",", "Index", ",", "Scale", ",", "Chain", ",", "Subtarget", ")", ";", "}", "case", "Intrinsic", "...
LLVM
AArch64
TD
program_repair
CPU
21,287
[ "<FIXS>", "Sched", "[", "WriteLd", ",", "WriteLd", ",", "ReadLd", "]", ">", "{", "<FIXE>" ]
[ "(", "outs", "GPR64", ":", "$", "Rt", ",", "GPR64", ":", "$", "Rt2", ")", ",", "(", "ins", "GPR64xsp", ":", "$", "Rn", ",", "word_simm7", ":", "$", "SImm7", ")", ",", "<STR_LIT>", ",", "[", "]", ",", "NoItinerary", ">", ",", "<BUGS>", "Sched", ...
GCC
xtensa
CPP
code_generation
MPU
21,288
[ "static", "int", "xtensa_constantsynth_2insn", "(", "rtx", "dst", ",", "HOST_WIDE_INT", "srcval", ",", "rtx", "(", "*", "gen_op", ")", "(", "rtx", ",", "HOST_WIDE_INT", ")", ",", "HOST_WIDE_INT", "op_imm", ")", "{", "HOST_WIDE_INT", "imm", "=", "INT_MAX", ";...
[ "Try", "to", "emit", "insns", "to", "load", "srcval", "(", "that", "can", "not", "fit", "into", "signed", "12-bit", ")", "into", "dst", "with", "synthesizing", "a", "such", "constant", "value", "from", "a", "sequence", "of", "load-immediate", "/", "arithme...
LLVM
ARM
CPP
next_suggestion
CPU
21,289
[ "int", "NewOffset", "=", "MemOps", "[", "i", "]", ".", "Offset", ";" ]
[ "int", "SOffset", "=", "Offset", ";", "unsigned", "insertAfter", "=", "SIndex", ";", "MachineBasicBlock", "::", "iterator", "Loc", "=", "MemOps", "[", "SIndex", "]", ".", "MBBI", ";", "DebugLoc", "dl", "=", "Loc", "->", "getDebugLoc", "(", ")", ";", "con...
LLVM
IA64
TD
stmt_completion
CPU
21,290
[ "[", "{" ]
[ "return", "(", "(", "uint64_t", ")", "N", "-", ">", "getZExtValue", "(", ")", "=", "=", "<NUM_LIT>", ")", ";", "}", "]", ">", ";", "def", "isMIX2Rable", ":", "PatLeaf", "<", "(", "i64", "imm", ")", ",", "[", "{", "return", "(", "(", "uint64_t", ...
GCC
pa
MD
next_suggestion
CPU
21,291
[ "(", "pc", ")", ")", ")", "]" ]
[ "[", "(", "set", "(", "pc", ")", "(", "if_then_else", "(", "eq", "(", "zero_extract", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", ...
GCC
arm
MD
next_suggestion
CPU
21,292
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "mat...
GCC
h8300
MD
stmt_completion
MPU
21,293
[ ")", "]", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "HI", "(", "ashift", ":", "HI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")",...
LLVM
SystemZ
CPP
stmt_completion
CPU
21,294
[ "::", "<STR_LIT>", ",", "ADDR64Reg", ")", ";" ]
[ "return", "parseRegister", "(", "Operands", ",", "RegGR", ",", "<STR_LIT>" ]
LLVM
AArch64
TD
next_suggestion
CPU
21,295
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "shift", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "class", "BaseInsertImmediate", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "RegisterClass", "regtype", ",", "Operand", "shifter", ",", "string", "asm", ">", ":", "I", "<", "(", "outs", "regtype", ":", "$", "Rd", ")", ",", "(", "ins", "regtype", ":...
LLVM
AMDGPU
CPP
next_suggestion
GPU
21,296
[ "return", "Size", ";" ]
[ "unsigned", "Size", "=", "<NUM_LIT>", ";", "MachineBasicBlock", "::", "const_instr_iterator", "I", "=", "MI", ".", "getIterator", "(", ")", ";", "MachineBasicBlock", "::", "const_instr_iterator", "E", "=", "MI", ".", "getParent", "(", ")", "->", "instr_end", "...
GCC
i386
CPP
code_generation
CPU
21,297
[ "void", "ix86_split_simple_return_pop_internal", "(", "rtx", "popc", ")", "{", "struct", "machine_function", "*", "m", "=", "cfun", "->", "machine", ";", "rtx", "ecx", "=", "gen_rtx_REG", "(", "SImode", ",", "CX_REG", ")", ";", "rtx_insn", "*", "insn", ";", ...
[ "Split", "simple", "return", "with", "popping", "POPC", "bytes", "from", "stack", "to", "indirect", "branch", "with", "stack", "adjustment", "." ]
LLVM
PowerPC
CPP
stmt_completion
CPU
21,298
[ "false", ";" ]
[ "HasFRES", "=", "false", ";", "HasFRSQRTE", "=", "false", ";", "HasFRSQRTES", "=", "false", ";", "HasRecipPrec", "=", "false", ";", "HasSTFIWX", "=", "false", ";", "HasLFIWAX", "=", "false", ";", "HasFPRND", "=", "false", ";", "HasFPCVT", "=", "false", "...
LLVM
AArch64
TD
next_suggestion
CPU
21,299
[ "}" ]
[ "def", "_4S", ":", "NeonI_1VModImm", "<", "<NUM_LIT>", ",", "op", ",", "(", "outs", "VPR128", ":", "$", "Rd", ")", ",", "(", "ins", "neon_uimm8", ":", "$", "Imm", ",", "neon_mov_imm_LSL_operand", ":", "$", "Simm", ")", ",", "!", "strconcat", "(", "as...