Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
i386
MD
stmt_completion
CPU
21,300
[ ")", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
21,301
[ "V6_vL32b_nt_ai", ":" ]
[ "switch", "(", "MI", ".", "getOpcode", "(", ")", ")", "{", "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "Unknown .cur type", "<STR_LIT>", ")", ";", "case", "Hexagon", "::", "V6_vL32b_pi", ":", "return", "Hexagon", "::", "V6_vL32b_cur_pi", ";", "case",...
GCC
ia64
MD
next_suggestion
CPU
21,302
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V8QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_select", ":", "V8QI", "(", "match_operand", ":", "V8QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "parallel", "["...
GCC
h8300
MD
next_suggestion
MPU
21,303
[ "(", "const_int", "<NUM_LIT>", ")", ")", ")", ")", "]" ]
[ "(", "lshiftrt", ":", "DI", "(", "mult", ":", "DI", "(", "sign_extend", ":", "DI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "sign_extend", ":", "DI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ...
LLVM
ARM
CPP
stmt_completion
CPU
21,304
[ "RegState", "::", "DefineNoRead", ",", "TRI", ")", ";" ]
[ "DebugLoc", "DL", ";", "if", "(", "I", "!=", "MBB", ".", "end", "(", ")", ")", "DL", "=", "I", "->", "getDebugLoc", "(", ")", ";", "MachineFunction", "&", "MF", "=", "*", "MBB", ".", "getParent", "(", ")", ";", "MachineFrameInfo", "&", "MFI", "="...
LLVM
X86
CPP
next_suggestion
CPU
21,305
[ "MachineOperand", "PushOp", "=", "MOV", "->", "getOperand", "(", "X86", "::", "AddrNumOperands", ")", ";" ]
[ "if", "(", "!", "I", "->", "isCall", "(", ")", ")", "return", "false", ";", "MachineBasicBlock", "::", "iterator", "Call", "=", "I", ";", "if", "(", "(", "++", "I", ")", "->", "getOpcode", "(", ")", "!=", "TII", ".", "getCallFrameDestroyOpcode", "(",...
GCC
aarch64
CPP
stmt_completion
CPU
21,306
[ "_", "a", ">=", "<NUM_LIT>", ")", ";" ]
[ "vcgez_s16", "(", "int16x4_t", "_", "_", "a", ")", "{", "return", "(", "uint16x4_t", ")", "(", "_" ]
GCC
mmix
CPP
code_generation
CPU
21,307
[ "static", "void", "mmix_asm_output_source_filename", "(", "FILE", "*", "stream", ",", "const", "char", "*", "name", ")", "{", "fprintf", "(", "stream", ",", "<STR_LIT>", "# 1 ", "<STR_LIT>", ")", ";", "OUTPUT_QUOTED_STRING", "(", "stream", ",", "name", ")", ...
[ "ASM_OUTPUT_SOURCE_FILENAME", "." ]
GCC
i386
CPP
stmt_completion
CPU
21,308
[ "_", "_", "B", ",", "_", "_", "U", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "mmask8", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_mask_test_epi64_mask", "(", "_", "_", "mmask8", "_", "_",...
GCC
frv
MD
next_suggestion
VLIW
21,309
[ "<STR_LIT>" ]
[ "[", "(", "match_operand", ":", "CC_FP", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_...
LLVM
AArch64
TD
stmt_completion
CPU
21,310
[ "asm", ">", "{" ]
[ "def", "Xr", ":", "BaseCondSelect", "<", "op", ",", "op2", ",", "GPR64", "," ]
GCC
sparc
CPP
next_suggestion
CPU
21,311
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "i64", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "_", "vis_fpsub64", "(", "_", "_", "i64", "_", "_", "A", "...
LLVM
AMDGPU
TD
next_suggestion
GPU
21,312
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "AssemblerPredicate", "=", "isGFX6GFX7", ";", "let", "DecoderNamespace", "=", "<STR_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "!", "if", "(", "ps", ".", "has_offset", ",", "offset", "{", "<NUM_LIT>", "-", "<NUM_LIT>", ...
GCC
alpha
CPP
program_repair
MPU
21,313
[ "<FIXS>", "vms_valid_pointer_mode", "(", "scalar_int_mode", "mode", ")", "<FIXE>" ]
[ "#", "if", "TARGET_ABI_OPEN_VMSstatic", "bool", "<BUGS>", "vms_valid_pointer_mode", "(", "machine_mode", "mode", ")", "<BUGE>", "{", "return", "(", "mode", "==", "SImode", "||", "mode", "==", "DImode", ")", ";", "}" ]
LLVM
ARM
CPP
next_suggestion
CPU
21,314
[ "unsigned", "RegD", "=", "decodeVFPRd", "(", "insn", ",", "isSPVFP", ")", ";" ]
[ "static", "bool", "DisassembleVFPLdStFrm", "(", "MCInst", "&", "MI", ",", "unsigned", "Opcode", ",", "uint32_t", "insn", ",", "unsigned", "short", "NumOps", ",", "unsigned", "&", "NumOpsAdded", ",", "BO", "B", ")", "{", "assert", "(", "NumOps", ">=", "<NUM...
LLVM
X86
TD
program_repair
CPU
21,315
[ "<FIXS>", "(", "VT32", "(", "OpNode", "(", "mem_frag32", "addr", ":", "$", "src1", ")", ",", "imm", ":", "$", "src2", ")", ")", ")", "]", ",", "<FIXE>" ]
[ "!", "strconcat", "(", "OpcodeStr", ",", "<STR_LIT>", ")", ",", "[", "(", "set", "RC", ":", "$", "dst", ",", "<BUGS>", "(", "V4F32Int", "(", "mem_frag32", "addr", ":", "$", "src1", ")", ",", "imm", ":", "$", "src2", ")", ")", "]", ",", "<BUGE>", ...
GCC
alpha
CPP
code_generation
MPU
21,316
[ "static", "void", "summarize_insn", "(", "rtx", "x", ",", "struct", "shadow_summary", "*", "sum", ",", "int", "set", ")", "{", "const", "char", "*", "format_ptr", ";", "int", "i", ",", "j", ";", "if", "(", "x", "==", "<NUM_LIT>", ")", "return", ";", ...
[ "Summary", "the", "effects", "of", "expression", "X", "on", "the", "machine", ".", "Update", "SUM", ",", "a", "pointer", "to", "the", "summary", "structure", ".", "SET", "is", "nonzero", "if", "the", "insn", "is", "setting", "the", "object", ",", "otherw...
GCC
i386
MD
program_repair
CPU
21,317
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "match_operand", ":", "AVXMODEF2P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", "<BUGE>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr"...
LLVM
Hexagon
TD
stmt_completion
DSP
21,318
[ "<NUM_LIT>", ";" ]
[ "def", "A2_sat", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_0ae0825c", ",", "TypeS_2op", ">", ",", "Enc_90cd8b", "{", "let", "Inst", "{", "<NUM_L...
LLVM
CSKY
CPP
next_suggestion
CPU
21,319
[ "return", "<STR_LIT>", "CSKYISD::BITCAST_FROM_LOHI", "<STR_LIT>", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "CSKYISD::TAIL", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "CSKYISD::TAILReg", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", ...
LLVM
Sparc
CPP
code_generation
CPU
21,320
[ "Register", "SparcInstrInfo", "::", "isLoadFromStackSlot", "(", "const", "MachineInstr", "&", "MI", ",", "int", "&", "FrameIndex", ")", "const", "{", "if", "(", "MI", ".", "getOpcode", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", "||", "MI", ".", "getOp...
[ "isLoadFromStackSlot", "-", "If", "the", "specified", "machine", "instruction", "is", "a", "direct", "load", "from", "a", "stack", "slot", ",", "return", "the", "virtual", "or", "physical", "register", "number", "of", "the", "destination", "along", "with", "th...
LLVM
AMDGPU
CPP
next_suggestion
GPU
21,321
[ "if", "(", "!", "TmpDiffReg", ".", "isValid", "(", ")", ")", "{" ]
[ "case", "AMDGPU", "::", "SI_SPILL_A128_SAVE", ":", "case", "AMDGPU", "::", "SI_SPILL_A64_SAVE", ":", "case", "AMDGPU", "::", "SI_SPILL_A32_SAVE", ":", "{", "const", "MachineOperand", "*", "VData", "=", "TII", "->", "getNamedOperand", "(", "*", "MI", ",", "AMDG...
LLVM
M680x0
CPP
stmt_completion
MPU
21,322
[ "(", "*", "this", ",", "this", "->", "getStackAlignment", "(", ")", ")", ",", "TLInfo", "(", "TM", ",", "*", "this", ")", ",", "TargetTriple", "(", "TT", ")", "{" ]
[ "M680x0Subtarget", "(", "const", "Triple", "&", "TT", ",", "const", "std", "::", "string", "&", "CPU", ",", "const", "std", "::", "string", "&", "FS", ",", "const", "M680x0TargetMachine", "&", "TM", ")", ":", "M680x0GenSubtargetInfo", "(", "TT", ",", "CP...
LLVM
Mips
TD
stmt_completion
CPU
21,323
[ "ws", ",", "uimm3", ":", "$", "m", ")", ";" ]
[ "class", "MSA_BIT_B_X_DESC_BASE", "<", "string", "instr_asm", ",", "SDPatternOperator", "OpNode", ",", "RegisterOperand", "ROWD", ",", "RegisterOperand", "ROWS", "=", "ROWD", ",", "InstrItinClass", "itin", "=", "NoItinerary", ">", "{", "dag", "OutOperandList", "=", ...
LLVM
X86
CPP
next_suggestion
CPU
21,324
[ "}" ]
[ "void", "setSwiftAsyncContextFrameIdx", "(", "int", "v", ")", "{", "SwiftAsyncContextFrameIdx", "=", "v", ";" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
21,325
[ "AU", ")", "const", "override", "{" ]
[ "void", "getAnalysisUsage", "(", "AnalysisUsage", "&" ]
GCC
frv
CPP
next_suggestion
VLIW
21,326
[ "emit_insn", "(", "gen_movdi_ldd", "(", "picreg", ",", "addr", ")", ")", ";" ]
[ "}", "else", "if", "(", "GET_CODE", "(", "addr", ")", "==", "SYMBOL_REF", ")", "{", "if", "(", "ret_value", ")", "c", "=", "gen_call_value_fdpicsi", "(", "rvrtx", ",", "addr", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "...
LLVM
X86
CPP
next_suggestion
CPU
21,327
[ "cast", "<", "MachineSDNode", ">", "(", "ResNode", ")", "->", "setMemRefs", "(", "MemOp", ",", "MemOp", "+", "<NUM_LIT>", ")", ";" ]
[ "SDValue", "Tmp0", ",", "Tmp1", ",", "Tmp2", ",", "Tmp3", ",", "Tmp4", ";", "if", "(", "!", "SelectAddr", "(", "Node", ",", "In1", ",", "Tmp0", ",", "Tmp1", ",", "Tmp2", ",", "Tmp3", ",", "Tmp4", ")", ")", "return", "NULL", ";", "MachineSDNode", ...
LLVM
X86
CPP
code_generation
CPU
21,328
[ "bool", "Emitter", "<", "CodeEmitter", ">", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "MMI", "=", "&", "getAnalysis", "<", "MachineModuleInfo", ">", "(", ")", ";", "MCE", ".", "setModuleInfo", "(", "MMI", ")", ";", "II", ...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
21,329
[ "}" ]
[ "Subtarget", "=", "&", "MF", ".", "getSubtarget", "<", "WebAssemblySubtarget", ">", "(", ")", ";", "MRI", "=", "&", "MF", ".", "getRegInfo", "(", ")", ";", "MFI", "=", "MF", ".", "getInfo", "<", "WebAssemblyFunctionInfo", ">", "(", ")", ";", "return", ...
LLVM
Hexagon
TD
next_suggestion
DSP
21,330
[ "let", "Uses", "=", "[", "USR", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isFP", "=", "<NUM_LIT>", ";" ]
GCC
i386
CPP
stmt_completion
CPU
21,331
[ "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "_", "_", "builtin_ia32_cvttps2qq128_mask", "(", "(", "_", "_", "v4sf", ")", "_", "_", "A", ",", "(", "_", "_", "v2di", ")", "_", "mm_setzero_di", "(", ")", ",", "(", "_", "_", "mmask8", ")" ]
LLVM
Hexagon
TD
program_repair
DSP
21,332
[ "<FIXS>", "<STR_LIT>", ",", "[", "(", "set", "IntRegs", ":", "$", "dst", ",", "(", "load", "(", "add", "IntRegs", ":", "$", "src1", ",", "s11_2ImmPred", ":", "$", "offset", ")", ")", ")", "]", ">", ";", "<FIXE>", "<FIXS>", "<STR_LIT>", ",", "[", ...
[ "let", "isPredicable", "=", "<NUM_LIT>", ",", "AddedComplexity", "=", "<NUM_LIT>", "indef", "LDriw_indexed", ":", "LDInst", "(", "outs", "IntRegs", ":", "$", "dst", ")", ",", "(", "ins", "IntRegs", ":", "$", "src1", ",", "s11_2Imm", ":", "$", "offset", "...
LLVM
Hexagon
CPP
stmt_completion
DSP
21,333
[ "(", ")", ";" ]
[ "bool", "empty", "(", ")", "const", "{", "return", "!", "Bits", ".", "any" ]
GCC
m68hc11
MD
next_suggestion
MPU
21,334
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "lshiftrt", ":", "QI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", ...
GCC
m68k
MD
next_suggestion
MPU
21,335
[ "rtx_code", "code", "=", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]", ")" ]
[ "(", "if_then_else", "(", "match_operator", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", ":", "CMPMODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "CMPMODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(", "pc", ")...
LLVM
LM32
CPP
next_suggestion
MPU
21,336
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "LM32ISD::ICmp", "<STR_LIT>", ";" ]
[ "const", "char", "*", "LM32TargetLowering", "::", "getTargetNodeName", "(", "unsigned", "Opcode", ")", "const", "{", "switch", "(", "Opcode", ")", "{", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "LM32ISD::JmpLink", "<STR_LIT>", ";", "cas...
GCC
i386
CPP
stmt_completion
CPU
21,337
[ "v4sf", ")", "_", "_", "B", ",", "(", "_", "_", "v4sf", ")", "_", "_", "A", ")", ")", ";" ]
[ "static", "_", "_", "inline", "_", "_", "m128", "_", "_", "attribute__", "(", "(", "_", "_", "always_inline__", ")", ")", "_", "mm_cmpnge_ss", "(", "_", "_", "m128", "_", "_", "A", ",", "_", "_", "m128", "_", "_", "B", ")", "{", "return", "(", ...
LLVM
ARM
CPP
next_suggestion
CPU
21,338
[ "int", "Idx", "=", "CostTableLookup", "(", "NEONShuffleTbl", ",", "ISD", "::", "VECTOR_SHUFFLE", ",", "LT", ".", "second", ")", ";" ]
[ "static", "const", "CostTblEntry", "<", "MVT", "::", "SimpleValueType", ">", "NEONShuffleTbl", "[", "]", "=", "{", "{", "ISD", "::", "VECTOR_SHUFFLE", ",", "MVT", "::", "v2i32", ",", "<NUM_LIT>", "}", ",", "{", "ISD", "::", "VECTOR_SHUFFLE", ",", "MVT", ...
LLVM
ARM
TD
stmt_completion
CPU
21,339
[ "Dt", ",", "<STR_LIT>", ")", ",", "v4i32", ",", "IntOp", ",", "OpNode", ">", ";" ]
[ "def", "v4i32", ":", "N3VQIntOp", "<", "op24", ",", "op23", ",", "<NUM_LIT>", ",", "op11_8", ",", "op4", ",", "itinQ", ",", "OpcodeStr", ",", "!", "strconcat", "(" ]
LLVM
Patmos
CPP
program_repair
VLIW
21,340
[ "<FIXS>", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", " making successor ", "<STR_LIT>", "<<", "dst", "->", "getName", "(", ")", "<FIXE>" ]
[ "emitRegion", "(", "region", ",", "dst", ",", "ready", ",", "regions", ")", ";", "#", "ifdef", "PATMOS_TRACE_VISITS", "<BUGS>", "DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", " making successor ", "<STR_LIT>", "<<", "dst", "->", "getName", "(", ")",...
LLVM
BPF
CPP
next_suggestion
Virtual ISA
21,341
[ "}" ]
[ "bool", "BPFPassConfig", "::", "addGlobalInstructionSelect", "(", ")", "{", "addPass", "(", "new", "InstructionSelect", "(", "getOptLevel", "(", ")", ")", ")", ";", "return", "false", ";" ]
GCC
mep
MD
next_suggestion
CPU
21,342
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "DI", "[", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "<NUM_LIT>", ")", ...
GCC
bfin
MD
stmt_completion
DSP
21,343
[ "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "rotate", ":", "SI", "(", "match_operand", ":" ]
GCC
sparc
MD
stmt_completion
CPU
21,344
[ "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "clz", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "("...
LLVM
Hexagon
TD
stmt_completion
DSP
21,345
[ "=", "<NUM_LIT>", ";" ]
[ "def", "A2_addh_h16_ll", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rt32", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_679309b8", ",", "TypeALU64", ">", ",", "Enc_bd6...
LLVM
Hexagon
TD
next_suggestion
DSP
21,346
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_LIT>", ";", "let", "isExtentSigned", "=", "<NUM_L...
LLVM
AArch64
CPP
stmt_completion
CPU
21,347
[ "(", "RetVal", ")", ";" ]
[ "if", "(", "SRet", ".", "isValid", "(", ")", "&&", "!", "InReg", ".", "isValid", "(", ")", ")", "F", "->", "addParamAttr", "(", "<NUM_LIT>", ",", "SRet", ")", ";", "}", "BasicBlock", "*", "BB", "=", "BasicBlock", "::", "Create", "(", "M", "->", "...
LLVM
Hexagon
CPP
next_suggestion
DSP
21,348
[ "case", "Hexagon", "::", "L2_loadrh_io", ":" ]
[ "switch", "(", "Opc", ")", "{", "case", "Hexagon", "::", "A2_tfrsi", ":", "return", "isInt", "<", "<NUM_LIT>", ">", "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getImm", "(", ")", ")", ";", "case", "Hexagon", "::", "S2_storerd_io", ":", ...
GCC
sh
MD
program_repair
CPU
21,349
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "(", "define_split", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "sign_extend", ":", "DI", "(", "match_operator", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", "<NUM_LIT>", "<STR_L...
LLVM
CSKY
CPP
next_suggestion
CPU
21,350
[ "LocVT", "=", "MVT", "::", "i32", ";" ]
[ "static", "bool", "Ret_CSKY_ABIV2_SOFT_64", "(", "unsigned", "&", "ValNo", ",", "MVT", "&", "ValVT", ",", "MVT", "&", "LocVT", ",", "CCValAssign", "::", "LocInfo", "&", "LocInfo", ",", "ISD", "::", "ArgFlagsTy", "&", "ArgFlags", ",", "CCState", "&", "State...
LLVM
PowerPC
TD
stmt_completion
CPU
21,351
[ "in", ",", "tglobaladdr", ":", "$", "g", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "add", "i32", ":", "$", "in", ",", "(", "PPChi", "tglobaladdr", ":", "$", "g", ",", "<NUM_LIT>", ")", ")", ",", "(", "ADDIS", "$" ]
LLVM
X86
CPP
program_repair
CPU
21,352
[ "<FIXS>", "FunctionType", "::", "get", "(", "VoidTy", ",", "Int8PtrType", ",", "false", ")", ")", ";", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "Value", "*", "Val", "=", "Builder", ".", "CreateLoad", "(", "Int32Ty", "...
[ "CxxLongjmpUnwind", "=", "TheModule", "->", "getOrInsertFunction", "(", "<STR_LIT>", "__CxxLongjmpUnwind", "<STR_LIT>", ",", "<BUGS>", "FunctionType", "::", "get", "(", "Type", "::", "getVoidTy", "(", "TheModule", "->", "getContext", "(", ")", ")", ",", "Int8PtrTy...
LLVM
AMDGPU
CPP
stmt_completion
GPU
21,353
[ "Lo", ",", "Hi", ")", ";" ]
[ "SDValue", "Hi", "=", "DAG", ".", "getNode", "(", "HiVT", ".", "isVector", "(", ")", "?", "ISD", "::", "EXTRACT_SUBVECTOR", ":", "ISD", "::", "EXTRACT_VECTOR_ELT", ",", "DL", ",", "HiVT", ",", "N", ",", "DAG", ".", "getVectorIdxConstant", "(", "LoVT", ...
LLVM
ARM
CPP
stmt_completion
CPU
21,354
[ "UncondBr", ")", ";" ]
[ "BMI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "setMBB", "(", "DestBB", ")", ";", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "setMBB", "(", "NewDest", ")", ";", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "setImm", "(", "...
LLVM
X86
CPP
next_suggestion
CPU
21,355
[ "}" ]
[ "Value", "*", "X86IREmitter", "::", "visitSEG_ALLOCA", "(", "const", "SDNode", "*", "N", ")", "{", "llvm_unreachable", "(", "<STR_LIT>", "visitSEG_ALLOCA Unimplemented X86 visit...", "<STR_LIT>", ")", ";", "return", "NULL", ";" ]
GCC
m68k
CPP
next_suggestion
MPU
21,356
[ "}" ]
[ "else", "if", "(", "TARGET_PCREL", ")", "{", "fputc", "(", "'", "(", "'", ",", "file", ")", ";", "output_addr_const", "(", "file", ",", "addr", ")", ";", "asm_fprintf", "(", "file", ",", "flag_pic", "==", "<NUM_LIT>", "?", "<STR_LIT>", ":w,%Rpc)", "<ST...
LLVM
ARM
CPP
stmt_completion
CPU
21,357
[ "(", ")", ")", ";" ]
[ "return", "MCSymbolRefExpr", "::", "create", "(", "Sym", ",", "MCSymbolRefExpr", "::", "VK_ARM_SBREL", ",", "getContext" ]
GCC
rl78
MD
stmt_completion
MPU
21,358
[ "A_REG", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "]" ]
[ "[", "(", "set", "(", "reg", ":", "QI", "A_REG", ")", "(", "xor", ":", "QI", "(", "reg", ":", "QI" ]
LLVM
X86
CPP
code_generation
CPU
21,359
[ "void", "X86FrameLowering", "::", "emitEpilogue", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ")", "const", "{", "const", "MachineFrameInfo", "*", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "X86MachineFunctionInfo", "*", ...
[ "Insert", "epilog", "code", "into", "the", "function", "." ]
LLVM
Hexagon
CPP
next_suggestion
DSP
21,360
[ "BuildMI", "(", "&", "MBB", ",", "DL", ",", "get", "(", "BccOpc", ")", ")", ".", "addReg", "(", "Cond", "[", "<NUM_LIT>", "]", ".", "getReg", "(", ")", ",", "Flags1", ")", ".", "addImm", "(", "Cond", "[", "<NUM_LIT>", "]", ".", "getImm", "(", "...
[ "if", "(", "!", "FBB", ")", "{", "if", "(", "Cond", ".", "empty", "(", ")", ")", "{", "MachineBasicBlock", "*", "NewTBB", ",", "*", "NewFBB", ";", "SmallVector", "<", "MachineOperand", ",", "<NUM_LIT>", ">", "Cond", ";", "auto", "Term", "=", "MBB", ...
LLVM
Hexagon
TD
next_suggestion
DSP
21,361
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_LIT>", ";", "let",...
LLVM
ARM64
TD
stmt_completion
CPU
21,362
[ "GPR32sp", ",", "GPR32", ",", "<NUM_LIT>", ">", ";" ]
[ "def", ":", "AddSubRegAlias", "<", "mnemonic", ",", "!", "cast", "<", "Instruction", ">", "(", "NAME", "#", "<STR_LIT>", ")", ",", "GPR32sp", "," ]
GCC
bpf
CPP
stmt_completion
Virtual ISA
21,363
[ "index", ")", ";" ]
[ "local_data", "=", "helper", ".", "pack", "(", "args", ",", "kind", ",", "(", "enum", "bpf_builtins", ")", "code", ")", ";", "local_data", ".", "reloc_data", ".", "or", "ig_builtin_code", "=", "(", "enum", "bpf_builtins", ")", "code", ";", "local_data", ...
LLVM
Hexagon
TD
stmt_completion
DSP
21,364
[ ">", "Rx32", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Pt4", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Pt4", "{", "<NUM_LIT>", "-", "<N...
GCC
v850
MD
program_repair
MPU
21,365
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "[", "(", "reg", ":", "CC", "CC_REGNUM", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ...
LLVM
ARM
TD
stmt_completion
CPU
21,366
[ "}", "=", "<NUM_LIT>", ";" ]
[ "def", "v2i32", ":", "N2VDSh", "<", "op24", ",", "op23", ",", "op11_8", ",", "<NUM_LIT>", ",", "op4", ",", "N2RegVShLFrm", ",", "itin", ",", "i32imm", ",", "OpcodeStr", ",", "!", "strconcat", "(", "Dt", ",", "<STR_LIT>", ")", ",", "v2i32", ",", "OpNo...
GCC
aarch64
CPP
next_suggestion
CPU
21,367
[ "}" ]
[ "rtx", "offset", "=", "NULL_RTX", ";", "bool", "writeback", "=", "false", ";", "bool", "ldp", "=", "false", ";", "if", "(", "!", "INSN_P", "(", "insn", ")", "||", "DEBUG_INSN_P", "(", "insn", ")", ")", "continue", ";", "if", "(", "get_load_info", "("...
LLVM
AMDGPU
TD
program_repair
GPU
21,368
[ "<FIXS>", "<FIXE>", "<FIXS>", "dag", "mods", "=", "!", "con", "(", "!", "if", "(", "UseTiedOutput", ",", "(", "ins", "Clamp", ":", "$", "clamp", ",", "VGPR_32", ":", "$", "vdst_in", ")", ",", "(", "ins", "Clamp0", ":", "$", "clamp", ")", ")", ","...
[ "FPVRegInputMods", ":", "$", "src1_modifiers", ",", "VRegSrc_32", ":", "$", "src1", ",", "FP16InputMods", ":", "$", "src2_modifiers", ",", "VCSrc_f16", ":", "$", "src2", ")", ";", "<BUGS>", "<BUGE>", "<BUGS>", "dag", "mods", "=", "!", "con", "(", "!", "i...
LLVM
Hexagon
CPP
stmt_completion
DSP
21,369
[ ")", ")", ";" ]
[ "static", "bool", "CC_Hexagon32", "(", "unsigned", "ValNo", ",", "MVT", "ValVT", ",", "MVT", "LocVT", ",", "CCValAssign", "::", "LocInfo", "LocInfo", ",", "ISD", "::", "ArgFlagsTy", "ArgFlags", ",", "CCState", "&", "State", ")", "{", "static", "const", "un...
LLVM
Mips
TD
next_suggestion
CPU
21,370
[ "let", "MIOperandInfo", "=", "(", "ops", "GPR32Opnd", ",", "GPR32Opnd", ")", ";" ]
[ "let", "ParserMatchClass", "=", "RegPairAsmOperand", ";", "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
LLVM
X86
CPP
code_generation
CPU
21,371
[ "unsigned", "X86TTIImpl", "::", "getScalarizationOverhead", "(", "VectorType", "*", "Ty", ",", "const", "APInt", "&", "DemandedElts", ",", "bool", "Insert", ",", "bool", "Extract", ")", "{", "unsigned", "Cost", "=", "<NUM_LIT>", ";", "if", "(", "Insert", ")"...
[ "Estimate", "the", "overhead", "of", "scalarizing", "an", "instruction", "." ]
LLVM
Mips
CPP
stmt_completion
CPU
21,372
[ "==", "Reg1", ")", "{" ]
[ "constexpr", "std", "::", "array", "<", "unsigned", ",", "<NUM_LIT>", ">", "Registers", "=", "{", "{", "Mips", "::", "AT", ",", "Mips", "::", "V0", ",", "Mips", "::", "V1", ",", "Mips", "::", "A0", ",", "Mips", "::", "A1", ",", "Mips", "::", "A2"...
LLVM
SystemZ
CPP
stmt_completion
CPU
21,373
[ "MCSubtargetInfo", "&", "MCSTI", ",", "MCContext", "&", "Ctx", ")", "{" ]
[ "MCCodeEmitter", "*", "llvm", "::", "createSystemZMCCodeEmitter", "(", "const", "MCInstrInfo", "&", "MCII", ",", "const", "MCRegisterInfo", "&", "MRI", ",", "const" ]
LLVM
ARM
CPP
next_suggestion
CPU
21,374
[ "size", "-=", "excess", ";" ]
[ "while", "(", "State", "->", "AllocateReg", "(", "GPRArgRegs", ",", "<NUM_LIT>", ")", ")", ";", "return", ";", "}", "if", "(", "(", "!", "State", "->", "isFirstByValRegValid", "(", ")", ")", "&&", "(", "ARM", "::", "R0", "<=", "reg", ")", "&&", "("...
GCC
i386
MD
stmt_completion
CPU
21,375
[ ")", "]", ")" ]
[ "(", "match_operand", ":", "MMXMODEI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_L...
LLVM
X86
CPP
next_suggestion
CPU
21,376
[ "for", "(", "MCRegister", "Reg", ":", "RegsToZero", ".", "set_bits", "(", ")", ")", "TII", ".", "buildClearRegister", "(", "Reg", ",", "MBB", ",", "MBBI", ",", "DL", ")", ";" ]
[ "const", "X86Subtarget", "&", "ST", "=", "MF", ".", "getSubtarget", "<", "X86Subtarget", ">", "(", ")", ";", "for", "(", "MCRegister", "Reg", ":", "RegsToZero", ".", "set_bits", "(", ")", ")", "{", "if", "(", "!", "X86", "::", "RFP80RegClass", ".", "...
GCC
rs6000
MD
next_suggestion
CPU
21,377
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
X86
CPP
stmt_completion
CPU
21,378
[ ")", ")", "{" ]
[ "if", "(", "TheVT", "==", "MVT", "::", "f64", ")", "Status", "=", "Thresh", ".", "convert", "(", "APFloat", "::", "IEEEdouble", "(", ")", ",", "APFloat", "::", "rmNearestTiesToEven", ",", "&", "LosesInfo", ")", ";", "else", "if", "(", "TheVT", "==", ...
LLVM
ARM
CPP
next_suggestion
CPU
21,379
[ "}" ]
[ "static", "SDValue", "LowerSCALAR_TO_VECTOR", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "{", "return", "Op", ";" ]
GCC
csky
MD
next_suggestion
CPU
21,380
[ ")" ]
[ "(", "udiv", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
LLVM
ARM
TD
stmt_completion
CPU
21,381
[ ",", "!", "strconcat", "(", "Dt", ",", "<STR_LIT>", ")", ",", "v1i64", ",", "ShOp", ">", ";" ]
[ "def", "v1i64", ":", "N2VDShAdd", "<", "op24", ",", "op23", ",", "op11_8", ",", "<NUM_LIT>", ",", "op4", ",", "shr_imm64", ",", "OpcodeStr" ]
GCC
sh
MD
next_suggestion
CPU
21,382
[ "(", "mem", ":", "QIHI" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "sign_extend", ":", "SI" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
21,383
[ "}" ]
[ "ASpanV", "[", "Index", "-", "<NUM_LIT>", "]", ".", "Seg", ".", "Val", "=", "HVC", ".", "vlalignb", "(", "Builder", ",", "PrevV", ",", "ThisV", ",", "AlignVal", ")", ";", "ASpanM", "[", "Index", "-", "<NUM_LIT>", "]", ".", "Seg", ".", "Val", "=", ...
LLVM
LC2200
CPP
next_suggestion
CPU
21,384
[ "return", "Jmp", ";" ]
[ "SDValue", "Chain", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "Dest", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDLoc", "DL", "(", "Op", ")", ";", "SDValue", "Jmp", "=", "DAG", ".", "getNode", "(", "<STR_LI...
GCC
arm
CPP
next_suggestion
CPU
21,385
[ "}" ]
[ "vqmovn_u16", "(", "uint16x8_t", "_", "_", "a", ")", "{", "return", "(", "uint8x8_t", ")", "_", "_", "builtin_neon_vqmovnuv8hi", "(", "(", "int16x8_t", ")", "_", "_", "a", ")", ";" ]
GCC
s390
CPP
code_generation
MPU
21,386
[ "rtx_insn", "*", "s390_load_got", "(", "void", ")", "{", "rtx_insn", "*", "insns", ";", "rtx", "got_rtx", "=", "gen_rtx_REG", "(", "Pmode", ",", "<NUM_LIT>", ")", ";", "start_sequence", "(", ")", ";", "emit_move_insn", "(", "got_rtx", ",", "s390_got_symbol",...
[ "Return", "insn", "sequence", "to", "load", "the", "GOT", "register", "." ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
21,387
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "sw", ";", "bits", "<", "<NUM_LIT>", ">", "pred", ";", "let", "Dest", "=", "dest", ";", "let", "SrcA", "=", "?", ";", "let", "SrcB", "=", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "src", "}", ";", "let", "Switches", ...
GCC
c6x
CPP
stmt_completion
VLIW
21,388
[ "false", ";" ]
[ "case", "PRE_MODIFY", ":", "case", "POST_INC", ":", "case", "POST_DEC", ":", "case", "POST_MODIFY", ":", "base", "=", "XEXP", "(", "base", ",", "<NUM_LIT>", ")", ";", "break", ";", "case", "CONST", ":", "case", "LABEL_REF", ":", "case", "SYMBOL_REF", ":"...
LLVM
Hexagon
TD
stmt_completion
DSP
21,389
[ "InstrItinClass", ";" ]
[ "def", "tc_a58fd5cc", ":" ]
LLVM
ARM
CPP
next_suggestion
CPU
21,390
[ "}" ]
[ "EVT", "LCREVT", "=", "TLI", ".", "getValueType", "(", "GV", "->", "getType", "(", ")", ")", ";", "if", "(", "!", "LCREVT", ".", "isSimple", "(", ")", ")", "return", "<NUM_LIT>", ";", "return", "ARMMaterializeGV", "(", "GV", ",", "LCREVT", ".", "getS...
GCC
rx
CPP
code_generation
CPU
21,391
[ "rtx", "rx_maybe_pidify_operand", "(", "rtx", "op", ",", "int", "copy_to_reg", ")", "{", "if", "(", "rx_pid_data_operand", "(", "op", ")", "==", "PID_UNENCODED", ")", "{", "if", "(", "GET_CODE", "(", "op", ")", "==", "MEM", ")", "{", "rtx", "a", "=", ...
[ "Maybe", "convert", "an", "operand", "into", "its", "PID", "format", "." ]
GCC
i386
CPP
next_suggestion
CPU
21,392
[ "convert_move", "(", "dest", ",", "x", ",", "false", ")", ";" ]
[ "if", "(", "optimize", "||", "(", "maskcmp", "&&", "cmp_mode", "!=", "mode", ")", "||", "(", "op_true", "&&", "reg_overlap_mentioned_p", "(", "dest", ",", "op_true", ")", ")", "||", "(", "op_false", "&&", "reg_overlap_mentioned_p", "(", "dest", ",", "op_fa...
LLVM
X86
CPP
stmt_completion
CPU
21,393
[ "MRI", ".", "disableCalleeSavedRegister", "(", "Pair", ".", "first", ")", ";" ]
[ "FuncInfo", "->", "setVarArgsGPOffset", "(", "NumIntRegs", "*", "<NUM_LIT>", ")", ";", "FuncInfo", "->", "setVarArgsFPOffset", "(", "ArgGPRs", ".", "size", "(", ")", "*", "<NUM_LIT>", "+", "NumXMMRegs", "*", "<NUM_LIT>", ")", ";", "FuncInfo", "->", "setRegSave...
LLVM
Hexagon
CPP
next_suggestion
DSP
21,394
[ "}" ]
[ "for", "(", "auto", "&", "Op", ":", "MI", ".", "operands", "(", ")", ")", "{", "if", "(", "!", "Op", ".", "isReg", "(", ")", "||", "!", "Op", ".", "isUse", "(", ")", ")", "continue", ";", "unsigned", "R", "=", "Op", ".", "getReg", "(", ")",...
GCC
ia64
MD
stmt_completion
CPU
21,395
[ ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_test", "<STR_LIT>", ")", ")", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
21,396
[ "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let",...
LLVM
CellSPU
TD
stmt_completion
MPU
21,397
[ ",", "VECREG", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v8i16", "(", "SPUprefslot2vec", "R16C", ":", "$", "rA", ")", ")", ",", "(", "COPY_TO_REGCLASS", "R16C", ":", "$", "rA" ]
LLVM
AArch64
CPP
stmt_completion
CPU
21,398
[ ".", "addCFIIndex", "(", "CFIIndex", ")", ";" ]
[ "const", "std", "::", "vector", "<", "CalleeSavedInfo", ">", "&", "CSI", "=", "MFI", "->", "getCalleeSavedInfo", "(", ")", ";", "if", "(", "CSI", ".", "empty", "(", ")", ")", "return", ";", "const", "DataLayout", "*", "TD", "=", "MF", ".", "getSubtar...
LLVM
AArch64
TD
next_suggestion
CPU
21,399
[ "}" ]
[ "def", "movw_symbol_g2", ":", "Operand", "<", "i32", ">", "{", "let", "ParserMatchClass", "=", "MovWSymbolG2AsmOperand", ";" ]