Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | mcore | MD | stmt_completion | MPU | 22,100 | [
"<STR_LIT>",
")",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 22,101 | [
"Alignment",
"=",
"commonAlignment",
"(",
"MaskedOp",
"->",
"getOriginalAlign",
"(",
")",
",",
"EltVT",
".",
"getStoreSize",
"(",
")",
")",
";"
] | [
"Offset",
"=",
"<NUM_LIT>",
";",
"Addr",
"=",
"MaskedOp",
"->",
"getBasePtr",
"(",
")",
";",
"if",
"(",
"TrueMaskElt",
"!=",
"<NUM_LIT>",
")",
"{",
"Offset",
"=",
"TrueMaskElt",
"*",
"EltVT",
".",
"getStoreSize",
"(",
")",
";",
"Addr",
"=",
"DAG",
".",... |
GCC | bfin | MD | stmt_completion | DSP | 22,102 | [
"<STR_LIT>",
")",
"]",
")"
] | [
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
"}",
"int",
"alt",
"=",
"(",
... |
GCC | arm | CPP | stmt_completion | CPU | 22,103 | [
")",
"_",
"_",
"a",
")",
";"
] | [
"union",
"{",
"poly16x4x4_t",
"_",
"_",
"i",
";",
"_",
"_",
"builtin_neon_oi",
"_",
"_",
"o",
";",
"}",
"_",
"_",
"rv",
";",
"_",
"_",
"rv",
".",
"_",
"_",
"o",
"=",
"_",
"_",
"builtin_neon_vld1_x4v4hi",
"(",
"(",
"const",
"_",
"_",
"builtin_neon... |
GCC | avr | MD | program_repair | MPU | 22,104 | [
"<FIXS>",
"<STR_LIT>",
"{",
"avr_fix_inputs",
"(",
"operands",
",",
"<NUM_LIT>",
"<NUM_LIT>",
",",
"regmask",
"(",
"HImode",
",",
"<NUM_LIT>",
")",
")",
"}",
")",
"<FIXE>"
] | [
"(",
"clobber",
"(",
"reg",
":",
"HI",
"<NUM_LIT>",
")",
")",
"]",
")",
"(",
"set",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"reg",
":",
"HI",
"<NUM_LIT>",
")",
")",
"]",
"<BUGS>",
"<STR_LIT>",
")",
"<BUGE>",
... |
LLVM | XCore | TD | stmt_completion | MPU | 22,105 | [
"<STR_LIT>",
";"
] | [
"let",
"DecoderMethod",
"="
] |
GCC | bpf | CPP | code_generation | Virtual ISA | 22,106 | [
"void",
"bpf_core_reloc_add",
"(",
"const",
"tree",
"type",
",",
"const",
"char",
"*",
"section_name",
",",
"const",
"char",
"*",
"accessor",
",",
"rtx_code_label",
"*",
"label",
",",
"enum",
"btf_core_reloc_kind",
"kind",
")",
"{",
"struct",
"btf_ext_info_sec",... | [
"Create",
"a",
"new",
"BPF",
"CO-RE",
"relocation",
"record",
",",
"and",
"add",
"it",
"to",
"the",
"appropriate",
"CO-RE",
"section",
"."
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 22,107 | [
"let",
"InputType",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 22,108 | [
"}"
] | [
"def",
"C2_cmpgtup",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rss32",
",",
"DoubleRegs",
":",
"$",
"Rtt32",
")",
",",
"<STR_LIT>",
",",
"tc_85d5d03f",
",",
"TypeALU64",
">",
",",
"Enc... |
LLVM | R600 | CPP | next_suggestion | GPU | 22,109 | [
"return",
"RI",
".",
"getRegClass",
"(",
"Reg",
")",
";"
] | [
"const",
"MachineRegisterInfo",
"&",
"MRI",
"=",
"MI",
".",
"getParent",
"(",
")",
"->",
"getParent",
"(",
")",
"->",
"getRegInfo",
"(",
")",
";",
"const",
"MCInstrDesc",
"&",
"Desc",
"=",
"get",
"(",
"MI",
".",
"getOpcode",
"(",
")",
")",
";",
"if",... |
GCC | msp430 | CPP | code_generation | MPU | 22,110 | [
"static",
"void",
"msp430_print_operand_raw",
"(",
"FILE",
"*",
"file",
",",
"rtx",
"op",
")",
"{",
"HOST_WIDE_INT",
"i",
";",
"switch",
"(",
"GET_CODE",
"(",
"op",
")",
")",
"{",
"case",
"REG",
":",
"fprintf",
"(",
"file",
",",
"<STR_LIT>",
"%s",
"<ST... | [
"Common",
"code",
"for",
"msp430_print_operand",
"..."
] |
GCC | aarch64 | CPP | next_suggestion | CPU | 22,111 | [
"}"
] | [
"adj_off",
"=",
"-",
"adj_off",
";",
"new",
"_",
"off",
"=",
"-",
"new",
"_",
"off",
";",
"}",
"mem_1",
"=",
"change_address",
"(",
"mem_1",
",",
"VOIDmode",
",",
"plus_constant",
"(",
"DImode",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"new",
"_"... |
LLVM | ARM | CPP | code_generation | CPU | 22,112 | [
"std",
"::",
"pair",
"<",
"const",
"TargetRegisterClass",
"*",
",",
"uint8_t",
">",
"ARMTargetLowering",
"::",
"findRepresentativeClass",
"(",
"const",
"TargetRegisterInfo",
"*",
"TRI",
",",
"MVT",
"VT",
")",
"const",
"{",
"const",
"TargetRegisterClass",
"*",
"R... | [
"Return",
"the",
"largest",
"legal",
"super-reg",
"register",
"class",
"of",
"the",
"register",
"class",
"for",
"the",
"specified",
"type",
"and",
"its",
"associated",
"``",
"cost",
"''",
"."
] |
LLVM | ARM | TD | next_suggestion | CPU | 22,113 | [
"let",
"validForTailPredication",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"Qn",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
... |
LLVM | Mips | CPP | stmt_completion | CPU | 22,114 | [
",",
"<NUM_LIT>",
",",
"IDLoc",
",",
"STI",
")",
";"
] | [
"else",
"emitRRI",
"(",
"Mips",
"::",
"SLL",
",",
"Mips",
"::",
"ZERO",
",",
"Mips",
"::",
"ZERO"
] |
GCC | rs6000 | CPP | stmt_completion | CPU | 22,115 | [
"si_from_int",
"(",
"count",
")",
")",
")",
")",
";"
] | [
"return",
"(",
"(",
"vec_double2",
")",
"(",
"si_rotqbi",
"(",
"(",
"qword",
")",
"(",
"a",
")",
","
] |
LLVM | ARM64 | TD | stmt_completion | CPU | 22,116 | [
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
">",
",",
"SDTCisPtrTy",
"<",
"<NUM_LIT>",
">",
"]",
">",
";"
] | [
"def",
"SDTA64EXTR",
":",
"SDTypeProfile",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"[",
"SDTCisSameAs",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
">",
",",
"SDTCisSameAs"
] |
GCC | aarch64 | CPP | next_suggestion | CPU | 22,117 | [
"return",
"true",
";"
] | [
"if",
"(",
"type",
"&&",
"aarch64_some_values_include_pst_objects_p",
"(",
"type",
")",
")",
"gcc_assert",
"(",
"!",
"TARGET_SVE",
"||",
"aarch64_sve_mode_p",
"(",
"mode",
")",
")",
";",
"else",
"size",
"=",
"GET_MODE_SIZE",
"(",
"mode",
")",
";",
"}",
"if",... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 22,118 | [
"RC",
",",
"FMAInstKind",
"::",
"Accumulator",
")",
";"
] | [
"return",
"genFusedMultiply",
"(",
"MF",
",",
"MRI",
",",
"TII",
",",
"Root",
",",
"InsInstrs",
",",
"IdxMulOpd",
",",
"MaddOpc",
","
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 22,119 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 22,120 | [
"return",
"SDValue",
"(",
")",
";"
] | [
"if",
"(",
"Op",
"->",
"getOpcode",
"(",
")",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"{",
"if",
"(",
"Op",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getValueType",
"(",
")",
"==",
"VT",
")",
"return",
"Op",
"->",
"getOperand",
"(",
"<NUM_L... |
LLVM | Mips | CPP | stmt_completion | CPU | 22,121 | [
"(",
")",
";"
] | [
"FunctionPass",
"*",
"llvm",
"::",
"createMipsBranchExpansion",
"(",
")",
"{",
"return",
"new",
"MipsBranchExpansion"
] |
GCC | i386 | CPP | program_repair | CPU | 22,122 | [
"<FIXS>",
"machine_mode",
"mode",
";",
"<FIXE>"
] | [
"rtx",
"(",
"*",
"extract",
")",
"(",
"rtx",
",",
"rtx",
",",
"rtx",
")",
";",
"rtx",
"(",
"*",
"load_unaligned",
")",
"(",
"rtx",
",",
"rtx",
")",
";",
"rtx",
"(",
"*",
"store_unaligned",
")",
"(",
"rtx",
",",
"rtx",
")",
";",
"<BUGS>",
"enum"... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 22,123 | [
"}"
] | [
"Register",
"TaggedReg",
"=",
"I",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"int",
"FI",
"=",
"I",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getIndex",
"(",
")",
";",
"uncheckUsesOf",
"(",
"TaggedReg",
",",
"FI",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 22,124 | [
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"\\n",
"<STR_LIT>",
";"
] | [
"for",
"(",
"MBBVector",
"::",
"const_iterator",
"iterBlk",
"=",
"OrderedBlks",
".",
"begin",
"(",
")",
",",
"iterBlkEnd",
"=",
"OrderedBlks",
".",
"end",
"(",
")",
";",
"iterBlk",
"!=",
"iterBlkEnd",
";",
"++",
"iterBlk",
",",
"++",
"i",
")",
"{",
"db... |
LLVM | X86 | CPP | code_generation | CPU | 22,125 | [
"static",
"void",
"reassociateOps",
"(",
"MachineInstr",
"&",
"Root",
",",
"MachineInstr",
"&",
"Prev",
",",
"MachineCombinerPattern",
"::",
"MC_PATTERN",
"Pattern",
",",
"SmallVectorImpl",
"<",
"MachineInstr",
"*",
">",
"&",
"InsInstrs",
",",
"SmallVectorImpl",
"... | [
"Attempt",
"to",
"reassociate",
"\\P",
"Root",
"and",
"\\P",
"Prev",
"according",
"to",
"\\P",
"Pattern",
"to",
"reduce",
"critical",
"path",
"length",
"."
] |
LLVM | X86 | CPP | stmt_completion | CPU | 22,126 | [
")",
")",
"return",
"-",
"<NUM_LIT>",
";"
] | [
"CASE_ENCODING_VSIB",
":",
"if",
"(",
"needVVVV",
")",
"needVVVV",
"=",
"hasVVVV",
"&",
"(",
"(",
"insn",
"->",
"vvvv",
"&",
"<NUM_LIT>",
")",
"!=",
"<NUM_LIT>",
")",
";",
"if",
"(",
"readModRM",
"(",
"insn",
")",
")",
"return",
"-",
"<NUM_LIT>",
";",
... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 22,127 | [
"MachineRegisterInfo",
"&",
"RegInfo",
"=",
"MI",
"->",
"getParent",
"(",
")",
"->",
"getParent",
"(",
")",
"->",
"getRegInfo",
"(",
")",
";"
] | [
"MI",
"->",
"setDesc",
"(",
"get",
"(",
"getMatchingCondBranchOpcode",
"(",
"Opc",
",",
"invertJump",
")",
")",
")",
";",
"int",
"oper",
"=",
"-",
"<NUM_LIT>",
";",
"unsigned",
"int",
"GAIdx",
"=",
"<NUM_LIT>",
";",
"bool",
"hasGAOpnd",
"=",
"false",
";"... |
LLVM | GBZ80 | CPP | code_generation | MPU | 22,128 | [
"bool",
"runOnMachineFunction",
"(",
"MachineFunction",
"&",
"MF",
")",
"{",
"if",
"(",
"!",
"MF",
".",
"getFrameInfo",
"(",
")",
".",
"hasVarSizedObjects",
"(",
")",
")",
"{",
"return",
"false",
";",
"}",
"const",
"GBZ80Subtarget",
"&",
"STI",
"=",
"MF"... | [
"runOnMachineFunction",
"-",
"Emit",
"the",
"function",
"body",
"."
] |
LLVM | ARM | CPP | program_repair | CPU | 22,129 | [
"<FIXS>",
"assert",
"(",
"llvm",
"::",
"all_of",
"(",
"ShuffleMask",
",",
"[",
"&",
"]",
"(",
"int",
"i",
")",
"{",
"<FIXE>"
] | [
"EVT",
"SubVT",
"=",
"SubV1",
".",
"getValueType",
"(",
")",
";",
"<BUGS>",
"assert",
"(",
"all_of",
"(",
"ShuffleMask",
",",
"[",
"&",
"]",
"(",
"int",
"i",
")",
"{",
"<BUGE>",
"return",
"i",
"(",
"int",
")",
"VT",
".",
"getVectorNumElements",
"(",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 22,130 | [
"VarArgsGPOffset",
"=",
"NumIntRegs",
"*",
"<NUM_LIT>",
";"
] | [
"}",
"else",
"{",
"RC",
"=",
"X86",
"::",
"GR64RegisterClass",
";",
"RegVT",
"=",
"MVT",
"::",
"i64",
";",
"}",
"}",
"}",
"else",
"{",
"assert",
"(",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Unknown argument type!",
"<STR_LIT>",
")",
";",
"}",
"unsigned",
"Reg",... |
GCC | avr | MD | next_suggestion | MPU | 22,131 | [
"(",
"match_test",
"<STR_LIT>",
")",
")",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 22,132 | [
"Parser",
")",
";"
] | [
"static",
"std",
"::",
"unique_ptr",
"<",
"MipsOperand",
">",
"createGPRReg",
"(",
"unsigned",
"Index",
",",
"const",
"MCRegisterInfo",
"*",
"RegInfo",
",",
"SMLoc",
"S",
",",
"SMLoc",
"E",
",",
"MipsAsmParser",
"&",
"Parser",
")",
"{",
"return",
"CreateReg"... |
LLVM | PowerPC | CPP | code_generation | CPU | 22,133 | [
"void",
"PPCRegisterInfo",
"::",
"lowerCRSpilling",
"(",
"MachineBasicBlock",
"::",
"iterator",
"II",
",",
"unsigned",
"FrameIndex",
")",
"const",
"{",
"MachineInstr",
"&",
"MI",
"=",
"*",
"II",
";",
"MachineBasicBlock",
"&",
"MBB",
"=",
"*",
"MI",
".",
"get... | [
"lowerCRSpilling",
"-",
"Generate",
"the",
"code",
"for",
"spilling",
"a",
"CR",
"register",
"."
] |
LLVM | X86 | CPP | stmt_completion | CPU | 22,134 | [
";"
] | [
"Found",
"=",
"getPreviousInstr",
"(",
"CurInst",
",",
"MBB",
")",
";",
"while",
"(",
"Found",
"&&",
"I",
"!=",
"CurInst",
")",
"{",
"if",
"(",
"CurInst",
"->",
"isCall",
"(",
")",
"||",
"CurInst",
"->",
"isInlineAsm",
"(",
")",
")",
"break",
";",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 22,135 | [
"TRI",
")",
";"
] | [
"if",
"(",
"Op",
"==",
"TargetOpcode",
"::",
"G_INTRINSIC",
"&&",
"isFPIntrinsic",
"(",
"getIntrinsicID",
"(",
"MI",
")",
")",
")",
"return",
"true",
";",
"if",
"(",
"isPreISelGenericFloatingPointOpcode",
"(",
"Op",
")",
")",
"return",
"true",
";",
"if",
"... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 22,136 | [
"return",
"BB",
";"
] | [
"RegInfo",
".",
"createVirtualRegister",
"(",
"is64bit",
"?",
"(",
"const",
"TargetRegisterClass",
"*",
")",
"&",
"PPC",
"::",
"G8RCRegClass",
":",
"(",
"const",
"TargetRegisterClass",
"*",
")",
"&",
"PPC",
"::",
"GPRCRegClass",
")",
";",
"BB",
"->",
"addSuc... |
LLVM | Patmos | CPP | stmt_completion | VLIW | 22,137 | [
"Callees",
";"
] | [
"virtual",
"MFList",
"getCallees",
"(",
"const",
"Module",
"&",
"M",
",",
"MachineModuleInfo",
"&",
"MMI",
",",
"MachineFunction",
"&",
"MF",
",",
"const",
"MachineInstr",
"*",
"Instr",
")",
"{",
"if",
"(",
"MCG",
")",
"{",
"MCGNode",
"*",
"node",
"=",
... |
GCC | arm | MD | stmt_completion | CPU | 22,138 | [
")",
")"
] | [
"(",
"define_attr",
"<STR_LIT>",
"<STR_LIT>",
"(",
"const_string",
"<STR_LIT>"
] |
LLVM | CellSPU | CPP | program_repair | MPU | 22,139 | [
"<FIXS>",
"int",
"pso",
"=",
"prefslotOffset",
"(",
"InVT",
")",
";",
"<FIXE>",
"<FIXS>",
"<FIXE>"
] | [
"EVT",
"OutVT",
"=",
"Op",
".",
"getValueType",
"(",
")",
";",
"ISD",
"::",
"LoadExtType",
"ExtType",
"=",
"LN",
"->",
"getExtensionType",
"(",
")",
";",
"unsigned",
"alignment",
"=",
"LN",
"->",
"getAlignment",
"(",
")",
";",
"<BUGS>",
"const",
"valtype... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 22,140 | [
"MI",
".",
"setDesc",
"(",
"TII",
"->",
"getKillTerminatorFromPseudo",
"(",
"MI",
".",
"getOpcode",
"(",
")",
")",
")",
";"
] | [
"MachineBasicBlock",
"*",
"SITargetLowering",
"::",
"splitKillBlock",
"(",
"MachineInstr",
"&",
"MI",
",",
"MachineBasicBlock",
"*",
"BB",
")",
"const",
"{",
"MachineBasicBlock",
"*",
"SplitBB",
"=",
"BB",
"->",
"splitAt",
"(",
"MI",
",",
"false",
")",
";",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 22,141 | [
"let",
"isFP",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 22,142 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opc",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Zd",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Zn",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"sz16_64",
";",
"let",
"In... |
LLVM | Hexagon | TD | next_suggestion | DSP | 22,143 | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rt32",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Pv4",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Pv4",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] |
GCC | c6x | CPP | next_suggestion | VLIW | 22,144 | [
"}"
] | [
"else",
"if",
"(",
"GET_CODE",
"(",
"addr",
")",
"==",
"CONST",
"||",
"GET_CODE",
"(",
"addr",
")",
"==",
"PLUS",
")",
"{",
"rtx",
"base",
";",
"if",
"(",
"GET_CODE",
"(",
"addr",
")",
"==",
"CONST",
")",
"{",
"addr",
"=",
"XEXP",
"(",
"addr",
... |
GCC | i386 | MD | stmt_completion | CPU | 22,145 | [
"<NUM_LIT>",
"]",
")"
] | [
"(",
"unspec",
":",
"DI",
"[",
"(",
"match_dup",
"<NUM_LIT>",
")",
"]",
"UNSPEC_FIST_ATOMIC",
")",
")",
"]",
"<STR_LIT>",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
"{",
"emit_insn",
"(",
"gen_memory_blockage",
"(",
")",
")",
"emit_move_insn",
"(",
"gen... |
LLVM | X86 | TD | stmt_completion | CPU | 22,146 | [
":",
"$",
"src1",
")",
",",
"<STR_LIT>",
",",
"[",
"]",
">",
",",
"OpSize16",
";"
] | [
"def",
"SHL16r1",
":",
"I",
"<",
"<NUM_LIT>",
",",
"MRM4r",
",",
"(",
"outs",
"GR16",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"GR16"
] |
LLVM | HSAIL | TD | stmt_completion | Virtual ISA | 22,147 | [
"[",
"IntrNoMem",
"]",
">",
";"
] | [
"def",
"int_HSAIL_cvt_s64_zeroi_f32",
":",
"GCCBuiltin",
"<",
"<STR_LIT>",
">",
",",
"Intrinsic",
"<",
"[",
"llvm_i64_ty",
"]",
",",
"[",
"llvm_float_ty",
"]",
","
] |
GCC | i386 | CPP | stmt_completion | CPU | 22,148 | [
",",
"unspec",
")",
")",
";"
] | [
"rtx",
"addr",
",",
"scratch1",
",",
"scratch2",
",",
"scratch3",
",",
"scratch4",
";",
"if",
"(",
"TARGET_UNROLL_STRLEN",
"&&",
"eoschar",
"==",
"const0_rtx",
"&&",
"optimize",
">",
"<NUM_LIT>",
"&&",
"!",
"TARGET_INLINE_ALL_STRINGOPS",
"&&",
"!",
"optimize_ins... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 22,149 | [
"]",
"=",
"Res",
";"
] | [
"if",
"(",
"B",
"==",
"Blocks",
".",
"end",
"(",
")",
")",
"{",
"SIScheduleBlocks",
"Res",
";",
"createBlocksForVariant",
"(",
"BlockVariant",
")",
";",
"topologicalSort",
"(",
")",
";",
"scheduleInsideBlocks",
"(",
")",
";",
"fillStats",
"(",
")",
";",
... |
LLVM | AArch64 | TD | next_suggestion | CPU | 22,150 | [
"}"
] | [
"def",
"_Q",
":",
"sve_int_perm_dup_i",
"<",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"}",
",",
"sve_elm_idx_extdup_q",
",",
"asm",
",",
"ZPR128",
">",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
... |
LLVM | ARM | TD | next_suggestion | CPU | 22,151 | [
"}"
] | [
"def",
"v2i64",
":",
"N2VLSh",
"<",
"op24",
",",
"op23",
",",
"op11_8",
",",
"op7",
",",
"op6",
",",
"op4",
",",
"OpcodeStr",
",",
"!",
"strconcat",
"(",
"Dt",
",",
"<STR_LIT>",
")",
",",
"v2i64",
",",
"v2i32",
",",
"imm1_31",
",",
"OpNode",
">",
... |
GCC | arm | CPP | stmt_completion | CPU | 22,152 | [
"_",
"b",
")",
";"
] | [
"return",
"_",
"_",
"builtin_mve_vhsubq_n_sv4si",
"(",
"_",
"_",
"a",
",",
"_"
] |
LLVM | Hexagon | CPP | program_repair | DSP | 22,153 | [
"<FIXS>",
"unsigned",
"size",
"(",
")",
"const",
"{",
"return",
"(",
"Packet",
".",
"size",
"(",
")",
")",
";",
"}",
"<FIXE>",
"<FIXS>",
"iterator",
"begin",
"(",
")",
"{",
"return",
"(",
"Packet",
".",
"begin",
"(",
")",
")",
";",
"}",
"iterator",... | [
"bool",
"shuffle",
"(",
")",
";",
"<BUGS>",
"unsigned",
"size",
"(",
")",
"const",
"{",
"return",
"(",
"Packet",
".",
"size",
"(",
")",
")",
";",
"}",
";",
"<BUGE>",
"<BUGS>",
"iterator",
"begin",
"(",
")",
"{",
"return",
"(",
"Packet",
".",
"begin... |
GCC | rs6000 | MD | stmt_completion | CPU | 22,154 | [
"<STR_LIT>",
")"
] | [
"(",
"V16QI",
"\t",
"<STR_LIT>",
")",
"(",
"V8HI",
"\t",
"<STR_LIT>",
")",
"(",
"V4SI",
"\t",
"<STR_LIT>",
")",
"(",
"V4SF",
"\t",
"<STR_LIT>",
")",
"(",
"V2DI",
"\t"
] |
GCC | i386 | MD | stmt_completion | CPU | 22,155 | [
"<STR_LIT>",
")"
] | [
"(",
"match_operand",
":",
"VI8",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"VI8",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_... |
LLVM | Hexagon | TD | next_suggestion | DSP | 22,156 | [
"let",
"InputType",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
GCC | msp430 | CPP | code_generation | MPU | 22,157 | [
"void",
"msp430_register_pre_includes",
"(",
"const",
"char",
"*",
"sysroot",
"ATTRIBUTE_UNUSED",
",",
"const",
"char",
"*",
"iprefix",
"ATTRIBUTE_UNUSED",
",",
"int",
"stdinc",
"ATTRIBUTE_UNUSED",
")",
"{",
"char",
"*",
"include_dir",
";",
"if",
"(",
"msp430_devi... | [
"If",
"the",
"path",
"to",
"the",
"MSP430-GCC",
"support",
"files",
"has",
"been",
"found",
"by",
"examining",
"an",
"environment",
"variable",
"(",
"see",
"msp430_check_env_var_for_devices",
"in",
"msp430-devices.cc",
")",
",",
"or",
"-mdevices-csv-loc=",
",",
"r... |
GCC | alpha | MD | stmt_completion | MPU | 22,158 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>"
] |
GCC | i386 | CPP | code_generation | CPU | 22,159 | [
"static",
"tree",
"ix86_veclibabi_acml",
"(",
"enum",
"built_in_function",
"fn",
",",
"tree",
"type_out",
",",
"tree",
"type_in",
")",
"{",
"char",
"name",
"[",
"<NUM_LIT>",
"]",
"=",
"<STR_LIT>",
"__vr.._",
"<STR_LIT>",
";",
"tree",
"fntype",
",",
"new",
"_... | [
"Handler",
"for",
"an",
"ACML-style",
"interface",
"to",
"a",
"library",
"with",
"vectorized",
"intrinsics",
"."
] |
LLVM | ARM | TD | stmt_completion | CPU | 22,160 | [
",",
"extractelt",
">",
";"
] | [
"def",
"VST1LNq32Pseudo_UPD",
":",
"VST1QLNWBPseudo",
"<",
"v4i32",
",",
"post_store"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 22,161 | [
"}"
] | [
"void",
"SIScheduleBlock",
"::",
"addPred",
"(",
"SIScheduleBlock",
"*",
"Pred",
")",
"{",
"unsigned",
"PredID",
"=",
"Pred",
"->",
"getID",
"(",
")",
";",
"for",
"(",
"SIScheduleBlock",
"*",
"P",
":",
"Preds",
")",
"{",
"if",
"(",
"PredID",
"==",
"P",... |
LLVM | R600 | TD | stmt_completion | GPU | 22,162 | [
">",
";"
] | [
"def",
"MULHI_UINT_eg",
":",
"MULHI_UINT_Common",
"<",
"<NUM_LIT>"
] |
LLVM | Patmos | CPP | next_suggestion | VLIW | 22,163 | [
"}"
] | [
"if",
"(",
"!",
"DisableStackCache",
")",
"{",
"MachineInstr",
"*",
"MI",
"=",
"emitSTC",
"(",
"MF",
",",
"MBB",
",",
"MBBI",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"if",
"(",
"MI",
")",
"MI",
"->",
"setFlag",
"(",
"MachineInstr",
"::",
"Fram... |
LLVM | AArch64 | TD | stmt_completion | CPU | 22,164 | [
";"
] | [
"def",
"SImmS4XForm",
":",
"SDNodeXForm",
"<",
"imm",
",",
"[",
"{",
"return",
"CurDAG",
"-",
">",
"getTargetConstant",
"(",
"N",
"-",
">",
"getSExtValue",
"(",
")",
"/",
"<NUM_LIT>",
",",
"SDLoc",
"(",
"N",
")",
",",
"MVT",
":",
":",
"i64",
")",
"... |
GCC | loongarch | MD | next_suggestion | CPU | 22,165 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | i386 | CPP | stmt_completion | CPU | 22,166 | [
"_",
"m128h",
"_",
"_",
"A",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128h",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_abs_ph",
"(",
"_"
] |
GCC | arm | CPP | code_generation | CPU | 22,167 | [
"void",
"arm_configure_build_target",
"(",
"struct",
"arm_build_target",
"*",
"target",
",",
"struct",
"cl_target_option",
"*",
"opts",
",",
"struct",
"gcc_options",
"*",
"opts_set",
",",
"bool",
"warn_compatible",
")",
"{",
"const",
"cpu_option",
"*",
"arm_selected... | [
"Configure",
"a",
"build",
"target",
"TARGET",
"from",
"the",
"user-specified",
"options",
"OPTS",
"and",
"OPTS_SET",
".",
"If",
"WARN_COMPATIBLE",
",",
"emit",
"a",
"diagnostic",
"if",
"both",
"the",
"CPU",
"and",
"architecture",
"have",
"been",
"specified",
... |
LLVM | TPC | CPP | next_suggestion | Virtual ISA | 22,168 | [
"}"
] | [
"MachineFunction",
"*",
"MF",
"=",
"&",
"Func",
";",
"const",
"TargetInstrInfo",
"*",
"TII",
"=",
"MF",
"->",
"getSubtarget",
"(",
")",
".",
"getInstrInfo",
"(",
")",
";",
"bool",
"LookupPresent",
"=",
"false",
";",
"for",
"(",
"MachineBasicBlock",
"&",
... |
GCC | s390 | MD | stmt_completion | MPU | 22,169 | [
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"bitcount",
")",
")"
] | [
"rtx",
"tmp",
"=",
"gen_reg_rtx",
"(",
"SImode",
")",
"emit_insn",
"(",
"gen_zero_extend",
"<",
"mode",
">",
"si2",
"(",
"tmp",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")",
"emit_insn",
"(",
"gen_zero_extendsidi2",
"(",
"operands",
"[",
"<NUM_LIT>",
"... |
LLVM | X86 | CPP | stmt_completion | CPU | 22,170 | [
":",
"{"
] | [
"bool",
"X86InstrInfo",
"::",
"findCommutedOpIndices",
"(",
"MachineInstr",
"*",
"MI",
",",
"unsigned",
"&",
"SrcOpIdx1",
",",
"unsigned",
"&",
"SrcOpIdx2",
")",
"const",
"{",
"switch",
"(",
"MI",
"->",
"getOpcode",
"(",
")",
")",
"{",
"case",
"X86",
"::",... |
LLVM | AMDGPU | CPP | code_generation | GPU | 22,171 | [
"void",
"AMDGPUAsmPrinter",
"::",
"EmitInstruction",
"(",
"const",
"MachineInstr",
"*",
"MI",
")",
"{",
"if",
"(",
"emitPseudoExpansionLowering",
"(",
"*",
"OutStreamer",
",",
"MI",
")",
")",
"return",
";",
"const",
"GCNSubtarget",
"&",
"STI",
"=",
"MF",
"->... | [
"EmitInstruction",
"-",
"This",
"callback",
"is",
"invoked",
"when",
"an",
"instruction",
"is",
"emitted",
",",
"to",
"advance",
"the",
"hazard",
"state",
"."
] |
LLVM | Mips | CPP | stmt_completion | CPU | 22,172 | [
"<STR_LIT>",
"logl",
"<STR_LIT>",
",",
"<STR_LIT>",
"nearbyintl",
"<STR_LIT>",
",",
"<STR_LIT>",
"powl",
"<STR_LIT>",
",",
"<STR_LIT>",
"rintl",
"<STR_LIT>",
",",
"<STR_LIT>",
"roundl",
"<STR_LIT>",
",",
"<STR_LIT>",
"sinl",
"<STR_LIT>",
",",
"<STR_LIT>",
"sqrtl",
... | [
"bool",
"MipsCCState",
"::",
"isF128SoftLibCall",
"(",
"const",
"char",
"*",
"CallSym",
")",
"{",
"const",
"char",
"*",
"const",
"LibCalls",
"[",
"]",
"=",
"{",
"<STR_LIT>",
"__addtf3",
"<STR_LIT>",
",",
"<STR_LIT>",
"__divtf3",
"<STR_LIT>",
",",
"<STR_LIT>",
... |
GCC | i386 | MD | next_suggestion | CPU | 22,173 | [
"(",
"DI",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"HI",
"<STR_LIT>",
")",
"(",
"SI",
"<STR_LIT>",
")"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 22,174 | [
"X86",
"::",
"PUSHF64",
")",
")",
";"
] | [
"EmitInstruction",
"(",
"Out",
",",
"MCInstBuilder",
"("
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 22,175 | [
"]",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isFP",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"USR"
] |
GCC | aarch64 | CPP | stmt_completion | CPU | 22,176 | [
"_",
"_",
"a",
";"
] | [
"return",
"(",
"poly8x16_t",
")"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 22,177 | [
"case",
"ARM",
"::",
"fixup_arm_condbranch",
":"
] | [
"switch",
"(",
"Kind",
")",
"{",
"default",
":",
"llvm_unreachable",
"(",
"<STR_LIT>",
"Unknown fixup kind!",
"<STR_LIT>",
")",
";",
"case",
"FK_NONE",
":",
"return",
"<NUM_LIT>",
";",
"case",
"FK_Data_1",
":",
"case",
"ARM",
"::",
"fixup_arm_thumb_bcc",
":",
... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 22,178 | [
"}"
] | [
"for",
"(",
"int",
"Offset",
"=",
"Len",
"/",
"<NUM_LIT>",
";",
"Offset",
">",
"<NUM_LIT>",
";",
"Offset",
"/",
"=",
"<NUM_LIT>",
")",
"{",
"if",
"(",
"(",
"Rt",
"&",
"Offset",
")",
"==",
"<NUM_LIT>",
")",
"continue",
";",
"for",
"(",
"int",
"i",
... |
GCC | mn10300 | MD | next_suggestion | MPU | 22,179 | [
"(",
"const_int",
"<NUM_LIT>",
")",
")"
] | [
"[",
"(",
"set",
"(",
"pc",
")",
"(",
"if_then_else",
"(",
"eq",
"(",
"cc0",
")"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 22,180 | [
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";"
] | [
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";"
] |
LLVM | TriCore | CPP | code_generation | MPU | 22,181 | [
"void",
"TriCoreInstPrinter",
"::",
"printInst",
"(",
"const",
"MCInst",
"*",
"MI",
",",
"raw_ostream",
"&",
"O",
",",
"StringRef",
"Annot",
",",
"const",
"MCSubtargetInfo",
"&",
"STI",
")",
"{",
"unsigned",
"Opcode",
"=",
"MI",
"->",
"getOpcode",
"(",
")"... | [
"Print",
"the",
"specified",
"MCInst",
"to",
"the",
"specified",
"raw_ostream",
"."
] |
GCC | gcn | MD | next_suggestion | GPU | 22,182 | [
"(",
"define_code_attr",
"e",
"[",
"(",
"sign_extend",
"<STR_LIT>",
")",
"(",
"zero_extend",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_code_attr",
"su",
"[",
"(",
"sign_extend",
"<STR_LIT>",
")",
"(",
"zero_extend",
"<STR_LIT>",
")",
"]",
")",
"(",
"define_code_attr",
"u",
"[",
"(",
"sign_extend",
"<STR_LIT>",
")",
"(",
"zero_extend",
"<STR_LIT>",
")",
"]",
")",
"(",
"define_co... |
LLVM | ARM | TD | stmt_completion | CPU | 22,183 | [
"$",
"vp",
")",
">",
";"
] | [
"def",
":",
"MVEInstAlias",
"<",
"<STR_LIT>",
",",
"(",
"MVE_VRMLALDAVHas32",
"tGPREven",
":",
"$",
"RdaLo",
",",
"tGPROdd",
":",
"$",
"RdaHi",
",",
"MQPR",
":",
"$",
"Qn",
",",
"MQPR",
":",
"$",
"Qm",
",",
"vpred_n",
":"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 22,184 | [
" Removed VCMP: ",
"<STR_LIT>",
";"
] | [
"}",
"if",
"(",
"getVPTInstrPredicate",
"(",
"Instr",
")",
"!=",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"continue",
";",
"if",
"(",
"!",
"IsVCMP",
"(",
"Instr",
".",
"getOpcode",
"(",
")",
")",
")",
"{",
"if",
"(",
"IsWritingToVCCR",
"(",
"Instr",
")",
... |
GCC | mep | MD | program_repair | CPU | 22,185 | [
"<FIXS>",
"(",
"set",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
"<FIXE>"
] | [
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
"]",
"<NUM_LIT>",
")",
")",
"<BUGS>",
"(",
"set",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
"<BUGE>",
"(",
"unspec",
":",
"SI",
"[",
"(",
"match_dup",
"<NUM_LIT>",
")"... |
LLVM | NPEngine | CPP | stmt_completion | Virtual ISA | 22,186 | [
")",
";"
] | [
"RegisterTargetMachine",
"<",
"NPEngineTargetMachine",
">",
"X",
"(",
"TheNPEngineTarget"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 22,187 | [
"if",
"(",
"RDFDump",
")",
"{"
] | [
"if",
"(",
"skipFunction",
"(",
"MF",
".",
"getFunction",
"(",
")",
")",
")",
"return",
"false",
";",
"if",
"(",
"RDFLimit",
".",
"getPosition",
"(",
")",
")",
"{",
"if",
"(",
"RDFCount",
">=",
"RDFLimit",
")",
"return",
"false",
";",
"RDFCount",
"++... |
LLVM | Mips | CPP | next_suggestion | CPU | 22,188 | [
"return",
"true",
";"
] | [
"MIRBuilder",
".",
"buildAdd",
"(",
"ResLow",
",",
"LHSLow",
",",
"RHSLow",
")",
";",
"MIRBuilder",
".",
"buildICmp",
"(",
"CmpInst",
"::",
"ICMP_ULT",
",",
"Carry",
",",
"ResLow",
",",
"LHSLow",
")",
";",
"MIRBuilder",
".",
"buildAdd",
"(",
"ResHigh",
"... |
LLVM | AArch64 | TD | stmt_completion | CPU | 22,189 | [
",",
"(",
"instrs",
"PRFMroX",
")",
">",
";"
] | [
"def",
":",
"InstRW",
"<",
"[",
"A64FXWrite_PREF1",
"]"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 22,190 | [
",",
"tc_5b54b33f",
",",
"TypeS_3op",
">",
",",
"Enc_412ff0",
"{"
] | [
"def",
"A4_vrmaxw",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rxx32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rxx32in",
",",
"DoubleRegs",
":",
"$",
"Rss32",
",",
"IntRegs",
":",
"$",
"Ru32",
")",
",",
"<STR_LIT>"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 22,191 | [
"<STR_LIT>",
")",
";"
] | [
"llvm_unreachable",
"(",
"<STR_LIT>",
"unimplemented"
] |
LLVM | Patmos | CPP | next_suggestion | VLIW | 22,192 | [
"}"
] | [
"bool",
"DelayHazardInfo",
"::",
"isRegInSet",
"(",
"const",
"SmallSet",
"<",
"unsigned",
",",
"<NUM_LIT>",
">",
"&",
"RegSet",
",",
"unsigned",
"reg",
")",
"const",
"{",
"for",
"(",
"MCRegAliasIterator",
"AI",
"(",
"reg",
",",
"PDSF",
".",
"TRI",
",",
"... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 22,193 | [
"CPUSubtype",
")",
";"
] | [
"return",
"llvm",
"::",
"make_unique",
"<",
"PPCMachObjectWriter",
">",
"(",
"Is64Bit",
",",
"CPUType",
","
] |
GCC | nds32 | CPP | next_suggestion | CPU | 22,194 | [
"emit_cmp_and_jump_insns",
"(",
"dst_itr",
",",
"dst_end",
",",
"NE",
",",
"NULL",
",",
"SImode",
",",
"<NUM_LIT>",
",",
"byte_mode_loop",
")",
";"
] | [
"rtx",
"mask_least_3_bit",
";",
"int",
"start_regno",
";",
"bool",
"align_to_4_bytes",
"=",
"(",
"INTVAL",
"(",
"alignment",
")",
"&",
"<NUM_LIT>",
")",
"==",
"<NUM_LIT>",
";",
"if",
"(",
"TARGET_ISA_V3M",
"&&",
"!",
"align_to_4_bytes",
")",
"return",
"<NUM_LI... |
LLVM | Cpu0 | CPP | stmt_completion | CPU | 22,195 | [
")",
")",
"return",
"true",
";"
] | [
"if",
"(",
"getLexer",
"(",
")",
".",
"getKind",
"(",
")",
"==",
"AsmToken",
"::",
"LParen",
")",
"{",
"while",
"(",
"<NUM_LIT>",
")",
"{",
"Parser",
".",
"Lex",
"(",
")",
";",
"if",
"(",
"getLexer",
"(",
")",
".",
"getKind",
"(",
")",
"==",
"A... |
LLVM | R600 | CPP | program_repair | GPU | 22,196 | [
"<FIXS>",
"static",
"bool",
"hasVGPROperands",
"(",
"const",
"MachineInstr",
"&",
"MI",
",",
"const",
"SIRegisterInfo",
"*",
"TRI",
")",
"{",
"const",
"MachineRegisterInfo",
"&",
"MRI",
"=",
"MI",
".",
"getParent",
"(",
")",
"->",
"getParent",
"(",
")",
"-... | [
"return",
"new",
"SIFixSGPRCopies",
"(",
"tm",
")",
";",
"}",
"<BUGS>",
"const",
"TargetRegisterClass",
"*",
"SIFixSGPRCopies",
"::",
"inferRegClass",
"(",
"const",
"TargetRegisterInfo",
"*",
"TRI",
",",
"<BUGE>",
"const",
"MachineRegisterInfo",
"&",
"MRI",
",",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 22,197 | [
"i32",
")",
")",
",",
"<NUM_LIT>",
")",
";"
] | [
"static",
"SDValue",
"LowerBITCAST",
"(",
"SDValue",
"Op",
",",
"SelectionDAG",
"&",
"DAG",
")",
"{",
"if",
"(",
"Op",
".",
"getValueType",
"(",
")",
"!=",
"MVT",
"::",
"f16",
")",
"return",
"SDValue",
"(",
")",
";",
"assert",
"(",
"Op",
".",
"getOpe... |
LLVM | Xtensa | CPP | next_suggestion | MPU | 22,198 | [
"}"
] | [
"const",
"uint16_t",
"*",
"XtensaRegisterInfo",
"::",
"getCalleeSavedRegs",
"(",
"const",
"MachineFunction",
"*",
"MF",
")",
"const",
"{",
"return",
"CSR_Xtensa_SaveList",
";"
] |
LLVM | AArch64 | CPP | program_repair | CPU | 22,199 | [
"<FIXS>",
"int",
"Offset",
"=",
"M",
".",
"getStackProtectorGuardOffset",
"(",
")",
";",
"<FIXE>"
] | [
"BuildMI",
"(",
"MBB",
",",
"MI",
",",
"DL",
",",
"get",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
")",
".",
"addDef",
"(",
"Reg",
",",
"RegState",
"::",
"Renamable",
")",
".",
"addImm",
"(",
"SrcReg",
"->",
"Encoding",
")",
";",
"<BUGS>",
"int",
"... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.