Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | AMDGPU | CPP | next_suggestion | GPU | 22,300 | [
"Ops",
".",
"push_back",
"(",
"N",
"->",
"getOperand",
"(",
"i",
")",
")",
";"
] | [
"if",
"(",
"cast",
"<",
"MemSDNode",
">",
"(",
"N",
")",
"->",
"getAddressSpace",
"(",
")",
"!=",
"AMDGPUASI",
".",
"LOCAL_ADDRESS",
"||",
"!",
"Subtarget",
"->",
"ldsRequiresM0Init",
"(",
")",
")",
"return",
"N",
";",
"const",
"SITargetLowering",
"&",
"... |
GCC | alpha | CPP | code_generation | MPU | 22,301 | [
"static",
"void",
"vms_asm_named_section",
"(",
"const",
"char",
"*",
"name",
",",
"unsigned",
"int",
"flags",
",",
"tree",
"decl",
"ATTRIBUTE_UNUSED",
")",
"{",
"fputc",
"(",
"'",
"\\n",
"'",
",",
"asm_out_file",
")",
";",
"fprintf",
"(",
"asm_out_file",
... | [
"Switch",
"to",
"an",
"arbitrary",
"section",
"NAME",
"with",
"attributes",
"as",
"specified",
"by",
"FLAGS",
".",
"ALIGN",
"specifies",
"any",
"known",
"alignment",
"requirements",
"for",
"the",
"section",
";",
"0",
"if",
"the",
"default",
"should",
"be",
"... |
LLVM | ARM | CPP | next_suggestion | CPU | 22,302 | [
"}"
] | [
"const",
"MCExpr",
"*",
"LSBExpr",
";",
"SMLoc",
"E",
"=",
"Parser",
".",
"getTok",
"(",
")",
".",
"getLoc",
"(",
")",
";",
"if",
"(",
"getParser",
"(",
")",
".",
"parseExpression",
"(",
"LSBExpr",
")",
")",
"{",
"Error",
"(",
"E",
",",
"<STR_LIT>"... |
LLVM | X86 | CPP | stmt_completion | CPU | 22,303 | [
")",
"?",
"X86",
"::",
"CMOVE_",
"#",
"#",
"A",
":",
"X86",
"::",
"CMOVNE_",
"#",
"#",
"A",
";"
] | [
"assert",
"(",
"(",
"CC",
"==",
"X86",
"::",
"COND_E",
"||",
"CC",
"==",
"X86",
"::",
"COND_NE",
")",
"&&",
"<STR_LIT>",
"Unexpected CC",
"<STR_LIT>",
")",
";",
"case",
"X86",
"::",
"CMOVB_",
"#",
"#",
"A",
":",
"\\",
"case",
"X86",
"::",
"CMOVE_",
... |
LLVM | ARM | TD | next_suggestion | CPU | 22,304 | [
"let",
"RenderMethod",
"=",
"<STR_LIT>",
";"
] | [
"def",
"VecListFourQAllLanesAsmOperand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"ParserMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 22,305 | [
";"
] | [
"StringRef",
"Name",
";",
"if",
"(",
"getParser",
"(",
")",
".",
"parseIdentifier",
"(",
"Name",
")",
")",
"{",
"Error",
"(",
"L",
",",
"<STR_LIT>",
"expected identifier in directive",
"<STR_LIT>",
")",
";",
"return",
"false",
";",
"}",
"MCSymbolELF",
"*",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 22,306 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_vavghr",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rss32",
",",
"DoubleRegs",
":",
"$",
"Rtt32",
")",
",",
"<STR_LIT>",
",",
"tc_e4a7f9f0",
",",
"TypeALU64",
">",
",",
"... |
GCC | sparc | CPP | program_repair | CPU | 22,307 | [
"<FIXS>",
"enum",
"machine_mode",
"mode",
"ATTRIBUTE_UNUSED",
";",
"<FIXE>"
] | [
"intv9_regcmp_op",
"(",
"op",
",",
"mode",
")",
"register",
"rtx",
"op",
";",
"<BUGS>",
"enum",
"machine_mode",
"mode",
";",
"<BUGE>",
"{",
"enum",
"rtx_code",
"code",
"=",
"GET_CODE",
"(",
"op",
")",
";"
] |
LLVM | Sparc | CPP | next_suggestion | CPU | 22,308 | [
"unsigned",
"CFIIndex",
"=",
"MMI",
".",
"addFrameInst",
"(",
"MCCFIInstruction",
"::",
"createDefCfaRegister",
"(",
"nullptr",
",",
"regFP",
")",
")",
";"
] | [
"MachineBasicBlock",
"::",
"iterator",
"MBBI",
"=",
"MBB",
".",
"begin",
"(",
")",
";",
"DebugLoc",
"dl",
"=",
"MBBI",
"!=",
"MBB",
".",
"end",
"(",
")",
"?",
"MBBI",
"->",
"getDebugLoc",
"(",
")",
":",
"DebugLoc",
"(",
")",
";",
"int",
"NumBytes",
... |
LLVM | VE | TD | stmt_completion | CPU | 22,309 | [
"$",
"I",
")",
",",
"v256f64",
":",
"$",
"vz",
",",
"v256i1",
":",
"$",
"vm",
",",
"i32",
":",
"$",
"vl",
",",
"v256f64",
":",
"$",
"pt",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"int_ve_vl_vaddswsx_vsvmvl",
"simm7",
":",
"$",
"I",
",",
"v256f64",
":",
"$",
"vz",
",",
"v256i1",
":",
"$",
"vm",
",",
"v256f64",
":",
"$",
"pt",
",",
"i32",
":",
"$",
"vl",
")",
",",
"(",
"VADDSWSXivml_v",
"(",
"LO... |
GCC | i386 | CPP | stmt_completion | CPU | 22,310 | [
",",
"_",
"_",
"B",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256bh",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_cvtne2ps_pbh",
"(",
"_",
"_",
"m256",
"_",
"_",
"A",... |
GCC | xtensa | CPP | program_repair | MPU | 22,311 | [
"<FIXS>",
"{",
"<FIXE>"
] | [
"print_operand",
"(",
"file",
",",
"XEXP",
"(",
"XEXP",
"(",
"x",
",",
"<NUM_LIT>",
")",
",",
"<NUM_LIT>",
")",
",",
"<NUM_LIT>",
")",
";",
"}",
"else",
"<BUGS>",
"{",
"<BUGE>",
"output_addr_const",
"(",
"file",
",",
"x",
")",
";",
"fputs",
"(",
"let... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 22,312 | [
"}"
] | [
"if",
"(",
"Subtarget",
".",
"isPPC64",
"(",
")",
")",
"return",
"&",
"PPC",
"::",
"G8RCRegClass",
";",
"return",
"&",
"PPC",
"::",
"GPRCRegClass",
";"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 22,313 | [
"<NUM_LIT>",
"||",
"Subtarget",
".",
"hasBWI",
"(",
")",
")",
")",
"{"
] | [
"MVT",
"VT",
"=",
"Op",
"->",
"getSimpleValueType",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"In",
"=",
"Op",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"MVT",
"InVT",
"=",
"In",
".",
"getSimpleValueType",
"(",
")",
";",
"MVT",
"VTElt",
"=",
"VT",
... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 22,314 | [
"SXTB_cPt_V4",
":"
] | [
"default",
":",
"return",
"false",
";",
"case",
"Hexagon",
"::",
"ADD_ri_cPt",
":",
"case",
"Hexagon",
"::",
"ADD_ri_cNotPt",
":",
"case",
"Hexagon",
"::",
"ADD_rr_cPt",
":",
"case",
"Hexagon",
"::",
"ADD_rr_cNotPt",
":",
"case",
"Hexagon",
"::",
"XOR_rr_cPt",... |
LLVM | ARM | CPP | next_suggestion | CPU | 22,315 | [
"}"
] | [
"static",
"DecodeStatus",
"DecodeVLD1LN",
"(",
"llvm",
"::",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"Insn",
",",
"uint64_t",
"Address",
",",
"const",
"void",
"*",
"Decoder",
")",
"{",
"DecodeStatus",
"S",
"=",
"MCDisassembler",
"::",
"Success",
";",
"unsign... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 22,316 | [
"if",
"(",
"InstCnt",
")",
"*",
"InstCnt",
"+=",
"NumAndInsts",
";"
] | [
"if",
"(",
"!",
"MatchingBG",
"(",
"BG",
")",
")",
"continue",
";",
"if",
"(",
"BG",
".",
"StartIdx",
"<=",
"BG",
".",
"EndIdx",
")",
"{",
"for",
"(",
"unsigned",
"i",
"=",
"BG",
".",
"StartIdx",
";",
"i",
"<=",
"BG",
".",
"EndIdx",
";",
"++",
... |
GCC | s390 | CPP | code_generation | MPU | 22,317 | [
"static",
"bool",
"s390_call_saved_register_used",
"(",
"tree",
"call_expr",
")",
"{",
"CUMULATIVE_ARGS",
"cum_v",
";",
"cumulative_args_t",
"cum",
";",
"tree",
"parameter",
";",
"machine_mode",
"mode",
";",
"tree",
"type",
";",
"rtx",
"parm_rtx",
";",
"int",
"r... | [
"Checks",
"whether",
"the",
"given",
"ARGUMENT_LIST",
"would",
"use",
"a",
"caller",
"saved",
"register",
".",
"This",
"is",
"used",
"to",
"decide",
"whether",
"sibling",
"call",
"optimization",
"could",
"be",
"performed",
"on",
"the",
"respective",
"function",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 22,318 | [
"=",
"<STR_LIT>",
";"
] | [
"}",
"]",
">",
"{",
"let",
"ParserMatchClass",
"=",
"Imm0_255Operand",
";",
"let",
"PrintMethod"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 22,319 | [
"Format",
";"
] | [
"if",
"(",
"ComponentCount",
">",
"<NUM_LIT>",
")",
"return",
"<NUM_LIT>",
";",
"const",
"llvm",
"::",
"AMDGPU",
"::",
"GcnBufferFormatInfo",
"*",
"OldFormatInfo",
"=",
"llvm",
"::",
"AMDGPU",
"::",
"getGcnBufferFormatInfo",
"(",
"OldFormat",
",",
"STI",
")",
... |
GCC | arm | CPP | next_suggestion | CPU | 22,320 | [
"_",
"_",
"rv",
".",
"_",
"_",
"o",
"=",
"_",
"_",
"builtin_neon_vld4_dupv2sf",
"(",
"(",
"const",
"_",
"_",
"builtin_neon_sf",
"*",
")",
"_",
"_",
"a",
")",
";"
] | [
"vld4_dup_f32",
"(",
"const",
"float32_t",
"*",
"_",
"_",
"a",
")",
"{",
"union",
"{",
"float32x2x4_t",
"_",
"_",
"i",
";",
"_",
"_",
"builtin_neon_oi",
"_",
"_",
"o",
";",
"}",
"_",
"_",
"rv",
";"
] |
GCC | m68k | CPP | program_repair | MPU | 22,321 | [
"<FIXS>",
"{",
"char",
"*",
"tmp",
";",
"asprintf",
"(",
"&",
"tmp",
",",
"<STR_LIT>",
"%d",
"<STR_LIT>",
",",
"(",
"value",
"*",
"-",
"<NUM_LIT>",
")",
"-",
"<NUM_LIT>",
")",
";",
"m68k_library_id_string",
"=",
"tmp",
";",
"}",
"<FIXE>"
] | [
"error",
"(",
"<STR_LIT>",
"-mshared-library-id=%s is not between 0 and %d",
"<STR_LIT>",
",",
"arg",
",",
"MAX_LIBRARY_ID",
")",
";",
"else",
"<BUGS>",
"asprintf",
"(",
"(",
"char",
"*",
"*",
")",
"&",
"m68k_library_id_string",
",",
"<STR_LIT>",
"%d",
"<STR_LIT>",
... |
GCC | i386 | CPP | next_suggestion | CPU | 22,322 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_mask_max_pd",
"(",
"_",
"_",
"m128d",
"_",
"_",
"W",
"... |
GCC | s390 | MD | next_suggestion | MPU | 22,323 | [
"(",
"parallel",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V8HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"sign_extend",
":",
"V8HI",
"(",
"vec_select",
":",
"V8QI",
"(",
"match_operand",
":",
"V16QI",
"<NUM_LIT>",
"<STR_LIT>",
"<ST... |
LLVM | CSKY | CPP | program_repair | CPU | 22,324 | [
"<FIXS>",
"FunctionPass",
"*",
"createCSKYISelDag",
"(",
"CSKYTargetMachine",
"&",
"TM",
",",
"CodeGenOpt",
"::",
"Level",
"OptLevel",
")",
";",
"<FIXE>"
] | [
"class",
"FunctionPass",
";",
"class",
"PassRegistry",
";",
"<BUGS>",
"FunctionPass",
"*",
"createCSKYISelDag",
"(",
"CSKYTargetMachine",
"&",
"TM",
")",
";",
"<BUGE>",
"FunctionPass",
"*",
"createCSKYConstantIslandPass",
"(",
")",
";",
"void",
"initializeCSKYConstant... |
LLVM | X86 | CPP | program_repair | CPU | 22,325 | [
"<FIXS>",
"const",
"X86InstrInfo",
"*",
"TII",
"=",
"nullptr",
";",
"<FIXE>",
"<FIXS>",
"unsigned",
"int",
"EndbrOpcode",
"=",
"<NUM_LIT>",
";",
"<FIXE>"
] | [
"static",
"char",
"ID",
";",
"<BUGS>",
"const",
"X86InstrInfo",
"*",
"TII",
";",
"<BUGE>",
"<BUGS>",
"unsigned",
"int",
"EndbrOpcode",
";",
"<BUGE>"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 22,326 | [
"[",
"A64FXGI56",
"]",
">",
"{"
] | [
"def",
":",
"WriteRes",
"<",
"WriteST",
","
] |
GCC | aarch64 | CPP | next_suggestion | CPU | 22,327 | [
"}"
] | [
"insn_info",
"*",
"last",
"=",
"def",
"->",
"next_def",
"(",
")",
"->",
"insn",
"(",
")",
"->",
"prev_nondebug_insn",
"(",
")",
";",
"return",
"{",
"def",
"->",
"insn",
"(",
")",
",",
"last",
"}",
";"
] |
LLVM | BPF | CPP | next_suggestion | Virtual ISA | 22,328 | [
"MI",
".",
"eraseFromParent",
"(",
")",
";"
] | [
"SET_NEWCC",
"(",
"SETLT",
",",
"JSLT",
")",
";",
"SET_NEWCC",
"(",
"SETULT",
",",
"JULT",
")",
";",
"SET_NEWCC",
"(",
"SETLE",
",",
"JSLE",
")",
";",
"SET_NEWCC",
"(",
"SETULE",
",",
"JULE",
")",
";",
"default",
":",
"report_fatal_error",
"(",
"<STR_L... |
LLVM | Hexagon | TD | next_suggestion | DSP | 22,329 | [
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"J4_jumpseti",
":",
"HInst",
"<",
"(",
"outs",
"GeneralSubRegs",
":",
"$",
"Rd16",
")",
",",
"(",
"ins",
"u6_0Imm",
":",
"$",
"II",
",",
"b30_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_0663f615",
",",
"TypeCJ",
">",
",",
"Enc_9e4c3... |
GCC | sparc | MD | next_suggestion | CPU | 22,330 | [
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")"
] | [
"(",
"minus",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"]",
")",
"(",
"parallel",
"[",
"(",
"set",
"(",
"reg",
":",
"CCC",
"CC_REG",
")",
"(",
"compare",
":",
"CCC",
"(",
"zero_extend",
":",
"DI",... |
LLVM | ARM | CPP | next_suggestion | CPU | 22,331 | [
"if",
"(",
"unsigned",
"ShImm",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"MO2",
".",
"getImm",
"(",
")",
")",
")",
"O",
"<<",
"<STR_LIT>",
", ",
"<STR_LIT>",
"<<",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"MO2",
".",
"... | [
"if",
"(",
"!",
"MO1",
".",
"getReg",
"(",
")",
")",
"{",
"unsigned",
"ImmOffs",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"MO2",
".",
"getImm",
"(",
")",
")",
";",
"assert",
"(",
"ImmOffs",
"&&",
"<STR_LIT>",
"Malformed indexed load / store!",
"<STR_LIT>"... |
LLVM | X86 | CPP | stmt_completion | CPU | 22,332 | [
",",
"Subtarget",
",",
"DAG",
",",
"dl",
")",
";"
] | [
"SDValue",
"IMask",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"EXTRACT_SUBVECTOR",
",",
"dl",
",",
"MVT",
"::",
"v1i1",
",",
"DAG",
".",
"getBitcast",
"(",
"MVT",
"::",
"v8i1",
",",
"Mask",
")",
",",
"DAG",
".",
"getIntPtrConstant",
"(",
"<NUM_LIT>... |
GCC | m68k | MD | next_suggestion | MPU | 22,333 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"and",
"(",
"and",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
GCC | rs6000 | MD | next_suggestion | CPU | 22,334 | [
"<STR_LIT>"
] | [
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 22,335 | [
"let",
"PredAddress",
"=",
"pred",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"src",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"optype",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"sw",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"pred",
";",
"let",
"Dest",
"=",
"dest",
";",
"let",
"SrcA",
"=",
"src",
";",
"let",
... |
LLVM | Mips | CPP | next_suggestion | CPU | 22,336 | [
"BuildMI",
"(",
"*",
"BB",
",",
"MI",
",",
"DL",
",",
"TII",
"->",
"get",
"(",
"Mips",
"::",
"SUBREG_TO_REG",
")",
",",
"Wt",
")",
".",
"addImm",
"(",
"<NUM_LIT>",
")",
".",
"addReg",
"(",
"Fs",
")",
".",
"addImm",
"(",
"Mips",
"::",
"sub_lo",
... | [
"Register",
"Wd",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"Register",
"Wd_in",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"unsigned",
"Lane",
"=",
"MI",
".",
"getOpera... |
GCC | arm | CPP | stmt_completion | CPU | 22,337 | [
"c",
")",
";"
] | [
"vsliq_n_s16",
"(",
"int16x8_t",
"_",
"_",
"a",
",",
"int16x8_t",
"_",
"_",
"b",
",",
"const",
"int",
"_",
"_",
"c",
")",
"{",
"return",
"(",
"int16x8_t",
")",
"_",
"_",
"builtin_neon_vsli_nv8hi",
"(",
"_",
"_",
"a",
",",
"_",
"_",
"b",
",",
"_",... |
LLVM | FISC | CPP | stmt_completion | CPU | 22,338 | [
"createFISCDisassebler",
")",
";"
] | [
"TargetRegistry",
"::",
"RegisterMCDisassembler",
"(",
"TheFISCTarget",
","
] |
GCC | bfin | MD | stmt_completion | DSP | 22,339 | [
")",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>",
")"
] |
GCC | i386 | MD | next_suggestion | CPU | 22,340 | [
"<STR_LIT>"
] | [
"(",
"define_peephole2",
"[",
"(",
"match_scratch",
":",
"SWI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"parallel",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SWI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operator",
":",
"SWI",
"<NUM_LIT>",
"<STR_LIT>",
"[",
... |
GCC | rs6000 | MD | stmt_completion | CPU | 22,341 | [
")",
")"
] | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 22,342 | [
")",
"{"
] | [
"bool",
"AMDGPURegBankCombinerHelper",
"::",
"isFminnumIeee",
"(",
"const",
"MachineInstr",
"&",
"MI"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 22,343 | [
")",
";"
] | [
"if",
"(",
"RegNo",
"&",
"<NUM_LIT>",
")",
"return",
"Fail",
";",
"unsigned",
"Register",
"=",
"AArch64MCRegisterClasses",
"[",
"RegClassID",
"]",
".",
"getRegister",
"(",
"RegNo",
")",
";",
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"createReg",
"("... |
GCC | msp430 | MD | next_suggestion | MPU | 22,344 | [
"<STR_LIT>"
] | [
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNS_POPM",
")",
"]",
"<STR_LIT>"
] |
LLVM | Sparc | CPP | next_suggestion | CPU | 22,345 | [
"SDValue",
"OutChain",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"TokenFactor",
",",
"dl",
",",
"MVT",
"::",
"Other",
",",
"OutChains",
")",
";"
] | [
"LoadSDNode",
"*",
"LdNode",
"=",
"dyn_cast",
"<",
"LoadSDNode",
">",
"(",
"Op",
".",
"getNode",
"(",
")",
")",
";",
"assert",
"(",
"LdNode",
"&&",
"LdNode",
"->",
"getOffset",
"(",
")",
".",
"isUndef",
"(",
")",
"&&",
"<STR_LIT>",
"Unexpected node type"... |
GCC | loongarch | CPP | stmt_completion | CPU | 22,346 | [
"v8i16",
")",
"_",
"<NUM_LIT>",
",",
"(",
"v8i16",
")",
"_",
"<NUM_LIT>",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"_",
"m128i",
"_",
"_",
"lsx_vssran_b_h",
"(",
"_",
"_",
"m128i",
"_",
"<NUM_LI... |
GCC | aarch64 | MD | stmt_completion | CPU | 22,347 | [
")",
")"
] | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 22,348 | [
")",
".",
".",
".",
"}",
";"
] | [
"(",
"std",
"::",
"get",
"<",
"ThunkInserterT",
">",
"(",
"ThunkInserters",
")",
".",
"init",
"(",
"M",
")",
",",
"<NUM_LIT>"
] |
GCC | s390 | MD | next_suggestion | MPU | 22,349 | [
"]",
")"
] | [
"(",
"clobber",
"(",
"reg",
":",
"CC",
"CC_REGNUM",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 22,350 | [
"if",
"(",
"&",
"I",
"!=",
"CmpMI",
"&&",
"I",
".",
"modifiesRegister",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"TRI",
")",
")",
"{"
] | [
"if",
"(",
"I",
".",
"mayLoad",
"(",
")",
")",
"{",
"DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"Won't speculate load: ",
"<STR_LIT>",
"<<",
"I",
")",
";",
"return",
"false",
";",
"}",
"bool",
"DontMoveAcrossStore",
"=",
"true",
";",
"if",
"(",
... |
LLVM | ARM | TD | stmt_completion | CPU | 22,351 | [
"<STR_LIT>",
",",
"v4i32",
",",
"v4i16",
",",
"imm16",
">",
";"
] | [
"def",
"VSHLLi16",
":",
"N2VLShMax",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<STR_LIT>",
","
] |
LLVM | AVR | CPP | stmt_completion | MPU | 22,352 | [
"TM",
".",
"getMCAsmInfo",
"(",
")",
")",
";"
] | [
"case",
"TargetOpcode",
"::",
"KILL",
":",
"case",
"TargetOpcode",
"::",
"DBG_VALUE",
":",
"return",
"<NUM_LIT>",
";",
"case",
"TargetOpcode",
"::",
"INLINEASM",
":",
"case",
"TargetOpcode",
"::",
"INLINEASM_BR",
":",
"{",
"const",
"MachineFunction",
"&",
"MF",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 22,353 | [
"CMGEddi",
">",
";"
] | [
"def",
":",
"Neon_Scalar2SameMisc_cmpz_D_size_patterns",
"<",
"int_aarch64_neon_vcge",
","
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 22,354 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"accessSize",
"=",
"ByteAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"isExtended",
"=",
"<NUM_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"DecoderNamespace",
"=",
"<STR_LIT>",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT... |
GCC | msp430 | MD | next_suggestion | MPU | 22,355 | [
"<STR_LIT>"
] | [
"(",
"not",
":",
"QHI",
"(",
"match_operand",
":",
"QHI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 22,356 | [
",",
"uint64_t",
"Address",
",",
"const",
"void",
"*",
"Decoder",
")",
"{"
] | [
"static",
"DecodeStatus",
"DecodeSimm16",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"Insn"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 22,357 | [
")",
"{"
] | [
"APInt",
"FinalMask",
"=",
"RotatedSrcMask",
"&",
"MaskMI",
";",
"uint32_t",
"NewMB",
",",
"NewME",
";",
"bool",
"Simplified",
"=",
"false",
";",
"if",
"(",
"FinalMask",
".",
"isZero",
"(",
")",
")",
"{",
"bool",
"Is64Bit",
"=",
"(",
"MI",
".",
"getOpc... |
LLVM | JVM | CPP | code_generation | Virtual ISA | 22,358 | [
"unsigned",
"JVMAsmBackend",
"::",
"getNumFixupKinds",
"(",
")",
"const",
"{",
"return",
"<NUM_LIT>",
";",
"}"
] | [
"Get",
"the",
"number",
"of",
"target",
"specific",
"fixup",
"kinds",
"."
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 22,359 | [
"asm",
",",
"ZPR64",
">",
";"
] | [
"def",
"_D",
":",
"sve_int_un_pred_arit",
"<",
"<NUM_LIT>",
",",
"{",
"opc",
",",
"<NUM_LIT>",
"}",
","
] |
LLVM | OR1K | CPP | next_suggestion | CPU | 22,360 | [
"switch",
"(",
"CallConv",
")",
"{"
] | [
"DebugLoc",
"&",
"dl",
"=",
"CLI",
".",
"DL",
";",
"SmallVector",
"<",
"ISD",
"::",
"OutputArg",
",",
"<NUM_LIT>",
">",
"&",
"Outs",
"=",
"CLI",
".",
"Outs",
";",
"SmallVector",
"<",
"SDValue",
",",
"<NUM_LIT>",
">",
"&",
"OutVals",
"=",
"CLI",
".",
... |
GCC | i386 | CPP | stmt_completion | CPU | 22,361 | [
"lo",
"[",
"<NUM_LIT>",
"]",
",",
"label",
")",
";"
] | [
"}",
"if",
"(",
"CONST_INT_P",
"(",
"hi",
"[",
"<NUM_LIT>",
"]",
")",
")",
"switch",
"(",
"code",
")",
"{",
"case",
"LT",
":",
"case",
"LTU",
":",
"case",
"GE",
":",
"case",
"GEU",
":",
"if",
"(",
"lo",
"[",
"<NUM_LIT>",
"]",
"==",
"const0_rtx",
... |
GCC | mmix | MD | next_suggestion | CPU | 22,362 | [
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"\t",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")"
] |
GCC | i386 | MD | next_suggestion | CPU | 22,363 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"vec_concat",
":",
"V2SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>"... |
LLVM | ARM | CPP | next_suggestion | CPU | 22,364 | [
"return",
"NewBB",
";"
] | [
"MF",
"->",
"RenumberBlocks",
"(",
"NewBB",
")",
";",
"BBInfo",
".",
"insert",
"(",
"BBInfo",
".",
"begin",
"(",
")",
"+",
"NewBB",
"->",
"getNumber",
"(",
")",
",",
"BasicBlockInfo",
"(",
")",
")",
";",
"water_iterator",
"IP",
"=",
"std",
"::",
"low... |
LLVM | ARM | TD | next_suggestion | CPU | 22,365 | [
"}"
] | [
"def",
"Imm8AsmOperand",
":",
"ImmAsmOperand",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
";",
"}",
"def",
"imm8",
":",
"Operand",
"<",
"i32",
">",
",",
"ImmLeaf",
"<",
"i32",
",",
"[",
"{",
"return",
"Imm",
"=",
"=",
"<NUM_LIT>",
";",
"}",
"]",
">",
"{... |
GCC | mips | MD | stmt_completion | CPU | 22,366 | [
"<STR_LIT>",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"VH",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"VH",
"[",
"(",
"match_operand",
":",
"VH",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>... |
GCC | z8k | CPP | next_suggestion | MPU | 22,367 | [
"}"
] | [
"if",
"(",
"TARGET_PIC",
")",
"return",
"<NUM_LIT>",
";",
"if",
"(",
"TARGET_BIG",
")",
"return",
"(",
"data_ref_p_1",
"(",
"X",
")",
"||",
"(",
"GET_CODE",
"(",
"X",
")",
"==",
"CONST",
"&&",
"data_ref_p_1",
"(",
"XEXP",
"(",
"X",
",",
"<NUM_LIT>",
... |
LLVM | TMS320C64X | CPP | next_suggestion | VLIW | 22,368 | [
"set",
".",
"insert",
"(",
"(",
"i",
"<<",
"<NUM_LIT>",
")",
"+",
"<NUM_LIT>",
")",
";"
] | [
"fu",
"|=",
"IS_BSIDE",
"(",
"flags",
")",
"?",
"<NUM_LIT>",
":",
"<NUM_LIT>",
";",
"DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"*",
"MI",
"<<",
"<STR_LIT>",
" fixed to ",
"<STR_LIT>",
"<<",
"TII",
"->",
"res2Str",
"(",
"fu",
")",
"<<",
"<STR_LIT>",
"\\n\\n"... |
GCC | i386 | CPP | next_suggestion | CPU | 22,369 | [
"return",
"false",
";"
] | [
"if",
"(",
"(",
"TARGET_CPU_P",
"(",
"BDVER1",
")",
"||",
"TARGET_CPU_P",
"(",
"BDVER2",
")",
"||",
"TARGET_CPU_P",
"(",
"BDVER3",
")",
"||",
"TARGET_CPU_P",
"(",
"BDVER4",
")",
")",
"&&",
"flag_dispatch_scheduler",
")",
"switch",
"(",
"action",
")",
"{",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 22,370 | [
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
">",
";"
] | [
"def",
"A2_addh_l16_sat_hl",
":",
"T_XTYPE_ADD_SUB",
"<",
"<NUM_LIT>",
","
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 22,371 | [
">",
"(",
")",
";"
] | [
"auto",
"&",
"ST",
"=",
"static_cast",
"<",
"const",
"AArch64Subtarget",
"&",
">",
"(",
"Fn",
".",
"getSubtarget",
"(",
")",
")",
";",
"if",
"(",
"ST",
".",
"getProcFamily",
"(",
")",
"!=",
"AArch64Subtarget",
"::",
"Falkor",
")",
"return",
"false",
";... |
GCC | s390 | CPP | program_repair | MPU | 22,372 | [
"<FIXS>",
"machine_mode",
"mode_s",
"=",
"GET_MODE",
"(",
"src",
")",
";",
"<FIXE>"
] | [
"if",
"(",
"TARGET_Z10",
"&&",
"(",
"mode",
"==",
"DImode",
"||",
"mode",
"==",
"SImode",
")",
")",
"{",
"<BUGS>",
"enum",
"machine_mode",
"mode_s",
"=",
"GET_MODE",
"(",
"src",
")",
";",
"<BUGE>",
"if",
"(",
"mode_s",
"==",
"VOIDmode",
")",
"{"
] |
LLVM | PTX | CPP | next_suggestion | GPU | 22,373 | [
"PM",
".",
"add",
"(",
"createGCMachineCodeAnalysisPass",
"(",
")",
")",
";"
] | [
"PM",
".",
"add",
"(",
"createLowerInvokePass",
"(",
"getTargetLowering",
"(",
")",
")",
")",
";",
"PM",
".",
"add",
"(",
"createUnreachableBlockEliminationPass",
"(",
")",
")",
";",
"if",
"(",
"getOptLevel",
"(",
")",
"!=",
"CodeGenOpt",
"::",
"None",
")"... |
LLVM | X86 | CPP | stmt_completion | CPU | 22,374 | [
")",
",",
"DL",
",",
"VT",
",",
"RetVal",
")",
";"
] | [
"SDLoc",
"DL",
"(",
"Op",
")",
";",
"int",
"SSFI",
"=",
"MF",
".",
"getFrameInfo",
"(",
")",
"->",
"CreateStackObject",
"(",
"<NUM_LIT>",
",",
"StackAlignment",
",",
"false",
")",
";",
"SDValue",
"StackSlot",
"=",
"DAG",
".",
"getFrameIndex",
"(",
"SSFI"... |
GCC | rx | MD | stmt_completion | CPU | 22,375 | [
",",
"false",
")"
] | [
"(",
"sign_extend",
":",
"SI",
"(",
"match_operand",
":",
"small_int_modes",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"{",
"return",
"rx_gen_move_template",
"(",
"operands"
] |
GCC | aarch64 | CPP | code_generation | CPU | 22,376 | [
"vector_type_index",
"function_resolver",
"::",
"infer_vector_displacement_type",
"(",
"unsigned",
"int",
"argno",
")",
"{",
"type_suffix_index",
"type",
"=",
"infer_integer_vector_type",
"(",
"argno",
")",
";",
"if",
"(",
"type",
"==",
"NUM_TYPE_SUFFIXES",
")",
"retu... | [
"Require",
"argument",
"ARGNO",
"to",
"be",
"a",
"vector",
"displacement",
"in",
"a",
"gather-style",
"address",
".",
"Return",
"its",
"type",
"on",
"success",
",",
"otherwise",
"return",
"NUM_VECTOR_TYPES",
"."
] |
GCC | pa | MD | next_suggestion | CPU | 22,377 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]"
] |
LLVM | Tile64 | CPP | stmt_completion | VLIW | 22,378 | [
"(",
"<NUM_LIT>",
")",
";"
] | [
"SDValue",
"Tile64TargetLowering",
"::",
"LowerVASTART",
"(",
"SDValue",
"Op",
",",
"SelectionDAG",
"&",
"DAG",
")",
"const",
"{",
"MachineFunction",
"&",
"MF",
"=",
"DAG",
".",
"getMachineFunction",
"(",
")",
";",
"Tile64MachineFunctionInfo",
"*",
"FuncInfo",
"... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 22,379 | [
"}"
] | [
"}",
"else",
"continue",
";",
"unsigned",
"PtrAddrSpace",
"=",
"PtrValue",
"->",
"getType",
"(",
")",
"->",
"getPointerAddressSpace",
"(",
")",
";",
"if",
"(",
"PtrAddrSpace",
")",
"continue",
";",
"if",
"(",
"L",
"->",
"isLoopInvariant",
"(",
"PtrValue",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 22,380 | [
"let",
"isPredicable",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
... |
GCC | loongarch | MD | next_suggestion | CPU | 22,381 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"plus",
":",
"ANYF",
"(",
"match_operand",
":",
"ANYF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"ANYF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 22,382 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 22,383 | [
"}"
] | [
"assert",
"(",
"RD",
")",
";",
"RA",
"=",
"DFG",
".",
"addr",
"<",
"DefNode",
"*",
">",
"(",
"RD",
")",
";",
"}",
"return",
"RA",
".",
"Addr",
"->",
"getRegRef",
"(",
")",
";"
] |
GCC | mt | CPP | next_suggestion | CPU | 22,384 | [
"}"
] | [
"static",
"bool",
"mt_pass_in_stack",
"(",
"enum",
"machine_mode",
"mode",
"ATTRIBUTE_UNUSED",
",",
"tree",
"type",
")",
"{",
"return",
"(",
"(",
"(",
"type",
")",
"!=",
"<NUM_LIT>",
"&&",
"(",
"TREE_CODE",
"(",
"TYPE_SIZE",
"(",
"type",
")",
")",
"!=",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 22,385 | [
",",
"<NUM_LIT>",
")",
";"
] | [
"if",
"(",
"N",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"SCALAR_TO_VECTOR",
")",
"{",
"PatternNodeWithChain",
"=",
"N",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"if",
"(",
"ISD",
"::",
"isNON_EXTLoad",
"(",
"PatternNodeWithChain",
".",
"getNod... |
LLVM | Hexagon | TD | next_suggestion | DSP | 22,386 | [
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | SNES | CPP | stmt_completion | DSP | 22,387 | [
"NMBBI",
";"
] | [
"bool",
"Modified",
"=",
"false",
";",
"BlockIt",
"MBBI",
"=",
"MBB",
".",
"begin",
"(",
")",
",",
"E",
"=",
"MBB",
".",
"end",
"(",
")",
";",
"while",
"(",
"MBBI",
"!=",
"E",
")",
"{",
"BlockIt",
"NMBBI",
"=",
"std",
"::",
"next",
"(",
"MBBI",... |
GCC | mep | CPP | program_repair | CPU | 22,388 | [
"<FIXS>",
"(",
"OPTIONAL_CP_INSN",
"ivc2",
"-",
"p1",
"-",
"isa",
"(",
"SLOTS",
"P1",
")",
"(",
"INTRINSIC",
"<STR_LIT>",
"cpfmadia1s1_b",
"<STR_LIT>",
")",
"(",
"CPTYPE",
"V8QI",
")",
"VOLATILE",
")",
"<FIXE>"
] | [
";",
"iiiiiiii",
"<NUM_LIT>",
"qqqqq",
"ppppp",
"<NUM_LIT>",
"cpfmadia1s1",
".",
"b",
"crqp",
",",
"crpp",
",",
"simm8p0",
"(",
"p0_1",
")",
"(",
"dni",
"cpfmadia1s1_b_P1",
"<STR_LIT>",
"cpfmadia1s1.b $crqp,$crpp,simm8p0 Pn",
"<STR_LIT>",
"<BUGS>",
"(",
"OPTIONAL_CP... |
LLVM | Hexagon | TD | stmt_completion | DSP | 22,389 | [
";"
] | [
"def",
"A4_rcmpneqi",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"s32_0Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_5a2711e5",
",",
"TypeALU32_2op",
">",
",",
"Enc_b8c... |
GCC | i386 | MD | stmt_completion | CPU | 22,390 | [
")",
")",
")"
] | [
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 22,391 | [
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 22,392 | [
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 22,393 | [
"v4i32",
",",
"v4f32",
",",
"OpNode",
">",
";"
] | [
"def",
"v4i32rz",
":",
"BaseSIMDCmpTwoVector",
"<",
"<NUM_LIT>",
",",
"U",
",",
"{",
"S",
",",
"<NUM_LIT>",
"}",
",",
"<NUM_LIT>",
",",
"opc",
",",
"V128",
",",
"asm",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
","
] |
LLVM | Mips | CPP | next_suggestion | CPU | 22,394 | [
"}"
] | [
"MachineBasicBlock",
"*",
"MipsSETargetLowering",
"::",
"emitCapFloat32Store",
"(",
"MachineInstr",
"&",
"MI",
",",
"MachineBasicBlock",
"*",
"BB",
")",
"const",
"{",
"return",
"emitCapFloatStore",
"<",
"Mips",
"::",
"MFC1",
",",
"Mips",
"::",
"CAPSTORE32",
">",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 22,395 | [
"}"
] | [
"assert",
"(",
"N",
"->",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"OR",
"&&",
"<STR_LIT>",
"Unexpected Opcode",
"<STR_LIT>",
")",
";",
"MVT",
"VT",
"=",
"N",
"->",
"getSimpleValueType",
"(",
"<NUM_LIT>",
")",
";",
"if",
"(",
"!",
"VT",
".",
"isVector... |
LLVM | ARM | CPP | next_suggestion | CPU | 22,396 | [
"LoadCmpBB",
"->",
"addLiveIn",
"(",
"Desired",
".",
"getReg",
"(",
")",
")",
";"
] | [
"MachineOperand",
"&",
"Desired",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"MachineOperand",
"&",
"New",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"unsigned",
"DestLo",
"=",
"TRI",
"->",
"getSubReg",
"(",
"Dest",
".",
"ge... |
LLVM | X86 | CPP | stmt_completion | CPU | 22,397 | [
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
"||",
"Opc",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
")",
"return",
"true",
";"
] | [
"if",
"(",
"Opc",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
"||",
"Opc",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
"||",
"Opc",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
"||",
"Opc",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"return",
"true",
";",
"if",
"(",
"Op",
... |
GCC | csky | MD | stmt_completion | CPU | 22,398 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_cpu_unit",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"define_cpu_unit"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 22,399 | [
"}"
] | [
"iterator",
"end",
"(",
")",
"const",
"{",
"return",
"Masks",
".",
"end",
"(",
")",
";"
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.