Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
AMDGPU
CPP
stmt_completion
GPU
22,200
[ "PASS_NAME", ";" ]
[ "const", "char", "*", "getPassName", "(", ")", "const", "override", "{", "return" ]
LLVM
X86
CPP
next_suggestion
CPU
22,201
[ "return", "SDValue", "(", ")", ";" ]
[ "uint64_t", "MulAmt", "=", "C", "->", "getZExtValue", "(", ")", ";", "if", "(", "isPowerOf2_64", "(", "MulAmt", ")", "||", "MulAmt", "==", "<NUM_LIT>", "||", "MulAmt", "==", "<NUM_LIT>", "||", "MulAmt", "==", "<NUM_LIT>", ")", "return", "SDValue", "(", "...
LLVM
AMDGPU
CPP
stmt_completion
GPU
22,202
[ "]", "'", ";" ]
[ "void", "AMDGPUInstPrinter", "::", "printDPP8", "(", "const", "MCInst", "*", "MI", ",", "unsigned", "OpNo", ",", "const", "MCSubtargetInfo", "&", "STI", ",", "raw_ostream", "&", "O", ")", "{", "if", "(", "!", "AMDGPU", "::", "isGFX10", "(", "STI", ")", ...
LLVM
Hexagon
CPP
stmt_completion
DSP
22,203
[ "(", "createHexagonGenMux", "(", ")", ")", ";" ]
[ "if", "(", "!", "NoOpt", ")", "addPass", "(", "createHexagonNewValueJump", "(", ")", ")", ";", "addPass", "(", "createHexagonBranchRelaxation", "(", ")", ")", ";", "if", "(", "!", "NoOpt", ")", "{", "if", "(", "!", "DisableHardwareLoops", ")", "addPass", ...
GCC
tilepro
MD
next_suggestion
VLIW
22,204
[ "(", "ss_truncate", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_code_attr", "pack_insn", "[", "(", "truncate", "<STR_LIT>", ")", "(", "us_truncate", "<STR_LIT>", ")" ]
LLVM
AArch64
TD
stmt_completion
CPU
22,205
[ "[", "HasFullFP16", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Predicates", "=" ]
GCC
i386
MD
stmt_completion
CPU
22,206
[ "(", "XFmode", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "use", "(", "match_operand", ":", "MODEF", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "use", "(", "match_operand", ":", "MODEF", "<NUM_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "{", "rtx", "op0", "=", "gen_r...
LLVM
AArch64
TD
stmt_completion
CPU
22,207
[ "-", "<NUM_LIT>", ";" ]
[ "}", "]", ">", ";", "def", "fpimm64XForm", ":", "SDNodeXForm", "<", "fpimm", ",", "[", "{", "APFloat", "InVal", "=", "N", "-", ">", "getValueAPF", "(", ")", ";", "uint32_t", "enc", "=", "AArch64_AM", ":", ":", "getFP64Imm", "(", "InVal", ")", ";", ...
GCC
rs6000
MD
stmt_completion
CPU
22,208
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_reservation", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_reservation" ]
LLVM
PowerPC
CPP
program_repair
CPU
22,209
[ "<FIXS>", "<FIXE>", "<FIXS>", "if", "(", "!", "isLargeFrame", ")", "{", "<FIXE>" ]
[ "}", "if", "(", "HasBP", "&&", "MaxAlign", ">", "<NUM_LIT>", ")", "{", "<BUGS>", "assert", "(", "isPowerOf2_32", "(", "MaxAlign", ")", "&&", "isInt", "<NUM_LIT>", ">", "(", "MaxAlign", ")", "&&", "<STR_LIT>", "Invalid alignment!", "<STR_LIT>", ")", ";", "<...
LLVM
ARM
TD
next_suggestion
CPU
22,210
[ "}" ]
[ "def", "AddrMode6dupAlign64or128AsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "let", "DiagnosticType", "=", "<STR_LIT>", ";" ]
LLVM
BPF
CPP
stmt_completion
Virtual ISA
22,211
[ ")", "SecName", "=", "<STR_LIT>", ".extern", "<STR_LIT>", ";" ]
[ "uint32_t", "ProtoTypeId", ";", "const", "std", "::", "unordered_map", "<", "uint32_t", ",", "StringRef", ">", "FuncArgNames", ";", "visitSubroutineType", "(", "SP", "->", "getType", "(", ")", ",", "false", ",", "FuncArgNames", ",", "ProtoTypeId", ")", ";", ...
LLVM
Hexagon
CPP
stmt_completion
DSP
22,212
[ "SuperR", ";" ]
[ "RI", ".", "RegClass", "=", "nullptr", ";", "}", "}", "else", "RI", ".", "RegClass", "=", "RC", ";", "}", "}", "for", "(", "MCPhysReg", "R", "=", "<NUM_LIT>", ",", "NR", "=", "TRI", ".", "getNumRegs", "(", ")", ";", "R", "!=", "NR", ";", "++", ...
LLVM
AArch64
CPP
next_suggestion
CPU
22,213
[ "BuildMI", "(", "MBB", ",", "MBBI", ",", "DL", ",", "TII", "->", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ".", "addReg", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "RegState", "::", "Kill", ")", ".", "addReg", "(", "<STR_LIT>", "::", "<ST...
[ "}", "if", "(", "F", ".", "hasPersonalityFn", "(", ")", ")", "{", "EHPersonality", "Per", "=", "classifyEHPersonality", "(", "F", ".", "getPersonalityFn", "(", ")", ")", ";", "if", "(", "isAsynchronousEHPersonality", "(", "Per", ")", ")", "{", "BuildMI", ...
GCC
arm
CPP
stmt_completion
CPU
22,214
[ "a", ",", "int32x4_t", "_", "_", "b", ")", "{" ]
[ "_", "_", "arm_vmladavq_s32", "(", "int32x4_t", "_", "_" ]
GCC
sparc
MD
stmt_completion
CPU
22,215
[ ")" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
LLVM
AArch64
CPP
code_generation
CPU
22,216
[ "BitVector", "AArch64RegisterInfo", "::", "getReservedRegs", "(", "const", "MachineFunction", "&", "MF", ")", "const", "{", "const", "AArch64FrameLowering", "*", "TFI", "=", "getFrameLowering", "(", "MF", ")", ";", "BitVector", "Reserved", "(", "getNumRegs", "(", ...
[ "getReservedRegs", "-", "Returns", "a", "bitset", "indexed", "by", "physical", "register", "number", "indicating", "if", "a", "register", "is", "a", "special", "register", "that", "has", "particular", "uses", "and", "should", "be", "considered", "unavailable", "...
GCC
arm
MD
stmt_completion
CPU
22,217
[ "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
22,218
[ "::", "amdgcn_wqm", ":" ]
[ "switch", "(", "IntrinsicID", ")", "{", "case", "Intrinsic", "::", "amdgcn_if_break", ":", "{", "MachineBasicBlock", "*", "BB", "=", "I", ".", "getParent", "(", ")", ";", "BuildMI", "(", "*", "BB", ",", "&", "I", ",", "I", ".", "getDebugLoc", "(", ")...
GCC
spu
MD
program_repair
MPU
22,219
[ "<FIXS>", "rtx_insn", "*", "insns", "=", "get_insns", "(", ")", "<FIXE>" ]
[ "emit_library_call_value", "(", "convert_optab_libfunc", "(", "ufloat_optab", ",", "DFmode", ",", "SImode", ")", ",", "NULL_RTX", ",", "LCT_NORMAL", ",", "DFmode", ",", "<NUM_LIT>", ",", "operands", "[", "<NUM_LIT>", "]", ",", "SImode", ")", "<BUGS>", "insns", ...
LLVM
AArch64
TD
program_repair
CPU
22,220
[ "<FIXS>", "[", "]", ",", "NoItinerary", ">", "{", "<FIXE>" ]
[ ":", "A64I_condcmpimm", "sf", ",", "op", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", ")", ",", "(", "ins", "GPR", ":", "$", "Rn", ",", "uimm5", ":", "$", "UImm5", ",", "uimm4", ":", "$", "NZCVImm", ",", "cond_code_op", "...
LLVM
ARM
TD
stmt_completion
CPU
22,221
[ "=", "nImmSplatI8AsmOperand", ";" ]
[ "def", "nImmSplatI8AsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "}", "def", "nImmSplatI8", ":", "Operand", "<", "i32", ">", "{", "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass" ]
GCC
arm
MD
next_suggestion
CPU
22,222
[ ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", ")", ")", ")", "(", "clobber", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "[", "(", "set", "(", "match_dup", "...
LLVM
X86
CPP
next_suggestion
CPU
22,223
[ "StackSlotForVirtReg", "[", "VirtReg", "]", "=", "FrameIdx", ";" ]
[ "int", "X86FastPreTileConfig", "::", "getStackSpaceFor", "(", "Register", "VirtReg", ")", "{", "int", "SS", "=", "StackSlotForVirtReg", "[", "VirtReg", "]", ";", "if", "(", "SS", "!=", "-", "<NUM_LIT>", ")", "return", "SS", ";", "const", "TargetRegisterClass",...
LLVM
AMDGPU
CPP
next_suggestion
GPU
22,224
[ "}" ]
[ "bool", "HasTerminator", "=", "Terminator", "!=", "MBB", "->", "instr_end", "(", ")", ";", "if", "(", "HasTerminator", ")", "{", "TII", "->", "ReplaceTailWithBranchTo", "(", "Terminator", ",", "Dest", ")", ";", "}", "if", "(", "++", "MachineFunction", "::"...
GCC
pa
MD
stmt_completion
CPU
22,225
[ ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
R600
CPP
next_suggestion
GPU
22,226
[ "ScratchPtrReg", "=", "AMDGPU", "::", "SGPR0", ";" ]
[ "case", "AMDGPU", "::", "SI_SPILL_V512_SAVE", ":", "case", "AMDGPU", "::", "SI_SPILL_V256_SAVE", ":", "case", "AMDGPU", "::", "SI_SPILL_V128_SAVE", ":", "case", "AMDGPU", "::", "SI_SPILL_V96_SAVE", ":", "case", "AMDGPU", "::", "SI_SPILL_V64_SAVE", ":", "case", "AM...
GCC
sparc
CPP
stmt_completion
CPU
22,227
[ "]", "=", "reg2", ";" ]
[ "const", "char", "*", "output_probe_stack_range", "(", "rtx", "reg1", ",", "rtx", "reg2", ")", "{", "static", "int", "labelno", "=", "<NUM_LIT>", ";", "char", "loop_lab", "[", "<NUM_LIT>", "]", ",", "end_lab", "[", "<NUM_LIT>", "]", ";", "rtx", "xops", "...
LLVM
ARM
TD
stmt_completion
CPU
22,228
[ "Requires", "<", "[", "HasNEON", ",", "HasFullFP16", "]", ">", ";" ]
[ "def", "VRSQRTEhq", ":", "N2VQInt", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "IIC_VUNAQ", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "v8f16", ",", "v8f16", ",", "int_arm_neon_vrsqrte", ">", ...
GCC
ia64
MD
next_suggestion
CPU
22,229
[ "<STR_LIT>" ]
[ "(", "const_int", "<NUM_LIT>", ")", "]", ")", "(", "match_operand", ":", "BI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
22,230
[ "}" ]
[ "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "...
LLVM
TPC
CPP
next_suggestion
Virtual ISA
22,231
[ "const", "SCEV", "*", "Step", "=", "AddRec", "->", "getStepRecurrence", "(", "*", "SE", ")", ";" ]
[ "if", "(", "!", "InductionDescriptor", "::", "isInductionPHI", "(", "PhiPtr", ",", "L", ",", "SE", ",", "ID", ")", ")", "continue", ";", "const", "SCEVAddRecExpr", "*", "AddRec", "=", "dyn_cast", "<", "SCEVAddRecExpr", ">", "(", "SE", "->", "getSCEV", "(...
LLVM
Mips
TD
stmt_completion
CPU
22,232
[ "IsCommutable", ";" ]
[ "class", "AVER_U_D_DESC", ":", "MSA_3R_DESC_BASE", "<", "<STR_LIT>", ",", "int_mips_aver_u_d", ",", "MSA128DOpnd", ">", "," ]
GCC
arm
CPP
next_suggestion
CPU
22,233
[ "}" ]
[ "vrhadd_s16", "(", "int16x4_t", "_", "_", "a", ",", "int16x4_t", "_", "_", "b", ")", "{", "return", "(", "int16x4_t", ")", "_", "_", "builtin_neon_vrhaddsv4hi", "(", "_", "_", "a", ",", "_", "_", "b", ")", ";" ]
LLVM
Mips
CPP
stmt_completion
CPU
22,234
[ ")", "||", "(", "SplatValue", ".", "getZExtValue", "(", ")", ">=", "EltSize", ")", ")", "return", "SDValue", "(", ")", ";" ]
[ "BuildVectorSDNode", "*", "BV", "=", "dyn_cast", "<", "BuildVectorSDNode", ">", "(", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "if", "(", "!", "Subtarget", ".", "hasDSP", "(", ")", ")", "return", "SDValue", "(", ")", ";", "if", "(", "...
LLVM
ARM
CPP
next_suggestion
CPU
22,235
[ "}" ]
[ "const", "TargetRegisterClass", "*", "ARMBaseRegisterInfo", "::", "getPointerRegClass", "(", "unsigned", "Kind", ")", "const", "{", "return", "ARM", "::", "GPRRegisterClass", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
22,236
[ "}" ]
[ "if", "(", "MMO", ")", "{", "const", "PseudoSourceValue", "*", "PSV", "=", "MMO", "->", "getPseudoValue", "(", ")", ";", "if", "(", "PSV", "&&", "PSV", "==", "PseudoSourceValue", "::", "getConstantPool", "(", ")", ")", "{", "return", "true", ";", "}", ...
LLVM
X86
CPP
next_suggestion
CPU
22,237
[ "}" ]
[ "assert", "(", "Chain", ".", "getOpcode", "(", ")", "==", "ISD", "::", "TokenFactor", "&&", "<STR_LIT>", "Unexpected chain operand", "<STR_LIT>", ")", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "Chain", ".", "getNumOperands", "(", "...
LLVM
Hexagon
TD
next_suggestion
DSP
22,238
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_vsubw", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rtt32", ",", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_946df596", ",", "TypeALU64", ">", ",", "E...
LLVM
PowerPC
TD
next_suggestion
CPU
22,239
[ "def", "immZExt16", ":", "PatLeaf", "<", "(", "imm", ")", ",", "[", "{" ]
[ "APFloatOfN", ".", "convert", "(", "APFloat", ":", ":", "IEEEdouble", "(", ")", ",", "APFloat", ":", ":", "rmNearestTiesToEven", ",", "&", "Unused", ")", ";", "uint32_t", "Lo", "=", "(", "uint32_t", ")", "(", "APFloatOfN", ".", "bitcastToAPInt", "(", ")"...
GCC
iq2000
CPP
program_repair
CPU
22,240
[ "<FIXS>", "machine_mode", "mode", ";", "<FIXE>" ]
[ "rtx_insn", "*", "cur_insn", ")", "{", "rtx", "set_reg", ";", "<BUGS>", "enum", "machine_mode", "mode", ";", "<BUGE>", "rtx_insn", "*", "next_insn", "=", "cur_insn", "?", "NEXT_INSN", "(", "cur_insn", ")", ":", "NULL", ";", "int", "num_nops", ";" ]
GCC
i386
CPP
stmt_completion
CPU
22,241
[ "_", "A", ",", "(", "_", "_", "v8hi", ")", "_", "_", "B", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_rot_epi16", "(", "_", "_", "m128i", "_", "_", "A", ","...
LLVM
X86
TD
program_repair
CPU
22,242
[ "<FIXS>", "SchedWriteFCmpSizes", ".", "PS", ".", "Scl", ">", ",", "XS", ",", "VEX_4V", ",", "VEX_LIG", ",", "VEX_WIG", ";", "<FIXE>", "<FIXS>", "SchedWriteFCmpSizes", ".", "PD", ".", "Scl", ">", ",", "<FIXE>" ]
[ "defm", "VCMPSS", ":", "sse12_cmp_scalar", "FR32", ",", "f32mem", ",", "AVXCC", ",", "X86cmps", ",", "f32", ",", "loadf32", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<BUGS>", "SchedWriteFCmp", ".", "Scl", ">", ",", "XS", ",", "VEX_4V", ",", "VEX_LIG", ",...
LLVM
AArch64
TD
next_suggestion
CPU
22,243
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Zd", ";", "bits", "<", "<NUM_LIT>", ">", "imm", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sz8_64", ";", "let", "In...
LLVM
X86
CPP
next_suggestion
CPU
22,244
[ "}" ]
[ "bool", "IsHighZero", "=", "(", "Zeroable", "&", "<NUM_LIT>", ")", "==", "<NUM_LIT>", ";", "if", "(", "WidenedMask", "[", "<NUM_LIT>", "]", "==", "<NUM_LIT>", "&&", "IsHighZero", ")", "{", "MVT", "SubVT", "=", "MVT", "::", "getVectorVT", "(", "VT", ".", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
22,245
[ "unsigned", "Size", "=", "(", "Opcode", "==", "AMDGPU", "::", "S_SEXT_I32_I8", ")", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";" ]
[ "swapOperands", "(", "Inst", ")", ";", "}", "break", ";", "case", "AMDGPU", "::", "S_LSHL_B64", ":", "if", "(", "ST", ".", "getGeneration", "(", ")", ">=", "SISubtarget", "::", "VOLCANIC_ISLANDS", ")", "{", "NewOpcode", "=", "AMDGPU", "::", "V_LSHLREV_B64"...
LLVM
SPIRV
CPP
next_suggestion
Virtual ISA
22,246
[ "}" ]
[ "return", "v", "(", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "}", "else", "{", "return", "<NUM_LIT>", ";", "}" ]
GCC
vax
MD
stmt_completion
CPU
22,247
[ "<STR_LIT>", ")", ")" ]
[ "(", "if_then_else", "(", "eq", "(", "zero_extract", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>" ]
LLVM
X86
CPP
next_suggestion
CPU
22,248
[ "break", ";" ]
[ "break", ";", "}", "if", "(", "J", "==", "I", ")", "return", "false", ";", "}", "}", "MachineInstr", "*", "Sub", "=", "nullptr", ";", "const", "TargetRegisterInfo", "*", "TRI", "=", "&", "getRegisterInfo", "(", ")", ";", "MachineBasicBlock", "::", "rev...
LLVM
AArch64
CPP
program_repair
CPU
22,249
[ "<FIXS>", "std", "::", "string", "Endian", "=", "LittleEndian", "?", "<STR_LIT>", "e", "<STR_LIT>", ":", "<STR_LIT>", "E", "<STR_LIT>", ";", "std", "::", "string", "Ptr32", "=", "TT", ".", "getEnvironment", "(", ")", "==", "Triple", "::", "GNUILP32", "?", ...
[ "}", "if", "(", "TT", ".", "isOSBinFormatCOFF", "(", ")", ")", "return", "<STR_LIT>", "e-m:w-p:64:64-i32:32-i64:64-i128:128-n32:64-S128", "<STR_LIT>", ";", "<BUGS>", "if", "(", "LittleEndian", ")", "return", "<STR_LIT>", "e-m:e-i8:8:32-i16:16:32-i64:64-i128:128-n32:64-S128"...
GCC
arm
CPP
stmt_completion
CPU
22,250
[ "mve_pred16_t", "_", "_", "p", ")", "{" ]
[ "_", "_", "arm_vbicq_m_n", "(", "uint32x4_t", "_", "_", "a", ",", "const", "int", "_", "_", "imm", "," ]
LLVM
Mips
CPP
next_suggestion
CPU
22,251
[ "}" ]
[ "return", "FRet", ";", "case", "Type", "::", "DoubleTyID", ":", "return", "DRet", ";", "case", "Type", "::", "StructTyID", ":", "if", "(", "T", "->", "getStructNumElements", "(", ")", "!=", "<NUM_LIT>", ")", "break", ";", "if", "(", "(", "T", "->", "...
LLVM
AMDGPU
TD
stmt_completion
GPU
22,252
[ ")", ">", ";" ]
[ "def", "isGFX6GFX7GFX8GFX9", ":", "Predicate", "<", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", ">", ",", "AssemblerPredicate", "<", "(", "all_of", "(", "not", "FeatureGFX10Insts", ")" ]
LLVM
AMDGPU
CPP
program_repair
GPU
22,253
[ "<FIXS>", "bool", "isVISrc_64_f16", "(", ")", "const", "{", "<FIXE>", "<FIXS>", "bool", "isVISrc_64_b32", "(", ")", "const", "{", "<FIXE>" ]
[ "return", "isVISrcF16", "(", ")", "||", "isVISrcB32", "(", ")", ";", "}", "<BUGS>", "bool", "isVISrc_64F16", "(", ")", "const", "{", "<BUGE>", "return", "isRegOrInlineNoMods", "(", "AMDGPU", "::", "VReg_64RegClassID", ",", "MVT", "::", "f16", ")", ";", "}"...
LLVM
X86
CPP
stmt_completion
CPU
22,254
[ ")", ";" ]
[ "BuildMI", "(", "offsetMBB", ",", "DL", ",", "TII", "->", "get", "(", "X86", "::", "ADD32ri", ")", ",", "NextOffsetReg", ")", ".", "addReg", "(", "OffsetReg", ")", ".", "addImm", "(", "UseFPOffset", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ")", ";", "BuildM...
LLVM
Hexagon
CPP
next_suggestion
DSP
22,255
[ "unsigned", "Shift", "=", "Log2_32", "(", "SegLen", ")", ";" ]
[ "assert", "(", "S", "!=", "~", "<NUM_LIT>", "u", "&&", "<STR_LIT>", "Unexpected undef", "<STR_LIT>", ")", ";", "assert", "(", "S", "!=", "~", "<NUM_LIT>", "u", "&&", "<STR_LIT>", "Unexpected multi", "<STR_LIT>", ")", ";", "if", "(", "InvMap", ".", "size", ...
LLVM
SystemZ
CPP
stmt_completion
CPU
22,256
[ "getDataLayout", "(", ")", ")", ";" ]
[ "MachineFunction", "&", "MF", "=", "DAG", ".", "getMachineFunction", "(", ")", ";", "MachineFrameInfo", "*", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "MFI", "->", "setReturnAddressIsTaken", "(", "true", ")", ";", "if", "(", "verifyReturnAddressA...
GCC
rs6000
MD
next_suggestion
CPU
22,257
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Hexagon
TD
stmt_completion
DSP
22,258
[ "<NUM_LIT>", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", "<N...
LLVM
AArch64
CPP
code_generation
CPU
22,259
[ "const", "AArch64Subtarget", "*", "AArch64TargetMachine", "::", "getSubtargetImpl", "(", "const", "Function", "&", "F", ")", "const", "{", "AttributeSet", "FnAttrs", "=", "F", ".", "getAttributes", "(", ")", ";", "Attribute", "CPUAttr", "=", "FnAttrs", ".", "g...
[ "Virtual", "method", "implemented", "by", "subclasses", "that", "returns", "a", "reference", "to", "that", "target", "'s", "TargetSubtargetInfo-derived", "member", "variable", "." ]
LLVM
ARM64
TD
next_suggestion
CPU
22,260
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "type", ";" ]
[ "class", "BaseFPToInteger", "<", "bits", "<", "<NUM_LIT>", ">", "type", ",", "bits", "<", "<NUM_LIT>", ">", "rmode", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "RegisterClass", "srcType", ",", "RegisterClass", "dstType", ",", "Operand", "immType", ",...
LLVM
FISC
CPP
next_suggestion
CPU
22,261
[ "case", "ISD", "::", "CondCode", "::", "SETOGE", ":", "case", "ISD", "::", "CondCode", "::", "SETUGE", ":", "case", "ISD", "::", "CondCode", "::", "SETGE", ":", "TargetCCode", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "break", ";" ]
[ "SDValue", "LHS", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "RHS", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "Target", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "EVT", "CompareTys", ...
LLVM
ARM
CPP
stmt_completion
CPU
22,262
[ "const", "{" ]
[ "bool", "hasSpecCtrl", "(", ")" ]
LLVM
X86
TD
program_repair
CPU
22,263
[ "<FIXS>", "EVEX", ",", "VVVV", ",", "EVEX_K", ",", "Sched", "[", "sched", ".", "Folded", ",", "sched", ".", "ReadAfterFold", "]", ">", ";", "<FIXE>" ]
[ "(", "_", ".", "VT", "_", ".", "RC", ":", "$", "src1", ")", ",", "(", "_", ".", "VT", "(", "_", ".", "LdFrag", "addr", ":", "$", "src2", ")", ")", ",", "cond", ")", ")", ")", ")", "]", ">", ",", "<BUGS>", "EVEX_4V", ",", "EVEX_K", ",", ...
GCC
loongarch
CPP
program_repair
CPU
22,264
[ "<FIXS>", "&&", "loongarch_valid_index_p", "(", "info", ",", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ",", "mode", ",", "strict_p", ")", ")", "<FIXE>" ]
[ "}", "if", "(", "loongarch_valid_base_register_p", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ",", "mode", ",", "strict_p", ")", "<BUGS>", "&&", "loongarch_valid_index_p", "(", "info", ",", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ",", "mode", ",", "s...
GCC
visium
MD
stmt_completion
Virtual ISA
22,265
[ ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "I", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ashiftrt", ":", "I", "(", "match_operand", ":", "I", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<S...
LLVM
R600
CPP
next_suggestion
GPU
22,266
[ "}" ]
[ "case", "Intrinsic", "::", "r600_read_ngroups_y", ":", "return", "LowerParameter", "(", "DAG", ",", "VT", ",", "VT", ",", "DL", ",", "DAG", ".", "getEntryNode", "(", ")", ",", "<NUM_LIT>", ",", "false", ")", ";", "case", "Intrinsic", "::", "r600_read_ngrou...
LLVM
AMDGPU
TD
stmt_completion
GPU
22,267
[ ",", "<STR_LIT>", ",", "<STR_LIT>", ">", ";" ]
[ "def", "FeatureNSAtoVMEMBug", ":", "SubtargetFeature", "<", "<STR_LIT>", ",", "<STR_LIT>" ]
LLVM
X86
CPP
program_repair
CPU
22,268
[ "<FIXS>", "if", "(", "Subtarget", "->", "hasSSE41", "(", ")", "||", "Subtarget", "->", "hasAVX", "(", ")", ")", "{", "<FIXE>" ]
[ "setOperationAction", "(", "ISD", "::", "SINT_TO_FP", ",", "MVT", "::", "v4i32", ",", "Legal", ")", ";", "}", "<BUGS>", "if", "(", "Subtarget", "->", "hasSSE41", "(", ")", ")", "{", "<BUGE>", "setOperationAction", "(", "ISD", "::", "FFLOOR", ",", "MVT", ...
LLVM
TL45
CPP
stmt_completion
MPU
22,269
[ ")", ";" ]
[ "if", "(", "!", "MO", ".", "isJTI", "(", ")", "&&", "!", "MO", ".", "isMBB", "(", ")", "&&", "MO", ".", "getOffset", "(", ")", ")", "ME", "=", "MCBinaryExpr", "::", "createAdd", "(", "ME", ",", "MCConstantExpr", "::", "create", "(", "MO", ".", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
22,270
[ "true", ";" ]
[ "if", "(", "Subtarget", "->", "hasFP32Denormals", "(", ")", ")", "return", "Subtarget", "->", "hasFastFMAF32", "(", ")", "||", "Subtarget", "->", "hasDLInsts", "(", ")", ";", "return", "Subtarget", "->", "hasFastFMAF32", "(", ")", "&&", "Subtarget", "->", ...
GCC
m68k
MD
stmt_completion
MPU
22,271
[ ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "and", "(", "and", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "...
GCC
aarch64
MD
stmt_completion
CPU
22,272
[ "V2DI", "DI", "]", ")" ]
[ "(", "define_mode_iterator", "VSDQ_I_DI", "[", "V8QI", "V16QI", "V4HI", "V8HI", "V2SI", "V4SI" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
22,273
[ "addMemOperand", "(", "MF", ",", "MMO", ")", ";" ]
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "NewMIs", ".", "size", "(", ")", ";", "i", "!=", "e", ";", "++", "i", ")", "MBB", ".", "insert", "(", "MI", ",", "NewMIs", "[", "i", "]", ")", ";", "const", "MachineFrameInfo", "&", ...
GCC
i386
CPP
next_suggestion
CPU
22,274
[ "if", "(", "suffix", "==", "'", "w", "'", ")", "return", "XFmode", ";" ]
[ "static", "machine_mode", "ix86_c_mode_for_suffix", "(", "char", "suffix", ")", "{", "if", "(", "suffix", "==", "'", "q", "'", ")", "return", "TFmode", ";" ]
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
22,275
[ ")", ")", ";" ]
[ "if", "(", "getOptLevel", "(", ")", "!=", "CodeGenOpt", "::", "None", ")", "{", "addPass", "(", "createWebAssemblyPrepareForLiveIntervals", "(", ")", ")", ";", "addPass", "(", "createWebAssemblyOptimizeLiveIntervals", "(", ")", ")", ";", "addPass", "(", "createW...
LLVM
X86
TD
program_repair
CPU
22,276
[ "<FIXS>", "class", "VEX_W", "{", "bit", "HasVEX_W", "=", "<NUM_LIT>", ";", "}", "class", "VEX_WIG", "{", "bit", "IgnoresVEX_W", "=", "<NUM_LIT>", ";", "}", "<FIXE>", "<FIXS>", "class", "VEX_W1X", "{", "bit", "HasVEX_W", "=", "<NUM_LIT>", ";", "bit", "EVEX_...
[ "class", "TAPD", ":", "TA", "{", "Prefix", "OpPrefix", "=", "PD", ";", "}", "class", "TAXD", ":", "TA", "{", "Prefix", "OpPrefix", "=", "XD", ";", "}", "class", "VEX", "{", "Encoding", "OpEnc", "=", "EncVEX", ";", "}", "<BUGS>", "class", "VEX_W", "...
LLVM
AArch64
TD
next_suggestion
CPU
22,277
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "type", ";", "let", "Inst", "{", ...
GCC
spu
CPP
program_repair
MPU
22,278
[ "<FIXS>", "nor_code", "=", "optab_handler", "(", "one_cmpl_optab", ",", "(", "int", ")", "dest_mode", ")", "->", "insn_code", ";", "<FIXE>" ]
[ "{", "enum", "insn_code", "nor_code", ";", "rtx", "eq_rtx", "=", "spu_emit_vector_compare", "(", "EQ", ",", "op0", ",", "op1", ",", "dest_mode", ")", ";", "<BUGS>", "nor_code", "=", "one_cmpl_optab", "->", "handlers", "[", "(", "int", ")", "dest_mode", "]"...
LLVM
ARM64
TD
next_suggestion
CPU
22,279
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rn", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rd", ";", "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "scale", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NU...
LLVM
PowerPC
CPP
program_repair
CPU
22,280
[ "<FIXS>", "if", "(", "offsetMinAlignForOpcode", "(", "Opcode", ")", ">", "<NUM_LIT>", ")", "{", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Memory Operand: ", "<STR_LIT>", "<<", "InstrInfo", "->", "getName", "(", "Opcode", ")", "<<", "<STR_LIT>", ...
[ "if", "(", "!", "MFI", ".", "isFixedObjectIndex", "(", "FrIdx", ")", ")", "{", "<BUGS>", "if", "(", "offsetMinAlignForOpcode", "(", "Opcode", ")", ">", "<NUM_LIT>", ")", "<BUGE>", "return", "true", ";", "}" ]
GCC
microblaze
CPP
program_repair
MPU
22,281
[ "<FIXS>", "emit_move_insn", "(", "src_reg", ",", "plus_constant", "(", "Pmode", ",", "src_reg", ",", "MAX_MOVE_BYTES", ")", ")", ";", "emit_move_insn", "(", "dest_reg", ",", "plus_constant", "(", "Pmode", ",", "dest_reg", ",", "MAX_MOVE_BYTES", ")", ")", ";", ...
[ "microblaze_block_move_straight", "(", "dest", ",", "src", ",", "MAX_MOVE_BYTES", ")", ";", "<BUGS>", "emit_move_insn", "(", "src_reg", ",", "plus_constant", "(", "src_reg", ",", "MAX_MOVE_BYTES", ")", ")", ";", "emit_move_insn", "(", "dest_reg", ",", "plus_consta...
LLVM
AArch64
TD
stmt_completion
CPU
22,282
[ "=", "<STR_LIT>", ";" ]
[ "let", "Name" ]
LLVM
Hexagon
TD
next_suggestion
DSP
22,283
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
s390
CPP
code_generation
MPU
22,284
[ "bool", "s390_expand_cmpmem", "(", "rtx", "target", ",", "rtx", "op0", ",", "rtx", "op1", ",", "rtx", "len", ")", "{", "rtx", "ccreg", "=", "gen_rtx_REG", "(", "CCUmode", ",", "CC_REGNUM", ")", ";", "rtx", "tmp", ";", "if", "(", "s390_tune", ">=", "P...
[ "Emit", "code", "to", "compare", "LEN", "bytes", "at", "OP0", "with", "those", "at", "OP1", ",", "and", "return", "the", "result", "in", "TARGET", "." ]
LLVM
M68k
CPP
stmt_completion
MPU
22,285
[ ";" ]
[ "case", "ISD", "::", "ADD", ":", "case", "ISD", "::", "ADDC", ":", "return", "llvm", "::", "any_of", "(", "N", ".", "getNode", "(", ")", "->", "ops", "(", ")", ",", "[", "]", "(", "const", "SDUse", "&", "U", ")", "{", "return", "isAddressBase", ...
LLVM
X86
CPP
stmt_completion
CPU
22,286
[ "?", "AShift", ":", "LShift", ";" ]
[ "static", "bool", "SupportedVectorShiftWithImm", "(", "MVT", "VT", ",", "const", "X86Subtarget", "*", "Subtarget", ",", "unsigned", "Opcode", ")", "{", "if", "(", "VT", ".", "getScalarSizeInBits", "(", ")", "<", "<NUM_LIT>", ")", "return", "false", ";", "if"...
LLVM
ARM
TD
next_suggestion
CPU
22,287
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Rn", "{", "<NUM_LIT>", "}", ";" ]
[ "def", "_fixed", ":", "NLdSt", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "op7_4", ",", "(", "outs", "VecListOneDAllLanes", ":", "$", "Vd", ",", "GPR", ":", "$", "wb", ")", ",", "(", "ins", "AddrMode", ":", "$", "Rn", ")", ",", "IIC...
LLVM
AArch64
TD
next_suggestion
CPU
22,288
[ "}" ]
[ "def", "KryoWrite_2cyc_XY_noRSV_67ln", ":", "SchedWriteRes", "<", "[", "KryoUnitXY", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
LLVM
ARM
CPP
stmt_completion
CPU
22,289
[ "&&", "hasNEONForFP", "(", ")", ";" ]
[ "return", "hasNEON", "(", ")" ]
LLVM
Hexagon
TD
stmt_completion
DSP
22,290
[ "=", "Ru32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "class", "Enc_9ea4cf", ":", "OpcodeHexagon", "{", "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>"...
LLVM
X86
CPP
next_suggestion
CPU
22,291
[ "}" ]
[ "int", "X86FrameLowering", "::", "getFrameIndexReferenceFromSP", "(", "const", "MachineFunction", "&", "MF", ",", "int", "FI", ",", "unsigned", "&", "FrameReg", ")", "const", "{", "assert", "(", "!", "TRI", "->", "hasBasePointer", "(", "MF", ")", "&&", "<STR...
GCC
i386
CPP
stmt_completion
CPU
22,292
[ "_", "v2di", ")", "_", "mm_avx512_setzero_si128", "(", ")", ",", "(", "_", "_", "mmask8", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "_", "_", "builtin_ia32_pabsq128_mask", "(", "(", "_", "_", "v2di", ")", "_", "_", "A", ",", "(", "_" ]
LLVM
TVM
CPP
next_suggestion
Virtual ISA
22,293
[ "}" ]
[ "BasicBlockPass", "*", "llvm", "::", "createTVMStoreCombine", "(", ")", "{", "return", "new", "TVMStoreCombine", "(", ")", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
22,294
[ ";" ]
[ "def", "LogicalImm32Operand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>" ]
GCC
arm
MD
stmt_completion
CPU
22,295
[ "V4SI", "V2DI", "]", ")" ]
[ "(", "define_mode_iterator", "VDQI", "[", "V8QI", "V16QI", "V4HI", "V8HI", "V2SI" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
22,296
[ "}" ]
[ "case", "Intrinsic", "::", "ppc_altivec_stvxl", ":", "if", "(", "getOrEnforceKnownAlignment", "(", "II", ".", "getArgOperand", "(", "<NUM_LIT>", ")", ",", "Align", "(", "<NUM_LIT>", ")", ",", "IC", ".", "getDataLayout", "(", ")", ",", "&", "II", ",", "&", ...
GCC
i386
CPP
stmt_completion
CPU
22,297
[ "<STR_LIT>", ",", "isa", ")", ";" ]
[ "}", "ix86_previous_fndecl", "=", "fndecl", ";", "static", "bool", "prev_no_caller_saved_registers", ";", "if", "(", "TARGET_64BIT", "&&", "(", "call_used_or_fixed_reg_p", "(", "SI_REG", ")", "==", "(", "cfun", "->", "machine", "->", "call_abi", "==", "MS_ABI", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
22,298
[ ";" ]
[ "unsigned", "AMDGPUTTIImpl", "::", "getMaxInterleaveFactor", "(", "unsigned", "VF", ")", "{", "return", "<NUM_LIT>" ]
LLVM
Mips
CPP
next_suggestion
CPU
22,299
[ "if", "(", "Type", "!=", "ELF", "::", "STT_FUNC", ")", "return", ";" ]
[ "void", "MipsTargetELFStreamer", "::", "emitLabel", "(", "MCSymbol", "*", "S", ")", "{", "auto", "*", "Symbol", "=", "cast", "<", "MCSymbolELF", ">", "(", "S", ")", ";", "if", "(", "!", "isMicroMipsEnabled", "(", ")", ")", "return", ";", "getStreamer", ...