Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
22,800
[ "}" ]
[ "void", "reverseBlock", "(", "unsigned", "From", "=", "<NUM_LIT>", ")", "{", "std", "::", "reverse", "(", "Blocks", ".", "begin", "(", ")", "+", "From", ",", "Blocks", ".", "end", "(", ")", ")", ";" ]
LLVM
AMDGPU
CPP
code_generation
GPU
22,801
[ "bool", "AMDGPUInstructionSelector", "::", "select", "(", "MachineInstr", "&", "I", ")", "{", "if", "(", "I", ".", "isPHI", "(", ")", ")", "return", "selectPHI", "(", "I", ")", ";", "if", "(", "!", "I", ".", "isPreISelOpcode", "(", ")", ")", "{", "...
[ "Select", "the", "(", "possibly", "generic", ")", "instruction", "I", "to", "only", "use", "target-specific", "opcodes", "." ]
GCC
arm
MD
next_suggestion
CPU
22,802
[ "<STR_LIT>" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operator", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>...
GCC
i386
CPP
next_suggestion
CPU
22,803
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_maskz_subs_epi16", "(", "_", "_", "mmask32", "_", "_", ...
GCC
spu
MD
next_suggestion
MPU
22,804
[ "(", "smin", ":", "V2DF", "(", "match_operand", ":", "V2DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V2DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Mandarin
CPP
next_suggestion
CPU
22,805
[ "return", "TargetLowering", "::", "getRegForInlineAsmConstraint", "(", "Constraint", ",", "VT", ")", ";" ]
[ "if", "(", "Constraint", ".", "size", "(", ")", "==", "<NUM_LIT>", ")", "{", "switch", "(", "Constraint", "[", "<NUM_LIT>", "]", ")", "{", "case", "'", "r", "'", ":", "return", "std", "::", "make_pair", "(", "<NUM_LIT>", "U", ",", "&", "<STR_LIT>", ...
LLVM
R600
CPP
stmt_completion
GPU
22,806
[ "StoreSize", "/", "<NUM_LIT>", ")", ";" ]
[ "unsigned", "StoreSize", "=", "VT", ".", "getStoreSizeInBits", "(", ")", ";", "if", "(", "StoreSize", "<=", "<NUM_LIT>", ")", "return", "EVT", "::", "getIntegerVT", "(", "Ctx", ",", "<NUM_LIT>", ")", ";", "return", "EVT", "::", "getVectorVT", "(", "Ctx", ...
LLVM
X86
CPP
next_suggestion
CPU
22,807
[ "if", "(", "(", "EltIdx", ">=", "<NUM_LIT>", "&&", "i", "<", "<NUM_LIT>", ")", "||", "(", "EltIdx", "<", "<NUM_LIT>", "&&", "i", ">=", "<NUM_LIT>", ")", ")", "return", "SDValue", "(", ")", ";" ]
[ "if", "(", "VT", "!=", "MVT", "::", "v32i8", "||", "!", "Subtarget", "->", "hasAVX2", "(", ")", "||", "(", "!", "V2IsUndef", "&&", "!", "V2IsAllZero", "&&", "!", "V1IsAllZero", ")", ")", "return", "SDValue", "(", ")", ";", "if", "(", "V1IsAllZero", ...
GCC
i386
MD
stmt_completion
CPU
22,808
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "VFH_128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "VFH_128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", ...
LLVM
Mips
CPP
stmt_completion
CPU
22,809
[ ",", "Offset", ")", ";" ]
[ "if", "(", "selectAddrFrameIndex", "(", "Addr", ",", "Base", ",", "Offset", ")", ")", "return", "true", ";", "if", "(", "selectAddrFrameIndexOffset", "(", "Addr", ",", "Base", ",", "Offset", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ")", "return", "true", ...
GCC
s390
CPP
code_generation
MPU
22,810
[ "static", "tree", "s390_handle_hotpatch_attribute", "(", "tree", "*", "node", ",", "tree", "name", ",", "tree", "args", ",", "int", "flags", "ATTRIBUTE_UNUSED", ",", "bool", "*", "no_add_attrs", ")", "{", "tree", "expr", ";", "tree", "expr2", ";", "int", "...
[ "Check", "whether", "the", "hotpatch", "attribute", "is", "applied", "to", "a", "function", "and", ",", "if", "it", "has", "an", "argument", ",", "the", "argument", "is", "valid", "." ]
LLVM
AArch64
TD
stmt_completion
CPU
22,811
[ "=", "Rt", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "offset", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "W", ";", "let", "Inst", "{",...
GCC
aarch64
MD
next_suggestion
CPU
22,812
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
gcn
MD
program_repair
GPU
22,813
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "[", "(", "match_operand", ":", "FP_1REG", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "MATH_UNOP_1REG", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", "<BUGE>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LI...
GCC
aarch64
MD
next_suggestion
CPU
22,814
[ ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", ...
LLVM
Hexagon
TD
stmt_completion
DSP
22,815
[ "<NUM_LIT>", ";" ]
[ "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",",...
GCC
cris
MD
stmt_completion
MPU
22,816
[ ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>" ]
LLVM
XCore
CPP
next_suggestion
MPU
22,817
[ "MAI", "->", "addInitialFrameState", "(", "Inst", ")", ";" ]
[ "MCAsmInfo", "*", "MAI", "=", "new", "XCoreMCAsmInfo", "(", "TT", ")", ";", "MCCFIInstruction", "Inst", "=", "MCCFIInstruction", "::", "createDefCfa", "(", "nullptr", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<NUM_LIT>", ")", ";" ]
LLVM
ARM
TD
next_suggestion
CPU
22,818
[ "let", "ParserMatchClass", "=", "nImmVINVIAsmOperandReplicate", "<", "From", ",", "To", ">", ";" ]
[ "class", "nImmVINVIReplicate", "<", "ValueType", "From", ",", "ValueType", "To", ">", ":", "Operand", "<", "i32", ">", "{", "let", "PrintMethod", "=", "<STR_LIT>", ";" ]
GCC
c6x
CPP
next_suggestion
VLIW
22,819
[ "}" ]
[ "c6x_insn_mask", "|=", "all_isas", "[", "c6x_arch_option", "]", ".", "features", ";", "}", "c6x_flag_schedule_insns2", "=", "flag_schedule_insns_after_reload", ";", "flag_schedule_insns_after_reload", "=", "<NUM_LIT>", ";", "c6x_flag_modulo_sched", "=", "flag_modulo_sched", ...
GCC
i386
MD
next_suggestion
CPU
22,820
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_and_split", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SWI12", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "SWI12", "(", "plus", ":", "SWI12", "(", "ashift", ":", "SWI12", "(", "match_operand", ":", "SWI12",...
GCC
i386
MD
next_suggestion
CPU
22,821
[ "(", "V2DF", "<STR_LIT>", ")", "(", "V4DF", "<STR_LIT>", ")", "(", "V8DF", "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "V16QI", "<STR_LIT>", ")", "(", "V32QI", "<STR_LIT>", ")", "(", "V64QI", "<STR_LIT>", ")", "(", "V8HI", "<STR_LIT>", ")", "(", "V16HI", "<STR_LIT>", ")", "(", "V32HI", "<STR_LIT>", ")", "(", "V4SI", "<STR_LIT>", ")", "(", "V8SI", "<STR_LIT>", ...
GCC
i386
MD
next_suggestion
CPU
22,822
[ "<STR_LIT>" ]
[ "(", "vec_select", ":", "DF", "(", "match_operand", ":", "V2DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
22,823
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
AArch64
TD
stmt_completion
CPU
22,824
[ ",", "(", "LD1_2S", "GPR64xsp", ":", "$", "addr", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v2f32", "(", "load", "GPR64xsp", ":", "$", "addr", ")", ")" ]
GCC
i386
CPP
stmt_completion
CPU
22,825
[ "m128i", "_", "_", "B", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_shl_epi64", "(", "_", "_", "m128i", "_", "_", "A", ","...
LLVM
Hexagon
TD
next_suggestion
DSP
22,826
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
OR1K
CPP
next_suggestion
CPU
22,827
[ "}" ]
[ "SDValue", "OR1KTargetLowering", "::", "LowerCTTZ_ZERO_UNDEF", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "SDLoc", "dl", "(", "Op", ")", ";", "EVT", "VT", "=", "Op", ".", "getValueType", "(", ")", ";", "SDValue", "ff1", "="...
GCC
arm
MD
stmt_completion
CPU
22,828
[ "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")" ]
[ "[", "(", "set", "(", "mem", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "set", "(", "mem", ":", "SI", "(", "plus", ...
LLVM
XCore
CPP
code_generation
MPU
22,829
[ "const", "char", "*", "XCoreTargetLowering", "::", "getTargetNodeName", "(", "unsigned", "Opcode", ")", "const", "{", "switch", "(", "Opcode", ")", "{", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "XCoreISD::BL", "<STR_LIT>", ";", "case",...
[ "getTargetNodeName", "-", "This", "method", "returns", "the", "name", "of", "a", "target", "specific" ]
LLVM
AArch64
CPP
code_generation
CPU
22,830
[ "bool", "AArch64TargetLowering", "::", "isLegalInterleavedAccessType", "(", "VectorType", "*", "VecTy", ",", "const", "DataLayout", "&", "DL", ")", "const", "{", "unsigned", "VecSize", "=", "DL", ".", "getTypeSizeInBits", "(", "VecTy", ")", ";", "unsigned", "ElS...
[ "Returns", "whether", "or", "not", "generating", "a", "interleaved", "load/store", "intrinsic", "for", "this", "type", "will", "be", "legal", "." ]
LLVM
Mips
CPP
stmt_completion
CPU
22,831
[ ")", ".", "addReg", "(", "Mips", "::", "K1", ")", ".", "addImm", "(", "<NUM_LIT>", ")", ";" ]
[ "BuildMI", "(", "MBB", ",", "MBBI", ",", "DL", ",", "STI", ".", "getInstrInfo", "(", ")", "->", "get", "(", "Mips", "::", "MTC0", ")", ",", "Mips", "::", "COP014", ")", ".", "addReg", "(", "Mips", "::", "K1", ")", ".", "addImm", "(", "<NUM_LIT>",...
LLVM
LoongArch
CPP
program_repair
CPU
22,832
[ "<FIXS>", "return", "new", "LoongArchDAGToDAGISelLegacy", "(", "TM", ")", ";", "<FIXE>" ]
[ "FunctionPass", "*", "llvm", "::", "createLoongArchISelDag", "(", "LoongArchTargetMachine", "&", "TM", ")", "{", "<BUGS>", "return", "new", "LoongArchDAGToDAGISel", "(", "TM", ")", ";", "<BUGE>", "}" ]
GCC
i386
MD
next_suggestion
CPU
22,833
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
GCC
i386
CPP
stmt_completion
CPU
22,834
[ "_", "_", "W", ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ",", "_", "MM_FROUND_CUR_DIRECTION", ")", ";" ]
[ "return", "(", "_", "_", "m256i", ")", "_", "_", "builtin_ia32_cvttpd2dq512_mask", "(", "(", "_", "_", "v8df", ")", "_", "_", "A", ",", "(", "_", "_", "v8si", ")" ]
LLVM
AArch64
CPP
stmt_completion
CPU
22,835
[ "(", "EncVal", "<<", "<NUM_LIT>", ")", "|", "EncVal", ";" ]
[ "uint64_t", "EncVal", "=", "Imm", ";", "return", "(", "EncVal", "<<", "<NUM_LIT>", ")", "|", "(", "EncVal", "<<", "<NUM_LIT>", ")", "|" ]
LLVM
AArch64
TD
next_suggestion
CPU
22,836
[ "}" ]
[ "}", "]", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "Imm1_8Operand", ";" ]
LLVM
Hexagon
TD
program_repair
DSP
22,837
[ "<FIXS>", ":", "T_LoadAbsGP", "mnemonic", ",", "RC", ",", "u32MustExt", ",", "MajOp", ">", ",", "AddrModeRel", "{", "<FIXE>" ]
[ "class", "T_LoadAbs", "string", "mnemonic", ",", "RegisterClass", "RC", ",", "Operand", "ImmOp", ",", "bits", "<NUM_LIT>", ">", "MajOp", ">", "<BUGS>", ":", "T_LoadAbsGP", "mnemonic", ",", "RC", ",", "ImmOp", ",", "MajOp", ",", "u32Imm", ",", "<NUM_LIT>", ...
GCC
rs6000
MD
next_suggestion
CPU
22,838
[ "operands", "[", "<NUM_LIT>", "]", "=", "gen_rtx_REG", "(", "Pmode", ",", "<NUM_LIT>", ")" ]
[ "ASM_GENERATE_INTERNAL_LABEL", "(", "buf", ",", "<STR_LIT>", ",", "!", "TARGET_ELF", "|", "|", "!", "TARGET_MINIMAL_TOC", ")", "if", "(", "TARGET_ELF", ")", "strcat", "(", "buf", ",", "<STR_LIT>", ")", "operands", "[", "<NUM_LIT>", "]", "=", "gen_rtx_SYMBOL_RE...
LLVM
Mips
CPP
next_suggestion
CPU
22,839
[ "addPass", "(", "createCheri128FailHardPass", "(", ")", ")", ";" ]
[ "void", "MipsPassConfig", "::", "addPreRegAlloc", "(", ")", "{", "addPass", "(", "createMipsOptimizePICCallPass", "(", ")", ")", ";", "if", "(", "getMipsSubtarget", "(", ")", ".", "isCheri", "(", ")", ")", "{", "addPass", "(", "createCheriAddressingModeFolder", ...
LLVM
Mips
CPP
stmt_completion
CPU
22,840
[ "==", "MCExpr", "::", "Target", ";" ]
[ "return", "E", "->", "getKind", "(", ")" ]
LLVM
F2003f
CPP
stmt_completion
CPU
22,841
[ "(", ")", ";" ]
[ "return", "TLOF", ".", "get" ]
LLVM
ARM
CPP
stmt_completion
CPU
22,842
[ "isVector", "(", ")", ")", "return", "Sched", "::", "ILP", ";" ]
[ "Sched", "::", "Preference", "ARMTargetLowering", "::", "getSchedulingPreference", "(", "SDNode", "*", "N", ")", "const", "{", "unsigned", "NumVals", "=", "N", "->", "getNumValues", "(", ")", ";", "if", "(", "!", "NumVals", ")", "return", "Sched", "::", "R...
LLVM
ARM
CPP
next_suggestion
CPU
22,843
[ "}" ]
[ "MachineBasicBlock", "::", "iterator", "PrevMBBI", "=", "prior", "(", "MBBI", ")", ";", "if", "(", "Mode", "==", "<STR_LIT>", "::", "<STR_LIT>", "&&", "isMatchingDecrement", "(", "PrevMBBI", ",", "Base", ",", "Bytes", ",", "<NUM_LIT>", ",", "Pred", ",", "P...
GCC
i386
CPP
program_repair
CPU
22,844
[ "<FIXS>", "regparm", "=", "TREE_INT_CST_LOW", "(", "TREE_VALUE", "(", "TREE_VALUE", "(", "attr", ")", ")", ")", ";", "<FIXE>" ]
[ "attr", "=", "lookup_attribute", "(", "<STR_LIT>", "regparm", "<STR_LIT>", ",", "TYPE_ATTRIBUTES", "(", "type", ")", ")", ";", "if", "(", "attr", ")", "{", "<BUGS>", "regparm", "=", "TREE_INT_CST_LOW", "(", "TREE_VALUE", "(", "TREE_VALUE", "(", "attr", ")", ...
LLVM
X86
CPP
next_suggestion
CPU
22,845
[ "}" ]
[ "if", "(", "BitSize", "==", "<NUM_LIT>", ")", "return", "TTI", "::", "TCC_Free", ";", "unsigned", "ImmIdx", "=", "~", "<NUM_LIT>", "U", ";", "switch", "(", "Opcode", ")", "{", "default", ":", "return", "TTI", "::", "TCC_Free", ";", "case", "Instruction",...
LLVM
SystemZ
CPP
next_suggestion
CPU
22,846
[ "if", "(", "OtherExtend", ".", "getOpcode", "(", ")", "==", "ISD", "::", "FP_EXTEND", "&&", "OtherExtend", ".", "getOperand", "(", "<NUM_LIT>", ")", "==", "SDValue", "(", "U", ",", "<NUM_LIT>", ")", "&&", "OtherExtend", ".", "getValueType", "(", ")", "==...
[ "SDValue", "SystemZTargetLowering", "::", "combineFP_EXTEND", "(", "SDNode", "*", "N", ",", "DAGCombinerInfo", "&", "DCI", ")", "const", "{", "if", "(", "!", "Subtarget", ".", "hasVector", "(", ")", ")", "return", "SDValue", "(", ")", ";", "SelectionDAG", ...
LLVM
Hexagon
TD
stmt_completion
DSP
22,847
[ "TypeALU32_2op", ">", ",", "PredNewRel", "{" ]
[ "def", "A2_zxtb", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_5a2711e5", "," ]
LLVM
X86
CPP
stmt_completion
CPU
22,848
[ "&", "AU", ")", "const", "{" ]
[ "void", "X86CmovConverterPass", "::", "getAnalysisUsage", "(", "AnalysisUsage" ]
LLVM
Tile64
TD
stmt_completion
VLIW
22,849
[ "(", "set", "(", "i32", "T64GPRF", ":", "$", "Dest", ")", ",", "(", "ctlz", "T64GPRF", ":", "$", "SrcA", ")", ")", "]", ">", ";" ]
[ "def", "CLZ", ":", "InstBmST64", "<", "(", "outs", "T64GPRF", ":", "$", "Dest", ")", ",", "(", "ins", "T64GPRF", ":", "$", "SrcA", ")", ",", "<STR_LIT>", ",", "[" ]
LLVM
X86
CPP
stmt_completion
CPU
22,850
[ "HI", "}", ";" ]
[ "}", "SDValue", "Chain", "=", "HI", ".", "getValue", "(", "<NUM_LIT>", ")", ";", "if", "(", "Opcode", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "{", "assert", "(", "N", "->", "getNumOperands", "(", ")", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Unexpected ...
LLVM
AArch64
TD
next_suggestion
CPU
22,851
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "scale", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "scale", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", ...
GCC
i386
CPP
stmt_completion
CPU
22,852
[ "_", "_", "X", ",", "_", "_", "m256i", "_", "_", "Y", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "mmask8", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_cmple_epu32_mask", "(", "_", "_", "m256i" ]
LLVM
AArch64
CPP
next_suggestion
CPU
22,853
[ "if", "(", "!", "RB", ")", "break", ";" ]
[ "for", "(", "auto", "&", "BB", ":", "MF", ")", "{", "for", "(", "auto", "&", "MI", ":", "BB", ")", "{", "if", "(", "MI", ".", "getOpcode", "(", ")", "==", "TargetOpcode", "::", "G_PHI", ")", "Phis", ".", "emplace_back", "(", "&", "MI", ")", "...
LLVM
SystemZ
CPP
stmt_completion
CPU
22,854
[ "override", "{" ]
[ "ISD", "::", "NodeType", "getExtendForAtomicCmpSwapArg", "(", ")", "const" ]
GCC
aarch64
MD
stmt_completion
CPU
22,855
[ "]", ")", "]" ]
[ "(", "match_operand", ":", "VQ2", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "[", "(", "parallel", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", "(", "set", "(", "match_dup", "<NUM_LIT...
GCC
microblaze
CPP
code_generation
MPU
22,856
[ "static", "bool", "microblaze_const_double_ok", "(", "rtx", "op", ",", "machine_mode", "mode", ")", "{", "REAL_VALUE_TYPE", "d", ";", "if", "(", "GET_CODE", "(", "op", ")", "!=", "CONST_DOUBLE", ")", "return", "<NUM_LIT>", ";", "if", "(", "GET_MODE", "(", ...
[ "Return", "truth", "value", "if", "a", "CONST_DOUBLE", "is", "ok", "to", "be", "a", "legitimate", "constant", "." ]
LLVM
AArch64
TD
stmt_completion
CPU
22,857
[ ";" ]
[ "def", "cpy_imm8_opt_lsl_i8", ":", "imm8_opt_lsl", "<", "<NUM_LIT>", ",", "<STR_LIT>", ",", "SVECpyImmOperand8", ",", "[", "{", "return", "AArch64_AM", ":", ":", "isSVECpyImm", "<", "int8_t", ">", "(", "Imm", ")", ";", "}", "]", ">", ";", "def", "cpy_imm8_...
LLVM
ARM64
TD
next_suggestion
CPU
22,858
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
i386
CPP
stmt_completion
CPU
22,859
[ ",", "_", "_", "artificial__", ")", ")", "_", "mm_abs_pi8", "(", "_", "_", "m64", "_", "_", "X", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m64", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
22,860
[ "Off", ".", "setImm", "(", "NewOff", ")", ";" ]
[ "llvm_unreachable", "(", "<STR_LIT>", "Unexpected instruction", "<STR_LIT>", ")", ";", "}", "unsigned", "FrameSize", "=", "MF", ".", "getFrameInfo", "(", ")", ".", "getStackSize", "(", ")", ";", "MachineOperand", "&", "Off", "=", "MI", ".", "getOperand", "(", ...
LLVM
ARM
CPP
program_repair
CPU
22,861
[ "<FIXS>", "if", "(", "CloserWater", "&&", "WaterBB", "==", "U", ".", "MI", "->", "getParent", "(", ")", ")", "return", "true", ";", "if", "(", "!", "CloserWater", "&&", "BestGrowth", "==", "<NUM_LIT>", ")", "<FIXE>" ]
[ "DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Found water after BB#", "<STR_LIT>", "<<", "WaterBB", "->", "getNumber", "(", ")", "<<", "<STR_LIT>", " Growth=", "<STR_LIT>", "<<", "Growth", "<<", "'", "\\n", "'", ")", ";", "<BUGS>", "if", "(", "BestGr...
LLVM
AArch64
CPP
stmt_completion
CPU
22,862
[ "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", "}", ",", "{", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", "}", "}", "}", ";" ]
[ "const", "std", "::", "array", "<", "std", "::", "array", "<", "unsigned", ",", "<NUM_LIT>", ">", ",", "<NUM_LIT>", ">", "OpcTable", "{", "{", "{", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", "}", ",", "{", "<STR_LIT>", "::", "...
LLVM
Hexagon
TD
next_suggestion
DSP
22,863
[ "let", "Defs", "=", "[", "USR_OVF", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
22,864
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<...
LLVM
AMDGPU
CPP
stmt_completion
GPU
22,865
[ ";" ]
[ "int", "R600InstrInfo", "::", "getIndirectIndexBegin", "(", "const", "MachineFunction", "&", "MF", ")", "const", "{", "const", "MachineRegisterInfo", "&", "MRI", "=", "MF", ".", "getRegInfo", "(", ")", ";", "const", "MachineFrameInfo", "&", "MFI", "=", "MF", ...
LLVM
AArch64
CPP
stmt_completion
CPU
22,866
[ "getOperand", "(", "<NUM_LIT>", ")", ",", "DAG", ".", "getConstant", "(", "ElemSize", ",", "dl", ",", "MVT", "::", "i32", ")", ")", ";" ]
[ "SDValue", "Op0", "=", "DAG", ".", "getNode", "(", "ISD", "::", "BITCAST", ",", "dl", ",", "ByteVT", ",", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "SDValue", "Op1", "=", "DAG", ".", "getNode", "(", "ISD", "::", "BITCAST", ",", "dl"...
GCC
sh
MD
next_suggestion
CPU
22,867
[ "FAIL" ]
[ "(", "const_int", "<NUM_LIT>", ")", ")", "(", "label_ref", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "pc", ")", ")", ")", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LI...
GCC
loongarch
MD
next_suggestion
CPU
22,868
[ "<STR_LIT>" ]
[ "(", "smax", ":", "ANYF", "(", "match_operand", ":", "ANYF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "ANYF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
X86
CPP
next_suggestion
CPU
22,869
[ "if", "(", "NumElems", "==", "<NUM_LIT>", "||", "!", "isMOVLMask", "(", "SVOp", "->", "getMask", "(", ")", ",", "VT", ")", ")", "return", "getTargetShuffleNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "VT", ",", "V1", ",", "V2", ",", "D...
[ "SDValue", "V2", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "MVT", "VT", "=", "Op", ".", "getSimpleValueType", "(", ")", ";", "unsigned", "NumElems", "=", "VT", ".", "getVectorNumElements", "(", ")", ";", "bool", "CanFoldLoad", "=", "false...
LLVM
Hexagon
TD
stmt_completion
DSP
22,870
[ "Rt", ")", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rs", ";", "let", "IClass", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "!", "if", "(", "isMax", ","...
LLVM
Sparc
CPP
next_suggestion
CPU
22,871
[ "}" ]
[ "void", "addRegOperands", "(", "MCInst", "&", "Inst", ",", "unsigned", "N", ")", "const", "{", "assert", "(", "N", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Invalid number of operands!", "<STR_LIT>", ")", ";", "Inst", ".", "addOperand", "(", "MCOperand", "::", ...
GCC
sparc
MD
stmt_completion
CPU
22,872
[ "]", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "TF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "TF", "(", "match_operand", ":", "TF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "TF", "<NUM_LIT>", "<STR_LIT>", "<ST...
GCC
m68k
MD
stmt_completion
MPU
22,873
[ ")", ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
GCC
s390
MD
program_repair
MPU
22,874
[ "<FIXS>", "return", "<STR_LIT>", "<FIXE>" ]
[ "{", "int", "words", "=", "XVECLEN", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ")", "operands", "[", "<NUM_LIT>", "]", "=", "gen_rtx_REG", "(", "DImode", ",", "REGNO", "(", "operands", "[", "<NUM_LIT>", "]", ")", "+", "words", "-", "<NU...
LLVM
BPF
CPP
next_suggestion
Virtual ISA
22,875
[ "}", "while", "(", "(", "I", "!=", "E", ")", "&&", "I", "->", "isInsideBundle", "(", ")", ")", ";" ]
[ "do", "{", "customEmitInstruction", "(", "I", "++", ")", ";" ]
LLVM
X86
TD
next_suggestion
CPU
22,876
[ "}" ]
[ "let", "MispredictPenalty", "=", "<NUM_LIT>", ";", "let", "LoopMicroOpBufferSize", "=", "<NUM_LIT>", ";", "let", "CompleteModel", "=", "<NUM_LIT>", ";" ]
LLVM
LoongArch
CPP
stmt_completion
CPU
22,877
[ "Flags", ".", "isByVal", "(", ")", ")", "return", "false", ";" ]
[ "auto", "&", "Outs", "=", "CLI", ".", "Outs", ";", "auto", "&", "Caller", "=", "MF", ".", "getFunction", "(", ")", ";", "auto", "CallerCC", "=", "Caller", ".", "getCallingConv", "(", ")", ";", "if", "(", "CCInfo", ".", "getStackSize", "(", ")", "!=...
LLVM
X86
TD
stmt_completion
CPU
22,878
[ "GR8", ":", "$", "dst", ",", "(", "ineg", "GR8", ":", "$", "src1", ")", ")", ",", "(", "implicit", "EFLAGS", ")", "]", ">", ";" ]
[ "def", "NEG8r", ":", "I", "<", "<NUM_LIT>", ",", "MRM3r", ",", "(", "outs", "GR8", ":", "$", "dst", ")", ",", "(", "ins", "GR8", ":", "$", "src1", ")", ",", "<STR_LIT>", ",", "[", "(", "set" ]
GCC
sh
CPP
stmt_completion
CPU
22,879
[ ")", "{" ]
[ "case", "PROCESSOR_SH2", ":", "builtin_define", "(", "<STR_LIT>", "__sh2__", "<STR_LIT>", ")", ";", "builtin_define", "(", "<STR_LIT>", "__SH2__", "<STR_LIT>", ")", ";", "break", ";", "case", "PROCESSOR_SH2E", ":", "builtin_define", "(", "<STR_LIT>", "__SH2E__", "...
LLVM
AMDGPU
CPP
stmt_completion
GPU
22,880
[ "!", "EnableCuMode", ";" ]
[ "return", "LDSMisalignedBug", "&&" ]
LLVM
Tile64
TD
stmt_completion
VLIW
22,881
[ "T64GPRF", ":", "$", "Dest", ")", ",", "(", "cttz", "T64GPRF", ":", "$", "SrcA", ")", ")", "]", ">", ";" ]
[ "def", "CTZ", ":", "InstBmST64", "<", "(", "outs", "T64GPRF", ":", "$", "Dest", ")", ",", "(", "ins", "T64GPRF", ":", "$", "SrcA", ")", ",", "<STR_LIT>", ",", "[", "(", "set", "(", "i32" ]
GCC
arm
CPP
next_suggestion
CPU
22,882
[ "if", "(", "GET_CODE", "(", "addr", ")", "==", "PLUS", ")", "{" ]
[ "elt", "=", "XVECEXP", "(", "op", ",", "<NUM_LIT>", ",", "offset_adj", ")", ";", "if", "(", "GET_CODE", "(", "SET_SRC", "(", "elt", ")", ")", "==", "PLUS", ")", "{", "i", "++", ";", "base", "=", "<NUM_LIT>", ";", "update", "=", "true", ";", "if",...
LLVM
R600
TD
stmt_completion
GPU
22,883
[ "=", "NullALU", ";" ]
[ "class", "AMDGPUInst", "<", "dag", "outs", ",", "dag", "ins", ",", "string", "asm", ",", "list", "<", "dag", ">", "pattern", ">", ":", "Instruction", "{", "field", "bit", "isRegisterLoad", "=", "<NUM_LIT>", ";", "field", "bit", "isRegisterStore", "=", "<...
LLVM
AVR
TD
program_repair
MPU
22,884
[ "<FIXS>", "(", "ins", "imm_port5", ":", "$", "a", ",", "i8imm", ":", "$", "b", ")", ",", "<FIXE>", "<FIXS>", "(", "ins", "imm_port5", ":", "$", "a", ",", "i8imm", ":", "$", "b", ")", ",", "<FIXE>" ]
[ "def", "SBICAb", ":", "FIOBIT", "<NUM_LIT>", ",", "(", "outs", ")", ",", "<BUGS>", "(", "ins", "i16imm", ":", "$", "a", ",", "i8imm", ":", "$", "b", ")", ",", "<BUGE>", "<STR_LIT>", ",", "[", "]", ">", ";", "def", "SBISAb", ":", "FIOBIT", "<NUM_L...
LLVM
Hexagon
TD
next_suggestion
DSP
22,885
[ "let", "isCodeGenOnly", "=", "<NUM_LIT>", ";" ]
[ "def", "L4_return_map_to_raw_fnew_pt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pv4", ")", ",", "<STR_LIT>", ",", "tc_9da59d12", ",", "TypeMAPPING", ">", ",", "Requires", "<", "[", "HasV65", "]", ">", "{", "let", "is...
GCC
moxie
CPP
code_generation
CPU
22,886
[ "bool", "moxie_offset_address_p", "(", "rtx", "x", ")", "{", "x", "=", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ";", "if", "(", "GET_CODE", "(", "x", ")", "==", "PLUS", ")", "{", "x", "=", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ";", "if", "("...
[ "Return", "true", "for", "memory", "offset", "addresses", "between", "-32768", "and", "32767", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
22,887
[ "let", "Constraints", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewVal...
LLVM
Mips
CPP
next_suggestion
CPU
22,888
[ "}" ]
[ "assert", "(", "MI", ".", "getOperand", "(", "OpNo", ")", ".", "isReg", "(", ")", ")", ";", "unsigned", "RegBits", "=", "getMachineOpValue", "(", "MI", ",", "MI", ".", "getOperand", "(", "OpNo", ")", ",", "Fixups", ",", "STI", ")", "<<", "<NUM_LIT>",...
LLVM
Mips
CPP
code_generation
CPU
22,889
[ "StringRef", "getPassName", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "Mips MipsOptimizePICCall", "<STR_LIT>", ";", "}" ]
[ "getPassName", "-", "Return", "a", "nice", "clean", "name", "for", "a", "pass", "." ]
LLVM
BPF
CPP
code_generation
Virtual ISA
22,890
[ "void", "BPFDAGToDAGISel", "::", "Select", "(", "SDNode", "*", "Node", ")", "{", "unsigned", "Opcode", "=", "Node", "->", "getOpcode", "(", ")", ";", "if", "(", "Node", "->", "isMachineOpcode", "(", ")", ")", "{", "DEBUG", "(", "dbgs", "(", ")", "<<"...
[ "Main", "hook", "for", "targets", "to", "transform", "nodes", "into", "machine", "nodes", "." ]
GCC
i386
CPP
stmt_completion
CPU
22,891
[ ",", "_", "_", "m512i", "_", "_", "A", ",", "_", "_", "m512i", "_", "_", "B", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_mask_mullo_epi32", "(", "_", "_", "m512i", "_", "_", ...
GCC
mips
MD
stmt_completion
CPU
22,892
[ "<STR_LIT>", ")" ]
[ "[", "(", "V8HI", "<STR_LIT>", ")", "(", "V4SI" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
22,893
[ ")", ";" ]
[ "if", "(", "ReserveHighestVGPR", ")", "{", "for", "(", "MCRegister", "Reg", ":", "reverse", "(", "*", "RC", ")", ")", "if", "(", "MRI", ".", "isAllocatable", "(", "Reg", ")", "&&", "!", "MRI", ".", "isPhysRegUsed", "(", "Reg", ")", ")", "return", "...
GCC
m32c
CPP
code_generation
MPU
22,894
[ "void", "m32c_initialize_trampoline", "(", "rtx", "tramp", ",", "rtx", "function", ",", "rtx", "chainval", ")", "{", "if", "(", "TARGET_A16", ")", "{", "emit_move_insn", "(", "A0", "(", "HImode", ",", "<NUM_LIT>", ")", ",", "GEN_INT", "(", "<NUM_LIT>", "-"...
[ "Implements", "INITIALIZE_TRAMPOLINE", "." ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
22,895
[ "addPass", "(", "createUnifyLoopExitsPass", "(", ")", ")", ";" ]
[ "if", "(", "TM", "->", "getOptLevel", "(", ")", ">", "CodeGenOptLevel", "::", "None", ")", "addPass", "(", "createSinkingPass", "(", ")", ")", ";", "addPass", "(", "&", "AMDGPUUnifyDivergentExitNodesID", ")", ";", "if", "(", "!", "LateCFGStructurize", ")", ...
LLVM
AArch64
CPP
next_suggestion
CPU
22,896
[ "return", "Success", ";" ]
[ "if", "(", "RegNo", "&", "<NUM_LIT>", ")", "return", "Fail", ";", "unsigned", "Register", "=", "AArch64MCRegisterClasses", "[", "<STR_LIT>", "::", "<STR_LIT>", "]", ".", "getRegister", "(", "RegNo", ">>", "<NUM_LIT>", ")", ";", "Inst", ".", "addOperand", "("...
GCC
nios2
MD
next_suggestion
MPU
22,897
[ "(", "mem", ":", "SI", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", ")" ]
[ "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mem", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", ...
GCC
i386
CPP
stmt_completion
CPU
22,898
[ "_", "Y", ",", "<NUM_LIT>", ",", "(", "_", "_", "mmask32", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "mmask32", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_cmplt_epu16_mask", "(", "_", "_", "m512i", "_", "_", ...
LLVM
Hexagon
TD
stmt_completion
DSP
22,899
[ ",", "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "def", "L2_p", "#", "NAME", "#", "fnew_io", ":", "T_pload_io", "<", "mnemonic", ",", "RC", ",", "MajOp", ",", "predImmOp" ]