Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
aarch64
MD
next_suggestion
CPU
22,900
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "<", "VNARROWQ", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "truncate", ":", "<", "VNARROWQ", ">", "(", "smin", ":", "SD_HSDI", "(", "smax", ":", "SD_HSDI", "(", "match_operand", ":", "SD_HSDI", "<NU...
GCC
arm
MD
stmt_completion
CPU
22,901
[ ")", "V2SI", "V2SF", "DI", "]", ")" ]
[ "(", "define_mode_iterator", "VDXBF", "[", "V8QI", "V4HI", "V4HF", "(", "V4BF", "<STR_LIT>" ]
GCC
rs6000
MD
next_suggestion
CPU
22,902
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "unspec", "[", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<...
LLVM
Hexagon
CPP
stmt_completion
DSP
22,903
[ "&", "pSym", ")", ";" ]
[ "rel_entry", ".", "targetRef", "(", ")", ".", "assign", "(", "*", "pSym", ".", "outSymbol", "(", ")", "->", "fragRef", "(", ")", ")", ";", "rel_entry", ".", "setSymInfo", "(" ]
GCC
ia64
MD
next_suggestion
CPU
22,904
[ "{" ]
[ "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "{", "static", "const", "char", "*", "const", "alt", "[", "<NUM_LIT>", "]", "[", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
22,905
[ "MFI", "->", "setABIArgOffset", "(", "Offset", "+", "MemVT", ".", "getStoreSize", "(", ")", ")", ";" ]
[ "if", "(", "MemVT", ".", "getScalarSizeInBits", "(", ")", "!=", "VT", ".", "getScalarSizeInBits", "(", ")", ")", "{", "Ext", "=", "ISD", "::", "SEXTLOAD", ";", "}", "unsigned", "ValBase", "=", "ArgLocs", "[", "In", ".", "getOrigArgIndex", "(", ")", "]"...
LLVM
AArch64
TD
stmt_completion
CPU
22,906
[ ";" ]
[ "def", "ExtendOperand64", ":", "AsmOperandClass", "{", "let", "SuperClasses", "=", "[", "ExtendOperand", "]", ";", "let", "Name", "=", "<STR_LIT>", ";", "let", "DiagnosticType", "=", "<STR_LIT>" ]
LLVM
ARM
CPP
program_repair
CPU
22,907
[ "<FIXS>", "int", "&", "OffsetRegNum", ")", ";", "<FIXE>" ]
[ "const", "MCExpr", "*", "&", "ShiftAmount", ",", "const", "MCExpr", "*", "&", "Offset", ",", "bool", "&", "OffsetIsReg", ",", "<BUGS>", "int", "OffsetRegNum", ")", ";", "<BUGE>", "bool", "ParseShift", "(", "enum", "ShiftType", "&", "St", ",", "const", "M...
GCC
nios2
MD
next_suggestion
MPU
22,908
[ "FAIL" ]
[ "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ...
LLVM
Hexagon
TD
next_suggestion
DSP
22,909
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "...
LLVM
R600
CPP
next_suggestion
GPU
22,910
[ "return", "<NUM_LIT>", "*", "<NUM_LIT>", ";" ]
[ "if", "(", "Vec", ")", "return", "<NUM_LIT>", ";", "if", "(", "ST", "->", "getGeneration", "(", ")", ">=", "AMDGPUSubtarget", "::", "SOUTHERN_ISLANDS", ")", "return", "<NUM_LIT>", ";" ]
LLVM
Mips
CPP
program_repair
CPU
22,911
[ "<FIXS>", "BuildMI", "(", "BB", ",", "DL", ",", "TII", "->", "get", "(", "LL", ")", ",", "OldVal", ")", ".", "addReg", "(", "Ptr", ")", ".", "addImm", "(", "<NUM_LIT>", ")", ";", "<FIXE>", "<FIXS>", "BuildMI", "(", "BB", ",", "DL", ",", "TII", ...
[ "BB", "=", "loopMBB", ";", "<BUGS>", "BuildMI", "(", "BB", ",", "dl", ",", "TII", "->", "get", "(", "LL", ")", ",", "OldVal", ")", ".", "addReg", "(", "Ptr", ")", ".", "addImm", "(", "<NUM_LIT>", ")", ";", "<BUGE>", "if", "(", "Nand", ")", "{",...
GCC
i386
CPP
stmt_completion
CPU
22,912
[ "_", "_", "v4sf", ")", "_", "_", "B", ")", ";" ]
[ "return", "(", "_", "_", "m128", ")", "_", "_", "builtin_ia32_maxss", "(", "(", "_", "_", "v4sf", ")", "_", "_", "A", ",", "(" ]
LLVM
Hexagon
TD
next_suggestion
DSP
22,913
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "def", "F2_sfimm_p", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "u10_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_9e313203", ",", "TypeALU64", ">", ",", "Enc_6c9440", "{", "let", "Inst", "{", "<NUM_LI...
LLVM
ARM
TD
next_suggestion
CPU
22,914
[ "}", "]", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";" ]
[ "def", "bf_inv_mask_imm", ":", "Operand", "<", "i32", ">", ",", "PatLeaf", "<", "(", "imm", ")", ",", "[", "{", "return", "ARM", ":", ":", "isBitFieldInvertedMask", "(", "N", "-", ">", "getZExtValue", "(", ")", ")", ";" ]
LLVM
Hexagon
TD
stmt_completion
DSP
22,915
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", ...
GCC
aarch64
MD
next_suggestion
CPU
22,916
[ "<STR_LIT>" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "clobber", "(", "const_int", "<NUM_LIT>", ")", ")", "]" ]
LLVM
Lanai
CPP
next_suggestion
CPU
22,917
[ "}" ]
[ "int", "Offset", "=", "-", "<NUM_LIT>", ";", "MFI", ".", "CreateFixedObject", "(", "<NUM_LIT>", ",", "Offset", ",", "true", ")", ";", "Offset", "-=", "<NUM_LIT>", ";", "MFI", ".", "CreateFixedObject", "(", "<NUM_LIT>", ",", "Offset", ",", "true", ")", ";...
LLVM
X86
CPP
stmt_completion
CPU
22,918
[ "(", ")", ".", "useLVIControlFlowIntegrity", "(", ")", ";" ]
[ "bool", "mayUseThunk", "(", "const", "MachineFunction", "&", "MF", ")", "{", "return", "MF", ".", "getSubtarget", "<", "X86Subtarget", ">" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
22,919
[ "}" ]
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "<", "<NUM_LIT>", ";", "i", "++", ")", "{", "if", "(", "NewBldVec", "[", "i", "]", ".", "getOpcode", "(", ")", "==", "ISD", "::", "UNDEF", ")", "RemapSwizzle", "[", "i", "]", "=", "<NUM_LIT...
LLVM
ARM
TD
stmt_completion
CPU
22,920
[ "]", ">", ";" ]
[ "def", "VLD4LNd32Pseudo_UPD", ":", "VLDQQLNWBPseudo", "<", "IIC_VLD4lnu", ">", ",", "Sched", "<", "[", "WriteVLD2" ]
LLVM
Mips
CPP
next_suggestion
CPU
22,921
[ "}" ]
[ "return", "Prob", ".", "getEdgeProbability", "(", "&", "B", ",", "Dst0", ")", "<", "Prob", ".", "getEdgeProbability", "(", "&", "B", ",", "Dst1", ")", ";", "}", ")", ";", "return", "S", "->", "isEHPad", "(", ")", "?", "nullptr", ":", "S", ";" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
22,922
[ ")", ")", "PredRegFlags", "=", "RegState", "::", "Implicit", ";" ]
[ "if", "(", "isNewValueJump", "(", "Cond", "[", "<NUM_LIT>", "]", ".", "getImm", "(", ")", ")", "||", "Cond", "[", "<NUM_LIT>", "]", ".", "isMBB", "(", ")", ")", "{", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "No predregs for new-value jumps...
LLVM
TPC
TD
next_suggestion
Virtual ISA
22,923
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "SrcA", ";" ]
[ "class", "ScalarInstSrcA", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "string", "asmstr", ">", ":", "ScalarInstPred", "<", "opc", ",", "asmstr", ">", "{", "bits", "<", "<NUM_LIT>", ">", "SrcA", "=", "<NUM_LIT>", ";" ]
GCC
i386
CPP
next_suggestion
CPU
22,924
[ "}" ]
[ "_", "mm_cvtt_roundsh_i64", "(", "_", "_", "m128h", "_", "_", "A", ",", "const", "int", "_", "_", "R", ")", "{", "return", "(", "long", "long", ")", "_", "_", "builtin_ia32_vcvttsh2si64_round", "(", "_", "_", "A", ",", "_", "_", "R", ")", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
22,925
[ "let", "Uses", "=", "[", "CS", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
LLVM
Mips
TD
stmt_completion
CPU
22,926
[ ",", "II_DDIV", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ">", ",", "ISA_MIPS3_NOT_32R6_64R6", ";" ]
[ "def", "PseudoDSDIV", ":", "MultDivPseudo", "<", "DSDIV", ",", "ACC128", ",", "GPR64Opnd", ",", "MipsDivRem" ]
LLVM
Mips
CPP
next_suggestion
CPU
22,927
[ "}" ]
[ "case", "Mips", "::", "BNE64", ":", "return", "Mips", "::", "BEQ64", ";", "case", "Mips", "::", "BGTZ64", ":", "return", "Mips", "::", "BLEZ64", ";", "case", "Mips", "::", "BGEZ64", ":", "return", "Mips", "::", "BLTZ64", ";", "case", "Mips", "::", "B...
LLVM
VE
CPP
next_suggestion
CPU
22,928
[ "case", "CCValAssign", "::", "SExt", ":" ]
[ "SDValue", "VETargetLowering", "::", "LowerReturn", "(", "SDValue", "Chain", ",", "CallingConv", "::", "ID", "CallConv", ",", "bool", "IsVarArg", ",", "const", "SmallVectorImpl", "<", "ISD", "::", "OutputArg", ">", "&", "Outs", ",", "const", "SmallVectorImpl", ...
GCC
aarch64
CPP
next_suggestion
CPU
22,929
[ "}" ]
[ "_", "_", "asm__", "(", "<STR_LIT>", "uabdl2 %0.8h,%1.16b,%2.16b", "<STR_LIT>", ":", "<STR_LIT>", "=w", "<STR_LIT>", "(", "result", ")", ":", "<STR_LIT>", "w", "<STR_LIT>", "(", "a", ")", ",", "<STR_LIT>", "w", "<STR_LIT>", "(", "b", ")", ":", ")", ";", ...
LLVM
X86
CPP
stmt_completion
CPU
22,930
[ "->", "getIndex", "(", ")", ";" ]
[ "SDValue", "X86TargetLowering", "::", "LRINT_LLRINTHelper", "(", "SDNode", "*", "N", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "EVT", "DstVT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "SDValue", "Src", "=", "N", "->", "getOpera...
GCC
i386
MD
program_repair
CPU
22,931
[ "<FIXS>", "return", "<STR_LIT>", "<FIXE>", "<FIXS>", "return", "<STR_LIT>", "<FIXE>", "<FIXS>", "return", "<STR_LIT>", "<FIXE>", "<FIXS>", "return", "<STR_LIT>", "<FIXE>", "<FIXS>", "return", "<STR_LIT>", "<FIXE>", "<FIXS>", "return", "<STR_LIT>", "<FIXE>", "<FIXS>", ...
[ "switch", "(", "get_attr_mode", "(", "insn", ")", ")", "{", "case", "MODE_V4SF", ":", "<BUGS>", "return", "<STR_LIT>", "<BUGE>", "case", "MODE_V2DF", ":", "if", "(", "TARGET_SSE_PACKED_SINGLE_INSN_OPTIMAL", ")", "<BUGS>", "return", "<STR_LIT>", "<BUGE>", "else", ...
GCC
arm
MD
stmt_completion
CPU
22,932
[ ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
i386
MD
stmt_completion
CPU
22,933
[ "<STR_LIT>", ")" ]
[ "[", "(", "UNSPEC_SIN" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
22,934
[ "ValueVect", "Urs", ";" ]
[ "unsigned", "LastCN", "=", "<NUM_LIT>", ";", "Value", "*", "LocV", "=", "Loc", "[", "Last", "]", ";", "if", "(", "!", "LocV", ")", "continue", ";", "BasicBlock", "*", "LastB", "=", "cast", "<", "BasicBlock", ">", "(", "LocV", ")", ";", "do", "{", ...
LLVM
ARM
CPP
stmt_completion
CPU
22,935
[ "(", ")", ")", ")", ")", ";" ]
[ "if", "(", "N0", "->", "getOperand", "(", "<NUM_LIT>", ")", "->", "getOpcode", "(", ")", "!=", "ISD", "::", "EXTRACT_VECTOR_ELT", ")", "return", "SDValue", "(", ")", ";", "SDValue", "Vec", "=", "N0", "->", "getOperand", "(", "<NUM_LIT>", ")", "->", "ge...
LLVM
TPC
CPP
stmt_completion
Virtual ISA
22,936
[ "const", "{" ]
[ "bool", "TPCSubtarget", "::", "enableSubRegLiveness", "(", ")" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
22,937
[ "}", ",", "DAG", ")", ";" ]
[ "unsigned", "VecLen", "=", "ResTy", ".", "getVectorNumElements", "(", ")", ";", "SDValue", "Vs", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "Vt", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "switch", "(", "ElemTy",...
GCC
ia64
MD
stmt_completion
CPU
22,938
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "match_code" ]
GCC
i386
CPP
stmt_completion
CPU
22,939
[ "_", "_", "B", ")", ";" ]
[ "return", "(", "_", "_", "m128h", ")", "(", "(", "_", "_", "v8hf", ")", "_", "_", "A", "-", "(", "_", "_", "v8hf", ")" ]
LLVM
X86
CPP
next_suggestion
CPU
22,940
[ "if", "(", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getSubReg", "(", ")", "||", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getSubReg", "(", ")", ")", "return", "false", ";" ]
[ "switch", "(", "MI", ".", "getOpcode", "(", ")", ")", "{", "default", ":", "break", ";", "case", "X86", "::", "MOVSX16rr8", ":", "case", "X86", "::", "MOVZX16rr8", ":", "case", "X86", "::", "MOVSX32rr8", ":", "case", "X86", "::", "MOVZX32rr8", ":", "...
LLVM
AArch64
TD
stmt_completion
CPU
22,941
[ ")", ")", ",", "(", "BICvi_lsl_4H", "VPR64", ":", "$", "src", ",", "<NUM_LIT>", ",", "neon_mov_imm_LSLH_transform_operand", ":", "$", "Simm", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v2i32", "(", "and", "VPR64", ":", "$", "src", ",", "(", "bitconvert", "(", "v4i16", "(", "Neon_movi", "<NUM_LIT>", ",", "neon_mov_imm_LSLH_transform_operand", ":", "$", "Simm", ")", ")", ")" ]
GCC
arm
CPP
stmt_completion
CPU
22,942
[ "x_target_flags", ";" ]
[ "tree", "callee_tree", "=", "DECL_FUNCTION_SPECIFIC_TARGET", "(", "func", ")", ";", "if", "(", "!", "callee_tree", ")", "callee_tree", "=", "target_option_default_node", ";", "struct", "cl_target_option", "*", "callee_opts", "=", "TREE_TARGET_OPTION", "(", "callee_tre...
LLVM
WDC65816
CPP
stmt_completion
MPU
22,943
[ "TLInfo", ";" ]
[ "virtual", "const", "WDC65816TargetLowering", "*", "getTargetLowering", "(", ")", "const", "{", "return", "&" ]
LLVM
ARM64
CPP
next_suggestion
CPU
22,944
[ "if", "(", "!", "MCE", ")", "{" ]
[ "void", "addPCRelLabel19Operands", "(", "MCInst", "&", "Inst", ",", "unsigned", "N", ")", "const", "{", "assert", "(", "N", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Invalid number of operands!", "<STR_LIT>", ")", ";", "const", "MCConstantExpr", "*", "MCE", "=", ...
LLVM
ARM
TD
stmt_completion
CPU
22,945
[ ",", "fsub_mlx", ">", ",", "Requires", "<", "[", "HasNEON", ",", "HasVFP4", ",", "UseFusedMAC", "]", ">", ";" ]
[ "def", "VFMSfq", ":", "N3VQMulOp", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "IIC_VFMACQ", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "v4f32", ",", "fmul_su" ]
GCC
c4x
CPP
stmt_completion
DSP
22,946
[ "AR0_REGNO", ")", ";" ]
[ "static", "rtx", "c4x_struct_value_rtx", "(", "tree", "fntype", "ATTRIBUTE_UNUSED", ",", "int", "incoming", "ATTRIBUTE_UNUSED", ")", "{", "return", "gen_rtx_REG", "(", "Pmode", "," ]
LLVM
Hexagon
CPP
stmt_completion
DSP
22,947
[ ".", "erase", "(", "&", "MI", ")", ";" ]
[ "for", "(", "MachineBasicBlock", "*", "SB", ":", "B", "->", "successors", "(", ")", ")", "{", "if", "(", "!", "Targets", ".", "count", "(", "SB", ")", ")", "ToRemove", ".", "push_back", "(", "const_cast", "<", "MachineBasicBlock", "*", ">", "(", "SB"...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
22,948
[ "Code", "=", "CodeInit", "?", "strdup", "(", "CodeInit", ")", ":", "nullptr", ";" ]
[ "Branch", "::", "Branch", "(", "const", "char", "*", "ConditionInit", ",", "const", "char", "*", "CodeInit", ")", ":", "Ancestor", "(", "nullptr", ")", ",", "Labeled", "(", "true", ")", "{", "Condition", "=", "ConditionInit", "?", "strdup", "(", "Conditi...
GCC
cris
MD
stmt_completion
MPU
22,949
[ ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "match_code", "<STR_LIT>" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
22,950
[ "if", "(", "BSI", ".", "InvertOrigBranch", ")", "FirstTerminator", "->", "setDesc", "(", "TII", "->", "get", "(", "InvertedOpcode", ")", ")", ";" ]
[ "DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Don't know how to handle blocks that don't have exactly", "<STR_LIT>", "<<", "<STR_LIT>", " two succesors.\\n", "<STR_LIT>", ")", ";", "return", "false", ";", "}", "const", "PPCInstrInfo", "*", "TII", "=", "MF", "-...
GCC
s390
MD
program_repair
MPU
22,951
[ "<FIXS>", "(", "unspec", ":", "DI", "[", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "<NUM_LIT>", ")", ")", "<FIXE>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "unspec", ":", "DI", "[", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "<NUM_LI...
GCC
arm
CPP
next_suggestion
CPU
22,952
[ "}" ]
[ "vqdmulh_lane_s16", "(", "int16x4_t", "_", "_", "a", ",", "int16x4_t", "_", "_", "b", ",", "const", "int", "_", "_", "c", ")", "{", "return", "(", "int16x4_t", ")", "_", "_", "builtin_neon_vqdmulh_lanev4hi", "(", "_", "_", "a", ",", "_", "_", "b", ...
LLVM
AArch64
TD
next_suggestion
CPU
22,953
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
rs6000
CPP
program_repair
CPU
22,954
[ "<FIXS>", "unsigned", "int", "extra_bytes", "=", "load_mode_size", "-", "bytes", ";", "<FIXE>" ]
[ "{", "<BUGS>", "int", "extra_bytes", "=", "load_mode_size", "-", "bytes", ";", "<BUGE>", "cmp_bytes", "=", "bytes", ";", "if", "(", "extra_bytes", "offset", ")", "{" ]
LLVM
X86
CPP
next_suggestion
CPU
22,955
[ "if", "(", "SDValue", "Rotate", "=", "lowerShuffleAsRotate", "(", "DL", ",", "MVT", "::", "v8i64", ",", "V1", ",", "V2", ",", "Mask", ",", "Subtarget", ",", "DAG", ")", ")", "return", "Rotate", ";" ]
[ "return", "DAG", ".", "getBitcast", "(", "MVT", "::", "v8i64", ",", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "MVT", "::", "v16i32", ",", "DAG", ".", "getBitcast", "(", "MVT", "::", "v16i32", ",", "V1", ")", ",", "...
LLVM
AMDGPU
CPP
next_suggestion
GPU
22,956
[ "}" ]
[ "SMLoc", "S", "=", "Parser", ".", "getTok", "(", ")", ".", "getLoc", "(", ")", ";", "AMDGPUAsmParser", "::", "OperandMatchResultTy", "Res", "=", "parseIntWithPrefix", "(", "<STR_LIT>", "offset", "<STR_LIT>", ",", "Operands", ",", "AMDGPUOperand", "::", "ImmTyO...
LLVM
R600
CPP
stmt_completion
GPU
22,957
[ "Exp", ";" ]
[ "const", "unsigned", "FractBits", "=", "<NUM_LIT>", ";", "const", "unsigned", "ExpBits", "=", "<NUM_LIT>", ";", "SDValue", "ExpPart", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "SL", ",", "MVT", "::", "i32", ",", "Hi", ",", "DA...
LLVM
ARM
CPP
next_suggestion
CPU
22,958
[ "RegSave", "&=", "<NUM_LIT>", "u", ";" ]
[ "++", "Range", ";", "Mask", "|=", "Bit", ";", "}", "uint32_t", "UnmaskedReg", "=", "RegSave", "&", "<NUM_LIT>", "u", "&", "(", "~", "Mask", ")", ";", "if", "(", "UnmaskedReg", "==", "<NUM_LIT>", "u", ")", "{", "EmitInt8", "(", "ARM", "::", "EHABI", ...
GCC
loongarch
CPP
stmt_completion
CPU
22,959
[ "v2i64", ")", "_", "<NUM_LIT>", ",", "(", "v2i64", ")", "_", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "_", "_", "builtin_lsx_vmadd_d", "(", "(", "v2i64", ")", "_", "<NUM_LIT>", ",", "(" ]
LLVM
AArch64
TD
stmt_completion
CPU
22,960
[ ">", "Rn", ";" ]
[ "class", "BaseCondSelectOp", "<", "bit", "op", ",", "bits", "<", "<NUM_LIT>", ">", "op2", ",", "RegisterClass", "regtype", ",", "string", "asm", ",", "PatFrag", "frag", ">", ":", "I", "<", "(", "outs", "regtype", ":", "$", "Rd", ")", ",", "(", "ins",...
LLVM
PowerPC
CPP
code_generation
CPU
22,961
[ "bool", "PPCFrameLowering", "::", "restoreCalleeSavedRegisters", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "MI", ",", "const", "std", "::", "vector", "<", "CalleeSavedInfo", ">", "&", "CSI", ",", "const", "TargetRegisterInfo",...
[ "restoreCalleeSavedRegisters", "-", "Issues", "instruction", "(", "s", ")", "to", "restore", "all", "callee", "saved", "registers", "and", "returns", "true", "if", "it", "is", "n't", "possible", "/", "profitable", "to", "do", "so", "by", "issuing", "a", "ser...
LLVM
CSKY
CPP
stmt_completion
CPU
22,962
[ "::", "i32", ";" ]
[ "static", "bool", "CC_CSKY_ABIV2_SOFT_64", "(", "unsigned", "&", "ValNo", ",", "MVT", "&", "ValVT", ",", "MVT", "&", "LocVT", ",", "CCValAssign", "::", "LocInfo", "&", "LocInfo", ",", "ISD", "::", "ArgFlagsTy", "&", "ArgFlags", ",", "CCState", "&", "State"...
LLVM
ARM
CPP
next_suggestion
CPU
22,963
[ "}" ]
[ "CreateTargetPostRAHazardRecognizer", "(", "const", "InstrItineraryData", "*", "II", ",", "const", "ScheduleDAG", "*", "DAG", ")", "const", "{", "if", "(", "Subtarget", ".", "isThumb2", "(", ")", "||", "Subtarget", ".", "hasVFP2Base", "(", ")", ")", "return", ...
GCC
i386
MD
next_suggestion
CPU
22,964
[ "(", "match_operand", ":", "FMAMODE_AVX512", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "]", ")" ]
[ "(", "match_operand", ":", "FMAMODE_AVX512", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "FMAMODE_AVX512", "<NUM_LIT>", "<STR_LIT>", ")" ]
LLVM
X86
CPP
stmt_completion
CPU
22,965
[ "DAG", ",", "dl", ")", ";" ]
[ "SDValue", "V", "=", "insert128BitVector", "(", "DAG", ".", "getUNDEF", "(", "VT", ")", ",", "V1", ",", "<NUM_LIT>", ",", "DAG", ",", "dl", ")", ";", "return", "insert128BitVector", "(", "V", ",", "V2", ",", "NumElems", "/", "<NUM_LIT>", "," ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
22,966
[ "if", "(", "NotClobbered", ")", "setNoClobberMetadata", "(", "PtrI", ")", ";" ]
[ "if", "(", "!", "isEntryFunc", ")", "{", "if", "(", "PtrI", ")", "setUniformMetadata", "(", "PtrI", ")", ";", "return", ";", "}", "bool", "NotClobbered", "=", "false", ";", "bool", "GlobalLoad", "=", "I", ".", "getPointerAddressSpace", "(", ")", "==", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
22,967
[ ";" ]
[ "unsigned", "AMDGPUSubtarget", "::", "getMaxLocalMemSizeWithWaveCount", "(", "unsigned", "NWaves", ",", "const", "Function", "&", "F", ")", "const", "{", "if", "(", "NWaves", "==", "<NUM_LIT>", ")", "return", "getLocalMemorySize", "(", ")", ";", "unsigned", "Wor...
GCC
i386
CPP
stmt_completion
CPU
22,968
[ "_", "m256i", "_", "_", "A", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_mask_cvtepi64_ps", "(", "_", "_", "m128", "_", "_", "W...
LLVM
ARM
CPP
stmt_completion
CPU
22,969
[ "DAG", ")", ";" ]
[ "EVT", "PtrVT", "=", "getPointerTy", "(", ")", ";", "unsigned", "char", "PCAdj", "=", "Subtarget", "->", "isThumb", "(", ")", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";", "MachineFunction", "&", "MF", "=", "DAG", ".", "getMachineFunction", "(", ")", ";", "AR...
GCC
avr
MD
next_suggestion
MPU
22,970
[ "[", "(", "set", "(", "attr", "<STR_LIT>", ")" ]
[ "(", "if_then_else", "(", "match_operator", "<NUM_LIT>", "<STR_LIT>", "[", "(", "zero_extract", ":", "QIHI", "(", "mem", ":", "QI", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "match_operand", ...
GCC
arm
MD
stmt_completion
CPU
22,971
[ ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "reg", ":", "CC_NOOV", "CC_REGNUM", ")", "(", "compare", ":", "CC_NOOV", "(", "match_operator", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operator", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "[", ...
GCC
i386
CPP
next_suggestion
CPU
22,972
[ "}" ]
[ "*", "_", "_", "CF", "=", "(", "unsigned", "char", ")", "_", "_", "builtin_ia32_ktestcsi", "(", "_", "_", "A", ",", "_", "_", "B", ")", ";", "return", "(", "unsigned", "char", ")", "_", "_", "builtin_ia32_ktestzsi", "(", "_", "_", "A", ",", "_", ...
LLVM
AMDGPU
TD
next_suggestion
GPU
22,973
[ "bits", "<", "<NUM_LIT>", ">", "has_dlc", "=", "<NUM_LIT>", ";" ]
[ "let", "hasSideEffects", "=", "<NUM_LIT>", ";", "let", "SchedRW", "=", "[", "WriteVMEM", "]", ";", "string", "Mnemonic", "=", "opName", ";", "string", "AsmOperands", "=", "asmOps", ";", "bits", "<", "<NUM_LIT>", ">", "is_flat_global", "=", "<NUM_LIT>", ";", ...
GCC
i386
MD
next_suggestion
CPU
22,974
[ "(", "const_int", "<NUM_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "sign_extract", ":", "HI", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
ARM
CPP
stmt_completion
CPU
22,975
[ "res", ";" ]
[ "SelectionDAG", "&", "DAG", "=", "DCI", ".", "DAG", ";", "const", "TargetLowering", "&", "TLI", "=", "DAG", ".", "getTargetLoweringInfo", "(", ")", ";", "if", "(", "TLI", ".", "isOperationLegal", "(", "N", "->", "getOpcode", "(", ")", ",", "N", "->", ...
GCC
frv
CPP
program_repair
VLIW
22,976
[ "<FIXS>", "<FIXE>", "<FIXS>", "#", "define", "REGSTATE_MODIFIED", "<NUM_LIT>", "#", "define", "REGSTATE_IF_TRUE", "<NUM_LIT>", "#", "define", "REGSTATE_IF_FALSE", "<NUM_LIT>", "<FIXE>", "<FIXS>", "typedef", "unsigned", "char", "regstate_t", ";", "<FIXE>" ]
[ "}", "frv_tmp_reg_t", ";", "<BUGS>", "#", "define", "REGSTATE_DEAD", "<NUM_LIT>", "<BUGE>", "#", "define", "REGSTATE_CC_MASK", "<NUM_LIT>", "<BUGS>", "#", "define", "REGSTATE_LIVE", "<NUM_LIT>", "#", "define", "REGSTATE_MODIFIED", "<NUM_LIT>", "#", "define", "REGSTATE...
LLVM
X86
CPP
stmt_completion
CPU
22,977
[ ")", ";" ]
[ "printLeaMemReference", "(", "MI", ",", "OpNo" ]
GCC
pa
CPP
program_repair
CPU
22,978
[ "<FIXS>", "preceding", "arithmetic", "operation", "has", "finished", "if", "<FIXE>" ]
[ "case", "TYPE_FPSQRTSGL", ":", "case", "TYPE_FPSQRTDBL", ":", "return", "cost", "-", "(", "pa_cpu_attr", "==", "PROCESSOR_700", ")", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";" ]
LLVM
ARM64
TD
next_suggestion
CPU
22,979
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Q", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "U", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Scalar", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let"...
GCC
i386
CPP
code_generation
CPU
22,980
[ "static", "rtx", "gen_gpr_to_xmm_move_src", "(", "enum", "machine_mode", "vmode", ",", "rtx", "gpr", ")", "{", "switch", "(", "GET_MODE_NUNITS", "(", "vmode", ")", ")", "{", "case", "<NUM_LIT>", ":", "return", "gen_rtx_SUBREG", "(", "vmode", ",", "gpr", ",",...
[ "Generate", "the", "canonical", "SET_SRC", "to", "move", "GPR", "to", "a", "VMODE", "vector", "register", ",", "zeroing", "the", "upper", "parts", "." ]
GCC
rx
MD
stmt_completion
CPU
22,981
[ ")" ]
[ "(", "plus", ":", "SI", "(", "reg", ":", "SI", "SP_REG", ")", "(", "const", ":", "SI", "(", "unspec", ":", "SI", "[", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_CONST", ")", ")", ")", ")", "(", "return", ")", "]"...
GCC
aarch64
CPP
program_repair
CPU
22,982
[ "<FIXS>", "emit_insn", "(", "gen_aarch64_frecps", "(", "mode", ",", "xtmp", ",", "xrcp", ",", "den", ")", ")", ";", "<FIXE>" ]
[ "rtx", "xtmp", "=", "gen_reg_rtx", "(", "mode", ")", ";", "while", "(", "iterations", "--", ")", "{", "<BUGS>", "emit_insn", "(", "(", "*", "get_recps_type", "(", "mode", ")", ")", "(", "xtmp", ",", "xrcp", ",", "den", ")", ")", ";", "<BUGE>", "if"...
LLVM
WebAssembly
CPP
code_generation
Virtual ISA
22,983
[ "void", "WebAssemblyMCCodeEmitter", "::", "encodeInstruction", "(", "const", "MCInst", "&", "MI", ",", "raw_ostream", "&", "OS", ",", "SmallVectorImpl", "<", "MCFixup", ">", "&", "Fixups", ",", "const", "MCSubtargetInfo", "&", "STI", ")", "const", "{", "uint64...
[ "Encode", "the", "given", "Inst", "to", "bytes", "and", "append", "to", "CB", "." ]
LLVM
SystemZ
CPP
stmt_completion
CPU
22,984
[ "TruncVT", ")", ";" ]
[ "unsigned", "TruncBytes", "=", "TruncVT", ".", "getStoreSize", "(", ")", ";", "if", "(", "BytesPerElement", "%", "TruncBytes", "==", "<NUM_LIT>", ")", "{", "unsigned", "Scale", "=", "BytesPerElement", "/", "TruncBytes", ";", "unsigned", "NewIndex", "=", "(", ...
GCC
i386
MD
stmt_completion
CPU
22,985
[ "<NUM_LIT>", "<STR_LIT>" ]
[ "[", "(", "parallel", "[", "(", "set", "(", "match_operand", ":", "SWI48", "<NUM_LIT>", "<STR_LIT>", ")", "(", "if_then_else", ":", "SWI48", "(", "match_operator", ":", "SWI48" ]
GCC
aarch64
MD
stmt_completion
CPU
22,986
[ ")", "]" ]
[ "(", "match_operand", ":", "SVE_FULL_F", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SVE_FULL_F", "<NUM_LIT>", "<STR_LIT>", ")", "]", "SVE_COND_FP_MAXMIN_PUBLIC", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
22,987
[ "let", "Constraints", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "PostInc", ";", "let", "accessSize", "=", "WordAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";" ]
LLVM
Mips
TD
stmt_completion
CPU
22,988
[ ">", ";" ]
[ "def", "P2", ":", "MipsReg", "<", "<NUM_LIT>", ",", "<STR_LIT>" ]
LLVM
ARM
CPP
next_suggestion
CPU
22,989
[ "SDValue", "Result", "=", "DAG", ".", "getNode", "(", "Wrapper", ",", "dl", ",", "PtrVT", ",", "G", ")", ";" ]
[ "unsigned", "Wrapper", "=", "RelocM", "==", "Reloc", "::", "PIC_", "?", "<STR_LIT>", "::", "<STR_LIT>", ":", "<STR_LIT>", "::", "<STR_LIT>", ";", "SDValue", "G", "=", "DAG", ".", "getTargetGlobalAddress", "(", "GV", ",", "dl", ",", "PtrVT", ",", "<NUM_LIT>...
LLVM
R600
CPP
code_generation
GPU
22,990
[ "bool", "AMDGPUPassConfig", "::", "addPreEmitPass", "(", ")", "{", "const", "AMDGPUSubtarget", "&", "ST", "=", "TM", "->", "getSubtarget", "<", "AMDGPUSubtarget", ">", "(", ")", ";", "if", "(", "ST", ".", "device", "(", ")", "->", "getGeneration", "(", "...
[ "This", "pass", "may", "be", "implemented", "by", "targets", "that", "want", "to", "run", "passes", "immediately", "before", "machine", "code", "is", "emitted", "." ]
LLVM
ARM
CPP
program_repair
CPU
22,991
[ "<FIXS>", "#", "include", "<STR_LIT>", "llvm/ADT/DenseMap.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "llvm/ADT/SmallString.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "llvm/ADT/SmallVector.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "llvm/ADT/StringRef.h", "<STR_LIT>",...
[ "#", "include", "<STR_LIT>", "ARMRegisterInfo.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "ARMUnwindOpAsm.h", "<STR_LIT>", "<BUGS>", "#", "include", "<STR_LIT>", "llvm/ADT/StringExtras.h", "<STR_LIT>", "<BUGE>", "#", "include", "<STR_LIT>", "llvm/ADT/Twine.h", "<STR_LIT>"...
GCC
powerpcspe
CPP
stmt_completion
CPU
22,992
[ "_", "res", ";" ]
[ "unsigned", "long", "long", "_", "_", "res", "=", "(", "unsigned", "long", "long", ")", "_", "_", "X", "*", "_", "_", "Y", ";", "*", "_", "_", "P", "=", "(", "unsigned", "int", ")", "(", "_", "_", "res", ">>", "<NUM_LIT>", ")", ";", "return",...
LLVM
Hexagon
TD
stmt_completion
DSP
22,993
[ "Pd4", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rs32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rs32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">" ]
GCC
rs6000
MD
stmt_completion
CPU
22,994
[ ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand" ]
GCC
i386
CPP
stmt_completion
CPU
22,995
[ ",", "_", "_", "mmask16", "_", "_", "U", ",", "_", "_", "m512", "_", "_", "X", ",", "const", "int", "_", "_", "C", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m512", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_mask_permute_ps", "(", "_", "_", "m512", "_", "_", "W"...
LLVM
X86
CPP
next_suggestion
CPU
22,996
[ "NoSignFlag", "=", "true", ";" ]
[ "case", "X86", "::", "SHR8r1", ":", "case", "X86", "::", "SHR16r1", ":", "case", "X86", "::", "SHR32r1", ":", "case", "X86", "::", "SHR64r1", ":", "case", "X86", "::", "SHL8r1", ":", "case", "X86", "::", "SHL16r1", ":", "case", "X86", "::", "SHL32r1"...
GCC
aarch64
CPP
stmt_completion
CPU
22,997
[ "elt", ")", ")", ";" ]
[ "rtx", "elt", ";", "return", "(", "GET_MODE_CLASS", "(", "GET_MODE", "(", "x", ")", ")", "==", "MODE_VECTOR_FLOAT", "&&", "const_vec_duplicate_p", "(", "x", ",", "&", "elt", ")", "&&", "aarch64_float_const_representable_p", "(" ]
LLVM
AArch64
TD
next_suggestion
CPU
22,998
[ "}" ]
[ "def", "Xi", ":", "BaseMoveImmediate", "<", "opc", ",", "GPR64", ",", "movimm64_shift", ",", "asm", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
rs6000
CPP
stmt_completion
CPU
22,999
[ ",", "source", ")", ";" ]
[ "void", "rs6000_emit_le_vsx_permute", "(", "rtx", "dest", ",", "rtx", "source", ",", "machine_mode", "mode", ")", "{", "gcc_assert", "(", "!", "altivec_indexed_or_indirect_operand", "(", "dest", ",", "mode", ")", ")", ";", "gcc_assert", "(", "!", "altivec_indexe...