Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
ARM
CPP
code_generation
CPU
22,600
[ "bool", "ARMPassConfig", "::", "addPreSched2", "(", ")", "{", "if", "(", "getOptLevel", "(", ")", "!=", "CodeGenOpt", "::", "None", ")", "{", "if", "(", "!", "getARMSubtarget", "(", ")", ".", "isThumb1Only", "(", ")", ")", "{", "addPass", "(", "createA...
[ "This", "method", "may", "be", "implemented", "by", "targets", "that", "want", "to", "run", "passes", "after", "prolog-epilog", "insertion", "and", "before", "the", "second", "instruction", "scheduling", "pass", "." ]
LLVM
AArch64
TD
stmt_completion
CPU
22,601
[ "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "idx", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}" ]
LLVM
PowerPC
CPP
code_generation
CPU
22,602
[ "SDValue", "PPCTargetLowering", "::", "LowerCall", "(", "TargetLowering", "::", "CallLoweringInfo", "&", "CLI", ",", "SmallVectorImpl", "<", "SDValue", ">", "&", "InVals", ")", "const", "{", "SelectionDAG", "&", "DAG", "=", "CLI", ".", "DAG", ";", "SDLoc", "...
[ "This", "hook", "must", "be", "implemented", "to", "lower", "calls", "into", "the", "specified", "DAG", "." ]
LLVM
AArch64
TD
next_suggestion
CPU
22,603
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Imm", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "MRm", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
22,604
[ "const", "MachineOperand", "&", "Src", "=", "SrcR1", "==", "DstR", "?", "Index", ":", "Base", ";" ]
[ "if", "(", "Segment", ".", "getReg", "(", ")", "!=", "<NUM_LIT>", "||", "!", "Offset", ".", "isImm", "(", ")", "||", "!", "TII", "->", "isSafeToClobberEFLAGS", "(", "MBB", ",", "I", ")", ")", "return", ";", "const", "Register", "DstR", "=", "Dst", ...
GCC
s390
MD
program_repair
MPU
22,605
[ "<FIXS>", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "<FIXE>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "strict_low_part", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "<BUGS>", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "<BUGE>", "(...
GCC
aarch64
MD
stmt_completion
CPU
22,606
[ "(", "V3x8BF", "<STR_LIT>", ")" ]
[ "(", "V2x4BF", "<STR_LIT>", ")", "(", "V2x8BF", "<STR_LIT>", ")", "(", "V3x8QI", "<STR_LIT>", ")", "(", "V3x16QI", "<STR_LIT>", ")", "(", "V3x4HI", "<STR_LIT>", ")", "(", "V3x8HI", "<STR_LIT>", ")", "(", "V3x2SI", "<STR_LIT>", ")", "(", "V3x4SI", "<STR_LIT...
GCC
sparc
MD
stmt_completion
CPU
22,607
[ ")", "]" ]
[ "(", "unspec", ":", "SF", "[", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_FHSUB", ")" ]
GCC
aarch64
CPP
code_generation
CPU
22,608
[ "void", "func_fma_steering", "::", "analyze_fma_fmul_insn", "(", "fma_forest", "*", "ref_forest", ",", "du_chain", "*", "chain", ",", "du_head_p", "head", ")", "{", "fma_forest", "*", "forest", ";", "fma_node", "*", "node", "=", "this", "->", "get_fma_node", "...
[ "Allocate", "and", "initialize", "fma_node", "objects", "for", "the", "FMUL", "or", "FMADD/FMSUB", "instruction", "in", "CHAIN-", ">", "insn", "and", "its", "dependent", "FMADD/FMSUB", "instructions", ",", "all", "part", "of", "FOREST", ".", "For", "the", "chi...
GCC
bfin
CPP
next_suggestion
DSP
22,609
[ "return", "NULL_RTX", ";" ]
[ "if", "(", "bytes", "==", "-", "<NUM_LIT>", ")", "return", "NULL_RTX", ";", "if", "(", "cum", "->", "nregs", ")", "return", "gen_rtx_REG", "(", "arg", ".", "mode", ",", "*", "(", "cum", "->", "arg_regs", ")", ")", ";" ]
LLVM
Hexagon
TD
stmt_completion
DSP
22,610
[ "}", ";" ]
[ "class", "Enc_c85e2a", ":", "OpcodeHexagon", "{", "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "II", ";", "let"...
LLVM
AArch64
CPP
next_suggestion
CPU
22,611
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":" ]
[ "unsigned", "imm", "=", "fieldFromInstruction", "(", "insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", "<<", "<NUM_LIT>", ";", "imm", "|=", "fieldFromInstruction", "(", "insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "if", "(", "Inst", ".", "getOpcode",...
LLVM
ARM
CPP
program_repair
CPU
22,612
[ "<FIXS>", "int", "FI", "=", "MFI", "->", "CreateFixedObject", "(", "<NUM_LIT>", ",", "NextVA", ".", "getLocMemOffset", "(", ")", ",", "true", ")", ";", "<FIXE>" ]
[ "SDValue", "ArgValue2", ";", "if", "(", "NextVA", ".", "isMemLoc", "(", ")", ")", "{", "MachineFrameInfo", "*", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "<BUGS>", "int", "FI", "=", "MFI", "->", "CreateFixedObject", "(", "<NUM_LIT>", ",", "...
GCC
nios2
CPP
next_suggestion
MPU
22,613
[ "}" ]
[ "if", "(", "!", "strict_p", ")", "return", "true", ";", "if", "(", "!", "reg_renumber", ")", "return", "false", ";", "regno", "=", "reg_renumber", "[", "regno", "]", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
22,614
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "L4_ploadrdfnew_abs", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pt4", ",", "u32_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_3b5b7ef9", ",", "TypeLD", ">", ",", "Enc...
LLVM
HSAIL
CPP
next_suggestion
Virtual ISA
22,615
[ "}" ]
[ "HSAILSubtarget", "::", "HSAILSubtarget", "(", "const", "Triple", "&", "TT", ",", "StringRef", "CPU", ",", "StringRef", "FS", ",", "HSAILTargetMachine", "&", "TM", ")", ":", "HSAILGenSubtargetInfo", "(", "TT", ",", "CPU", ",", "FS", ")", ",", "TargetTriple",...
LLVM
ARM
TD
next_suggestion
CPU
22,616
[ "let", "mayLoad", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LI...
GCC
arm
CPP
next_suggestion
CPU
22,617
[ "}" ]
[ "vshlq_u32", "(", "uint32x4_t", "_", "_", "a", ",", "int32x4_t", "_", "_", "b", ")", "{", "return", "(", "uint32x4_t", ")", "_", "_", "builtin_neon_vshluv4si", "(", "(", "int32x4_t", ")", "_", "_", "a", ",", "_", "_", "b", ")", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
22,618
[ "let", "IClass", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "dst", ";", "bits", "<", "<NUM_LIT>", ">", "src1", ";", "bits", "<", "<NUM_LIT>", ">", "offset", ";", "bits", "<", "<NUM_LIT>", ">", "offsetBits", ";", "string", "ImmOpStr", "=", "!", "cast", "<", "string", ">", "(", "I...
LLVM
X86
CPP
stmt_completion
CPU
22,619
[ "Y", "(", "TheX86_64Target", ")", ";" ]
[ "RegisterTargetMachine", "<", "X86TargetMachine", ">", "X", "(", "TheX86_32Target", ")", ";", "RegisterTargetMachine", "<", "X86TargetMachine", ">" ]
GCC
aarch64
MD
next_suggestion
CPU
22,620
[ ")" ]
[ "SVE_COND_FP_MAXMIN_PUBLIC", ")", ")", "]", "<STR_LIT>", "{", "operands", "[", "<NUM_LIT>", "]", "=", "aarch64_ptrue_reg", "(", "<", "VPRED", ">", "mode", ")", "}" ]
GCC
mips
MD
stmt_completion
CPU
22,621
[ "<STR_LIT>", ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>" ]
GCC
i386
MD
next_suggestion
CPU
22,622
[ "(", "minus", ":", "SWI", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "]", ")", "]", ")" ]
[ "(", "parallel", "[", "(", "set", "(", "reg", ":", "CC", "FLAGS_REG", ")", "(", "compare", ":", "CC", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_operand", ":", "SWI", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "(", "set", "(", "match_dup", "<NUM_LIT...
LLVM
Alpha
CPP
code_generation
MPU
22,623
[ "unsigned", "AlphaRegisterInfo", "::", "eliminateFrameIndex", "(", "MachineBasicBlock", "::", "iterator", "II", ",", "int", "SPAdj", ",", "FrameIndexValue", "*", "Value", ",", "RegScavenger", "*", "RS", ")", "const", "{", "assert", "(", "SPAdj", "==", "<NUM_LIT>...
[ "This", "method", "must", "be", "overriden", "to", "eliminate", "abstract", "frame", "indices", "from", "instructions", "which", "may", "use", "them", "." ]
GCC
aarch64
CPP
stmt_completion
CPU
22,624
[ "bitmap_bit_p", "(", "gen", ",", "regno", ")", "||", "bitmap_bit_p", "(", "kill", ",", "regno", ")", ")", ")", "bitmap_set_bit", "(", "components", ",", "regno", ")", ";" ]
[ "bitmap", "gen", "=", "&", "DF_LIVE_BB_INFO", "(", "bb", ")", "->", "gen", ";", "bitmap", "kill", "=", "&", "DF_LIVE_BB_INFO", "(", "bb", ")", "->", "kill", ";", "sbitmap", "components", "=", "sbitmap_alloc", "(", "LAST_SAVED_REGNUM", "+", "<NUM_LIT>", ")"...
GCC
i386
CPP
next_suggestion
CPU
22,625
[ "op", "=", "gen_lowpart", "(", "mode", ",", "d", "->", "op1", ")", ";" ]
[ "gen", "=", "gen_ssse3_pshufbv16qi3", ";", "break", ";", "default", ":", "gcc_unreachable", "(", ")", ";", "}", "nelt", "=", "d", "->", "nelt", ";", "eltsz", "=", "GET_MODE_UNIT_SIZE", "(", "d", "->", "vmode", ")", ";", "m128", "=", "GEN_INT", "(", "-"...
LLVM
Hexagon
TD
next_suggestion
DSP
22,626
[ "let", "isExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
SystemZ
TD
stmt_completion
CPU
22,627
[ ";" ]
[ "class", "MemFoldPseudo", "<", "string", "mnemonic", ",", "RegisterOperand", "cls", ",", "bits", "<", "<NUM_LIT>", ">", "bytes", ",", "AddressingMode", "mode", ">", ":", "Pseudo", "<", "(", "outs", "cls", ":", "$", "R1", ")", ",", "(", "ins", "cls", ":...
GCC
avr
CPP
next_suggestion
MPU
22,628
[ "while", "(", "TREE_CODE", "(", "node0", ")", "==", "ARRAY_TYPE", ")", ";" ]
[ "if", "(", "TARGET_MAIN_IS_OS_TASK", "&&", "TREE_CODE", "(", "node", ")", "==", "FUNCTION_DECL", "&&", "MAIN_NAME_P", "(", "DECL_NAME", "(", "node", ")", ")", "&&", "INTEGRAL_TYPE_P", "(", "TREE_TYPE", "(", "TREE_TYPE", "(", "node", ")", ")", ")", "&&", "N...
GCC
sh
MD
next_suggestion
CPU
22,629
[ "(", "clobber", "(", "reg", ":", "SI", "T_REG", ")", ")", "]", ")", "]", ")" ]
[ "<STR_LIT>", "[", "(", "parallel", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "plus", ":", "SI", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", "(", "match_dup", "<NUM_LIT>", ")", ")"...
GCC
rs6000
CPP
stmt_completion
CPU
22,630
[ "{" ]
[ "valcum", ".", "fregno", "=", "FP_ARG_MIN_REG", ";", "valcum", ".", "vregno", "=", "ALTIVEC_ARG_MIN_REG", ";", "valret", "=", "rs6000_darwin64_record_arg", "(", "&", "valcum", ",", "type", ",", "true", ",", "true", ")", ";", "if", "(", "valret", ")", "retu...
GCC
arm
CPP
stmt_completion
CPU
22,631
[ "int", "_", "_", "b", ",", "mve_pred16_t", "_", "_", "p", ")", "{" ]
[ "_", "_", "arm_vaddq_m_n_u8", "(", "uint8x16_t", "_", "_", "inactive", ",", "uint8x16_t", "_", "_", "a", "," ]
LLVM
ARM
TD
next_suggestion
CPU
22,632
[ "}" ]
[ "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "MIOperandInfo", "=", "(", "ops", "GPR", ":", "$", "addr", ",", "i32imm", ")", ";", "let", "EncoderMethod", "=", "<STR_LIT>", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
22,633
[ "let", "opExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", ...
GCC
arm
MD
stmt_completion
CPU
22,634
[ "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(" ]
LLVM
Hexagon
TD
next_suggestion
DSP
22,635
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
[ "def", "F2_sfimm_n", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "u10_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_9e313203", ",", "TypeALU64", ">", ",", "Enc_6c9440", "{", "let", "Inst", "{", "<NUM_LI...
GCC
sh
MD
stmt_completion
CPU
22,636
[ "<STR_LIT>", ")" ]
[ "(", "define_reservation", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
22,637
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_tfrf", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_4c5ba658", ",", "TypeALU32_2op", ">", ",", "PredNewRel...
LLVM
Hexagon
TD
next_suggestion
DSP
22,638
[ "let", "mayLoad", "=", "<NUM_LIT>", ";" ]
[ "def", "L4_ploadrubt_rr", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pv4", ",", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ",", "u2_0Imm", ":", "$", "Ii", ")", ","...
GCC
sh
CPP
stmt_completion
CPU
22,639
[ "reload_in_progress", "&&", "!", "reload_completed", ")", "{" ]
[ "switch", "(", "kind", ")", "{", "case", "<NUM_LIT>", ":", "case", "<NUM_LIT>", ":", "case", "<NUM_LIT>", ":", "case", "<NUM_LIT>", ":", "{", "int", "ext", "=", "kind", "&", "<NUM_LIT>", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";", "int", "shift2", "=", "s...
LLVM
X86
CPP
stmt_completion
CPU
22,640
[ "<STR_LIT>", ";", "break", ";" ]
[ "static", "SDValue", "combineBitcast", "(", "SDNode", "*", "N", ",", "SelectionDAG", "&", "DAG", ",", "const", "X86Subtarget", "&", "Subtarget", ")", "{", "SDValue", "N0", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "EVT", "VT", "=", "N", ...
GCC
aarch64
CPP
stmt_completion
CPU
22,641
[ "(", ")", ";" ]
[ "switch", "(", "mode", ")", "{", "case", "E_DFmode", ":", "return", "gen_aarch64_rsqrtedf", ";", "case", "E_SFmode", ":", "return", "gen_aarch64_rsqrtesf", ";", "case", "E_V2DFmode", ":", "return", "gen_aarch64_rsqrtev2df", ";", "case", "E_V2SFmode", ":", "return"...
LLVM
AArch64
CPP
stmt_completion
CPU
22,642
[ ";" ]
[ "unsigned", "getPrefetchDistance", "(", ")", "const", "override", "{", "return", "PrefetchDistance" ]
GCC
nios2
MD
stmt_completion
MPU
22,643
[ "zero_extend", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_code_attr", "us", "[", "(", "sign_extend", "<STR_LIT>", ")", "(", "zero_extend", "<STR_LIT>", ")", "]", ")", "(", "define_code_attr", "mul", "[", "(", "sign_extend", "<STR_LIT>", ")", "(" ]
GCC
mcore
CPP
stmt_completion
MPU
22,644
[ ":" ]
[ "case", "LABEL_REF", ":", "case", "SYMBOL_REF", ":", "*", "total", "=", "<NUM_LIT>", ";", "return", "true", ";", "case", "CONST_DOUBLE", ":", "*", "total", "=", "<NUM_LIT>", ";", "return", "true", ";", "case", "AND", ":", "*", "total", "=", "COSTS_N_INSN...
LLVM
AMDGPU
CPP
next_suggestion
GPU
22,645
[ "}" ]
[ "continue", ";", "}", "if", "(", "DstReg", "!=", "AMDGPU", "::", "VCC", ")", "continue", ";", "}", "if", "(", "Op32", "==", "AMDGPU", "::", "V_CNDMASK_B32_e32", ")", "{", "const", "MachineOperand", "*", "Src2", "=", "TII", "->", "getNamedOperand", "(", ...
LLVM
AVR
CPP
code_generation
MPU
22,646
[ "MachineBasicBlock", "::", "iterator", "AVRFrameLowering", "::", "eliminateCallFramePseudoInstr", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "MI", ")", "const", "{", "const", "AVRSubtarget", "&"...
[ "This", "method", "is", "called", "during", "prolog/epilog", "code", "insertion", "to", "eliminate", "call", "frame", "setup", "and", "destroy", "pseudo", "instructions", "(", "but", "only", "if", "the", "Target", "is", "using", "them", ")", "." ]
LLVM
Mips
CPP
stmt_completion
CPU
22,647
[ ";" ]
[ "bool", "useXGOT", "(", ")", "const", "{", "return", "UseXGOT" ]
LLVM
Hexagon
TD
next_suggestion
DSP
22,648
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "BaseImmOffset", ";", "let", "accessSize", "=", "HalfWordAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "isExtendable", "=", "<NUM_L...
LLVM
Hexagon
TD
next_suggestion
DSP
22,649
[ "let", "opExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_...
GCC
i386
MD
program_repair
CPU
22,650
[ "<FIXS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>", "<FIXS>", "(", "define_insn", "<STR_LIT>", "<FIXE>" ]
[ "(", "const_string", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", ")", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "<BUGS>", "(", "define_insn", "<STR_LIT>", "<B...
LLVM
ARM64
TD
stmt_completion
CPU
22,651
[ ",", "(", "LDRBui", "am_indexed8", ":", "$", "addr", ")", ",", "bsub", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v16i8", "(", "scalar_to_vector", "(", "i32", "(", "extloadi8", "am_indexed8", ":", "$", "addr", ")", ")", ")", ")", ",", "(", "INSERT_SUBREG", "(", "v16i8", "(", "IMPLICIT_DEF", ")", ")" ]
LLVM
X86
CPP
next_suggestion
CPU
22,652
[ "if", "(", "SrcVT", ".", "isVector", "(", ")", "&&", "DstVT", ".", "isVector", "(", ")", ")", "return", "Op", ";" ]
[ "assert", "(", "Subtarget", ".", "hasSSE2", "(", ")", "&&", "<STR_LIT>", "Requires at least SSE2!", "<STR_LIT>", ")", ";", "if", "(", "DstVT", "!=", "MVT", "::", "f64", ")", "return", "SDValue", "(", ")", ";", "SmallVector", "<", "SDValue", ",", "<NUM_LIT>...
GCC
sparc
MD
next_suggestion
CPU
22,653
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
rs6000
CPP
stmt_completion
CPU
22,654
[ "_", "b", ")", ";" ]
[ "_", "_", "v2df", "_", "_", "a", ",", "_", "_", "b", ",", "_", "_", "c", ";", "_", "_", "a", "=", "vec_splats", "(", "_", "_", "A", "[", "<NUM_LIT>", "]", ")", ";", "_", "_", "b", "=", "vec_splats", "(", "_", "_", "B", "[", "<NUM_LIT>", ...
GCC
nds32
CPP
next_suggestion
CPU
22,655
[ "}" ]
[ "break", ";", "default", ":", "break", ";", "}", "if", "(", "mem_src", "!=", "NULL_RTX", ")", "{", "if", "(", "(", "GET_CODE", "(", "mem_src", ")", "==", "ZERO_EXTEND", ")", "||", "(", "GET_CODE", "(", "mem_src", ")", "==", "SIGN_EXTEND", ")", ")", ...
GCC
arm
MD
next_suggestion
CPU
22,656
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "if_then_else", "(", "leu", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "mem", ":", "SI", "(", "plus", ":", "SI", "(", "mult", ":...
LLVM
PowerPC
TD
stmt_completion
CPU
22,657
[ ":", "$", "ptr", ",", "i32", ":", "$", "incr", ")", ")", "]", ">", ";" ]
[ "def", "ATOMIC_LOAD_UMIN_I32", ":", "PPCCustomInserterPseudo", "<", "(", "outs", "gprc", ":", "$", "dst", ")", ",", "(", "ins", "memrr", ":", "$", "ptr", ",", "gprc", ":", "$", "incr", ")", ",", "<STR_LIT>", ",", "[", "(", "set", "i32", ":", "$", "...
LLVM
PowerPC
TD
stmt_completion
CPU
22,658
[ ")", ")", "]", ">", ";" ]
[ "def", "XSNABSQP", ":", "X_VT5_XO5_VB5", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<STR_LIT>", ",", "[", "(", "set", "f128", ":", "$", "vT", ",", "(", "fneg", "(", "fabs", "f128", ":", "$", "vB", ")" ]
LLVM
ARM
CPP
next_suggestion
CPU
22,659
[ "}" ]
[ "ARMHazardRecognizerFPMLx", "(", ")", "{", "MaxLookAhead", "=", "<NUM_LIT>", ";" ]
LLVM
X86
TD
program_repair
CPU
22,660
[ "<FIXS>", ":", "I", "o", ",", "F", ",", "outs", ",", "ins", ",", "asm", ",", "pattern", ",", "SSEPackedInt", ">", ",", "T8", ",", "<FIXE>", "<FIXS>", ":", "Ii8", "o", ",", "F", ",", "outs", ",", "ins", ",", "asm", ",", "pattern", ",", "SSEPacke...
[ "Requires", "[", "UseSSSE3", "]", ">", ";", "class", "MMXSS38I", "bits", "<NUM_LIT>", ">", "o", ",", "Format", "F", ",", "dag", "outs", ",", "dag", "ins", ",", "string", "asm", ",", "list", "dag", ">", "pattern", ">", "<BUGS>", ":", "I", "o", ",", ...
GCC
rs6000
MD
stmt_completion
CPU
22,661
[ "<STR_LIT>", ")" ]
[ "(", "define_automaton", "<STR_LIT>", ")", "(", "define_cpu_unit", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
22,662
[ "let", "isPredicated", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_pandtnew", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_05c070ec", ","...
LLVM
Sparc
CPP
program_repair
CPU
22,663
[ "<FIXS>", "{", "<STR_LIT>", "fixup_sparc_br16", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "MCFixupKindInfo", "::", "FKF_IsPCRel", "}", ",", "<FIXE>" ]
[ "{", "<STR_LIT>", "fixup_sparc_call30", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "MCFixupKindInfo", "::", "FKF_IsPCRel", "}", ",", "{", "<STR_LIT>", "fixup_sparc_br22", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "MCFixupKindInfo", "::", "FKF_...
LLVM
Hexagon
TD
stmt_completion
DSP
22,664
[ "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NU...
GCC
c6x
MD
stmt_completion
VLIW
22,665
[ ")", "]", ")" ]
[ "(", "sign_extend", ":", "SI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "("...
LLVM
ARM
CPP
next_suggestion
CPU
22,666
[ "MachineOperand", "&", "MO", "=", "PrevMI", ".", "getOperand", "(", "PrevMI", ".", "getNumOperands", "(", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "MachineBasicBlock", "::", "iterator", "MBBI", "=", "MBB", ".", "getLastNonDebugInstr", "(", ")", ";", "if", "(", "MBBI", "!=", "MBB", ".", "begin", "(", ")", "&&", "(", "MBBI", "->", "getOpcode", "(", ")", "==", "ARM", "::", "BX_RET", "||", "MBBI", ...
LLVM
Mips
CPP
stmt_completion
CPU
22,667
[ ")", ";" ]
[ "size_t", "MipsGOT", "::", "getLocalNum", "(", ")", "const", "{", "assert", "(", "!", "m_MultipartList", ".", "empty", "(", ")", "&&", "<STR_LIT>", "GOT is empty!", "<STR_LIT>" ]
GCC
i386
MD
program_repair
CPU
22,668
[ "<FIXS>", "ix86_expand_binary_operator", "(", "CODE", ">", ",", "MODE", ">", "mode", ",", "operands", ",", "TARGET_APX_NDD", ")", "<FIXE>" ]
[ "&", "&", "!", "x86_64_hilo_general_operand", "(", "operands", "[", "<NUM_LIT>", "]", ",", "MODE", ">", "mode", ")", ")", "operands", "[", "<NUM_LIT>", "]", "=", "force_reg", "(", "MODE", ">", "mode", ",", "operands", "[", "<NUM_LIT>", "]", ")", "<BUGS>"...
LLVM
Hexagon
TD
next_suggestion
DSP
22,669
[ "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_subh_l16_sat_hl", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rt32", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_779080bf", ",", "TypeALU64", ">", ",", "Enc...
LLVM
AArch64
CPP
next_suggestion
CPU
22,670
[ "ReplaceExtractSubVectorResults", "(", "N", ",", "Results", ",", "DAG", ")", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "ReplaceReductionResults", "(", "N", ",", "Results", ",", "DAG", ",", "ISD", "::", "SMAX", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "return", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "ReplaceReducti...
LLVM
ARM
CPP
stmt_completion
CPU
22,671
[ "(", "(", "CVal", "&", "<NUM_LIT>", ")", "==", "<NUM_LIT>", ")", ")", "break", ";" ]
[ "return", ";", "case", "'", "L", "'", ":", "if", "(", "Subtarget", "->", "isThumb", "(", ")", ")", "{", "if", "(", "CVal", ">=", "-", "<NUM_LIT>", "&&", "CVal", "<", "<NUM_LIT>", ")", "break", ";", "}", "else", "{", "if", "(", "<STR_LIT>", "::", ...
LLVM
AMDGPU
TD
next_suggestion
GPU
22,672
[ "}" ]
[ "def", "SI_LOOP", ":", "CFPseudoInstSI", "<", "(", "outs", ")", ",", "(", "ins", "SReg_64", ":", "$", "saved", ",", "brtarget", ":", "$", "target", ")", ",", "[", "(", "AMDGPUloop", "i64", ":", "$", "saved", ",", "bb", ":", "$", "target", ")", "]...
GCC
nds32
CPP
next_suggestion
CPU
22,673
[ "fprintf", "(", "asm_out_file", ",", "<STR_LIT>", "\\t.align\\t%d\\n", "<STR_LIT>", ",", "align_value", ")", ";" ]
[ "type_str", "=", "(", "object_p", ")", "?", "<STR_LIT>", "@object", "<STR_LIT>", ":", "<STR_LIT>", "@function", "<STR_LIT>", ";", "fprintf", "(", "asm_out_file", ",", "<STR_LIT>", "\\t.section\\t%s, %s\\n", "<STR_LIT>", ",", "section_name", ",", "flags_str", ")", ...
LLVM
X86
CPP
next_suggestion
CPU
22,674
[ "return", "DAG", ".", "getNode", "(", "ISD", "::", "CONCAT_VECTORS", ",", "dl", ",", "VT", ",", "OpLo", ",", "OpHi", ")", ";" ]
[ "MVT", "VT", "=", "Op", "->", "getSimpleValueType", "(", "<NUM_LIT>", ")", ";", "SDValue", "In", "=", "Op", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "MVT", "InVT", "=", "In", ".", "getSimpleValueType", "(", ")", ";", "SDLoc", "dl", "(", "Op", ...
GCC
tilepro
MD
next_suggestion
VLIW
22,675
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "SI", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>...
GCC
arm
MD
stmt_completion
CPU
22,676
[ "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "SF", "(", "match_operand", ":", "SF" ]
GCC
arm
MD
next_suggestion
CPU
22,677
[ "DONE" ]
[ "emit_insn", "(", "gen_mve_vdwdupq_wb_u", "<", "mode", ">", "_insn", "(", "ignore_vec", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", ")"...
LLVM
PowerPC
CPP
next_suggestion
CPU
22,678
[ "}" ]
[ "PPCXCOFFMCAsmInfo", "::", "PPCXCOFFMCAsmInfo", "(", "bool", "Is64Bit", ",", "const", "Triple", "&", "T", ")", "{", "if", "(", "T", ".", "getArch", "(", ")", "==", "Triple", "::", "ppc64le", ")", "report_fatal_error", "(", "<STR_LIT>", "XCOFF is not supported ...
GCC
s390
CPP
program_repair
MPU
22,679
[ "<FIXS>", "machine_mode", "mode", "ATTRIBUTE_UNUSED", ",", "<FIXE>" ]
[ "static", "rtxs390_expand_builtin", "(", "tree", "exp", ",", "rtx", "target", ",", "rtx", "subtarget", "ATTRIBUTE_UNUSED", ",", "<BUGS>", "enum", "machine_mode", "mode", "ATTRIBUTE_UNUSED", ",", "<BUGE>", "int", "ignore", "ATTRIBUTE_UNUSED", ")", "{", "#", "define...
LLVM
SystemZ
CPP
program_repair
CPU
22,680
[ "<FIXS>", "~", "SystemZDisassembler", "(", ")", "override", "=", "default", ";", "<FIXE>" ]
[ "typedef", "MCDisassembler", "::", "DecodeStatus", "DecodeStatus", ";", "namespace", "{", "class", "SystemZDisassembler", ":", "public", "MCDisassembler", "{", "public", ":", "SystemZDisassembler", "(", "const", "MCSubtargetInfo", "&", "STI", ",", "MCContext", "&", ...
LLVM
X86
CPP
next_suggestion
CPU
22,681
[ "}" ]
[ "DarwinX86AsmBackend", "(", "const", "Target", "&", "T", ",", "const", "MCRegisterInfo", "&", "MRI", ",", "StringRef", "CPU", ",", "bool", "Is64Bit", ")", ":", "X86AsmBackend", "(", "T", ",", "CPU", ")", ",", "MRI", "(", "MRI", ")", ",", "Is64Bit", "("...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
22,682
[ ";" ]
[ "bool", "isOnStack", "(", "unsigned", "Reg", ")", "const", "{", "for", "(", "const", "RangeTy", "&", "Range", ":", "Worklist", ")", "for", "(", "const", "MachineOperand", "&", "MO", ":", "Range", ")", "if", "(", "MO", ".", "isReg", "(", ")", "&&", ...
GCC
i386
MD
program_repair
CPU
22,683
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "snprintf", "(", "buf", ",", "sizeof", "(", "buf", ")", ",", "ops", ",", "tmp", ",", "ssesuffix", ")", "return", "buf", "}", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "...
LLVM
X86
TD
program_repair
CPU
22,684
[ "<FIXS>", "(", "outs", "RC", ":", "$", "dst", ")", ",", "(", "ins", "x86memop", ":", "$", "src1", ",", "i32i8imm", ":", "$", "src2", ")", ",", "<FIXE>" ]
[ "def", "PSm", ":", "Ii8", "opcps", ",", "MRMSrcMem", ",", "<BUGS>", "(", "outs", "RC", ":", "$", "dst", ")", ",", "(", "ins", "f256mem", ":", "$", "src1", ",", "i32i8imm", ":", "$", "src2", ")", ",", "<BUGE>", "!", "strconcat", "(", "OpcodeStr", ...
GCC
rs6000
MD
stmt_completion
CPU
22,685
[ "<STR_LIT>", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "match_operand", "<NUM_LIT>" ]
LLVM
Videocore
CPP
stmt_completion
DSP
22,686
[ "(", ")", ")", "{" ]
[ "if", "(", "N", "->", "isMachineOpcode", "(", ")", ")", "return", "NULL", ";", "switch", "(", "N", "->", "getOpcode" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
22,687
[ ",", "DL", ",", "MVT", "::", "i64", ")", ",", "DAG", ".", "getConstant", "(", "-", "<NUM_LIT>", ",", "DL", ",", "MVT", "::", "i64", ")", ")", ";" ]
[ "SDValue", "LenMinus1", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "DL", ",", "MVT", "::", "i64", ",", "DAG", ".", "getZExtOrTrunc", "(", "Size" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
22,688
[ "DAG", ")", ";" ]
[ "MachineFunction", "&", "MF", "=", "DAG", ".", "getMachineFunction", "(", ")", ";", "SIMachineFunctionInfo", "*", "MFI", "=", "MF", ".", "getInfo", "<", "SIMachineFunctionInfo", ">", "(", ")", ";", "if", "(", "AS", "==", "AMDGPUAS", "::", "FLAT_ADDRESS", "...
LLVM
Hexagon
CPP
stmt_completion
DSP
22,689
[ ")", "return", "SDValue", "(", ")", ";" ]
[ "unsigned", "Opc", "=", "Op", ".", "getOpcode", "(", ")", ";", "assert", "(", "Opc", "==", "ISD", "::", "FP_TO_SINT", "||", "Opc", "==", "ISD", "::", "FP_TO_UINT", "||", "Opc", "==", "ISD", "::", "SINT_TO_FP", "||", "Opc", "==", "ISD", "::", "UINT_TO...
LLVM
VE
TD
stmt_completion
CPU
22,690
[ ",", "i64", ":", "$", "sz", ",", "v256f64", ":", "$", "vx", ",", "i32", ":", "$", "vl", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "int_ve_vl_vstunc_vssl", "v256f64", ":", "$", "vx", ",", "simm7", ":", "$", "I", ",", "i64", ":", "$", "sz", ",", "i32", ":", "$", "vl", ")", ",", "(", "VSTUNCirvl", "(", "LO7", "$", "I", ")" ]
GCC
frv
CPP
code_generation
VLIW
22,691
[ "static", "void", "frv_optimize_membar_local", "(", "basic_block", "bb", ",", "struct", "frv_io", "*", "next_io", ",", "rtx_insn", "*", "*", "last_membar", ")", "{", "HARD_REG_SET", "used_regs", ";", "rtx", "set", ";", "rtx_insn", "*", "insn", ",", "*", "nex...
[ "Go", "through", "block", "BB", "looking", "for", "membars", "to", "remove", ".", "There", "are", "two", "cases", "where", "intra-block", "analysis", "is", "enough", ":", "-", "a", "membar", "is", "redundant", "if", "it", "occurs", "between", "two", "conse...
LLVM
Cpu0
CPP
code_generation
CPU
22,692
[ "SDValue", "Cpu0TargetLowering", "::", "LowerFormalArguments", "(", "SDValue", "Chain", ",", "CallingConv", "::", "ID", "CallConv", ",", "bool", "isVarArg", ",", "const", "SmallVectorImpl", "<", "ISD", "::", "InputArg", ">", "&", "Ins", ",", "DebugLoc", "dl", ...
[ "This", "hook", "must", "be", "implemented", "to", "lower", "the", "incoming", "(", "formal", ")", "arguments", ",", "described", "by", "the", "Ins", "array", ",", "into", "the", "specified", "DAG", "." ]
GCC
loongarch
CPP
next_suggestion
CPU
22,693
[ "return", "*", "this", ";" ]
[ "loongarch_rtx_cost_data", "movcf2gr_", "(", "unsigned", "short", "_", "movcf2gr", ")", "{", "movcf2gr", "=", "_", "movcf2gr", ";" ]
LLVM
AArch64
CPP
next_suggestion
CPU
22,694
[ "break", ";" ]
[ "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "unsupported size for atomic binary op!", "<STR_LIT>", ")", ";", "case", "<NUM_LIT>", ":", "ldrOpc", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "strOpc", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "break", ";", "...
GCC
mips
MD
stmt_completion
CPU
22,695
[ ")", "]" ]
[ "(", "minus", ":", "ANYF", "(", "mult", ":", "ANYF", "(", "neg", ":", "ANYF", "(", "match_operand", ":", "ANYF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "ANYF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "ma...
LLVM
AMDGPU
CPP
stmt_completion
GPU
22,696
[ "->", "regsOverlap", "(", "Reg", ",", "Def", ")", ")", "return", "true", ";" ]
[ "if", "(", "!", "MI", ".", "mayLoad", "(", ")", ")", "return", "false", ";", "for", "(", "const", "MachineOperand", "&", "Op", ":", "MI", ".", "explicit_operands", "(", ")", ")", "{", "if", "(", "!", "Op", ".", "isReg", "(", ")", ")", "continue",...
LLVM
VE
TD
stmt_completion
CPU
22,697
[ "vz", ",", "i32", ":", "$", "vl", ",", "v256f64", ":", "$", "pt", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "int_ve_vl_vmulsl_vsvvl", "simm7", ":", "$", "I", ",", "v256f64", ":", "$", "vz", ",", "v256f64", ":", "$", "pt", ",", "i32", ":", "$", "vl", ")", ",", "(", "VMULSLivl_v", "(", "LO7", "$", "I", ")", ",", "v256f64", ...
LLVM
PowerPC
CPP
stmt_completion
CPU
22,698
[ "I", ")", ")", ";" ]
[ "if", "(", "(", "VT", "==", "MVT", "::", "i8", "&&", "MB", "<=", "<NUM_LIT>", ")", "||", "(", "VT", "==", "MVT", "::", "i16", "&&", "MB", "<=", "<NUM_LIT>", ")", ")", "break", ";", "return", "false", ";", "}", "case", "PPC", "::", "EXTSB", ":",...
LLVM
Hexagon
TD
next_suggestion
DSP
22,699
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...