Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
TOY
CPP
code_generation
CPU
23,400
[ "void", "TOYFrameLowering", "::", "emitEpilogue", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ")", "const", "{", "const", "TOYInstrInfo", "&", "TII", "=", "*", "static_cast", "<", "const", "TOYInstrInfo", "*", ">", "(", "MF", "."...
[ "Insert", "epilog", "code", "into", "the", "function", "." ]
LLVM
AArch64
TD
next_suggestion
CPU
23,401
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "class", "sve_int_ptest", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "string", "asm", ">", ":", "I", "<", "(", "outs", ")", ",", "(", "ins", "PPRAny", ":", "$", "Pg", ",", "PPR8", ":", "$", "Pn", ")", ",", "asm", ",", "<STR_LIT>", ",", "<S...
GCC
arm
MD
next_suggestion
CPU
23,402
[ "(", "const_string", "<STR_LIT>", ")", ")", ")", "]" ]
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set", "(", "attr", "<STR_LIT>", ")", "(", "if_then_else", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>...
LLVM
ARM
CPP
next_suggestion
CPU
23,403
[ "MCE", ".", "emitDWordLE", "(", "Binary", ")", ";" ]
[ "DOUT", "<<", "<STR_LIT>", " 0x", "<STR_LIT>", "<<", "std", "::", "hex", "<<", "std", "::", "setw", "(", "<NUM_LIT>", ")", "<<", "std", "::", "setfill", "(", "'", "<NUM_LIT>", "'", ")", "<<", "(", "unsigned", ")", "Binary", "<<", "std", "::", "dec",...
LLVM
Hexagon
TD
next_suggestion
DSP
23,404
[ "}" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isIndirectBranch", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", ...
LLVM
AArch64
TD
next_suggestion
CPU
23,405
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Predicates", "=", "[", "HasFullFP16", "]", ";" ]
GCC
i386
MD
stmt_completion
CPU
23,406
[ "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "V4SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "V4SI", "[", "(", "match_operand", ":", "V4SI", "<NUM_LIT>", "<STR_LIT>" ]
GCC
nds32
MD
stmt_completion
CPU
23,407
[ "(", ")" ]
[ "switch", "(", "which_alternative", ")", "{", "case", "<NUM_LIT>", ":", "return", "<STR_LIT>", "case", "<NUM_LIT>", ":", "return", "<STR_LIT>", "case", "<NUM_LIT>", ":", "return", "nds32_output_32bit_load", "(", "operands", ",", "<NUM_LIT>", ")", "default", ":", ...
LLVM
Hexagon
CPP
stmt_completion
DSP
23,408
[ ")", ")", "return", "Val", ";" ]
[ "auto", "<STR_LIT>", "::", "<STR_LIT>", "(", "IRBuilder", "<", ">", "&", "Builder", ",", "Value", "*", "Val", ")", "const", "->", "Value", "*", "{", "Type", "*", "ScalarTy", "=", "Val", "->", "getType", "(", ")", "->", "getScalarType", "(", ")", ";",...
GCC
pa
MD
stmt_completion
CPU
23,409
[ ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "minus", ":", "SI", "(", "match_operand" ]
GCC
s390
CPP
code_generation
MPU
23,410
[ "int", "s390_label_align", "(", "rtx", "label", ")", "{", "rtx_insn", "*", "prev_insn", "=", "prev_active_insn", "(", "label", ")", ";", "rtx", "set", ",", "src", ";", "if", "(", "prev_insn", "==", "NULL_RTX", ")", "goto", "old", ";", "set", "=", "sing...
[ "Return", "the", "alignment", "for", "LABEL", ".", "We", "default", "to", "the", "-falign-labels", "value", "except", "for", "the", "literal", "pool", "base", "label", "." ]
LLVM
X86
CPP
program_repair
CPU
23,411
[ "<FIXS>", "MachineInstr", "*", "Copy", "=", "BuildMI", "(", "*", "MI", ".", "getParent", "(", ")", ",", "MI", ",", "MI", ".", "getDebugLoc", "(", ")", ",", "get", "(", "TargetOpcode", "::", "COPY", ")", ")", "<FIXE>" ]
[ "NewSrc", "=", "MF", ".", "getRegInfo", "(", ")", ".", "createVirtualRegister", "(", "RC", ")", ";", "<BUGS>", "BuildMI", "(", "*", "MI", ".", "getParent", "(", ")", ",", "MI", ",", "MI", ".", "getDebugLoc", "(", ")", ",", "get", "(", "TargetOpcode",...
LLVM
AMDGPU
CPP
program_repair
GPU
23,412
[ "<FIXS>", "const", "uint64_t", "Offset", "=", "VA", ".", "getLocMemOffset", "(", ")", ";", "<FIXE>", "<FIXS>", "<FIXE>" ]
[ "VT", "=", "Ins", "[", "i", "]", ".", "VT", ";", "EVT", "MemVT", "=", "VA", ".", "getLocVT", "(", ")", ";", "<BUGS>", "const", "uint64_t", "Offset", "=", "ExplicitOffset", "+", "VA", ".", "getLocMemOffset", "(", ")", ";", "<BUGE>", "unsigned", "Align...
LLVM
AArch64
TD
stmt_completion
CPU
23,413
[ ")", ",", "(", "v16i8", "VPR128", ":", "$", "Rm", ")", ")", ")", ")", "]", ",", "NoItinerary", ">", ";" ]
[ "def", "_16B", ":", "NeonI_3VSame", "<", "<NUM_LIT>", ",", "u", ",", "<NUM_LIT>", ",", "opcode", ",", "(", "outs", "VPR128", ":", "$", "Rd", ")", ",", "(", "ins", "VPR128", ":", "$", "Rn", ",", "VPR128", ":", "$", "Rm", ")", ",", "asmop", "#", ...
LLVM
ARM
TD
stmt_completion
CPU
23,414
[ "QQPR", ":", "$", "src", ",", "nohash_imm", ":", "$", "lane", ")", ",", "itin", ",", "<STR_LIT>", ">", ";" ]
[ "class", "VSTQQLNPseudo", "<", "InstrItinClass", "itin", ">", ":", "PseudoNLdSt", "<", "(", "outs", ")", ",", "(", "ins", "addrmode6", ":", "$", "addr", "," ]
LLVM
Hexagon
TD
stmt_completion
DSP
23,415
[ "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_vabshsat", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_cf8126ae", ",", "TypeS_2op", ">", ",", "Enc_b9c5fb", "{", "let", "Inst", "{", ...
LLVM
TMS320C64X
CPP
next_suggestion
VLIW
23,416
[ "if", "(", "I", "->", "getDesc", "(", ")", ".", "isTerminator", "(", ")", ")", "break", ";" ]
[ "for", "(", ";", "I", "!=", "E", ";", "++", "I", ")", "{", "switch", "(", "I", "->", "getOpcode", "(", ")", ")", "{", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "continue", ";", "}" ]
LLVM
Hexagon
TD
stmt_completion
DSP
23,417
[ "=", "<NUM_LIT>", ";" ]
[ "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_...
GCC
aarch64
MD
next_suggestion
CPU
23,418
[ "emit_insn", "(", "gen_aarch64_rbit", "<", "VS", ":", "vsi2qi", ">", "(", "op0_castsi2qi", ",", "op0_castsi2qi", ")", ")" ]
[ "emit_insn", "(", "gen_bswap", "<", "mode", ">", "<NUM_LIT>", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", ")", "rtx", "op0_castsi2qi", "=", "simplify_gen_subreg", "(", "<", "VS", ":", "VSI2QI", ">", "mode", ",", "...
LLVM
AMDGPU
TD
program_repair
GPU
23,419
[ "<FIXS>", ":", "SM_Pseudo", "opName", ",", "(", "outs", ")", ",", "ins", ",", "<STR_LIT>", "#", "!", "if", "(", "isImm", ",", "<STR_LIT>", ",", "<STR_LIT>", ")", ">", "{", "<FIXE>", "<FIXS>", "let", "has_offset", "=", "isImm", ";", "let", "has_soffset"...
[ "}", "class", "SM_Discard_Pseudo", "string", "opName", ",", "dag", "ins", ",", "bit", "isImm", ">", "<BUGS>", ":", "SM_Pseudo", "opName", ",", "(", "outs", ")", ",", "ins", ",", "<STR_LIT>", ">", "{", "<BUGE>", "let", "mayLoad", "=", "<NUM_LIT>", ";", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
23,420
[ "MIB", ")", "{" ]
[ "Register", "SOffset", ";", "int64_t", "Offset", "=", "<NUM_LIT>", ";", "if", "(", "!", "selectMUBUFOffsetImpl", "(", "Root", ",", "RSrcReg", ",", "SOffset", ",", "Offset", ")", ")", "return", "{", "}", ";", "return", "{", "{", "[", "=", "]", "(", "M...
LLVM
PowerPC
TD
next_suggestion
CPU
23,421
[ "let", "OperandType", "=", "<STR_LIT>", ";" ]
[ "let", "ParserMatchClass", "=", "PPCS5ImmAsmOperand", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
GCC
cris
CPP
next_suggestion
MPU
23,422
[ "if", "(", "!", "BASE_P", "(", "reg_rtx", ")", ")", "return", "<NUM_LIT>", ";" ]
[ "if", "(", "ops", "[", "lreg", "]", "==", "frame_pointer_rtx", "||", "ops", "[", "rreg", "]", "==", "frame_pointer_rtx", "||", "ops", "[", "rval", "]", "==", "frame_pointer_rtx", "||", "(", "other_op", ">=", "<NUM_LIT>", "&&", "ops", "[", "other_op", "]"...
GCC
aarch64
MD
stmt_completion
CPU
23,423
[ ")" ]
[ "UNSPEC_COND_FRINTI", "UNSPEC_COND_FRINTM", "UNSPEC_COND_FRINTN", "UNSPEC_COND_FRINTP", "UNSPEC_COND_FRINTX", "UNSPEC_COND_FRINTZ", "]" ]
GCC
pdp11
CPP
stmt_completion
MPU
23,424
[ ")", ";" ]
[ "static", "void", "pdp11_function_arg_advance", "(", "cumulative_args_t", "cum_v", ",", "const", "function_arg_info", "&", "arg", ")", "{", "CUMULATIVE_ARGS", "*", "cum", "=", "get_cumulative_args", "(", "cum_v" ]
GCC
rs6000
CPP
stmt_completion
CPU
23,425
[ ")", ")", "_", "mm_setzero_ps", "(", "void", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__" ]
LLVM
R600
CPP
stmt_completion
GPU
23,426
[ "isRegClass", "(", "AMDGPU", "::", "SReg_64RegClassID", ")", ")", ";" ]
[ "bool", "isSSrc64", "(", ")", "const", "{", "return", "isImm", "(", ")", "||", "isInlineImm", "(", ")", "||", "(", "isReg", "(", ")", "&&" ]
GCC
mips
MD
stmt_completion
CPU
23,427
[ "<STR_LIT>", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>" ]
LLVM
X86
CPP
next_suggestion
CPU
23,428
[ "Builder", ".", "CreateRet", "(", "Call", ")", ";" ]
[ "FunctionType", "*", "TrampolineTy", "=", "FunctionType", "::", "get", "(", "Int32Ty", ",", "makeArrayRef", "(", "&", "ArgTys", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ")", ",", "false", ")", ";", "FunctionType", "*", "TargetFuncTy", "=", "FunctionType", ":...
LLVM
WebAssembly
CPP
code_generation
Virtual ISA
23,429
[ "static", "bool", "isSafeToMove", "(", "const", "MachineInstr", "*", "Def", ",", "const", "MachineInstr", "*", "Insert", ",", "AliasAnalysis", "&", "AA", ",", "const", "MachineRegisterInfo", "&", "MRI", ")", "{", "assert", "(", "Def", "->", "getParent", "(",...
[ "Return", "true", "if", "it", "is", "safe", "to", "move", "this", "instruction", "." ]
GCC
arm
MD
next_suggestion
CPU
23,430
[ "<STR_LIT>", ")" ]
[ "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>" ]
GCC
arm
CPP
stmt_completion
CPU
23,431
[ "addr", ")", ";" ]
[ "_", "_", "arm_vld4q", "(", "float32_t", "const", "*", "_", "_", "addr", ")", "{", "return", "_", "_", "arm_vld4q_f32", "(", "_", "_" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
23,432
[ "*", "HwLen", ")", "return", "false", ";" ]
[ "if", "(", "<NUM_LIT>", "*", "HwLen", "==", "NumElems", ")", "return", "true", ";", "for", "(", "MVT", "T", ":", "ElemTypes", ")", "if", "(", "NumElems", "*", "T", ".", "getSizeInBits", "(", ")", "==", "<NUM_LIT>", "*", "HwLen", ")", "return", "true"...
GCC
stormy16
MD
next_suggestion
CPU
23,433
[ "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "sign_extend", ":", "HI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LI...
LLVM
Hexagon
TD
stmt_completion
DSP
23,434
[ "Rss32", ")", ",", "<STR_LIT>", ",", "tc_cf8126ae", ",", "TypeS_2op", ">", ",", "Enc_b9c5fb", "{" ]
[ "def", "A2_vconj", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$" ]
LLVM
X86
CPP
next_suggestion
CPU
23,435
[ "unsigned", "e", "=", "(", "isTwoAddr", "?", "X86", "::", "AddrNumOperands", "+", "<NUM_LIT>", ":", "X86", "::", "AddrNumOperands", ")", ";" ]
[ "REX", "|=", "<NUM_LIT>", ";", "break", ";", "}", "switch", "(", "TSFlags", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", "{", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "assert", "(", "<NUM_LIT>", "&&", "<STR_LIT>", "FIXME: Remove this!", "<STR_LIT>", ")", ";...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
23,436
[ "(", "MBB", ")", ";" ]
[ "while", "(", "!", "WL", ".", "empty", "(", ")", ")", "{", "MachineBasicBlock", "*", "MBB", "=", "WL", ".", "pop_back_val", "(", ")", ";", "SmallVector", "<", "MachineBasicBlock", "*", ",", "<NUM_LIT>", ">", "Preds", "(", "MBB", "->", "pred_begin", "("...
LLVM
X86
CPP
next_suggestion
CPU
23,437
[ "SDValue", "Result", "=", "DAG", ".", "getNode", "(", "Opcode", "==", "ISD", "::", "SADDSAT", "?", "ISD", "::", "SADDO", ":", "ISD", "::", "SSUBO", ",", "DL", ",", "DAG", ".", "getVTList", "(", "VT", ",", "SetCCResultType", ")", ",", "X", ",", "Y",...
[ "if", "(", "!", "TLI", ".", "isOperationLegal", "(", "ISD", "::", "UMAX", ",", "VT", ")", ")", "{", "SDValue", "Sub", "=", "DAG", ".", "getNode", "(", "ISD", "::", "SUB", ",", "DL", ",", "VT", ",", "X", ",", "Y", ")", ";", "SDValue", "Cmp", "...
LLVM
SPIRV
CPP
stmt_completion
Virtual ISA
23,438
[ "(", "OpReg", ")", ".", "constrainAllUses", "(", "*", "STI", ".", "getInstrInfo", "(", ")", ",", "*", "STI", ".", "getRegisterInfo", "(", ")", ",", "*", "STI", ".", "getRegBankInfo", "(", ")", ")", ";" ]
[ "MachineIRBuilder", "MIB", "(", "I", ")", ";", "bool", "Res", "=", "MIB", ".", "buildInstr", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ".", "addDef", "(", "NewReg", ")", ".", "addUse", "(", "GR", ".", "getSPIRVTypeID", "(", "NewPtrType", ")", ")", ".",...
LLVM
AMDGPU
CPP
stmt_completion
GPU
23,439
[ "::", "f64", ")", ";" ]
[ "return", "isFMAFasterThanFMulAndFAdd", "(", "MF", ",", "MVT", "::", "f32", ")", ";", "case", "<NUM_LIT>", ":", "return", "isFMAFasterThanFMulAndFAdd", "(", "MF", ",", "MVT" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
23,440
[ "return", "true", ";" ]
[ "case", "GlobalValue", "::", "WeakODRLinkage", ":", "if", "(", "GV", "->", "hasDefaultVisibility", "(", ")", ")", "return", "false", ";", "case", "GlobalValue", "::", "ExternalLinkage", ":", "case", "GlobalValue", "::", "InternalLinkage", ":", "case", "GlobalVal...
GCC
nds32
MD
stmt_completion
CPU
23,441
[ ":", "DI" ]
[ "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mult", ":", "DI", "(", "extend", ":", "DI", "(", "m...
LLVM
CSKY
CPP
next_suggestion
CPU
23,442
[ "SupportsDebugInformation", "=", "true", ";" ]
[ "CSKYMCAsmInfo", "::", "CSKYMCAsmInfo", "(", "const", "Triple", "&", "TargetTriple", ")", "{", "AlignmentIsInBytes", "=", "false", ";" ]
GCC
iq2000
CPP
next_suggestion
CPU
23,443
[ "rtx", "scratch", ";" ]
[ "void", "iq2000_expand_eh_return", "(", "rtx", "address", ")", "{", "HOST_WIDE_INT", "gp_offset", "=", "cfun", "->", "machine", "->", "gp_sp_offset", ";" ]
GCC
aarch64
MD
stmt_completion
CPU
23,444
[ "CC_REGNUM", ")", "(", "const_int", "<NUM_LIT>", ")", ")" ]
[ "(", "sign_extend", ":", "TI", "(", "neg", ":", "DI", "(", "plus", ":", "DI", "(", "ltu", ":", "DI", "(", "reg", ":", "CC", "CC_REGNUM", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", ")", ")", ")", ...
LLVM
PowerPC
CPP
program_repair
CPU
23,445
[ "<FIXS>", "BuildMI", "(", "BB", ",", "PPC32", "::", "ADDI", ",", "<NUM_LIT>", ",", "DestReg", ")", ".", "addReg", "(", "VAList", ")", ".", "addSImm", "(", "Size", ")", ";", "<FIXE>" ]
[ "}", "<BUGS>", "BuildMI", "(", "BB", ",", "PPC32", "::", "ADDI", ",", "<NUM_LIT>", ",", "DestReg", ")", ".", "addReg", "(", "VAList", ")", ".", "addImm", "(", "Size", ")", ";", "<BUGE>", "}", "void", "ISel", "::", "visitVAArgInst", "(", "VAArgInst", ...
LLVM
ARM
TD
next_suggestion
CPU
23,446
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "offset", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "offset", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "addr", ";", "let", "Inst",...
LLVM
PowerPC
CPP
code_generation
CPU
23,447
[ "bool", "PPCTargetLowering", "::", "SelectAddressRegImm", "(", "SDValue", "N", ",", "SDValue", "&", "Disp", ",", "SDValue", "&", "Base", ",", "SelectionDAG", "&", "DAG", ",", "unsigned", "Alignment", ")", "const", "{", "SDLoc", "dl", "(", "N", ")", ";", ...
[ "SelectAddressRegImm", "-", "Returns", "true", "if", "the", "address", "N", "can", "be", "represented", "by", "a", "base", "register", "plus", "a", "signed", "16-bit", "displacement", "[", "r+imm", "]", ",", "and", "if", "it", "is", "not", "better", "repre...
GCC
mips
CPP
program_repair
CPU
23,448
[ "<FIXS>", "{", "emit_insn", "(", "gen_add3_insn", "(", "stack_pointer_rtx", ",", "stack_pointer_rtx", ",", "GEN_INT", "(", "step2", ")", ")", ")", ";", "mips_epilogue_set_cfa", "(", "stack_pointer_rtx", ",", "<NUM_LIT>", ")", ";", "}", "elsemips_epilogue_emit_cfa_re...
[ "if", "(", "!", "cfun", "->", "machine", "->", "use_shadow_register_set_p", "&&", "step2", ">", "<NUM_LIT>", ")", "<BUGS>", "emit_insn", "(", "gen_add3_insn", "(", "stack_pointer_rtx", ",", "stack_pointer_rtx", ",", "GEN_INT", "(", "step2", ")", ")", ")", ";",...
GCC
rs6000
CPP
code_generation
CPU
23,449
[ "static", "void", "rs6000_init_sched_context", "(", "void", "*", "_", "sc", ",", "bool", "clean_p", ")", "{", "rs6000_sched_context_t", "sc", "=", "(", "rs6000_sched_context_t", ")", "_", "sc", ";", "if", "(", "clean_p", ")", "{", "sc", "->", "cached_can_iss...
[ "If", "CLEAN_P", "is", "true", "then", "initializes", "_SC", "with", "clean", "data", ",", "and", "from", "the", "global", "context", "otherwise", "." ]
GCC
i386
CPP
next_suggestion
CPU
23,450
[ "char", "*", "p", "=", "strstr", "(", "*", "spec_machine", ",", "<STR_LIT>", "-cygwin", "<STR_LIT>", ")", ";" ]
[ "while", "(", "*", "++", "argv", ")", "if", "(", "strcmp", "(", "*", "argv", ",", "<STR_LIT>", "-mno-win32", "<STR_LIT>", ")", "==", "<NUM_LIT>", ")", "putenv", "(", "xstrdup", "(", "<STR_LIT>", "GCC_CYGWIN_WIN32=0", "<STR_LIT>", ")", ")", ";", "else", "...
GCC
powerpcspe
CPP
stmt_completion
CPU
23,451
[ "other", ";" ]
[ "static", "inline", "_", "_", "ev64_opaque__", "_", "_", "ev_set_sfix32_fs_internal", "(", "_", "_", "ev64_opaque__", "a", ",", "float", "b", ",", "uint32_t", "pos", ")", "{", "_", "_", "ev64_opaque__", "v", ";", "float" ]
LLVM
AMDGPU
CPP
code_generation
GPU
23,452
[ "bool", "SIRegisterInfo", "::", "eliminateSGPRToVGPRSpillFrameIndex", "(", "MachineBasicBlock", "::", "iterator", "MI", ",", "int", "FI", ",", "RegScavenger", "*", "RS", ")", "const", "{", "switch", "(", "MI", "->", "getOpcode", "(", ")", ")", "{", "case", "...
[ "Special", "case", "of", "eliminateFrameIndex", "." ]
LLVM
X86
CPP
next_suggestion
CPU
23,453
[ "SDValue", "ShAmt1Op1", "=", "ShAmt1", ".", "getOperand", "(", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "Y", ".", "getOpcode", "(", ")", "==", "ISD", "::", "BITCAST", ")", "Y", "=", "Y", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "EVT", "MaskVT", "=", "Mask", ".", "getValueType", "(", ")", ";", "if", "(", "Mask", ".", "getOpcode", "(...
GCC
ia64
MD
next_suggestion
CPU
23,454
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "unspec_volatile", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "UNSPECV_PSAC_ALL", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AArch64
CPP
next_suggestion
CPU
23,455
[ "}" ]
[ "RS", ".", "forward", "(", "MachineBasicBlock", "::", "iterator", "(", "G", "->", "getStart", "(", ")", ")", ")", ";", "unsigned", "RegClassID", "=", "G", "->", "getStart", "(", ")", "->", "getDesc", "(", ")", ".", "OpInfo", "[", "<NUM_LIT>", "]", "....
GCC
gcn
CPP
stmt_completion
GPU
23,456
[ "op", ")", ";" ]
[ "static", "tree", "gcn_reduction_update", "(", "location_t", "loc", ",", "gimple_stmt_iterator", "*", "gsi", ",", "tree", "ptr", ",", "tree", "var", ",", "tree_code", "op", ")", "{", "tree", "type", "=", "TREE_TYPE", "(", "var", ")", ";", "tree", "size", ...
GCC
ia64
MD
program_repair
CPU
23,457
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "[", "(", "set", "(", "match_operand", ":", "V2SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mult", ":", "V2SI", "(", "match_operand", ":", "V2SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V2SI", "<NUM_LIT>", "<STR_LIT>"...
GCC
m32c
MD
next_suggestion
MPU
23,458
[ "(", "match_test", "<STR_LIT>", ")", ")", ")", ")" ]
[ "(", "ior", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "match_code", "<STR_LIT>", ")" ]
LLVM
X86
CPP
next_suggestion
CPU
23,459
[ "}" ]
[ "if", "(", "MCOptions", ".", "SanitizeAddress", ")", "{", "if", "(", "(", "STI", ".", "getFeatureBits", "(", ")", "&", "X86", "::", "Mode32Bit", ")", "!=", "<NUM_LIT>", ")", "return", "new", "X86AddressSanitizer32", "(", "STI", ")", ";", "if", "(", "("...
LLVM
ARM
TD
next_suggestion
CPU
23,460
[ "}" ]
[ "class", "MVE_ScalarShiftDRegRegWithSat", "<", "string", "iname", ",", "bit", "op5", ",", "list", "<", "dag", ">", "pattern", "=", "[", "]", ">", ":", "MVE_ScalarShiftDRegRegBase", "<", "iname", ",", "(", "ins", "tGPREven", ":", "$", "RdaLo_src", ",", "tGP...
GCC
i386
CPP
next_suggestion
CPU
23,461
[ "}" ]
[ "dispatch_windows", "*", "new", "_", "list", "=", "XNEW", "(", "struct", "dispatch_windows_s", ")", ";", "new", "_", "list", "->", "window", "=", "XNEWVEC", "(", "struct", "sched_insn_info_s", ",", "MAX_INSN", "+", "<NUM_LIT>", ")", ";", "return", "new", "...
LLVM
AMDGPU
CPP
stmt_completion
GPU
23,462
[ "AMDGPU", "::", "Exp", "::", "ET_POS_LAST", ";" ]
[ "const", "MachineInstr", "*", "MI", "=", "SU", "->", "getInstr", "(", ")", ";", "int", "Imm", "=", "TII", "->", "getNamedOperand", "(", "*", "MI", ",", "AMDGPU", "::", "OpName", "::", "tgt", ")", "->", "getImm", "(", ")", ";", "return", "Imm", ">="...
GCC
nds32
CPP
stmt_completion
CPU
23,463
[ ";" ]
[ "if", "(", "(", "TARGET_FPU_SINGLE", "||", "TARGET_FPU_DOUBLE", ")", "&&", "(", "mode", "==", "DFmode", "||", "mode", "==", "SFmode", ")", ")", "return", "true", ";", "else", "return", "false" ]
GCC
i386
CPP
stmt_completion
CPU
23,464
[ "_", "_", "m256i", "_", "_", "B", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "mmask8", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_cmpgt_epu32_mask", "(", "_", "_", "m256i", "_", "_", ...
LLVM
SHUXI
CPP
code_generation
CPU
23,465
[ "void", "SHUXIFrameLowering", "::", "processFunctionBeforeFrameFinalized", "(", "MachineFunction", "&", "MF", ",", "RegScavenger", "*", ")", "const", "{", "if", "(", "hasFP", "(", "MF", ")", ")", "{", "int", "FrameIdx", "=", "MF", ".", "getFrameInfo", "(", "...
[ "processFunctionBeforeFrameFinalized", "-", "This", "method", "is", "called", "immediately", "before", "the", "specified", "function", "'s", "frame", "layout", "(", "MF.getFrameInfo", "(", ")", ")", "is", "finalized", "." ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
23,466
[ "}" ]
[ "MVT", "VT", "=", "Cond", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getSimpleValueType", "(", ")", ";", "if", "(", "VT", "==", "MVT", "::", "i32", ")", "return", "true", ";", "if", "(", "VT", "==", "MVT", "::", "i64", ")", "{", "auto", "ST"...
GCC
ns32k
MD
stmt_completion
MPU
23,467
[ "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "neg", ":", "HI", "(", "match_operand", ":", "HI" ]
GCC
alpha
MD
next_suggestion
MPU
23,468
[ "(", "match_test", "<STR_LIT>", ")", ")", ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")" ]
LLVM
Sparc
CPP
stmt_completion
CPU
23,469
[ ",", "subRegIdx", "[", "i", "]", ")", ";" ]
[ "if", "(", "Subtarget", ".", "hasHardQuad", "(", ")", ")", "{", "BuildMI", "(", "MBB", ",", "I", ",", "DL", ",", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ",", "DestReg", ")", ".", "addReg", "(", "SrcReg", ",", "getKillRegState", "(", "KillSrc...
GCC
arm
CPP
next_suggestion
CPU
23,470
[ "}" ]
[ "vmovl_s8", "(", "int8x8_t", "_", "_", "a", ")", "{", "return", "(", "int16x8_t", ")", "_", "_", "builtin_neon_vmovlsv8qi", "(", "_", "_", "a", ")", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
23,471
[ "Ops", ".", "push_back", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", ";" ]
[ "unsigned", "Opc", "=", "Cmp", ".", "getOpcode", "(", ")", ";", "MVT", "VT", "=", "Op", ".", "getValueType", "(", ")", ";", "bool", "IllegalFPCMov", "=", "false", ";", "if", "(", "VT", ".", "isFloatingPoint", "(", ")", "&&", "!", "VT", ".", "isVect...
LLVM
X86
CPP
stmt_completion
CPU
23,472
[ ";" ]
[ "MRI", ".", "setRegBank", "(", "DefReg", ",", "RegBank", ")", ";", "if", "(", "!", "emitInsertSubreg", "(", "DefReg", ",", "I", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ",", "I", ",", "MRI", ",", "MF", ")", ")", "return", ...
GCC
pa
MD
program_repair
CPU
23,473
[ "<FIXS>", "op1r", "=", "gen_rtx_SUBREG", "(", "SImode", ",", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ")", "op2r", "=", "gen_rtx_SUBREG", "(", "SImode", ",", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ")", "op1l", "=", "gen_rtx_SUBREG",...
[ "GEN_INT", "(", "<NUM_LIT>", ")", ")", ")", "emit_move_insn", "(", "op2shifted", ",", "gen_rtx_LSHIFTRT", "(", "DImode", ",", "operands", "[", "<NUM_LIT>", "]", ",", "GEN_INT", "(", "<NUM_LIT>", ")", ")", ")", "<BUGS>", "op1r", "=", "gen_rtx_SUBREG", "(", ...
LLVM
Mips
TD
next_suggestion
CPU
23,474
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "offset", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "rs", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "funct", ";" ]
GCC
aarch64
CPP
stmt_completion
CPU
23,475
[ "type_num_arguments", "(", "m_fntype", ")", ")", ";" ]
[ "gcc_assert", "(", "argno", "<", "(", "unsigned", "int", ")" ]
GCC
i386
MD
stmt_completion
CPU
23,476
[ "<STR_LIT>", ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "match_code" ]
LLVM
X86
CPP
stmt_completion
CPU
23,477
[ "(", ")", ";" ]
[ "const", "GlobalValue", "*", "GV", "=", "cast", "<", "GlobalAddressSDNode", ">", "(", "Op", ")", "->", "getGlobal", "(", ")", ";", "int64_t", "Offset", "=", "cast", "<", "GlobalAddressSDNode", ">", "(", "Op", ")", "->", "getOffset", "(", ")", ";", "Tra...
GCC
arm
CPP
stmt_completion
CPU
23,478
[ "c", ")", ";" ]
[ "return", "(", "poly64x1_t", ")", "_", "_", "builtin_neon_vsli_ndi", "(", "_", "_", "a", ",", "_", "_", "b", ",", "_", "_" ]
LLVM
Lanai
CPP
next_suggestion
CPU
23,479
[ "}" ]
[ "const", "MCExpr", "*", "Expr", "=", "getMemOffset", "(", ")", ";", "addExpr", "(", "Inst", ",", "Expr", ")", ";", "Inst", ".", "addOperand", "(", "MCOperand", "::", "createImm", "(", "getMemOp", "(", ")", ")", ")", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
23,480
[ "let", "InputType", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "...
LLVM
Hexagon
TD
stmt_completion
DSP
23,481
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
23,482
[ "<NUM_LIT>", ")", ";" ]
[ "SDValue", "Offset", "=", "ST", "->", "getOffset", "(", ")", ";", "SDValue", "Value", "=", "ST", "->", "getValue", "(", ")", ";", "SDNode", "*", "OffsetNode", "=", "Offset", ".", "getNode", "(", ")", ";", "int32_t", "Val", "=", "cast", "<", "Constant...
LLVM
Cpu0
CPP
stmt_completion
CPU
23,483
[ "(", "Info", ")", ";" ]
[ "return", "new", "Cpu0MCInstrAnalysis" ]
LLVM
ARM
CPP
stmt_completion
CPU
23,484
[ ";" ]
[ "unsigned", "UseCycle", ";", "if", "(", "Subtarget", ".", "isCortexA8", "(", ")", "||", "Subtarget", ".", "isCortexA7", "(", ")", ")", "{", "UseCycle", "=", "RegNo", "/", "<NUM_LIT>", ";", "if", "(", "UseCycle", "<", "<NUM_LIT>", ")", "UseCycle", "=", ...
LLVM
X86
CPP
stmt_completion
CPU
23,485
[ "return", ";" ]
[ "Type", "*", "MaskTy", "=", "C", "->", "getType", "(", ")", ";", "unsigned", "MaskTySize", "=", "MaskTy", "->", "getPrimitiveSizeInBits", "(", ")", ";", "(", "void", ")", "MaskTySize", ";", "assert", "(", "(", "MaskTySize", "==", "<NUM_LIT>", "||", "Mask...
LLVM
SystemZ
CPP
next_suggestion
CPU
23,486
[ "}" ]
[ "if", "(", "Ops", ".", "size", "(", ")", "==", "<NUM_LIT>", "&&", "Ops", "[", "<NUM_LIT>", "]", "==", "<NUM_LIT>", "&&", "Ops", "[", "<NUM_LIT>", "]", "==", "<NUM_LIT>", ")", "{", "if", "(", "LIS", "!=", "nullptr", "&&", "(", "Opcode", "==", "<STR_...
LLVM
AMDGPU
CPP
next_suggestion
GPU
23,487
[ "MaxSGPR", "+=", "ExtraSGPRs", ";" ]
[ "bool", "isSGPR", "=", "false", ";", "if", "(", "!", "MO", ".", "isReg", "(", ")", ")", "continue", ";", "unsigned", "reg", "=", "MO", ".", "getReg", "(", ")", ";", "switch", "(", "reg", ")", "{", "case", "AMDGPU", "::", "EXEC", ":", "case", "A...
LLVM
Hexagon
TD
stmt_completion
DSP
23,488
[ "<NUM_LIT>", ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P0", "]", ...
LLVM
VE
CPP
next_suggestion
CPU
23,489
[ "MFI", "->", "setLeafProc", "(", "true", ")", ";" ]
[ "void", "VEFrameLowering", "::", "determineCalleeSaves", "(", "MachineFunction", "&", "MF", ",", "BitVector", "&", "SavedRegs", ",", "RegScavenger", "*", "RS", ")", "const", "{", "TargetFrameLowering", "::", "determineCalleeSaves", "(", "MF", ",", "SavedRegs", ","...
LLVM
ARM
TD
next_suggestion
CPU
23,490
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Qn", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Qn", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Qd", "{", "<NUM_LIT>", "...
LLVM
AMDGPU
CPP
next_suggestion
GPU
23,491
[ "case", "CallingConv", "::", "AMDGPU_PS", ":" ]
[ "case", "CallingConv", "::", "AMDGPU_VS", ":", "case", "CallingConv", "::", "AMDGPU_LS", ":", "case", "CallingConv", "::", "AMDGPU_HS", ":", "case", "CallingConv", "::", "AMDGPU_ES", ":", "case", "CallingConv", "::", "AMDGPU_GS", ":" ]
GCC
rs6000
MD
program_repair
CPU
23,492
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>" ]
LLVM
AArch64
TD
next_suggestion
CPU
23,493
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "class", "sve_int_count_v", "<", "bits", "<", "<NUM_LIT>", ">", "sz8_64", ",", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "string", "asm", ",", "ZPRRegOp", "zprty", ">", ":", "I", "<", "(", "outs", "zprty", ":", "$", "Zdn", ")", ",", "(", "ins", "z...
LLVM
X86
TD
next_suggestion
CPU
23,494
[ "}" ]
[ "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "MIOperandInfo", "=", "(", "ops", "ptr_rc_tailcall", ",", "i8imm", ",", "ptr_rc_tailcall", ",", "i32imm", ",", "i8imm", ")", ";", "let", "ParserMatchClass", "=", "X86Mem32AsmOperand", ";", "let", "OperandType",...
LLVM
X86
CPP
next_suggestion
CPU
23,495
[ "else", "if", "(", "LT", ".", "second", ".", "getVectorNumElements", "(", ")", ">", "NumElem", ")", "{" ]
[ "int", "MemopCost", "=", "NumElem", "*", "BaseT", "::", "getMemoryOpCost", "(", "Opcode", ",", "SrcVTy", "->", "getScalarType", "(", ")", ",", "Alignment", ",", "AddressSpace", ")", ";", "return", "MemopCost", "+", "ValueSplitCost", "+", "MaskSplitCost", "+", ...
LLVM
X86
CPP
program_repair
CPU
23,496
[ "<FIXS>", "switch", "(", "ppFromVEX2of2", "(", "insn", "->", "vectorExtensionPrefix", "[", "<NUM_LIT>", "]", ")", ")", "{", "<FIXE>" ]
[ "|", "(", "rFromVEX2of2", "(", "insn", "->", "vectorExtensionPrefix", "[", "<NUM_LIT>", "]", ")", "<<", "<NUM_LIT>", ")", ";", "}", "<BUGS>", "switch", "(", "ppFromVEX2of2", "(", "insn", "->", "vectorExtensionPrefix", "[", "<NUM_LIT>", "]", ")", ")", "{", ...
GCC
aarch64
MD
next_suggestion
CPU
23,497
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "zero_extend", ":", "TI", "(", "truncate", ":", "DI", "(", "match_operand", ":", "TI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Mips
CPP
stmt_completion
CPU
23,498
[ "::", "fixup_MIPS_PCHI16", ";" ]
[ "}", "if", "(", "Kind", "==", "MCExpr", "::", "Binary", ")", "{", "unsigned", "Res", "=", "getExprOpValue", "(", "cast", "<", "MCBinaryExpr", ">", "(", "Expr", ")", "->", "getLHS", "(", ")", ",", "Fixups", ",", "STI", ")", ";", "Res", "+=", "getExp...
LLVM
Hexagon
TD
next_suggestion
DSP
23,499
[ "let", "isBranch", "=", "<NUM_LIT>", ";" ]
[ "def", "J4_cmpeqn1_tp0_jump_t", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "GeneralSubRegs", ":", "$", "Rs16", ",", "n1Const", ":", "$", "n1", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_3d495a39", ",", "TypeCJ", ">", ...