Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
aarch64
CPP
program_repair
CPU
23,200
[ "<FIXS>", "instruction", "(", "only", "!", "TARGET_SIMD", "or", "big", "endian", "will", "get", "here", ")", ".", "<FIXE>" ]
[ "&&", "aarch64_offset_7bit_signed_scaled_p", "(", "DImode", ",", "offset", "+", "<NUM_LIT>", ")", ")", ";", "if", "(", "aarch64_advsimd_partial_struct_mode_p", "(", "mode", ")" ]
GCC
rs6000
MD
program_repair
CPU
23,201
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
i386
MD
next_suggestion
CPU
23,202
[ "<STR_LIT>" ]
[ "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_operator", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "]", ")", ")", "]" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
23,203
[ ")", ")", ";" ]
[ "bool", "isVCSrc64", "(", ")", "const", "{", "return", "isInlinableImm", "(", ")", "||", "(", "isReg", "(", ")", "&&", "isRegClass", "(", "AMDGPU", "::", "VS_64RegClassID" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
23,204
[ "const", "{" ]
[ "unsigned", "getEUsPerCU", "(", ")" ]
GCC
arm
CPP
stmt_completion
CPU
23,205
[ ")", ";" ]
[ "return", "_", "_", "builtin_mve_vldrwq_gather_base_sv4si", "(", "_", "_", "addr", ",", "_", "_", "offset" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
23,206
[ "(", ")", ")", "continue", ";" ]
[ "unsigned", "FPReg", "=", "is31", "?", "PPC", "::", "R31", ":", "PPC", "::", "R1", ";", "unsigned", "FP8Reg", "=", "is31", "?", "PPC", "::", "X31", ":", "PPC", "::", "X1", ";", "const", "PPCRegisterInfo", "*", "RegInfo", "=", "Subtarget", ".", "getRe...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
23,207
[ "F", ")", ")", ";" ]
[ "TargetTransformInfo", "WebAssemblyTargetMachine", "::", "getTargetTransformInfo", "(", "const", "Function", "&", "F", ")", "{", "return", "TargetTransformInfo", "(", "WebAssemblyTTIImpl", "(", "this", "," ]
LLVM
X86
CPP
program_repair
CPU
23,208
[ "<FIXS>", "SDValue", "Neg2", "=", "DAG", ".", "getConstant", "(", "-", "<NUM_LIT>", ",", "dl", ",", "MVT", "::", "i64", ")", ";", "<FIXE>" ]
[ "int", "UnwindHelpFI", "=", "MFI", "->", "CreateStackObject", "(", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "false", ")", ";", "SDValue", "StackSlot", "=", "DAG", ".", "getFrameIndex", "(", "UnwindHelpFI", ",", "MVT", "::", "i64", ")", ";", "MMI", ".", "getWinE...
GCC
sh
MD
stmt_completion
CPU
23,209
[ "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", ")", ")", "]" ]
[ "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "sign_extend", ":", "SI", "(", "mem", ":", "HI", "(", "plus", ":", "SI", "(", "match_dup" ]
LLVM
Hexagon
TD
stmt_completion
DSP
23,210
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
GCC
c6x
CPP
program_repair
VLIW
23,211
[ "<FIXS>", "*", "total", "=", "rtx_cost", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ",", "VOIDmode", ",", "(", "enum", "rtx_code", ")", "outer_code", ",", "<FIXE>" ]
[ "&&", "XEXP", "(", "op0", ",", "<NUM_LIT>", ")", "==", "const0_rtx", "&&", "rtx_equal_p", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ",", "XEXP", "(", "op0", ",", "<NUM_LIT>", ")", ")", ")", "{", "<BUGS>", "*", "total", "=", "rtx_cost", "(", "XE...
GCC
i386
MD
stmt_completion
CPU
23,212
[ "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", "]", ")" ]
[ "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_op_dup", "<NUM_LIT>", "[", "(", "reg", ":", "CCC", "FLAGS_REG", ")" ]
GCC
sh
MD
stmt_completion
CPU
23,213
[ ")", ")" ]
[ "(", "ior", ":", "SI", "(", "and", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "-", "<NUM_LIT>", ")", ")", "(", "ior", ":", "SI", "(", "and", ":", "SI", "(", "ashift", ":", "SI", "(", ...
GCC
mep
CPP
program_repair
CPU
23,214
[ "<FIXS>", "machine_mode", "mode", "ATTRIBUTE_UNUSED", ",", "<FIXE>" ]
[ "enum", "reg_classmep_secondary_output_reload_class", "(", "enum", "reg_class", "rclass", ",", "<BUGS>", "enum", "machine_mode", "mode", "ATTRIBUTE_UNUSED", ",", "<BUGE>", "rtx", "x", ")", "{", "int", "rv", "=", "NO_REGS", ";" ]
GCC
i386
CPP
next_suggestion
CPU
23,215
[ "emit_insn", "(", "gen_vec_extractv2didi", "(", "hi", ",", "temp", ",", "const1_rtx", ")", ")", ";" ]
[ "rtx", "temp", "=", "force_reg", "(", "V2DImode", ",", "gen_lowpart", "(", "V2DImode", ",", "x", ")", ")", ";", "rtx", "lo", "=", "gen_lowpart", "(", "DImode", ",", "result", ")", ";", "emit_insn", "(", "gen_vec_extractv2didi", "(", "lo", ",", "temp", ...
LLVM
Hexagon
CPP
stmt_completion
DSP
23,216
[ "false", ";" ]
[ "for", "(", "auto", "const", "&", "I", ":", "HexagonMCInstrInfo", "::", "bundleInstructions", "(", "MCII", ",", "MCB", ")", ")", "{", "if", "(", "&", "I", "!=", "HasSoloAXInst", "&&", "isNeitherAnorX", "(", "MCII", ",", "I", ")", ")", "{", "reportError...
GCC
i386
MD
stmt_completion
CPU
23,217
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "zero_extend", ":", "DI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "zero_extend", ":", "DI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>", "<...
LLVM
X86
CPP
next_suggestion
CPU
23,218
[ "return", "<NUM_LIT>", ";" ]
[ "if", "(", "X86", "::", "VK16RegClass", ".", "contains", "(", "DestReg", ")", ")", "{", "if", "(", "X86", "::", "GR64RegClass", ".", "contains", "(", "SrcReg", ")", ")", "{", "assert", "(", "Subtarget", ".", "hasBWI", "(", ")", ")", ";", "return", ...
GCC
h8300
CPP
stmt_completion
MPU
23,219
[ ";" ]
[ "a", "=", "lookup_attribute", "(", "<STR_LIT>", "saveall", "<STR_LIT>", ",", "DECL_ATTRIBUTES", "(", "func", ")", ")", ";", "return", "a", "!=", "NULL_TREE" ]
LLVM
ARM
CPP
next_suggestion
CPU
23,220
[ "}" ]
[ "auto", "Data", "=", "SDValue", "(", "CurDAG", "->", "getMachineNode", "(", "TargetOpcode", "::", "IMPLICIT_DEF", ",", "Loc", ",", "DataTy", ")", ",", "<NUM_LIT>", ")", ";", "SDValue", "Chain", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "f...
LLVM
ARM
CPP
stmt_completion
CPU
23,221
[ "isARMArea1Register", ",", "<NUM_LIT>", ")", ";" ]
[ "emitPopInst", "(", "MBB", ",", "MI", ",", "CSI", ",", "FltOpc", ",", "<NUM_LIT>", ",", "isVarArg", ",", "true", ",", "&", "isARMArea3Register", ",", "NumAlignedDPRCS2Regs", ")", ";", "emitPopInst", "(", "MBB", ",", "MI", ",", "CSI", ",", "PopOpc", ",", ...
LLVM
ARM
CPP
stmt_completion
CPU
23,222
[ ")", "{" ]
[ "EVT", "VT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "SelectionDAG", "&", "DAG", "=", "DCI", ".", "DAG", ";", "if", "(", "!", "DAG", ".", "getTargetLoweringInfo", "(", ")", ".", "isTypeLegal", "(", "VT", ")", ")", "return", "SDVal...
LLVM
X86
CPP
code_generation
CPU
23,223
[ "unsigned", "X86TargetLowering", "::", "getNumRegistersForCallingConv", "(", "LLVMContext", "&", "Context", ",", "CallingConv", "::", "ID", "CC", ",", "EVT", "VT", ")", "const", "{", "if", "(", "VT", "==", "MVT", "::", "v32i1", "&&", "Subtarget", ".", "hasAV...
[ "Certain", "targets", "require", "unusual", "breakdowns", "of", "certain", "types", "." ]
LLVM
Mips
CPP
next_suggestion
CPU
23,224
[ "Ops", ".", "push_back", "(", "CLI", ".", "DAG", ".", "getRegisterMask", "(", "Mask", ")", ")", ";" ]
[ "RegsToPass", ".", "push_back", "(", "std", "::", "make_pair", "(", "GPReg", ",", "getGlobalReg", "(", "CLI", ".", "DAG", ",", "Ty", ")", ")", ")", ";", "}", "SDValue", "InFlag", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "R...
LLVM
AArch64
CPP
next_suggestion
CPU
23,225
[ "MIRBuilder", ".", "buildStore", "(", "ValVReg", ",", "Addr", ",", "*", "MMO", ")", ";" ]
[ "void", "assignValueToAddress", "(", "Register", "ValVReg", ",", "Register", "Addr", ",", "uint64_t", "Size", ",", "MachinePointerInfo", "&", "MPO", ",", "CCValAssign", "&", "VA", ")", "override", "{", "if", "(", "VA", ".", "getLocInfo", "(", ")", "==", "C...
GCC
aarch64
MD
stmt_completion
CPU
23,226
[ "=", "operands", "[", "<NUM_LIT>", "]" ]
[ "UNSPEC_SEL", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", "{", "if", "(", "reload_completed", "&", "&", "register_operand", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<", "MODE", ">", "mode", ")", "&", "&", "!", "rtx_equal_p", "(", "operands",...
LLVM
AMDGPU
CPP
program_repair
GPU
23,227
[ "<FIXS>", "case", "AMDGPU", "::", "SI_CONSTDATA_PTR", ":", "{", "<FIXE>" ]
[ "break", ";", "}", "<BUGS>", "case", "AMDGPU", "::", "SI_PC_ADD_REL_OFFSET", ":", "{", "<BUGE>", "const", "SIRegisterInfo", "*", "TRI", "=", "static_cast", "const", "SIRegisterInfo", "*", ">", "(", "ST", ".", "getRegisterInfo", "(", ")", ")", ";", "MachineFu...
LLVM
Hexagon
TD
next_suggestion
DSP
23,228
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "InputType", "=", "<STR_LIT>", ";", ...
LLVM
ARM
CPP
stmt_completion
CPU
23,229
[ "getFrameInfo", "(", ")", ";" ]
[ "bool", "ARMBaseRegisterInfo", "::", "cannotEliminateFrame", "(", "const", "MachineFunction", "&", "MF", ")", "const", "{", "const", "MachineFrameInfo", "&", "MFI", "=", "MF", "." ]
LLVM
ARM
CPP
stmt_completion
CPU
23,230
[ ",", "ValTy", ",", "CondTy", ")", ";" ]
[ "static", "const", "TypeConversionCostTblEntry", "<", "MVT", ">", "NEONVectorSelectTbl", "[", "]", "=", "{", "{", "ISD", "::", "SELECT", ",", "MVT", "::", "v16i1", ",", "MVT", "::", "v16i16", ",", "<NUM_LIT>", "*", "<NUM_LIT>", "+", "<NUM_LIT>", "+", "<NUM...
LLVM
LoongArch
CPP
stmt_completion
CPU
23,231
[ "<STR_LIT>", ":", "<STR_LIT>", "::", "<STR_LIT>", ";" ]
[ "const", "auto", "&", "STI", "=", "MF", "->", "getSubtarget", "<", "LoongArchSubtarget", ">", "(", ")", ";", "unsigned", "SecondOpcode", "=", "STI", ".", "is64Bit", "(", ")", "?", "<STR_LIT>", "::" ]
GCC
mips
MD
next_suggestion
CPU
23,232
[ "(", "match_operand", ":", "GPR", "<NUM_LIT>", "<STR_LIT>", ")", ")", "]" ]
[ "[", "(", "set", "(", "zero_extract", ":", "GPR", "(", "match_operand", ":", "GPR", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", ")" ]
GCC
iq2000
MD
stmt_completion
CPU
23,233
[ ")" ]
[ "(", "if_then_else", "(", "match_operator", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", "(", "pc" ]
GCC
loongarch
CPP
stmt_completion
CPU
23,234
[ "m128i", "_", "_", "lsx_vsubwev_d_w", "(", "_", "_", "m128i", "_", "<NUM_LIT>", ",", "_", "_", "m128i", "_", "<NUM_LIT>", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "_" ]
GCC
i386
CPP
program_repair
CPU
23,235
[ "<FIXS>", "case", "IX86_BUILTIN_SSE_ZERO", ":", "target", "=", "gen_reg_rtx", "(", "V4SFmode", ")", ";", "emit_insn", "(", "gen_sse_clrv4sf", "(", "target", ")", ")", ";", "<FIXE>", "<FIXS>", "<FIXE>" ]
[ "case", "IX86_BUILTIN_PSWAPDSF", ":", "return", "ix86_expand_unop_builtin", "(", "CODE_FOR_pswapdv2sf2", ",", "arglist", ",", "target", ",", "<NUM_LIT>", ")", ";", "<BUGS>", "case", "IX86_BUILTIN_SETPS1", ":", "target", "=", "assign_386_stack_local", "(", "SFmode", ",...
LLVM
ARM
CPP
stmt_completion
CPU
23,236
[ "<STR_LIT>", ")", ";" ]
[ "if", "(", "getParser", "(", ")", ".", "ParseExpression", "(", "LSBExpr", ")", ")", "{", "Error", "(", "E", ",", "<STR_LIT>", "malformed immediate expression", "<STR_LIT>", ")", ";", "return", "MatchOperand_ParseFail", ";", "}", "const", "MCConstantExpr", "*", ...
LLVM
Mips
TD
stmt_completion
CPU
23,237
[ "Inst", ";" ]
[ "class", "ER_FM_MM", "<", "bits", "<", "<NUM_LIT>", ">", "funct", ">", ":", "MMArch", "{", "bits", "<", "<NUM_LIT>", ">" ]
LLVM
PowerPC
CPP
program_repair
CPU
23,238
[ "<FIXS>", "#", "include", "<STR_LIT>", "MCTargetDesc/PPCInstPrinter.h", "<STR_LIT>", "<FIXE>" ]
[ "#", "include", "<STR_LIT>", "MCTargetDesc/PPCMCTargetDesc.h", "<STR_LIT>", "<BUGS>", "#", "include", "<STR_LIT>", "InstPrinter/PPCInstPrinter.h", "<STR_LIT>", "<BUGE>", "#", "include", "<STR_LIT>", "MCTargetDesc/PPCMCAsmInfo.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "PPC...
GCC
i386
CPP
program_repair
CPU
23,239
[ "<FIXS>", "BLOCKNO", "is", "at", "index", "BLOCKNO", "in", "an", "array", "of", "words", ";", "the", "name", "of", "<FIXE>" ]
[ "Output", "code", "to", "increment", "the", "counter", "directly", ".", "Basic", "blocks", "are", "numbered", "separately", "from", "zero", "within", "eachcompiled", "object", "module", ".", "The", "count", "associated", "with", "block", "number", "<BUGS>", "BLO...
GCC
rs6000
CPP
stmt_completion
CPU
23,240
[ "(", "in", ".", "f", "[", "<NUM_LIT>", "]", ")", ";" ]
[ "out", ".", "d", "[", "<NUM_LIT>", "]", "=", "(", "double", ")", "(", "in", ".", "f", "[", "<NUM_LIT>", "]", ")", ";", "out", ".", "d", "[", "<NUM_LIT>", "]", "=", "(", "double", ")" ]
LLVM
ARM
CPP
program_repair
CPU
23,241
[ "<FIXS>", "default", ":", "{", "if", "(", "RemapAddSubWithFlags", "(", "MI", ",", "BB", ")", ")", "return", "BB", ";", "<FIXE>" ]
[ "DebugLoc", "dl", "=", "MI", "->", "getDebugLoc", "(", ")", ";", "bool", "isThumb2", "=", "Subtarget", "->", "isThumb2", "(", ")", ";", "switch", "(", "MI", "->", "getOpcode", "(", ")", ")", "{", "<BUGS>", "default", ":", "<BUGE>", "MI", "->", "dump"...
LLVM
X86
CPP
next_suggestion
CPU
23,242
[ "if", "(", "getLexer", "(", ")", ".", "getKind", "(", ")", "==", "AsmToken", "::", "Identifier", ")", "{" ]
[ "if", "(", "Parser", ".", "isParsingMasm", "(", ")", ")", "{", "const", "AsmToken", "&", "NextTok", "=", "getLexer", "(", ")", ".", "peekTok", "(", ")", ";", "if", "(", "NextTok", ".", "is", "(", "AsmToken", "::", "Identifier", ")", "&&", "NextTok", ...
GCC
gcn
MD
stmt_completion
GPU
23,243
[ "SImode", ")" ]
[ "bool", "unsignedp", "=", "(", "<", "code", ">", "=", "=", "lshiftrt", ")", "rtx", "insi1", "=", "gen_reg_rtx", "(", "<", "VnSI", ">", "mode", ")", "rtx", "insi2", "=", "gen_reg_rtx", "(" ]
GCC
aarch64
MD
stmt_completion
CPU
23,244
[ "<STR_LIT>", ")", "]" ]
[ "(", "match_operand", ":", "<", "VBFMLA_W", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_BFDOT", ")", "(", "match_operand", ":", "VDQSF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr"...
LLVM
X86
CPP
stmt_completion
CPU
23,245
[ "=", "TLI", ".", "LowerCallTo", "(", "CLI", ")", ";" ]
[ "void", "X86DAGToDAGISel", "::", "emitSpecialCodeForMain", "(", ")", "{", "if", "(", "Subtarget", "->", "isTargetCygMing", "(", ")", ")", "{", "TargetLowering", "::", "ArgListTy", "Args", ";", "auto", "&", "DL", "=", "CurDAG", "->", "getDataLayout", "(", ")"...
LLVM
Hexagon
TD
next_suggestion
DSP
23,246
[ "let", "isPredicated", "=", "<NUM_LIT>", ";" ]
[ "def", "J4_cmpltu_f_jumpnv_nt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rt32", ",", "IntRegs", ":", "$", "Ns8", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_b343892a", ",", "TypeNCJ", ">", ",", ...
LLVM
Lanai
CPP
code_generation
CPU
23,247
[ "InstructionCost", "getIntImmCost", "(", "const", "APInt", "&", "Imm", ",", "Type", "*", "Ty", ",", "TTI", "::", "TargetCostKind", "CostKind", ")", "{", "assert", "(", "Ty", "->", "isIntegerTy", "(", ")", ")", ";", "unsigned", "BitSize", "=", "Ty", "->",...
[ "Calculate", "the", "cost", "of", "materializing", "a", "64-bit", "value", "." ]
GCC
sh
MD
next_suggestion
CPU
23,248
[ "<STR_LIT>" ]
[ "(", "ior", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
23,249
[ ",", "VA", ")", ";" ]
[ "MIB", ".", "addUse", "(", "PhysReg", ",", "RegState", "::", "Implicit", ")", ";", "Register", "ExtReg", "=", "extendRegisterMin32", "(", "*", "this", ",", "ValVReg" ]
GCC
i386
MD
next_suggestion
CPU
23,250
[ "rtx", "(", "*", "gen", ")", "(", "rtx", ",", "rtx", ")" ]
[ "{", "rtx", "tem", "=", "operands", "[", "<NUM_LIT>", "]" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
23,251
[ "const", "MachineRegisterInfo", "&", "MRI", "=", "MF", "->", "getRegInfo", "(", ")", ";" ]
[ "const", "PPCSubtarget", "&", "Subtarget", "=", "MF", "->", "getSubtarget", "<", "PPCSubtarget", ">", "(", ")", ";", "if", "(", "Subtarget", ".", "isAIXABI", "(", ")", "&&", "Subtarget", ".", "hasAltivec", "(", ")", "&&", "TM", ".", "getAIXExtendedAltivecA...
LLVM
Xtensa
CPP
next_suggestion
MPU
23,252
[ "Src", "=", "&", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ";" ]
[ "bool", "XtensaInstrInfo", "::", "isCopyInstr", "(", "const", "MachineInstr", "&", "MI", ",", "const", "MachineOperand", "*", "&", "Src", ",", "const", "MachineOperand", "*", "&", "Dest", ")", "const", "{", "if", "(", "!", "MI", ".", "isMoveReg", "(", ")...
LLVM
TPC
CPP
stmt_completion
Virtual ISA
23,253
[ "getZExtValue", "(", ")", ";" ]
[ "unsigned", "getIndex", "(", ")", "const", "{", "return", "cast", "<", "ConstantInt", ">", "(", "Extract", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", "->" ]
GCC
pa
CPP
code_generation
CPU
23,254
[ "int", "pa_shadd_constant_p", "(", "int", "val", ")", "{", "if", "(", "val", "==", "<NUM_LIT>", "||", "val", "==", "<NUM_LIT>", "||", "val", "==", "<NUM_LIT>", ")", "return", "<NUM_LIT>", ";", "else", "return", "<NUM_LIT>", ";", "}" ]
[ "Return", "1", "if", "the", "given", "constant", "is", "2", ",", "4", ",", "or", "8", ".", "These", "are", "the", "valid", "constants", "for", "shadd", "instructions", "." ]
LLVM
AMDGPU
CPP
code_generation
GPU
23,255
[ "unsigned", "AMDGPUTargetLowering", "::", "computeNumSignBitsForTargetInstr", "(", "GISelKnownBits", "&", "Analysis", ",", "Register", "R", ",", "const", "APInt", "&", "DemandedElts", ",", "const", "MachineRegisterInfo", "&", "MRI", ",", "unsigned", "Depth", ")", "c...
[ "This", "method", "can", "be", "implemented", "by", "targets", "that", "want", "to", "expose", "additional", "information", "about", "sign", "bits", "to", "GlobalISel", "combiners", "." ]
GCC
rs6000
CPP
stmt_completion
CPU
23,256
[ "count", ";" ]
[ "vec_uchar16", "v", ";", "int", "i", "[", "<NUM_LIT>", "]", ";", "}", "left", ",", "right", ";", "count", "<<=", "<NUM_LIT>", ";", "left", ".", "i", "[", "<NUM_LIT>", "]", "=", "count", ";", "right", ".", "i", "[", "<NUM_LIT>", "]", "=", "<NUM_LIT>...
GCC
arm
CPP
stmt_completion
CPU
23,257
[ "b", ")", "{" ]
[ "vcltq_u8", "(", "uint8x16_t", "_", "_", "a", ",", "uint8x16_t", "_", "_" ]
LLVM
ARM
TD
next_suggestion
CPU
23,258
[ "}" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "ParserMethod", "=", "<STR_LIT>", ";", "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
LLVM
Mips
TD
stmt_completion
CPU
23,259
[ "<", "[", "!", "add", "(", "I", ",", "<NUM_LIT>", ")", "]", ">", ";" ]
[ "foreach", "I", "=", "<NUM_LIT>", "-", "<NUM_LIT>", "in", "def", "F_HI", "#", "I", ":", "FPR", "<", "I", ",", "<STR_LIT>", "#", "I", ">", ",", "DwarfRegNum" ]
GCC
aarch64
CPP
code_generation
CPU
23,260
[ "static", "void", "aarch64_expand_fpsr_fpcr_setter", "(", "int", "unspec", ",", "machine_mode", "mode", ",", "tree", "exp", ")", "{", "tree", "arg", "=", "CALL_EXPR_ARG", "(", "exp", ",", "<NUM_LIT>", ")", ";", "rtx", "op", "=", "force_reg", "(", "mode", "...
[ "Expand", "an", "expression", "EXP", "as", "fpsr", "or", "fpcr", "setter", "(", "depending", "on", "UNSPEC", ")", "using", "MODE", "." ]
LLVM
AArch64
TD
next_suggestion
CPU
23,261
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "src", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "src", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
i386
CPP
next_suggestion
CPU
23,262
[ "}" ]
[ "extern", "_", "_", "inline", "void", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "m_prefetchw", "(", "void", "*", "_", "_", "P", ")", "{", "_", "_", ...
GCC
rs6000
CPP
next_suggestion
CPU
23,263
[ "}" ]
[ "if", "(", "misalignment", "==", "-", "<NUM_LIT>", ")", "{", "if", "(", "rs6000_vector_alignment_reachable", "(", "type", ",", "is_packed", ")", ")", "{", "int", "element_size", "=", "TREE_INT_CST_LOW", "(", "TYPE_SIZE", "(", "type", ")", ")", ";", "if", "...
LLVM
Hexagon
TD
stmt_completion
DSP
23,264
[ "<NUM_LIT>", ";" ]
[ "def", "C2_vitpack", ":", "SInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd", ")", ",", "(", "ins", "PredRegs", ":", "$", "Ps", ",", "PredRegs", ":", "$", "Pt", ")", ",", "<STR_LIT>", ",", "[", "]", ",", "<STR_LIT>", ",", "S_2op_tc_1_SLOT23", ">"...
GCC
loongarch
CPP
next_suggestion
CPU
23,265
[ "}" ]
[ "static", "void", "loongarch_reg_init", "(", "void", ")", "{", "for", "(", "int", "mode", "=", "<NUM_LIT>", ";", "mode", "<", "MAX_MACHINE_MODE", ";", "mode", "++", ")", "for", "(", "int", "regno", "=", "<NUM_LIT>", ";", "regno", "<", "FIRST_PSEUDO_REGISTE...
LLVM
AArch64
TD
stmt_completion
CPU
23,266
[ ")", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v4i16", "immAllZerosV", ")", ",", "(", "MOVID", "(", "i32", "<NUM_LIT>" ]
LLVM
ARM
TD
stmt_completion
CPU
23,267
[ ";", "}", "def", "adrlabel", ":", "Operand", "<", "i32", ">", "{" ]
[ "def", "AdrLabelAsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>" ]
LLVM
R600
CPP
stmt_completion
GPU
23,268
[ "(", ")", ";" ]
[ "}", "else", "{", "Val", "=", "ConstantInt", "::", "get", "(", "aType", ",", "<NUM_LIT>", ")", ";", "}", "CI", "->", "replaceAllUsesWith", "(", "Val", ")", ";", "++", "(", "*", "bbb", ")", ";", "CI", "->", "eraseFromParent", "(", ")", ";", "return"...
GCC
iq2000
CPP
code_generation
CPU
23,269
[ "void", "iq2000_va_start", "(", "tree", "valist", ",", "rtx", "nextarg", ")", "{", "int", "int_arg_words", ";", "int", "gpr_save_area_size", ";", "int_arg_words", "=", "current_function_args_info", ".", "arg_words", ";", "if", "(", "int_arg_words", "<", "<NUM_LIT>...
[ "Implement", "va_start", "." ]
LLVM
Mips
CPP
next_suggestion
CPU
23,270
[ "}" ]
[ "if", "(", "C", ".", "front", "(", ")", "!=", "'", "{", "'", "||", "C", ".", "back", "(", ")", "!=", "'", "}", "'", ")", "return", "std", "::", "make_pair", "(", "false", ",", "false", ")", ";", "StringRef", "::", "const_iterator", "I", ",", ...
LLVM
SystemZ
CPP
stmt_completion
CPU
23,271
[ "::", "<STR_LIT>", ")", ";" ]
[ "return", "decodeBDLAddr12Len8Operand", "(", "Inst", ",", "Field", ",", "<STR_LIT>" ]
LLVM
Hexagon
TD
stmt_completion
DSP
23,272
[ ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_85d5d03f", ",", "TypeS_3op", ">", ",", "Enc_c2b48e", "{" ]
[ "def", "C2_bitsset", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32" ]
LLVM
mproc
CPP
stmt_completion
Virtual ISA
23,273
[ "VT2", ".", "getSizeInBits", "(", ")", ")", ";" ]
[ "return", "(", "VT1", ".", "getSizeInBits", "(", ")", ">" ]
LLVM
Hexagon
TD
next_suggestion
DSP
23,274
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
GCC
alpha
CPP
next_suggestion
MPU
23,275
[ "case", "TLS_MODEL_INITIAL_EXEC", ":" ]
[ "goto", "split_addend", ";", "}", "if", "(", "can_create_pseudo_p", "(", ")", "&&", "GET_CODE", "(", "x", ")", "==", "PLUS", "&&", "REG_P", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ")", "&&", "GET_CODE", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ...
LLVM
ARM
TD
stmt_completion
CPU
23,276
[ ",", "SDTARMVSH", ">", ";" ]
[ "def", "NEONvshrs", ":", "SDNode", "<", "<STR_LIT>" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
23,277
[ "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "MVT", "::", "Other", ",", "Ops", ")", ";" ]
[ "bool", "isELFv2ABI", "=", "Subtarget", ".", "isELFv2ABI", "(", ")", ";", "std", "::", "vector", "<", "EVT", ">", "NodeTys", ";", "SmallVector", "<", "SDValue", ",", "<NUM_LIT>", ">", "Ops", ";", "unsigned", "CallOpc", "=", "PrepareCall", "(", "DAG", ","...
GCC
aarch64
CPP
program_repair
CPU
23,278
[ "<FIXS>", "if", "(", "aarch64_sve_data_mode_p", "(", "mode", ")", "||", "mode", "==", "VNx1TImode", ")", "<FIXE>" ]
[ "&&", "contains_reg_of_mode", "[", "GENERAL_REGS", "]", "[", "GET_MODE", "(", "SUBREG_REG", "(", "index", ")", ")", "]", ")", "index", "=", "SUBREG_REG", "(", "index", ")", ";", "<BUGS>", "if", "(", "aarch64_sve_data_mode_p", "(", "mode", ")", ")", "<BUGE>...
LLVM
Hexagon
TD
stmt_completion
DSP
23,279
[ "=", "<NUM_LIT>", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", ...
GCC
frv
CPP
stmt_completion
VLIW
23,280
[ ")", ";" ]
[ "static", "void", "frv_asm_output_mi_thunk", "(", "FILE", "*", "file", ",", "tree", "thunk_fndecl", "ATTRIBUTE_UNUSED", ",", "HOST_WIDE_INT", "delta", ",", "HOST_WIDE_INT", "vcall_offset", "ATTRIBUTE_UNUSED", ",", "tree", "function", ")", "{", "const", "char", "*", ...
LLVM
Hexagon
TD
next_suggestion
DSP
23,281
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P0", "]", ...
GCC
vax
MD
next_suggestion
CPU
23,282
[ "(", "match_dup", "<NUM_LIT>", ")", ")" ]
[ "[", "(", "set", "(", "zero_extract", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>"...
GCC
1750a
MD
stmt_completion
MPU
23,283
[ ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ashift", ":", "HI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "...
LLVM
X86
CPP
stmt_completion
CPU
23,284
[ "Index", ";" ]
[ "FrameAddrIndex", "=" ]
LLVM
AArch64
TD
next_suggestion
CPU
23,285
[ "}" ]
[ "def", "simm9_offset_fb16", ":", "Operand", "<", "i64", ">", "{", "let", "ParserMatchClass", "=", "SImm9OffsetFB16Operand", ";" ]
LLVM
X86
TD
stmt_completion
CPU
23,286
[ "addr", ":", "$", "src", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v8f32", "(", "X86SubVBroadcast", "(", "loadv4f32", "addr", ":", "$", "src", ")", ")", ")", ",", "(", "VBROADCASTF128" ]
LLVM
ARM64
TD
next_suggestion
CPU
23,287
[ "}" ]
[ "def", "Wr", ":", "BaseDiv", "<", "isSigned", ",", "GPR32", ",", "asm", ",", "OpNode", ">", ",", "Sched", "<", "[", "WriteID32", "]", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
h8300
MD
program_repair
MPU
23,288
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "def...
GCC
m68k
MD
stmt_completion
MPU
23,289
[ "]", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mult", ":", "SI", "(", "zero_extend", ":", "SI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")",...
LLVM
ARM
TD
next_suggestion
CPU
23,290
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "target", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "target", ";" ]
GCC
frv
MD
next_suggestion
VLIW
23,291
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_MHSETHIH", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
GCC
rs6000
MD
next_suggestion
CPU
23,292
[ "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V16QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "V16QI", "[", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mem", ":", ...
LLVM
AArch64
TD
stmt_completion
CPU
23,293
[ ",", "<NUM_LIT>", ">", ";" ]
[ "def", ":", "InstAlias", "<", "<STR_LIT>", ",", "(", "LDURSHWi", "GPR32", ":", "$", "Rt", ",", "GPR64sp", ":", "$", "Rn", ",", "simm9_offset_fb16", ":", "$", "offset", ")" ]
GCC
rs6000
CPP
next_suggestion
CPU
23,294
[ "emit_insn", "(", "gen_iorsi3", "(", "reg", ",", "reg", ",", "GEN_INT", "(", "info", "->", "vrsave_mask", ")", ")", ")", ";" ]
[ "else", "emit_insn", "(", "gen_rtx_SET", "(", "reg", ",", "vrsave", ")", ")", ";", "int", "offset", "=", "info", "->", "vrsave_save_offset", "+", "frame_off", ";", "emit_insn", "(", "gen_frame_store", "(", "reg", ",", "frame_reg_rtx", ",", "offset", ")", "...
LLVM
Cpu0
CPP
next_suggestion
CPU
23,295
[ "}" ]
[ "Cpu0AsmParser", "(", "const", "MCSubtargetInfo", "&", "sti", ",", "MCAsmParser", "&", "parser", ",", "const", "MCInstrInfo", "&", "MII", ",", "const", "MCTargetOptions", "&", "Options", ")", ":", "MCTargetAsmParser", "(", "Options", ",", "sti", ",", "MII", ...
GCC
rs6000
CPP
code_generation
CPU
23,296
[ "static", "unsigned", "int", "rtx_is_swappable_p", "(", "rtx", "op", ",", "unsigned", "int", "*", "special", ")", "{", "enum", "rtx_code", "code", "=", "GET_CODE", "(", "op", ")", ";", "int", "i", ",", "j", ";", "rtx", "parallel", ";", "switch", "(", ...
[ "Return", "1", "iff", "OP", "is", "an", "operand", "that", "will", "not", "be", "affected", "by", "having", "vector", "doublewords", "swapped", "in", "memory", "." ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
23,297
[ "unsigned", "MaxMask", "=", "std", "::", "max", "(", "CI", ".", "DMask", ",", "Paired", ".", "DMask", ")", ";" ]
[ "const", "auto", "*", "TFEOp", "=", "TII", ".", "getNamedOperand", "(", "*", "CI", ".", "I", ",", "AMDGPU", "::", "OpName", "::", "tfe", ")", ";", "const", "auto", "*", "LWEOp", "=", "TII", ".", "getNamedOperand", "(", "*", "CI", ".", "I", ",", "...
LLVM
CellSPU
CPP
next_suggestion
MPU
23,298
[ "}" ]
[ "InitSPUMCRegisterInfo", "(", "X", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "return", "X", ";" ]
GCC
i386
CPP
next_suggestion
CPU
23,299
[ "}" ]
[ "opt_pass", "*", "clone", "(", ")", "{", "return", "new", "pass_stv", "(", "m_ctxt", ")", ";" ]