Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
i386
CPP
stmt_completion
CPU
23,300
[ "_", "B", ")", ";" ]
[ "return", "(", "_", "_", "m256d", ")", "(", "(", "_", "_", "v4df", ")", "_", "_", "A", "*", "(", "_", "_", "v4df", ")", "_" ]
LLVM
Mips
TD
next_suggestion
CPU
23,301
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "funct", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "index", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "base", ";", "let", "Inst", "{", "<...
LLVM
X86
CPP
next_suggestion
CPU
23,302
[ "}" ]
[ "BuildMI", "(", "*", "BB", ",", "MI", ",", "dl", ",", "TII", "->", "get", "(", "TargetOpcode", "::", "COPY", ")", ",", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ")", ".", "addReg", "(", "X86", "::", "EAX", ")", ";...
LLVM
Mips
CPP
next_suggestion
CPU
23,303
[ "}" ]
[ "DEBUG", "(", "errs", "(", ")", "<<", "<STR_LIT>", "== ", "<STR_LIT>", ";", "Node", "->", "dump", "(", "CurDAG", ")", ";", "errs", "(", ")", "<<", "<STR_LIT>", "\\n", "<STR_LIT>", ")", ";", "return", "NULL", ";", "}", "std", "::", "pair", "<", "boo...
LLVM
AArch64
TD
stmt_completion
CPU
23,304
[ ":", "$", "src", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "f128", "(", "bitconvert", "(", "v4f32", "VPR128", ":", "$", "src", ")", ")", ")", ",", "(", "f128", "VPR128" ]
LLVM
Mips
TD
stmt_completion
CPU
23,305
[ "=", "<STR_LIT>", ";" ]
[ "dag", "InOperandList", "=", "(", "ins", "FGROpnd", ":", "$", "fd_in", ",", "FGROpnd", ":", "$", "fs", ",", "FGROpnd", ":", "$", "ft", ")", ";", "string", "AsmString", "=", "!", "strconcat", "(", "instr_asm", ",", "<STR_LIT>", ")", ";", "list", "<", ...
LLVM
AVR
CPP
stmt_completion
MPU
23,306
[ "(", "MI", ")", ";" ]
[ "if", "(", "Opcode", "==", "TII", ".", "getCallFrameSetupOpcode", "(", ")", ")", "{", "BuildMI", "(", "MBB", ",", "MI", ",", "DL", ",", "TII", ".", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", ".", "addRe...
LLVM
ARM
TD
stmt_completion
CPU
23,307
[ "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>" ]
GCC
cr16
MD
stmt_completion
MPU
23,308
[ ")", ")", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "lshiftrt", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "neg", ":", "QI", "(", "match_operand", ":", "QI", ...
GCC
i386
CPP
next_suggestion
CPU
23,309
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_i64gather_ps", "(", "float", "const", "*", "base", ",", "...
LLVM
AArch64
CPP
next_suggestion
CPU
23,310
[ "}" ]
[ "EVT", "VT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "EVT", "PtrTy", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getValueType", "(", ")", ";", "EVT", "LoadVT", "=", "VT", ";", "if", "(", "VT", ".", "isFloatingPoint"...
GCC
rs6000
CPP
code_generation
CPU
23,311
[ "enum", "insn_form", "address_to_insn_form", "(", "rtx", "addr", ",", "machine_mode", "mode", ",", "enum", "non_prefixed_form", "non_prefixed_format", ")", "{", "if", "(", "REG_P", "(", "addr", ")", "||", "SUBREG_P", "(", "addr", ")", ")", "return", "INSN_FORM...
[ "Given", "an", "address", "(", "ADDR", ")", ",", "a", "mode", "(", "MODE", ")", ",", "and", "what", "the", "format", "of", "the", "non-prefixed", "address", "(", "NON_PREFIXED_FORMAT", ")", "is", ",", "return", "the", "instruction", "format", "for", "the...
GCC
i386
MD
stmt_completion
CPU
23,312
[ ":", "VI12_AVX512VL" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VI12_AVX512VL", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_duplicate" ]
LLVM
Hexagon
TD
next_suggestion
DSP
23,313
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "Uses", "=", "[", "P0", "]", ";", "let", "Defs", "=", "[", "P0", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let",...
GCC
s390
MD
stmt_completion
MPU
23,314
[ ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>" ]
LLVM
ARM
TD
stmt_completion
CPU
23,315
[ ",", "<NUM_LIT>", ",", "vnegq", ",", "int_arm_mve_neg_predicated", ",", "VTI", ">", ";" ]
[ "defm", "<STR_LIT>", "#", "VTI", ".", "Suffix", ":", "MVE_VABSNEG_int_m", "<", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "abs", ",", "int_arm_mve_abs_predicated", ",", "VTI", ">", ";", "defm", "<STR_LIT>", "#", "VTI", ".", "Suffix", ":", "MVE_VAB...
LLVM
AArch64
CPP
stmt_completion
CPU
23,316
[ "I", ")", ";" ]
[ "while", "(", "++", "I", "!=", "E", "&&", "I", "->", "isInsideBundle", "(", ")", ")", "{", "assert", "(", "!", "I", "->", "isBundle", "(", ")", "&&", "<STR_LIT>", "No nested bundle!", "<STR_LIT>", ")", ";", "Size", "+=", "getInstSizeInBytes", "(", "*" ...
GCC
a29k
CPP
program_repair
MPU
23,317
[ "<FIXS>", "if", "(", "SUBREG_BYTE", "(", "op", ")", "!=", "<NUM_LIT>", ")", "<FIXE>" ]
[ "{", "if", "(", "GET_CODE", "(", "op", ")", "==", "SUBREG", ")", "{", "<BUGS>", "if", "(", "SUBREG_WORD", "(", "op", ")", "!=", "<NUM_LIT>", ")", "<BUGE>", "abort", "(", ")", ";", "op", "=", "SUBREG_REG", "(", "op", ")", ";" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
23,318
[ "true", ";" ]
[ "assert", "(", "OG", ".", "size", "(", ")", ">", "<NUM_LIT>", "&&", "<STR_LIT>", "Created invalid group", "<STR_LIT>", ")", ";", "assert", "(", "distance", "(", "I", ",", "E", ")", "+", "<NUM_LIT>", ">=", "int", "(", "OG", ".", "size", "(", ")", ")",...
LLVM
X86
CPP
stmt_completion
CPU
23,319
[ ",", "DAG", ".", "getConstant", "(", "MaxSift", ",", "dl", ",", "MVT", "::", "i8", ")", ")", ";" ]
[ "VecVT", "=", "MVT", "::", "v16i1", ";", "Vec", "=", "DAG", ".", "getNode", "(", "ISD", "::", "INSERT_SUBVECTOR", ",", "dl", ",", "VecVT", ",", "DAG", ".", "getUNDEF", "(", "VecVT", ")", ",", "Vec", ",", "DAG", ".", "getIntPtrConstant", "(", "<NUM_LI...
GCC
v850
MD
stmt_completion
MPU
23,320
[ "match_dup", "<NUM_LIT>", ")", ")" ]
[ "(", "label_ref", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "pc", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", "(", "set", "(...
GCC
arm
MD
program_repair
CPU
23,321
[ "<FIXS>", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "(", "define_attr", "<STR_LIT>", "<STR_LIT>", "(", "const", "(", "if_then_else", "<BUGS>", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "const_string", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", ")", ")", ")" ]
LLVM
Mips
CPP
program_repair
CPU
23,322
[ "<FIXS>", "Chain", "=", "DAG", ".", "getCopyFromReg", "(", "Chain", ",", "dl", ",", "RVLocs", "[", "i", "]", ".", "getLocReg", "(", ")", ",", "<FIXE>" ]
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "!=", "RVLocs", ".", "size", "(", ")", ";", "++", "i", ")", "{", "<BUGS>", "Chain", "=", "DAG", ".", "getCopyFromReg", "(", "Chain", ",", "RVLocs", "[", "i", "]", ".", "getLocReg", "(", ")"...
GCC
i386
MD
program_repair
CPU
23,323
[ "<FIXS>", "[", "(", "V16SI", "<STR_LIT>", ")", "(", "V8SI", "<STR_LIT>", ")", "V4SI", "]", ")", "<FIXE>", "<FIXS>", "[", "(", "V16SI", "<STR_LIT>", ")", "(", "V8SI", "<STR_LIT>", ")", "(", "V4SI", "<STR_LIT>", ")", "]", ")", "<FIXE>", "<FIXS>", "[", ...
[ "[", "(", "V8SI", "<STR_LIT>", ")", "V4SI", "]", ")", "(", "define_mode_iterator", "VI4_AVX512F", "<BUGS>", "[", "(", "V16SI", "<STR_LIT>", ")", "(", "V8SI", "<STR_LIT>", ")", "V4SI", "]", ")", "<BUGE>", "(", "define_mode_iterator", "VI4_AVX512VL", "<BUGS>", ...
LLVM
PIC16
CPP
next_suggestion
MPU
23,324
[ "setOperationAction", "(", "ISD", "::", "STORE", ",", "MVT", "::", "i32", ",", "Custom", ")", ";" ]
[ "setLibcallName", "(", "RTLIB", "::", "SINTTOFP_I32_F32", ",", "getIntrinsicName", "(", "RTLIB", "::", "SINTTOFP_I32_F32", ")", ")", ";", "setLibcallName", "(", "RTLIB", "::", "FPTOUINT_F32_I8", ",", "getIntrinsicName", "(", "RTLIB", "::", "FPTOUINT_F32_I8", ")", ...
LLVM
AArch64
TD
next_suggestion
CPU
23,325
[ "}" ]
[ "def", "KryoWrite_1cyc_X_noRSV_196ln", ":", "SchedWriteRes", "<", "[", "KryoUnitX", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
LLVM
ARM
TD
next_suggestion
CPU
23,326
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "offset", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "offset", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "addr", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
23,327
[ "case", "X86", "::", "VMOVDQU8Z128rm", ":" ]
[ "switch", "(", "MI", ".", "getOpcode", "(", ")", ")", "{", "default", ":", "break", ";", "case", "X86", "::", "MOV8rm", ":", "case", "X86", "::", "MOV8rm_NOREX", ":", "case", "X86", "::", "MOV16rm", ":", "case", "X86", "::", "MOV32rm", ":", "case", ...
GCC
s390
CPP
next_suggestion
MPU
23,328
[ "if", "(", "!", "s390_decompose_address", "(", "addr", ",", "&", "ad", ")", "||", "(", "ad", ".", "base", "&&", "!", "REG_OK_FOR_BASE_STRICT_P", "(", "ad", ".", "base", ")", ")", "||", "(", "ad", ".", "indx", "&&", "!", "REG_OK_FOR_INDEX_STRICT_P", "("...
[ "void", "print_operand_address", "(", "FILE", "*", "file", ",", "rtx", "addr", ")", "{", "struct", "s390_address", "ad", ";" ]
GCC
mn10300
CPP
program_repair
MPU
23,329
[ "<FIXS>", "if", "(", "regs_ever_live", "[", "<NUM_LIT>", "]", "||", "regs_ever_live", "[", "<NUM_LIT>", "]", "||", "regs_ever_live", "[", "<NUM_LIT>", "]", "||", "regs_ever_live", "[", "<NUM_LIT>", "]", "||", "frame_pointer_needed", ")", "emit_jump_insn", "(", "...
[ "size", "=", "<NUM_LIT>", ";", "}", "<BUGS>", "emit_jump_insn", "(", "gen_return_internal", "(", "GEN_INT", "(", "size", ")", ")", ")", ";", "<BUGE>", "}" ]
GCC
i386
CPP
stmt_completion
CPU
23,330
[ "_", "_", "C", ",", "imm", ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "_", "_", "builtin_ia32_pternlogd128_mask", "(", "(", "_", "_", "v4si", ")", "_", "_", "A", ",", "(", "_", "_", "v4si", ")", "_", "_", "B", ",", "(", "_", "_", "v4si", ")" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
23,331
[ "default", ":" ]
[ "return", "spillSGPR", "(", "MI", ",", "FI", ",", "RS", ",", "LIS", ",", "true", ")", ";", "case", "AMDGPU", "::", "SI_SPILL_S1024_RESTORE", ":", "case", "AMDGPU", "::", "SI_SPILL_S512_RESTORE", ":", "case", "AMDGPU", "::", "SI_SPILL_S256_RESTORE", ":", "cas...
LLVM
ARM
TD
next_suggestion
CPU
23,332
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "addr", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "data", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "addr", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "read", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "...
GCC
rs6000
MD
stmt_completion
CPU
23,333
[ ")" ]
[ "(", "define_mode_attr", "VI_scalar", "[", "(", "V2DI", "<STR_LIT>", ")", "(", "V4SI", "<STR_LIT>", ")", "(", "V8HI", "<STR_LIT>", ")", "(", "V16QI", "<STR_LIT>", ")", "]", ")", "(", "define_mode_attr", "VI_unit", "[", "(", "V16QI", "<STR_LIT>", ")", "(", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
23,334
[ "assert", "(", "T", "==", "LGKM_CNT", ")", ";" ]
[ "VgprUB", "=", "std", "::", "max", "(", "VgprUB", ",", "GprNo", ")", ";", "VgprScores", "[", "T", "]", "[", "GprNo", "]", "=", "Val", ";", "}", "else", "{" ]
GCC
s390
CPP
stmt_completion
MPU
23,335
[ "-", "<NUM_LIT>", "-", "part", ";" ]
[ "if", "(", "i", "==", "<NUM_LIT>", ")", "value", "=", "UINTVAL", "(", "op", ")", ";", "else", "value", ">>=", "GET_MODE_BITSIZE", "(", "part_mode", ")", ";", "if", "(", "(", "value", "&", "part_mask", ")", "!=", "(", "def", "&", "part_mask", ")", "...
LLVM
TOY
CPP
code_generation
CPU
23,336
[ "unsigned", "getNumFixupKinds", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "}" ]
[ "Get", "the", "number", "of", "target", "specific", "fixup", "kinds", "." ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
23,337
[ ")", ";" ]
[ "case", "ISD", "::", "BUILD_PAIR", ":", "{", "SDValue", "RC", ",", "SubReg0", ",", "SubReg1", ";", "SDLoc", "DL", "(", "N", ")", ";", "if", "(", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", "==", "MVT", "::", "i128", ")", "{", "RC", "=", "Cu...
LLVM
MSP430
CPP
code_generation
MPU
23,338
[ "SDNode", "*", "MSP430DAGToDAGISel", "::", "Select", "(", "SDValue", "Op", ")", "{", "SDNode", "*", "Node", "=", "Op", ".", "getNode", "(", ")", ";", "DebugLoc", "dl", "=", "Op", ".", "getDebugLoc", "(", ")", ";", "DOUT", "<<", "std", "::", "string",...
[ "Main", "hook", "for", "targets", "to", "transform", "nodes", "into", "machine", "nodes", "." ]
GCC
s390
MD
program_repair
MPU
23,339
[ "<FIXS>", "(", "unspec_volatile", ":", "CCRAW", "[", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "<FIXE>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "reg", ":", "CCRAW", "CC_REGNUM", ")", "<BUGS>", "(", "unspec_volatile", ":", "CCRAW", "[", "(", "match_operand", ":", "BLK", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", ...
LLVM
X86
CPP
next_suggestion
CPU
23,340
[ "addFrameReference", "(", "BuildMI", "(", "MBB", ",", "MI", ",", "DL", ",", "get", "(", "Opc", ")", ",", "DestReg", ")", ",", "FrameIdx", ")", ";" ]
[ "bool", "isAligned", "=", "(", "Subtarget", ".", "getFrameLowering", "(", ")", "->", "getStackAlignment", "(", ")", ">=", "Alignment", ")", "||", "RI", ".", "canRealignStack", "(", "MF", ")", ";", "unsigned", "Opc", "=", "getLoadRegOpcode", "(", "DestReg", ...
LLVM
AArch64
CPP
next_suggestion
CPU
23,341
[ "}" ]
[ "SDValue", "SrcVal", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "return", "makeLibCall", "(", "DAG", ",", "LC", ",", "Op", ".", "getValueType", "(", ")", ",", "&", "SrcVal", ",", "<NUM_LIT>", ",", "false", ",", "SDLoc", "(", "Op", ")",...
GCC
rs6000
MD
next_suggestion
CPU
23,342
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Mips
CPP
program_repair
CPU
23,343
[ "<FIXS>", "MipsMCCodeEmitter", "(", "const", "MipsMCCodeEmitter", "&", ")", "=", "delete", ";", "MipsMCCodeEmitter", "&", "operator", "=", "(", "const", "MipsMCCodeEmitter", "&", ")", "=", "delete", ";", "~", "MipsMCCodeEmitter", "(", ")", "override", "=", "de...
[ "public", ":", "MipsMCCodeEmitter", "(", "const", "MCInstrInfo", "&", "mcii", ",", "MCContext", "&", "Ctx_", ",", "bool", "IsLittle", ")", ":", "MCII", "(", "mcii", ")", ",", "Ctx", "(", "Ctx_", ")", ",", "IsLittleEndian", "(", "IsLittle", ")", "{", "}...
LLVM
Mips
CPP
code_generation
CPU
23,344
[ "void", "MipsTargetLowering", "::", "AdjustInstrPostInstrSelection", "(", "MachineInstr", "&", "MI", ",", "SDNode", "*", "Node", ")", "const", "{", "switch", "(", "MI", ".", "getOpcode", "(", ")", ")", "{", "default", ":", "return", ";", "case", "Mips", ":...
[ "This", "method", "should", "be", "implemented", "by", "targets", "that", "mark", "instructions", "with", "the", "'hasPostISelHook", "'", "flag", "." ]
GCC
i386
MD
stmt_completion
CPU
23,345
[ ")" ]
[ "(", "UNSPECV_XSAVEOPT64", "<STR_LIT>", ")", "(", "UNSPECV_XSAVEC", "<STR_LIT>", ")", "(", "UNSPECV_XSAVEC64", "<STR_LIT>" ]
GCC
arm
CPP
next_suggestion
CPU
23,346
[ "}" ]
[ "gcc_assert", "(", "fix", "->", "forwards", "||", "fix", "->", "backwards", ")", ";", "if", "(", "ARM_DOUBLEWORD_ALIGN", "&&", "fix", "->", "fix_size", ">=", "<NUM_LIT>", ")", "minipool_pad", "=", "<NUM_LIT>", ";", "if", "(", "dump_file", ")", "{", "fprint...
LLVM
X86
CPP
next_suggestion
CPU
23,347
[ "llvm_unreachable", "(", "<STR_LIT>", "unexpected relocation type!", "<STR_LIT>", ")", ";" ]
[ "case", "RT64_64", ":", "llvm_unreachable", "(", "<STR_LIT>", "Unimplemented", "<STR_LIT>", ")", ";", "case", "RT64_32", ":", "case", "RT64_32S", ":", "return", "RT32_32", ";", "case", "RT64_16", ":", "return", "RT32_16", ";", "case", "RT64_8", ":", "return", ...
LLVM
ARM
TD
stmt_completion
CPU
23,348
[ ",", "SDNPMayLoad", ",", "SDNPMayStore", "]", ">", ";" ]
[ "def", "ARMPreload", ":", "SDNode", "<", "<STR_LIT>", ",", "SDT_ARMPREFETCH", ",", "[", "SDNPHasChain" ]
LLVM
ARM
TD
stmt_completion
CPU
23,349
[ "ops", "i32imm", ")", ";" ]
[ "let", "ParserMatchClass", "=", "PostIdxImm8AsmOperand", ";", "let", "MIOperandInfo", "=", "(" ]
LLVM
P2
CPP
next_suggestion
MPU
23,350
[ "}" ]
[ "LLVM_DEBUG", "(", "errs", "(", ")", "<<", "<STR_LIT>", "--- nothing to restore\\n", "<STR_LIT>", ")", ";", "return", "false", ";", "}", "for", "(", "unsigned", "i", "=", "CSI", ".", "size", "(", ")", ";", "i", "!=", "<NUM_LIT>", ";", "--", "i", ")", ...
LLVM
CSKY
CPP
code_generation
CPU
23,351
[ "bool", "CSKYInstrInfo", "::", "analyzeBranch", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "*", "&", "TBB", ",", "MachineBasicBlock", "*", "&", "FBB", ",", "SmallVectorImpl", "<", "MachineOperand", ">", "&", "Cond", ",", "bool", "AllowModify...
[ "analyzeBranch", "-", "Analyze", "the", "branching", "code", "at", "the", "end", "of", "MBB", ",", "returning", "true", "if", "it", "can", "not", "be", "understood", "(", "e.g", "." ]
LLVM
AMDGPU
CPP
code_generation
GPU
23,352
[ "StringRef", "getPassName", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "AMDGPUPostLegalizerCombiner", "<STR_LIT>", ";", "}" ]
[ "getPassName", "-", "Return", "a", "nice", "clean", "name", "for", "a", "pass", "." ]
GCC
aarch64
CPP
stmt_completion
CPU
23,353
[ ";" ]
[ "static", "machine_mode", "aarch64_libgcc_cmp_return_mode", "(", "void", ")", "{", "return", "SImode" ]
LLVM
ARM
TD
stmt_completion
CPU
23,354
[ "]", ">", ";" ]
[ "def", "VLD3d32Pseudo_UPD", ":", "VLDQQWBPseudo", "<", "IIC_VLD3u", ">", ",", "Sched", "<", "[", "WriteVLD3" ]
GCC
i386
CPP
stmt_completion
CPU
23,355
[ "H", ",", "<NUM_LIT>", ")", ";" ]
[ "return", "_", "mm256_insertf128_pd", "(", "_", "mm256_castpd128_pd256", "(", "_", "_", "L", ")", ",", "_", "_" ]
GCC
z8k
CPP
stmt_completion
MPU
23,356
[ ",", "strict", ")", ";" ]
[ "if", "(", "GET_CODE", "(", "op", ")", "!=", "MEM", ")", "return", "false", ";", "return", "inside_x_p", "(", "XEXP", "(", "op", ",", "<NUM_LIT>", ")" ]
GCC
m68k
CPP
code_generation
MPU
23,357
[ "static", "void", "emit_reg_adjust", "(", "rtx", "reg1", ",", "int", "n", ")", "{", "rtx", "reg2", ";", "gcc_assert", "(", "GET_MODE", "(", "reg1", ")", "==", "SImode", "&&", "n", ">=", "-", "<NUM_LIT>", "&&", "n", "!=", "<NUM_LIT>", "&&", "n", "<=",...
[ "Emit", "rtl", "code", "to", "adjust", "REG", "by", "N", "." ]
GCC
epiphany
MD
stmt_completion
MPU
23,358
[ "match_code", "<STR_LIT>", ")" ]
[ "(", "and", "(" ]
LLVM
Lanai
CPP
next_suggestion
CPU
23,359
[ "return", "true", ";" ]
[ "const", "MachineMemOperand", "*", "MemOperand", "=", "*", "MI", ".", "memoperands_begin", "(", ")", ";", "if", "(", "MemOperand", "->", "isVolatile", "(", ")", ")", "return", "false", ";" ]
GCC
c6x
MD
stmt_completion
VLIW
23,360
[ ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "match_code", "<STR_LIT>" ]
LLVM
Mips
CPP
next_suggestion
CPU
23,361
[ "if", "(", "hasFP", "(", "MF", ")", ")", "BuildMI", "(", "MBB", ",", "MBBI", ",", "dl", ",", "TII", ".", "get", "(", "Mips", "::", "Move32R16", ")", ",", "Mips", "::", "SP", ")", ".", "addReg", "(", "Mips", "::", "S0", ")", ";" ]
[ "uint64_t", "StackSize", "=", "MFI", ".", "getStackSize", "(", ")", ";", "if", "(", "!", "StackSize", ")", "return", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
23,362
[ "<NUM_LIT>", ";" ]
[ "class", "BaseBranchReg", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "dag", "oops", ",", "dag", "iops", ",", "string", "asm", ",", "string", "operands", ",", "list", "<", "dag", ">", "pattern", ">", ":", "I", "<", "oops", ",", "iops", ",", "as...
LLVM
Hexagon
TD
next_suggestion
DSP
23,363
[ "let", "Defs", "=", "[", "USR_OVF", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "prefersSl...
LLVM
Lanai
CPP
stmt_completion
CPU
23,364
[ ")", "CPUName", "=", "<STR_LIT>", "generic", "<STR_LIT>", ";" ]
[ "std", "::", "string", "CPUName", "=", "CPU", ";", "if", "(", "CPUName", ".", "empty", "(", ")" ]
GCC
rs6000
CPP
stmt_completion
CPU
23,365
[ "<NUM_LIT>", ",", "<NUM_LIT>", "}", ";" ]
[ "unsigned", "long", "_", "_", "element_selector_32", "=", "(", "_", "_", "mask", ">>", "<NUM_LIT>", ")", "&", "<NUM_LIT>", ";", "unsigned", "long", "_", "_", "element_selector_54", "=", "(", "_", "_", "mask", ">>", "<NUM_LIT>", ")", "&", "<NUM_LIT>", ";"...
LLVM
Hexagon
CPP
next_suggestion
DSP
23,366
[ "}" ]
[ "Values", "(", ")", ":", "R", "{", "Register", "(", ")", ",", "<NUM_LIT>", "{" ]
LLVM
ARM
CPP
next_suggestion
CPU
23,367
[ "SDValue", "VMOVRRD", "=", "DCI", ".", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "{", "MVT", "::", "i32", ",", "MVT", "::", "i32", "}", ",", "F64", ")", ";" ]
[ "static", "SDValue", "PerformExtractEltToVMOVRRD", "(", "SDNode", "*", "N", ",", "TargetLowering", "::", "DAGCombinerInfo", "&", "DCI", ")", "{", "EVT", "VT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "SDLoc", "dl", "(", "N", ")", ";", ...
LLVM
SystemZ
TD
next_suggestion
CPU
23,368
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "I2", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "I3", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "M4", ";", "let", "Inst", "{", "<NUM_LIT>", ...
GCC
arm
CPP
next_suggestion
CPU
23,369
[ "sprintf", "(", "buf", ",", "<STR_LIT>", "\\tAREA |C$$data%d|, DATA", "<STR_LIT>", ",", "arm_data_section_count", "++", ")", ";" ]
[ "char", "*", "aof_data_section", "(", "void", ")", "{", "static", "char", "buf", "[", "<NUM_LIT>", "]", ";" ]
LLVM
ARM
TD
next_suggestion
CPU
23,370
[ "let", "MIOperandInfo", "=", "(", "ops", "DPR", ":", "$", "Vd", ",", "i32imm", ":", "$", "idx", ")", ";" ]
[ "def", "VecListTwoDWordIndexed", ":", "Operand", "<", "i32", ">", "{", "let", "ParserMatchClass", "=", "VecListTwoDWordIndexAsmOperand", ";" ]
GCC
gcn
CPP
code_generation
GPU
23,371
[ "static", "void", "gcn_goacc_reduction_init", "(", "gcall", "*", "call", ")", "{", "gimple_stmt_iterator", "gsi", "=", "gsi_for_stmt", "(", "call", ")", ";", "tree", "lhs", "=", "gimple_call_lhs", "(", "call", ")", ";", "tree", "var", "=", "gimple_call_arg", ...
[ "Expand", "IFN_GOACC_REDUCTION_INIT", "." ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
23,372
[ "}" ]
[ "unsigned", "Mods", "=", "<NUM_LIT>", ";", "SelectVOP3PMadMixModsImpl", "(", "In", ",", "Src", ",", "Mods", ")", ";", "SrcMods", "=", "CurDAG", "->", "getTargetConstant", "(", "Mods", ",", "SDLoc", "(", "In", ")", ",", "MVT", "::", "i32", ")", ";", "re...
LLVM
X86
TD
stmt_completion
CPU
23,373
[ "=", "<NUM_LIT>", ";" ]
[ "def", ":", "WriteRes", "<", "WritePCmpEStrMLd", ",", "[", "HWPort0", ",", "HWPort5", ",", "HWPort23", ",", "HWPort015", ",", "HWPort0156", "]", ">", "{", "let", "Latency" ]
GCC
i386
CPP
stmt_completion
CPU
23,374
[ ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "_", "_", "builtin_ia32_paddusw128_mask", "(", "(", "_", "_", "v8hi", ")", "_", "_", "A", ",", "(", "_", "_", "v8hi", ")", "_", "_", "B", ",", "(", "_", "_", "v8hi", ")", "_", "mm_avx512_setzero_si128", "(",...
LLVM
AArch64
TD
stmt_completion
CPU
23,375
[ ":", "$", "Rm", ")", ")", ")", "]", ">", ";" ]
[ "def", "v4f16", ":", "BaseSIMDThreeSameVector", "<", "<NUM_LIT>", ",", "U", ",", "{", "S", ",", "<NUM_LIT>", "}", ",", "{", "<NUM_LIT>", ",", "opc", "}", ",", "V64", ",", "asm", ",", "<STR_LIT>", ",", "[", "(", "set", "(", "v4f16", "V64", ":", "$",...
GCC
arm
MD
stmt_completion
CPU
23,376
[ "<STR_LIT>", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
23,377
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewVal...
LLVM
DirectX
CPP
stmt_completion
Virtual ISA
23,378
[ ")", ";" ]
[ "MCSection", "*", "SelectSectionForGlobal", "(", "const", "GlobalObject", "*", "GO", ",", "SectionKind", "Kind", ",", "const", "TargetMachine", "&", "TM", ")", "const", "override", "{", "llvm_unreachable", "(", "<STR_LIT>", "Not supported!", "<STR_LIT>" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
23,379
[ ";" ]
[ "static", "Target", "ThePPC32LETarget", ";", "return", "ThePPC32LETarget" ]
GCC
i386
MD
next_suggestion
CPU
23,380
[ "unsigned", "n_elts" ]
[ "(", "match_code", "<STR_LIT>", ")", "{" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
23,381
[ "PRIVATE_ADDRESS", ")", ";" ]
[ "bool", "R600TTIImpl", "::", "isLegalToVectorizeMemChain", "(", "unsigned", "ChainSizeInBytes", ",", "unsigned", "Alignment", ",", "unsigned", "AddrSpace", ")", "const", "{", "return", "(", "AddrSpace", "!=", "AMDGPUAS", "::" ]
LLVM
AArch64
TD
next_suggestion
CPU
23,382
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rd", ";", "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "Rm", ";", "bits", "<", "<NUM_LIT>", ">", "ext", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "isSub", ";", "let", "Inst", "{", ...
LLVM
AArch64
TD
stmt_completion
CPU
23,383
[ ",", "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "def", ":", "RWSysReg", "<", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>" ]
LLVM
ARM64
TD
stmt_completion
CPU
23,384
[ ":", "$", "addr", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v1i64", "(", "scalar_to_vector", "(", "i64", "(", "load", "am_indexed64", ":", "$", "addr", ")", ")", ")", ")", ",", "(", "LDRDui", "am_indexed64" ]
LLVM
ARM
CPP
next_suggestion
CPU
23,385
[ "return", "false", ";" ]
[ "if", "(", "MI", ".", "mayLoad", "(", ")", "&&", "hasLoadFromStackSlot", "(", "MI", ",", "Accesses", ")", "&&", "Accesses", ".", "size", "(", ")", "==", "<NUM_LIT>", ")", "{", "FrameIndex", "=", "cast", "<", "FixedStackPseudoSourceValue", ">", "(", "Acce...
GCC
cris
MD
stmt_completion
MPU
23,386
[ ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
23,387
[ "let", "isFP", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
LLVM
F2003f
CPP
next_suggestion
CPU
23,388
[ "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "Unknown target flag", "<STR_LIT>", ")", ";" ]
[ "const", "MCExpr", "*", "Expr", "=", "MCSymbolRefExpr", "::", "create", "(", "Sym", ",", "Ctx", ")", ";", "switch", "(", "MO", ".", "getTargetFlags", "(", ")", ")", "{" ]
GCC
mips
CPP
stmt_completion
CPU
23,389
[ "op0", ",", "op1", ")", ",", "unspec", ")", ";" ]
[ "case", "EQ", ":", "case", "NE", ":", "case", "UNEQ", ":", "case", "UNLE", ":", "case", "UNLT", ":", "break", ";", "case", "LTGT", ":", "cond", "=", "NE", ";", "break", ";", "case", "UNGE", ":", "cond", "=", "UNLE", ";", "std", "::", "swap", "(...
LLVM
CellSPU
TD
stmt_completion
MPU
23,390
[ "<", "v2i64", ">", ";" ]
[ "def", "v2i64", ":", "ROTQBYVecInst" ]
GCC
arm
MD
next_suggestion
CPU
23,391
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
aarch64
MD
stmt_completion
CPU
23,392
[ "match_code", "<STR_LIT>", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "and", "(" ]
LLVM
R600
TD
stmt_completion
GPU
23,393
[ "<STR_LIT>", ">", ";" ]
[ "def", "S_CMP_GE_I32", ":", "SOPC_32", "<", "<NUM_LIT>", "," ]
LLVM
AArch64
TD
next_suggestion
CPU
23,394
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Zm", ";", "bits", "<", "<NUM_LIT>", ">", "iop", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "iop", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Zm", ";" ]
GCC
h8300
CPP
code_generation
MPU
23,395
[ "static", "void", "pop", "(", "int", "rn", ")", "{", "rtx", "reg", "=", "gen_rtx_REG", "(", "word_mode", ",", "rn", ")", ";", "rtx", "x", ";", "if", "(", "TARGET_H8300", ")", "x", "=", "gen_pop_h8300", "(", "reg", ")", ";", "else", "if", "(", "!"...
[ "Output", "RTL", "to", "pop", "register", "RN", "from", "the", "stack", "." ]
LLVM
Hexagon
CPP
stmt_completion
DSP
23,396
[ "const", "{" ]
[ "const", "uint32_t", "*", "getRegMaskBits", "(", "RegisterId", "R", ")" ]
LLVM
Mips
TD
stmt_completion
CPU
23,397
[ "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "class", "MUL_Q_W_ENC", ":", "MSA_3RF_FMT", "<", "<NUM_LIT>", "," ]
LLVM
Sparc
TD
stmt_completion
CPU
23,398
[ ";" ]
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "SparcCallTargetAsmOperand" ]
LLVM
ARM64
TD
next_suggestion
CPU
23,399
[ "}" ]
[ "class", "BaseUnscaledConversion", "<", "bits", "<", "<NUM_LIT>", ">", "rmode", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "RegisterClass", "srcType", ",", "RegisterClass", "dstType", ",", "string", "asm", ">", ":", "I", "<", "(", "outs", "dstType", ...