Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | arm | MD | next_suggestion | CPU | 24,000 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | xtensa | CPP | code_generation | MPU | 24,001 | [
"bool",
"xtensa_match_CLAMPS_imms_p",
"(",
"rtx",
"cst_max",
",",
"rtx",
"cst_min",
")",
"{",
"return",
"IN_RANGE",
"(",
"exact_log2",
"(",
"-",
"INTVAL",
"(",
"cst_max",
")",
")",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
"&&",
"(",
"INTVAL",
"(",
"cst_max... | [
"Return",
"true",
"if",
"the",
"constants",
"used",
"in",
"the",
"application",
"of",
"smin",
"(",
")",
"following",
"smax",
"(",
")",
"meet",
"the",
"specifications",
"of",
"the",
"CLAMPS",
"machine",
"instruction",
"."
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 24,002 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"BaseImmOffset",
";",
"let",
"accessSize",
"=",
"HalfWordAccess",
... |
GCC | tilegx | MD | stmt_completion | VLIW | 24,003 | [
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_INSN_MUL_LS_LU",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>"
] |
GCC | i386 | CPP | next_suggestion | CPU | 24,004 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"mmask16",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_mask_bitshuffle_epi64_mask",
"(",
"_",
"_",
"mmask16",
"_"... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 24,005 | [
"::",
"Twine",
"(",
"<STR_LIT>",
"_",
"<STR_LIT>",
",",
"llvm",
"::",
"utostr",
"(",
"Index",
"++",
")",
")",
",",
"cast",
"<",
"Function",
">",
"(",
"S",
".",
"Func",
")",
")",
";"
] | [
"unsigned",
"Index",
"=",
"<NUM_LIT>",
";",
"for",
"(",
"Structor",
"&",
"S",
":",
"Structors",
")",
"{",
"if",
"(",
"const",
"ConstantExpr",
"*",
"CE",
"=",
"dyn_cast",
"<",
"ConstantExpr",
">",
"(",
"S",
".",
"Func",
")",
")",
"S",
".",
"Func",
"... |
LLVM | Mips | CPP | stmt_completion | CPU | 24,006 | [
")",
";"
] | [
"bool",
"MipsDelaySlotFiller",
"::",
"delayHasHazard",
"(",
"const",
"MachineInstr",
"&",
"Candidate",
",",
"RegDefsUses",
"&",
"RegDU",
",",
"InspectMemInstr",
"&",
"IM",
")",
"const",
"{",
"assert",
"(",
"!",
"Candidate",
".",
"isKill",
"(",
")",
"&&",
"<S... |
GCC | arm | MD | stmt_completion | CPU | 24,007 | [
")",
")",
"]"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"ior",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_i... |
LLVM | AArch64 | TD | stmt_completion | CPU | 24,008 | [
")",
")",
")",
",",
"(",
"COPY_TO_REGCLASS",
"ZPR",
":",
"$",
"src",
",",
"ZPR",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"nxv8bf16",
"(",
"reinterpret_cast",
"(",
"nxv2bf16",
"ZPR",
":",
"$",
"src"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 24,009 | [
";"
] | [
"def",
"L4_loadrh_rr",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"IntRegs",
":",
"$",
"Rt32",
",",
"u2_0Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_bf061958",
",",... |
LLVM | OR1K | CPP | stmt_completion | CPU | 24,010 | [
")",
")",
"{"
] | [
"MachineBasicBlock",
"::",
"iterator",
"MBBI",
"=",
"MBB",
".",
"begin",
"(",
")",
";",
"DebugLoc",
"DL",
"=",
"MBBI",
"!=",
"MBB",
".",
"end",
"(",
")",
"?",
"MBBI",
"->",
"getDebugLoc",
"(",
")",
":",
"DebugLoc",
"(",
")",
";",
"bool",
"IsPIC",
"... |
LLVM | SystemZ | CPP | stmt_completion | CPU | 24,011 | [
"push_back",
"(",
"&",
"MI",
")",
";"
] | [
"bool",
"CompleteCCUsers",
"=",
"!",
"LiveRegs",
".",
"contains",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"SmallVector",
"<",
"MachineInstr",
"*",
",",
"<NUM_LIT>",
">",
"CCUsers",
";",
"MachineBasicBlock",
"::",
"iterator",
"MBBI",
"=",
"MBB",
".",
"... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 24,012 | [
")",
"{"
] | [
"ModulePass",
"*",
"llvm",
"::",
"createAMDGPULowerModuleLDSLegacyPass",
"(",
"const",
"AMDGPUTargetMachine",
"*",
"TM"
] |
GCC | i386 | CPP | stmt_completion | CPU | 24,013 | [
"A",
",",
"_",
"_",
"A",
",",
"_",
"_",
"A",
",",
"_",
"_",
"A",
",",
"_",
"_",
"A",
",",
"_",
"_",
"A",
",",
"_",
"_",
"A",
",",
"_",
"_",
"A",
",",
"_",
"_",
"A",
",",
"_",
"_",
"A",
"}",
";"
] | [
"return",
"_",
"_",
"extension__",
"(",
"_",
"_",
"m512",
")",
"(",
"_",
"_",
"v16sf",
")",
"{",
"_",
"_",
"A",
",",
"_",
"_",
"A",
",",
"_",
"_",
"A",
",",
"_",
"_",
"A",
",",
"_",
"_",
"A",
",",
"_",
"_",
"A",
",",
"_",
"_"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 24,014 | [
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";"
] |
LLVM | Sparc | TD | stmt_completion | CPU | 24,015 | [
",",
"SDTCisSameAs",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
">",
",",
"SDTCisVT",
"<",
"<NUM_LIT>",
",",
"i32",
">",
"]",
">",
";"
] | [
"def",
"SDTSPselectcc",
":",
"SDTypeProfile",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"[",
"SDTCisSameAs",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
">"
] |
GCC | i386 | CPP | stmt_completion | CPU | 24,016 | [
"mm512_cvttpd_epi32",
"(",
"_",
"_",
"m512d",
"_",
"_",
"A",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_"
] |
GCC | pdp10 | MD | next_suggestion | MPU | 24,017 | [
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"xor",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")"
] |
LLVM | JVM | CPP | next_suggestion | Virtual ISA | 24,018 | [
"}"
] | [
"SDNodeFlags",
"Flags",
"=",
"Old",
".",
"getNode",
"(",
")",
"->",
"getFlags",
"(",
")",
";",
"Flags",
".",
"setGlueOperands",
"(",
"true",
")",
";",
"New",
".",
"getNode",
"(",
")",
"->",
"setFlags",
"(",
"Flags",
")",
";"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 24,019 | [
"[",
"<NUM_LIT>",
"]",
">",
";"
] | [
"def",
"B23",
":",
"AArch64Reg",
"<",
"<NUM_LIT>",
",",
"<STR_LIT>",
">",
",",
"DwarfRegNum",
"<"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 24,020 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewVal... |
GCC | i386 | CPP | stmt_completion | CPU | 24,021 | [
"_",
"_",
"scale",
")",
";"
] | [
"_",
"_",
"v2di",
"_",
"_",
"src",
"=",
"_",
"_",
"extension__",
"(",
"_",
"_",
"v2di",
")",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"}",
";",
"_",
"_",
"v2di",
"_",
"_",
"mask",
"=",
"_",
"_",
"extension__",
"(",
"_",
"_",
"v2di",
")",
"{",
"~",... |
LLVM | CSKY | CPP | code_generation | CPU | 24,022 | [
"void",
"emitBytes",
"(",
"StringRef",
"Data",
")",
"override",
"{",
"EmitMappingSymbol",
"(",
"<STR_LIT>",
"$d",
"<STR_LIT>",
")",
";",
"MCELFStreamer",
"::",
"emitBytes",
"(",
"Data",
")",
";",
"}"
] | [
"Emit",
"the",
"bytes",
"in",
"Data",
"into",
"the",
"output",
"."
] |
LLVM | HSAIL | TD | stmt_completion | Virtual ISA | 24,023 | [
"i32",
",",
"i32",
",",
"!",
"if",
"(",
"signed",
",",
"BrigType",
".",
"S32",
",",
"BrigType",
".",
"U32",
")",
">",
";"
] | [
"def",
":",
"InstBasic_2Op_Pat",
"<",
"!",
"cast",
"<",
"HSAILInst",
">",
"(",
"inst",
"#",
"!",
"if",
"(",
"signed",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
")",
")",
",",
"node",
","
] |
GCC | i386 | CPP | stmt_completion | CPU | 24,024 | [
"<NUM_LIT>",
")",
")",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"void",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_store1_pd",
"(",
"double",
"*",
"_",
"_",
"P",
",",
"_",
"_",
"m1... |
LLVM | SystemZ | TD | next_suggestion | CPU | 24,025 | [
"let",
"DisableEncoding",
"=",
"<STR_LIT>",
";"
] | [
"class",
"BranchUnaryRX",
"<",
"string",
"mnemonic",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"opcode",
",",
"RegisterOperand",
"cls",
">",
":",
"InstRXa",
"<",
"opcode",
",",
"(",
"outs",
"cls",
":",
"$",
"R1",
")",
",",
"(",
"ins",
"cls",
":",
"$",
"R1s... |
GCC | c6x | MD | stmt_completion | VLIW | 24,026 | [
"<STR_LIT>",
")"
] | [
"(",
"mult",
":",
"SI",
"(",
"zero_extend",
":",
"SI",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"sign_extend",
":",
"SI",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
... |
GCC | arm | MD | next_suggestion | CPU | 24,027 | [
"DONE"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DF",
"\t",
"\t",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"float_extend",
":",
"DF",
"(",
"match_operand",
":",
"HF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"... |
GCC | i386 | CPP | next_suggestion | CPU | 24,028 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_maskz_min_epu32",
"(",
"_",
"_",
"mmask16",
"_",
"_",
... |
GCC | bfin | CPP | next_suggestion | DSP | 24,029 | [
"}"
] | [
"static",
"bool",
"must_save_rets_p",
"(",
"void",
")",
"{",
"return",
"df_regs_ever_live_p",
"(",
"REG_RETS",
")",
";"
] |
GCC | rs6000 | CPP | next_suggestion | CPU | 24,030 | [
"if",
"(",
"compare_section_name",
"(",
"section",
",",
"<STR_LIT>",
".sdata",
"<STR_LIT>",
")",
"||",
"compare_section_name",
"(",
"section",
",",
"<STR_LIT>",
".sdata2",
"<STR_LIT>",
")",
"||",
"compare_section_name",
"(",
"section",
",",
"<STR_LIT>",
".gnu.linkon... | [
"bool",
"rs6000_elf_in_small_data_p",
"(",
"const_tree",
"decl",
")",
"{",
"if",
"(",
"rs6000_sdata",
"==",
"SDATA_NONE",
")",
"return",
"false",
";",
"if",
"(",
"TREE_CODE",
"(",
"decl",
")",
"==",
"STRING_CST",
")",
"return",
"false",
";",
"if",
"(",
"TR... |
GCC | aarch64 | MD | next_suggestion | CPU | 24,031 | [
"UNSPEC_GEN_TAG",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"ior",
":",
"DI",
"(",
"and",
":",
"DI",
"(",
"plus",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>"... |
LLVM | AArch64 | TD | next_suggestion | CPU | 24,032 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opc",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Pg",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Zdn",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Zm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_... |
LLVM | AArch64 | TD | stmt_completion | CPU | 24,033 | [
":",
"$",
"imm",
")",
",",
"<NUM_LIT>",
">",
";"
] | [
"def",
":",
"InstAlias",
"<",
"asm",
"#",
"<STR_LIT>",
",",
"(",
"!",
"cast",
"<",
"Instruction",
">",
"(",
"NAME",
")",
"ZPR16",
":",
"$",
"Zdn",
",",
"sve_logical_imm16"
] |
GCC | rx | MD | stmt_completion | CPU | 24,034 | [
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"unspec_volatile",
":",
"SI",
"[",
"(",
"match_operand",
":"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 24,035 | [
";"
] | [
"bool",
"isUnalignedMem16Slow",
"(",
")",
"const",
"{",
"return",
"IsUAMem16Slow"
] |
LLVM | AVR | CPP | stmt_completion | MPU | 24,036 | [
"getContext",
"(",
")",
")",
";"
] | [
"if",
"(",
"Target",
".",
"getSymA",
"(",
")",
"->",
"getSymbol",
"(",
")",
".",
"isTemporary",
"(",
")",
")",
"Value",
"+=",
"<NUM_LIT>",
";",
"adjustFixupValue",
"(",
"Fixup",
",",
"Value",
",",
"&",
"Asm",
"."
] |
LLVM | ARM | CPP | stmt_completion | CPU | 24,037 | [
";"
] | [
"auto",
"Op",
"=",
"make_unique",
"<",
"ARMOperand",
">",
"(",
"k_VectorListIndexed",
")",
";",
"Op",
"->",
"VectorList",
".",
"RegNum",
"=",
"RegNum",
";",
"Op",
"->",
"VectorList",
".",
"Count",
"=",
"Count",
";",
"Op",
"->",
"VectorList",
".",
"LaneIn... |
LLVM | Mips | CPP | program_repair | CPU | 24,038 | [
"<FIXS>",
"const",
"TargetFrameLowering",
"*",
"TFI",
"=",
"Subtarget",
".",
"getFrameLowering",
"(",
")",
";",
"bool",
"IsN64",
"=",
"static_cast",
"const",
"MipsTargetMachine",
"&",
">",
"(",
"MF",
".",
"getTarget",
"(",
")",
")",
".",
"getABI",
"(",
")"... | [
"unsigned",
"MipsRegisterInfo",
"::",
"getFrameRegister",
"(",
"const",
"MachineFunction",
"&",
"MF",
")",
"const",
"{",
"<BUGS>",
"const",
"TargetFrameLowering",
"*",
"TFI",
"=",
"MF",
".",
"getSubtarget",
"(",
")",
".",
"getFrameLowering",
"(",
")",
";",
"bo... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 24,039 | [
"int",
"BlockIndice",
"=",
"BottomUpIndex2Block",
"[",
"i",
"]",
";"
] | [
"unsigned",
"DAGSize",
"=",
"CurrentBlocks",
".",
"size",
"(",
")",
";",
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
",",
"e",
"=",
"DAGSize",
";",
"i",
"!=",
"e",
";",
"++",
"i",
")",
"{",
"int",
"BlockIndice",
"=",
"TopDownIndex2Block",
"[",
"i"... |
GCC | i386 | MD | program_repair | CPU | 24,040 | [
"<FIXS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"&",
"&",
"SSE_FLOAT_MODE_P",
"(",
"GET_MODE",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")",
"&",
"&",
"GET_MODE",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"=",
"=",
"GET_MODE",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"<STR_LIT>",
"*",
"re... |
LLVM | Hexagon | TD | next_suggestion | DSP | 24,041 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcod... |
LLVM | AArch64 | TD | stmt_completion | CPU | 24,042 | [
")",
";"
] | [
"def",
"vecshiftL16",
":",
"Operand",
"<",
"i32",
">",
",",
"ImmLeaf",
"<",
"i32",
",",
"[",
"{",
"return",
"(",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
"<",
"<NUM_LIT>"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 24,043 | [
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P0",
"]",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 24,044 | [
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NU... |
GCC | s390 | MD | next_suggestion | MPU | 24,045 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | X86 | CPP | program_repair | CPU | 24,046 | [
"<FIXS>",
"if",
"(",
"getTypeAction",
"(",
"*",
"DAG",
".",
"getContext",
"(",
")",
",",
"VT",
")",
"!=",
"TypeWidenVector",
")",
"return",
";",
"<FIXE>"
] | [
"MVT",
"VT",
"=",
"N",
"->",
"getSimpleValueType",
"(",
"<NUM_LIT>",
")",
";",
"assert",
"(",
"VT",
".",
"isVector",
"(",
")",
"&&",
"VT",
".",
"getSizeInBits",
"(",
")",
"==",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Unexpected VT",
"<STR_LIT>",
")",
";",
"<BUG... |
LLVM | MMIX | CPP | next_suggestion | CPU | 24,047 | [
"}"
] | [
"MMIXTargetMachine",
"::",
"MMIXTargetMachine",
"(",
"const",
"Target",
"&",
"T",
",",
"const",
"Triple",
"&",
"TT",
",",
"StringRef",
"CPU",
",",
"StringRef",
"FS",
",",
"const",
"TargetOptions",
"&",
"Options",
",",
"Optional",
"<",
"Reloc",
"::",
"Model",... |
GCC | sparc | MD | stmt_completion | CPU | 24,048 | [
"CCC",
"CC_REG",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"]"
] | [
"<STR_LIT>",
"[",
"(",
"set",
"(",
"reg",
":",
"CCC",
"CC_REG",
")",
"(",
"compare",
":",
"CCC",
"(",
"not",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"(",
"const_int",
"-",
"<NUM_LIT>",
")",
")",
")",
"(",
"set",
"(",
"match_dup",
"<NUM_... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 24,049 | [
".",
"begin",
"(",
")",
";"
] | [
"assert",
"(",
"F",
"!=",
"Map",
".",
"end",
"(",
")",
")",
";",
"return",
"F",
"-",
"Map"
] |
GCC | rs6000 | MD | stmt_completion | CPU | 24,050 | [
")",
")",
"]"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"match_scratch",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"... |
LLVM | BPF | CPP | next_suggestion | Virtual ISA | 24,051 | [
"}"
] | [
"const",
"char",
"*",
"getPassName",
"(",
")",
"const",
"override",
"{",
"return",
"<STR_LIT>",
"BPF Assembly Printer",
"<STR_LIT>",
";"
] |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 24,052 | [
"SDValue",
"Conv",
"=",
"DAG",
".",
"getNode",
"(",
"Op",
",",
"SDLoc",
"(",
"N",
")",
",",
"ExtVT",
",",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
";"
] | [
"else",
"if",
"(",
"ResVT",
"==",
"MVT",
"::",
"v2f64",
"&&",
"(",
"InVT",
"==",
"MVT",
"::",
"v2i16",
"||",
"InVT",
"==",
"MVT",
"::",
"v2i8",
")",
")",
"ExtVT",
"=",
"MVT",
"::",
"v2i32",
";",
"else",
"return",
"SDValue",
"(",
")",
";",
"unsign... |
LLVM | AMDGPU | CPP | code_generation | GPU | 24,053 | [
"StringRef",
"MetadataStreamerV3",
"::",
"getValueType",
"(",
"Type",
"*",
"Ty",
",",
"StringRef",
"TypeName",
")",
"const",
"{",
"switch",
"(",
"Ty",
"->",
"getTypeID",
"(",
")",
")",
"{",
"case",
"Type",
"::",
"IntegerTyID",
":",
"{",
"auto",
"Signed",
... | [
"Return",
"the",
"ValueType",
"of",
"the",
"referenced",
"return",
"value",
"."
] |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 24,054 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Opcode",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"AsmVariantName",
"=",
"<STR_LIT>",
";",
"let",
"DecoderNamespace",
"=",
"<STR_LIT>",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Switches",
"=",
"<NUM_LIT>",
";"
] |
GCC | powerpcspe | CPP | next_suggestion | CPU | 24,055 | [
"else",
"nb",
"=",
"<NUM_LIT>",
";"
] | [
"else",
"if",
"(",
"val",
"&",
"<NUM_LIT>",
")",
"{",
"val",
"=",
"~",
"val",
";",
"bit",
"=",
"val",
"&",
"-",
"val",
";",
"nb",
"=",
"exact_log2",
"(",
"bit",
")",
";",
"ne",
"=",
"exact_log2",
"(",
"val",
"+",
"bit",
")",
";",
"}",
"else",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 24,056 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | X86 | TD | program_repair | CPU | 24,057 | [
"<FIXS>",
"def",
"HWPort06",
":",
"ProcResGroup",
"[",
"HWPort0",
",",
"HWPort6",
"]",
">",
";",
"<FIXE>"
] | [
"def",
"HWPort23",
":",
"ProcResGroup",
"[",
"HWPort2",
",",
"HWPort3",
"]",
">",
";",
"def",
"HWPort237",
":",
"ProcResGroup",
"[",
"HWPort2",
",",
"HWPort3",
",",
"HWPort7",
"]",
">",
";",
"def",
"HWPort05",
":",
"ProcResGroup",
"[",
"HWPort0",
",",
"H... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 24,058 | [
"(",
")",
".",
"getRegisterInfo",
"(",
")",
")",
"{"
] | [
"HexagonConstEvaluator",
"::",
"HexagonConstEvaluator",
"(",
"MachineFunction",
"&",
"Fn",
")",
":",
"MachineConstEvaluator",
"(",
"Fn",
")",
",",
"HII",
"(",
"*",
"Fn",
".",
"getSubtarget",
"<",
"HexagonSubtarget",
">",
"(",
")",
".",
"getInstrInfo",
"(",
")"... |
LLVM | M68k | CPP | code_generation | MPU | 24,059 | [
"void",
"M68kOperand",
"::",
"print",
"(",
"raw_ostream",
"&",
"OS",
")",
"const",
"{",
"switch",
"(",
"Kind",
")",
"{",
"case",
"KindTy",
"::",
"Invalid",
":",
"OS",
"<<",
"<STR_LIT>",
"invalid",
"<STR_LIT>",
";",
"break",
";",
"case",
"KindTy",
"::",
... | [
"print",
"-",
"Print",
"a",
"debug",
"representation",
"of",
"the",
"operand",
"to",
"the",
"given",
"stream",
"."
] |
LLVM | ARM | TD | next_suggestion | CPU | 24,060 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"op16",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rm",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 24,061 | [
"return",
"RBI",
".",
"constrainGenericRegister",
"(",
"CCReg",
",",
"AMDGPU",
"::",
"SReg_32_XM0_XEXECRegClass",
",",
"*",
"MRI",
")",
";"
] | [
"if",
"(",
"HasM0",
")",
"{",
"auto",
"CopyMIB",
"=",
"BuildMI",
"(",
"*",
"MBB",
",",
"&",
"I",
",",
"DL",
",",
"TII",
".",
"get",
"(",
"AMDGPU",
"::",
"COPY",
")",
",",
"AMDGPU",
"::",
"M0",
")",
".",
"addReg",
"(",
"I",
".",
"getOperand",
... |
LLVM | ARM64 | TD | stmt_completion | CPU | 24,062 | [
"i32imm",
",",
"addsub_shift",
")",
";"
] | [
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";",
"let",
"MIOperandInfo",
"=",
"(",
"ops"
] |
LLVM | FISC | CPP | stmt_completion | CPU | 24,063 | [
";"
] | [
"bool",
"FISCRegisterInfo",
"::",
"trackLivenessAfterRegAlloc",
"(",
"const",
"MachineFunction",
"&",
"MF",
")",
"const",
"{",
"return",
"true"
] |
LLVM | Mips | TD | program_repair | CPU | 24,064 | [
"<FIXS>",
"let",
"Opcode",
"=",
"op",
";",
"<FIXE>"
] | [
"bits",
"<NUM_LIT>",
">",
"fmt",
";",
"bits",
"<NUM_LIT>",
">",
"funct",
";",
"<BUGS>",
"let",
"opcode",
"=",
"op",
";",
"<BUGE>",
"let",
"funct",
"=",
"_funct",
";",
"let",
"fmt",
"=",
"_fmt",
";"
] |
LLVM | PIC16 | CPP | next_suggestion | MPU | 24,065 | [
"}"
] | [
"PTLI",
"=",
"TM",
".",
"getTargetLowering",
"(",
")",
";",
"PTAI",
"=",
"static_cast",
"<",
"const",
"PIC16TargetAsmInfo",
"*",
">",
"(",
"T",
")",
";"
] |
LLVM | PowerPC | CPP | code_generation | CPU | 24,066 | [
"bool",
"shouldForceRelocation",
"(",
"const",
"MCAssembler",
"&",
"Asm",
",",
"const",
"MCFixup",
"&",
"Fixup",
",",
"const",
"MCValue",
"&",
"Target",
")",
"override",
"{",
"switch",
"(",
"(",
"PPC",
"::",
"Fixups",
")",
"Fixup",
".",
"getKind",
"(",
"... | [
"Hook",
"to",
"check",
"if",
"a",
"relocation",
"is",
"needed",
"for",
"some",
"target",
"specific",
"reason",
"."
] |
GCC | stormy16 | MD | stmt_completion | CPU | 24,067 | [
"]",
")"
] | [
"(",
"define_asm_attributes",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 24,068 | [
"let",
"isPseudo",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"L2_ploadrif_zomap",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pt4",
",",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_5ef37dc4",
",",
"TypeMAPPING",
">",
"{",
"le... |
LLVM | X86 | CPP | program_repair | CPU | 24,069 | [
"<FIXS>",
"PseudoSourceValue",
"::",
"getFixedStack",
"(",
"SSFI",
")",
",",
"<NUM_LIT>",
")",
";",
"<FIXE>"
] | [
"Ops",
".",
"push_back",
"(",
"InFlag",
")",
";",
"Chain",
"=",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"dl",
",",
"Tys",
",",
"&",
"Ops",
"[",
"<NUM_LIT>",
"]",
",",
"Ops",
".",
"size",
"(",
")",
")",
";",
"Result",
"=",... |
LLVM | ARM | CPP | stmt_completion | CPU | 24,070 | [
",",
"SDValue",
"(",
"CmpSwap",
",",
"<NUM_LIT>",
")",
")",
";"
] | [
"MachineMemOperand",
"*",
"MemOp",
"=",
"cast",
"<",
"MemSDNode",
">",
"(",
"N",
")",
"->",
"getMemOperand",
"(",
")",
";",
"DAG",
".",
"setNodeMemRefs",
"(",
"cast",
"<",
"MachineSDNode",
">",
"(",
"CmpSwap",
")",
",",
"{",
"MemOp",
"}",
")",
";",
"... |
LLVM | JVM | CPP | stmt_completion | Virtual ISA | 24,071 | [
",",
"OptLevel",
")",
";"
] | [
"return",
"new",
"JVMDAGToDAGISel",
"(",
"TM"
] |
LLVM | AVR | TD | stmt_completion | MPU | 24,072 | [
",",
"FamilyAVR2",
",",
"ELFArchAVR2",
">",
";"
] | [
"def",
":",
"Device",
"<",
"<STR_LIT>"
] |
GCC | mcore | CPP | code_generation | MPU | 24,073 | [
"static",
"void",
"mcore_encode_section_info",
"(",
"tree",
"decl",
",",
"rtx",
"rtl",
"ATTRIBUTE_UNUSED",
",",
"int",
"first",
"ATTRIBUTE_UNUSED",
")",
"{",
"if",
"(",
"mcore_dllexport_p",
"(",
"decl",
")",
")",
"mcore_mark_dllexport",
"(",
"decl",
")",
";",
... | [
"Cover",
"function",
"to",
"implement",
"ENCODE_SECTION_INFO",
"."
] |
LLVM | ARM | TD | next_suggestion | CPU | 24,074 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
GCC | arm | CPP | stmt_completion | CPU | 24,075 | [
"res",
";"
] | [
"*",
"_",
"_",
"b",
"=",
"_",
"_",
"builtin_mve_vshlcq_m_carry_sv16qi",
"(",
"_",
"_",
"a",
",",
"*",
"_",
"_",
"b",
",",
"_",
"_",
"imm",
",",
"_",
"_",
"p",
")",
";",
"return",
"_",
"_"
] |
GCC | tilegx | MD | next_suggestion | VLIW | 24,076 | [
"}",
")"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"v2shift",
":",
"V4HI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 24,077 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
GCC | tilegx | CPP | next_suggestion | VLIW | 24,078 | [
"}"
] | [
"first_reg",
"=",
"local_cum",
";",
"if",
"(",
"local_cum",
"<",
"TILEGX_NUM_ARG_REGS",
")",
"{",
"*",
"pretend_args",
"=",
"UNITS_PER_WORD",
"*",
"(",
"TILEGX_NUM_ARG_REGS",
"-",
"first_reg",
")",
";",
"if",
"(",
"!",
"no_rtl",
")",
"{",
"alias_set_type",
"... |
GCC | arm | MD | stmt_completion | CPU | 24,079 | [
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | xtensa | MD | stmt_completion | MPU | 24,080 | [
"(",
"zero_extend",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_code_attr",
"su",
"[",
"(",
"sign_extend",
"<STR_LIT>",
")"
] |
GCC | avr | MD | next_suggestion | MPU | 24,081 | [
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")"
] | [
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"parallel",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"plus",
":",
"SI",
"(",
"zero_extend",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
")"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 24,082 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P0",
"]",
";",
"let",
"Defs",
"=",
"[",
"P0",
",",
"PC",
"]",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isTaken",
"=",
"Inst",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"i... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 24,083 | [
"MI",
")",
"||",
"isSDWA",
"(",
"MI",
")",
"||",
"isSALU",
"(",
"MI",
")",
")",
"{"
] | [
"if",
"(",
"isVOP1",
"(",
"MI",
")",
"||",
"isVOP2",
"(",
"MI",
")",
"||",
"isVOP3",
"("
] |
LLVM | AMDGPU | CPP | code_generation | GPU | 24,084 | [
"SUnit",
"*",
"GCNSchedStrategy",
"::",
"pickNode",
"(",
"bool",
"&",
"IsTopNode",
")",
"{",
"if",
"(",
"DAG",
"->",
"top",
"(",
")",
"==",
"DAG",
"->",
"bottom",
"(",
")",
")",
"{",
"assert",
"(",
"Top",
".",
"Available",
".",
"empty",
"(",
")",
... | [
"Pick",
"the",
"next",
"node",
"to",
"schedule",
",",
"or",
"return",
"NULL",
"."
] |
LLVM | Mips | CPP | stmt_completion | CPU | 24,085 | [
")",
")",
")",
".",
"addReg",
"(",
"Mips",
"::",
"ZERO",
")",
".",
"addImm",
"(",
"<NUM_LIT>",
")",
";"
] | [
"MachineOperand",
"&",
"Divisor",
"=",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"MIB",
"=",
"BuildMI",
"(",
"MBB",
",",
"std",
"::",
"next",
"(",
"I",
")",
",",
"MI",
"->",
"getDebugLoc",
"(",
")",
",",
"TII",
".",
"get",
"(",
"IsMicro... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 24,086 | [
"return",
"(",
"(",
"Stage",
"+",
"HexagonStages",
")",
"->",
"getUnits",
"(",
")",
")",
";"
] | [
"unsigned",
"Stage",
"=",
"II",
"[",
"SchedClass",
"]",
".",
"LastStage",
"-",
"<NUM_LIT>",
";",
"if",
"(",
"Size",
"<",
"<NUM_LIT>",
")",
"return",
"<NUM_LIT>",
";"
] |
LLVM | SystemZ | TD | next_suggestion | CPU | 24,087 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"M4",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"op",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"V1",
"{",
"<NUM_LIT>",
"-",
"<NUM... |
LLVM | Hexagon | TD | stmt_completion | DSP | 24,088 | [
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewVal... |
GCC | powerpcspe | MD | next_suggestion | CPU | 24,089 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | tilepro | MD | stmt_completion | VLIW | 24,090 | [
"popcount",
"]",
")"
] | [
"[",
"ashift",
"lshiftrt",
"ashiftrt",
"rotate",
"eq",
"lt",
"and",
"ior",
"xor",
"]",
")",
"(",
"define_code_iterator",
"unop",
"[",
"bswap",
"clz",
"ctz"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 24,091 | [
"}"
] | [
"static",
"std",
"::",
"unique_ptr",
"<",
"ARMOperand",
">",
"CreateCoprocReg",
"(",
"unsigned",
"CopVal",
",",
"SMLoc",
"S",
")",
"{",
"auto",
"Op",
"=",
"std",
"::",
"make_unique",
"<",
"ARMOperand",
">",
"(",
"k_CoprocReg",
")",
";",
"Op",
"->",
"Cop"... |
LLVM | MOS | TD | stmt_completion | MPU | 24,092 | [
"]",
";"
] | [
"def",
"NAME",
":",
"MOSReg",
"<",
"num",
",",
"name",
">",
"{",
"let",
"SubRegs",
"=",
"[",
"!",
"cast",
"<",
"Register",
">",
"(",
"NAME",
"#",
"LSB",
")",
"]",
";",
"let",
"SubRegIndices",
"=",
"[",
"sublsb"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 24,093 | [
"<STR_LIT>",
")",
")",
";"
] | [
"TmpInst",
".",
"setOpcode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"TmpInst",
".",
"addOperand",
"(",
"Dest",
")",
";",
"EmitToStreamer",
"(",
"*",
"OutStreamer",
",",
"TmpInst",
")",
";",
"return",
";",
"}",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>"... |
LLVM | AArch64 | TD | next_suggestion | CPU | 24,094 | [
"let",
"RenderMethod",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"PredicateMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | ARM | TD | program_repair | CPU | 24,095 | [
"<FIXS>",
"def",
"MVE_VMAXNMf32",
":",
"MVE_VMINMAXNM",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
">",
";",
"def",
"MVE_VMAXNMf16",
":",
"MVE_VMINMAXNM",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
">",
";",
"<FIXE... | [
"let",
"Predicates",
"=",
"[",
"HasMVEFloat",
"]",
";",
"}",
"<BUGS>",
"def",
"VMAXNMf32",
":",
"VMINMAXNM",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
">",
";",
"def",
"VMAXNMf16",
":",
"VMINMAXNM",
"<STR_LIT>",
",",
"<STR_LIT>",
","... |
GCC | i386 | CPP | stmt_completion | CPU | 24,096 | [
"(",
")",
",",
"_",
"_",
"U",
",",
"_",
"MM_FROUND_CUR_DIRECTION",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m512h",
")",
"_",
"_",
"builtin_ia32_getmantph512_mask",
"(",
"(",
"_",
"_",
"v32hf",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"C",
"<<",
"<NUM_LIT>",
")",
"|",
"_",
"_",
"B",
",",
"(",
"_",
"_",
"v32hf",
")",
"_",
"m... |
LLVM | ARM | CPP | next_suggestion | CPU | 24,097 | [
"}"
] | [
"if",
"(",
"RHSC",
"<",
"<NUM_LIT>",
"&&",
"RHSC",
">",
"-",
"<NUM_LIT>",
")",
"{",
"assert",
"(",
"Ptr",
"->",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"ADD",
")",
";",
"isInc",
"=",
"false",
";",
"Offset",
"=",
"DAG",
".",
"getConstant",
"(",
... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 24,098 | [
"StubSym",
"=",
"MachineModuleInfoImpl",
"::"
] | [
"SmallString",
"<",
"<NUM_LIT>",
">",
"Name",
";",
"StringRef",
"Suffix",
";",
"if",
"(",
"MO",
".",
"getTargetFlags",
"(",
")",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"{",
"if",
"(",
"isDarwin",
")",
"Suffix",
"=",
"<STR_LIT>",
"$stub",
"<STR_LIT>",
... |
LLVM | ARM64 | TD | next_suggestion | CPU | 24,099 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rm",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"nzcv",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"cond",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.