Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | sparc | MD | next_suggestion | CPU | 25,300 | [
"}",
")"
] | [
"(",
"clobber",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")"... |
LLVM | AArch64 | TD | stmt_completion | CPU | 25,301 | [
"<NUM_LIT>",
";"
] | [
"def",
"SWDri",
":",
"BaseIntegerToFP",
"<",
"isUnsigned",
",",
"GPR32",
",",
"FPR64",
",",
"fixedpoint_f64_i32",
",",
"asm",
",",
"[",
"(",
"set",
"FPR64",
":",
"$",
"Rd",
",",
"(",
"fdiv",
"(",
"node",
"GPR32",
":",
"$",
"Rn",
")",
",",
"fixedpoint... |
LLVM | AArch64 | TD | next_suggestion | CPU | 25,302 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rd",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"scale",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NU... |
LLVM | AArch64 | TD | next_suggestion | CPU | 25,303 | [
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] | [
"def",
"simm4s2",
":",
"Operand",
"<",
"i64",
">",
",",
"ImmLeaf",
"<",
"i64",
",",
"[",
"{",
"return",
"Imm",
">",
"=",
"-",
"<NUM_LIT>",
"&",
"&",
"Imm",
"<",
"=",
"<NUM_LIT>",
"&",
"&",
"(",
"Imm",
"%",
"<NUM_LIT>",
")",
"=",
"=",
"<NUM_LIT>",... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 25,304 | [
"(",
")",
")",
";"
] | [
"addPass",
"(",
"createAMDGPUMachineCFGStructurizerPass",
"(",
")",
")",
";",
"}",
"addPass",
"(",
"createSIWholeQuadModePass"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 25,305 | [
"if",
"(",
"isOpcWithIntImmediate",
"(",
"OrOpd1",
",",
"ISD",
"::",
"AND",
",",
"Imm",
")",
"&&",
"isBitfieldDstMask",
"(",
"Imm",
",",
"BitsToBeInserted",
",",
"NumberOfIgnoredHighBits",
",",
"VT",
")",
")",
"Dst",
"=",
"OrOpd1",
"->",
"getOperand",
"(",
... | [
"unsigned",
"BFXOpc",
";",
"int",
"DstLSB",
",",
"Width",
";",
"if",
"(",
"isBitfieldExtractOp",
"(",
"CurDAG",
",",
"OrOpd0",
",",
"BFXOpc",
",",
"Src",
",",
"ImmR",
",",
"ImmS",
",",
"NumberOfIgnoredLowBits",
",",
"BiggerPattern",
")",
")",
"{",
"if",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 25,306 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isExtended",
"=",
"<NUM_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"DecoderNamespace",
"=",
"<STR_LIT>",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"isExtentSigned",
"=",
"... |
GCC | powerpcspe | CPP | code_generation | CPU | 25,307 | [
"bool",
"rs6000_emit_set_const",
"(",
"rtx",
"dest",
",",
"rtx",
"source",
")",
"{",
"machine_mode",
"mode",
"=",
"GET_MODE",
"(",
"dest",
")",
";",
"rtx",
"temp",
",",
"set",
";",
"rtx_insn",
"*",
"insn",
";",
"HOST_WIDE_INT",
"c",
";",
"gcc_checking_asse... | [
"Try",
"to",
"output",
"insns",
"to",
"set",
"TARGET",
"equal",
"to",
"the",
"constant",
"C",
"if",
"it",
"can",
"be",
"done",
"in",
"less",
"than",
"N",
"insns",
".",
"Do",
"all",
"computations",
"in",
"MODE",
".",
"Returns",
"the",
"place",
"where",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 25,308 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
... |
LLVM | Alpha | CPP | next_suggestion | MPU | 25,309 | [
"default",
":"
] | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LI... |
GCC | i386 | CPP | stmt_completion | CPU | 25,310 | [
"_",
"m128i",
"_",
"_",
"X",
",",
"_",
"_",
"m128i",
"_",
"_",
"Y",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_packus_epi32",
"(",
"_"
] |
GCC | ia64 | CPP | stmt_completion | CPU | 25,311 | [
"info",
"->",
"rnat",
";"
] | [
"dummy_nat",
"=",
"<NUM_LIT>",
";",
"}",
"else",
"if",
"(",
"regnum",
"<",
"<NUM_LIT>",
")",
"{",
"ireg",
"=",
"&",
"info",
"->",
"ireg",
"[",
"regnum",
"-",
"<NUM_LIT>",
"]",
";",
"addr",
"=",
"ireg",
"->",
"loc",
";",
"if",
"(",
"addr",
")",
"{... |
LLVM | MSP430 | CPP | stmt_completion | MPU | 25,312 | [
";"
] | [
"return",
"Kind",
"==",
"k_PostIndReg"
] |
GCC | aarch64 | MD | next_suggestion | CPU | 25,313 | [
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"ior",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")"
] |
GCC | i386 | MD | stmt_completion | CPU | 25,314 | [
"<STR_LIT>",
")"
] | [
"[",
"(",
"V32HI"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 25,315 | [
"let",
"opExtentAlign",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"... |
GCC | nds32 | CPP | next_suggestion | CPU | 25,316 | [
"unsigned",
"int",
"last_fpr",
"=",
"cfun",
"->",
"machine",
"->",
"callee_saved_last_fpr_regno",
";"
] | [
"void",
"nds32_emit_push_fpr_callee_saved",
"(",
"int",
"base_offset",
")",
"{",
"rtx",
"fpu_insn",
";",
"rtx",
"reg",
",",
"mem",
";",
"unsigned",
"int",
"regno",
"=",
"cfun",
"->",
"machine",
"->",
"callee_saved_first_fpr_regno",
";"
] |
LLVM | SystemZ | TD | stmt_completion | CPU | 25,317 | [
"I2",
";"
] | [
"class",
"InstRILa",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"op",
",",
"dag",
"outs",
",",
"dag",
"ins",
",",
"string",
"asmstr",
",",
"list",
"<",
"dag",
">",
"pattern",
">",
":",
"InstSystemZ",
"<",
"<NUM_LIT>",
",",
"outs",
",",
"ins",
",",
"asmstr",... |
GCC | rs6000 | MD | stmt_completion | CPU | 25,318 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"ior",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr"
] |
GCC | rs6000 | CPP | stmt_completion | CPU | 25,319 | [
")",
";"
] | [
"struct",
"df_insn_info",
"*",
"insn_info",
"=",
"DF_INSN_INFO_GET",
"(",
"insn",
")",
";",
"df_ref",
"use",
"=",
"DF_INSN_INFO_USES",
"(",
"insn_info",
")",
";",
"struct",
"df_link",
"*",
"def_link",
"=",
"DF_REF_CHAIN",
"(",
"use",
")",
";",
"if",
"(",
"... |
GCC | ia64 | MD | next_suggestion | CPU | 25,320 | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"match_operand",
":",
"IMODE",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"IMODE",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | AArch64 | CPP | program_repair | CPU | 25,321 | [
"<FIXS>",
"softenSetCCOperands",
"(",
"DAG",
",",
"MVT",
"::",
"f128",
",",
"LHS",
",",
"RHS",
",",
"CC",
",",
"dl",
",",
"LHS",
",",
"RHS",
")",
";",
"<FIXE>"
] | [
"if",
"(",
"LHS",
".",
"getValueType",
"(",
")",
"==",
"MVT",
"::",
"f128",
")",
"{",
"<BUGS>",
"softenSetCCOperands",
"(",
"DAG",
",",
"MVT",
"::",
"f128",
",",
"LHS",
",",
"RHS",
",",
"CC",
",",
"dl",
")",
";",
"<BUGE>"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 25,322 | [
"}"
] | [
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isPseudo",
"=",
"<NUM_LIT>",
";",
"let",
"isCodeGenOnly",
"=",
"<NUM_LIT... |
GCC | c6x | CPP | next_suggestion | VLIW | 25,323 | [
"gcc_unreachable",
"(",
")",
";"
] | [
"const",
"struct",
"builtin_description",
"*",
"d",
";",
"tree",
"fndecl",
"=",
"TREE_OPERAND",
"(",
"CALL_EXPR_FN",
"(",
"exp",
")",
",",
"<NUM_LIT>",
")",
";",
"unsigned",
"int",
"fcode",
"=",
"DECL_MD_FUNCTION_CODE",
"(",
"fndecl",
")",
";",
"for",
"(",
... |
LLVM | Mips | CPP | next_suggestion | CPU | 25,324 | [
"if",
"(",
"ABI",
".",
"IsO32",
"(",
")",
"&&",
"(",
"STI",
".",
"isABI_FPXX",
"(",
")",
"||",
"STI",
".",
"isFP64bit",
"(",
")",
")",
")",
"TS",
".",
"emitDirectiveModuleFP",
"(",
")",
";"
] | [
"StringRef",
"FS",
"=",
"TM",
".",
"getTargetFeatureString",
"(",
")",
";",
"const",
"MipsTargetMachine",
"&",
"MTM",
"=",
"static_cast",
"<",
"const",
"MipsTargetMachine",
"&",
">",
"(",
"TM",
")",
";",
"const",
"MipsSubtarget",
"STI",
"(",
"TT",
",",
"CP... |
GCC | msp430 | MD | stmt_completion | MPU | 25,325 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"match_test"
] |
GCC | c6x | MD | stmt_completion | VLIW | 25,326 | [
"REG_B4",
")",
")"
] | [
"(",
"clobber",
"(",
"reg",
":",
"SI",
"REG_A6",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"SI",
"REG_B0",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"SI",
"REG_B1",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"SI",
"REG_B2",
")",
")",
"(",
"... |
LLVM | AArch64 | TD | next_suggestion | CPU | 25,327 | [
"uint64_t",
"enc",
"=",
"(",
"<NUM_LIT>",
"-",
"N",
"-",
">",
"getZExtValue",
"(",
")",
")",
"&",
"<NUM_LIT>",
";"
] | [
"uint64_t",
"enc",
"=",
"<NUM_LIT>",
"-",
"N",
"-",
">",
"getZExtValue",
"(",
")",
";",
"return",
"CurDAG",
"-",
">",
"getTargetConstant",
"(",
"enc",
",",
"SDLoc",
"(",
"N",
")",
",",
"MVT",
":",
":",
"i64",
")",
";",
"}",
"]",
">",
";",
"def",
... |
LLVM | ARM | CPP | program_repair | CPU | 25,328 | [
"<FIXS>",
"for",
"(",
"unsigned",
"Reg",
":",
"llvm",
"::",
"reverse",
"(",
"RegsToPush",
")",
")",
"<FIXE>"
] | [
"}",
"<BUGS>",
"for",
"(",
"unsigned",
"Reg",
":",
"reverse",
"(",
"RegsToPush",
")",
")",
"<BUGE>",
"PushMIB",
".",
"addReg",
"(",
"Reg",
",",
"RegState",
"::",
"Kill",
")",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 25,329 | [
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"C4_addipc",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"u32_0Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_a813cf9a",
",",
"TypeCR",
">",
",",
"Enc_607661",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 25,330 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"i... |
LLVM | Mips | CPP | next_suggestion | CPU | 25,331 | [
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"createReg",
"(",
"Reg",
")",
")",
";"
] | [
"if",
"(",
"RegNo",
">",
"<NUM_LIT>",
")",
"return",
"MCDisassembler",
"::",
"Fail",
";",
"unsigned",
"Reg",
"=",
"getReg",
"(",
"Decoder",
",",
"Mips",
"::",
"CheriGPROrCNullRegClassID",
",",
"RegNo",
")",
";"
] |
GCC | i386 | CPP | next_suggestion | CPU | 25,332 | [
"for",
"(",
"i",
"=",
"FIRST_MMX_REG",
";",
"i",
"<=",
"LAST_MMX_REG",
";",
"i",
"++",
")",
"reg_alloc_order",
"[",
"pos",
"++",
"]",
"=",
"i",
";"
] | [
"int",
"pos",
"=",
"<NUM_LIT>",
";",
"int",
"i",
";",
"for",
"(",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"FIRST_PSEUDO_REGISTER",
";",
"i",
"++",
")",
"if",
"(",
"GENERAL_REGNO_P",
"(",
"i",
")",
"&&",
"call_used_or_fixed_reg_p",
"(",
"i",
")",
")",
"... |
GCC | loongarch | CPP | stmt_completion | CPU | 25,333 | [
"_",
"_",
"lasx_xvseq_d",
"(",
"_",
"_",
"m256i",
"_",
"<NUM_LIT>",
",",
"_",
"_",
"m256i",
"_",
"<NUM_LIT>",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"_",
"m256i"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 25,334 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_vminuw",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rtt32",
",",
"DoubleRegs",
":",
"$",
"Rss32",
")",
",",
"<STR_LIT>",
",",
"tc_779080bf",
",",
"TypeALU64",
">",
",",
"... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 25,335 | [
"let",
"PredAddress",
"=",
"pred",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"src",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"mask",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"sw",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"pred",
";",
"let",
"Dest",
"=",
"dest",
";",
"let",
"SrcA",
"=",
"src",
";",
"let",
"... |
LLVM | ARM | CPP | next_suggestion | CPU | 25,336 | [
"LLVM_DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"ARM CGP: Removing ",
"<STR_LIT>",
"<<",
"*",
"I",
"<<",
"<STR_LIT>",
"\\n",
"<STR_LIT>",
")",
";"
] | [
"if",
"(",
"NewInsts",
".",
"count",
"(",
"Src",
")",
"&&",
"isa",
"<",
"ZExtInst",
">",
"(",
"V",
")",
"&&",
"isa",
"<",
"TruncInst",
">",
"(",
"Src",
")",
")",
"{",
"auto",
"*",
"Trunc",
"=",
"cast",
"<",
"TruncInst",
">",
"(",
"Src",
")",
... |
LLVM | ARM | CPP | next_suggestion | CPU | 25,337 | [
"if",
"(",
"(",
"MCID",
".",
"getOpcode",
"(",
")",
"==",
"ARM",
"::",
"t2RSBSri",
"||",
"MCID",
".",
"getOpcode",
"(",
")",
"==",
"ARM",
"::",
"t2RSBri",
"||",
"MCID",
".",
"getOpcode",
"(",
")",
"==",
"ARM",
"::",
"t2SXTB",
"||",
"MCID",
".",
"... | [
"}",
"}",
"const",
"MCInstrDesc",
"&",
"NewMCID",
"=",
"TII",
"->",
"get",
"(",
"Entry",
".",
"NarrowOpc1",
")",
";",
"unsigned",
"PredReg",
"=",
"<NUM_LIT>",
";",
"<STR_LIT>",
"::",
"<STR_LIT>",
"Pred",
"=",
"getInstrPredicate",
"(",
"MI",
",",
"PredReg",... |
LLVM | R600 | CPP | next_suggestion | GPU | 25,338 | [
"break",
";"
] | [
"case",
"ISD",
"::",
"SETCC",
":",
"{",
"SDValue",
"Arg0",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"Arg1",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"CC",
"=",
"N",
"->",
"getOperand",
"(",
"<NU... |
LLVM | Hexagon | TD | next_suggestion | DSP | 25,339 | [
"let",
"isFP",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
GCC | ia64 | MD | program_repair | CPU | 25,340 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"clobber",
"(",
"match_scratch",
":",
"XF",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"(",
"clobber",
"(",
"match_scratch",
":",
"XF",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"(",
"clobber",
"(",
"match_scratch",
":",
"BI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 25,341 | [
"if",
"(",
"IntrUser",
"&&",
"IntrUser",
"->",
"getIntrinsicID",
"(",
")",
"==",
"Intrinsic",
"::",
"aarch64_sve_convert_from_svbool",
")",
"{"
] | [
"if",
"(",
"ConvertToUses",
".",
"empty",
"(",
")",
")",
"return",
"false",
";",
"const",
"auto",
"*",
"PTrueVTy",
"=",
"cast",
"<",
"ScalableVectorType",
">",
"(",
"PTrue",
"->",
"getType",
"(",
")",
")",
";",
"for",
"(",
"IntrinsicInst",
"*",
"Conver... |
GCC | sparc | MD | next_suggestion | CPU | 25,342 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
GCC | c4x | MD | stmt_completion | DSP | 25,343 | [
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"ior",
":",
"QI",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"set",
"(",
"match_operand",
":",
"QI"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 25,344 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rt32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Ii",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM... |
GCC | i386 | CPP | next_suggestion | CPU | 25,345 | [
"}"
] | [
"static",
"_",
"_",
"inline",
"_",
"_",
"m128",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"always_inline__",
")",
")",
"_",
"mm_cmpnle_ps",
"(",
"_",
"_",
"m128",
"_",
"_",
"A",
",",
"_",
"_",
"m128",
"_",
"_",
"B",
")",
"{",
"return",
"(",
... |
GCC | tilegx | MD | stmt_completion | VLIW | 25,346 | [
"<STR_LIT>",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"and",
"(",
"match_code"
] |
GCC | rs6000 | MD | next_suggestion | CPU | 25,347 | [
"}",
")"
] | [
"x",
"=",
"gen_rtx_VEC_SELECT",
"(",
"<",
"MODE",
">",
"mode",
",",
"x",
",",
"gen_rtx_PARALLEL",
"(",
"VOIDmode",
",",
"v",
")",
")",
"emit_insn",
"(",
"gen_rtx_SET",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"x",
")",
")",
"DONE"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 25,348 | [
"}"
] | [
"SyncScope",
"::",
"ID",
"getAgentSSID",
"(",
")",
"const",
"{",
"return",
"AgentSSID",
";"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 25,349 | [
"}"
] | [
"bool",
"HexagonPacketizerList",
"::",
"isPureSlot0InsnWithNoSlot1Store",
"(",
"const",
"MachineInstr",
"&",
"MI",
")",
"{",
"bool",
"noSlot1Store",
"=",
"false",
";",
"bool",
"isSlot0Only",
"=",
"false",
";",
"for",
"(",
"auto",
"J",
":",
"CurrentPacketMIs",
")... |
GCC | h8300 | MD | next_suggestion | MPU | 25,350 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"and",
":",
"SI",
"(",
"mult",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
... |
GCC | sh | MD | next_suggestion | CPU | 25,351 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"reg",
":",
"SI",
"PIC_REG",
")",
")",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"plus",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")"... |
LLVM | Mips | CPP | stmt_completion | CPU | 25,352 | [
"::",
"fixup_MICROMIPS_PC21_S1",
")",
")",
")",
";"
] | [
"const",
"MCOperand",
"&",
"MO",
"=",
"MI",
".",
"getOperand",
"(",
"OpNo",
")",
";",
"if",
"(",
"MO",
".",
"isImm",
"(",
")",
")",
"return",
"MO",
".",
"getImm",
"(",
")",
">>",
"<NUM_LIT>",
";",
"assert",
"(",
"MO",
".",
"isExpr",
"(",
")",
"... |
LLVM | X86 | TD | next_suggestion | CPU | 25,353 | [
"}"
] | [
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";",
"let",
"ResourceCycles",
"=",
"[",
"<NUM_LIT>",
"]",
";"
] |
GCC | aarch64 | CPP | next_suggestion | CPU | 25,354 | [
"}"
] | [
"vmla_lane_f32",
"(",
"float32x2_t",
"_",
"_",
"a",
",",
"float32x2_t",
"_",
"_",
"b",
",",
"float32x2_t",
"_",
"_",
"c",
",",
"const",
"int",
"_",
"_",
"lane",
")",
"{",
"return",
"(",
"_",
"_",
"a",
"+",
"(",
"_",
"_",
"b",
"*",
"_",
"_",
"... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 25,355 | [
"(",
"MI",
")",
")",
";"
] | [
"unsigned",
"RegN",
"=",
"ED",
".",
"OpNum",
";",
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
",",
"e",
"=",
"MI",
".",
"getNumOperands",
"(",
")",
";",
"i",
"!=",
"e",
";",
"++",
"i",
")",
"{",
"if",
"(",
"i",
"!=",
"RegN",
")",
"MIB",
".... |
GCC | m68k | MD | next_suggestion | MPU | 25,356 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"FP",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"float",
":",
"FP",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 25,357 | [
";"
] | [
"}",
"if",
"(",
"ICmpInst",
"*",
"ICmp",
"=",
"dyn_cast",
"<",
"ICmpInst",
">",
"(",
"UseInst",
")",
")",
"{",
"if",
"(",
"!",
"binaryOpIsDerivedFromSameAlloca",
"(",
"BaseAlloca",
",",
"Val",
",",
"ICmp",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
")",
... |
LLVM | X86 | TD | program_repair | CPU | 25,358 | [
"<FIXS>",
"Sched",
"[",
"WriteVecMoveToGpr",
"]",
">",
";",
"<FIXE>"
] | [
"<STR_LIT>",
",",
"[",
"(",
"set",
"GR32",
":",
"$",
"dst",
",",
"(",
"extractelt",
"(",
"v4i32",
"VR128",
":",
"$",
"src",
")",
",",
"(",
"iPTR",
"<NUM_LIT>",
")",
")",
")",
"]",
">",
",",
"<BUGS>",
"Sched",
"[",
"WriteMove",
"]",
">",
";",
"<... |
LLVM | AArch64 | TD | stmt_completion | CPU | 25,359 | [
"MRm",
";"
] | [
"def",
"FMLSssv_4S",
":",
"NeonI_ScalarXIndexedElemArith_Constraint_Impl",
"<",
"<STR_LIT>",
",",
"<NUM_LIT>",
",",
"<STR_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"FPR32",
",",
"FPR32",
",",
"VPR128",
",",
"neon_uimm2_bare",
">",
"{",
"let... |
GCC | sh | MD | next_suggestion | CPU | 25,360 | [
"<STR_LIT>",
"\t",
"\t",
"<STR_LIT>"
] | [
"(",
"unspec",
":",
"QIHISI",
"[",
"(",
"not",
":",
"QIHISI",
"(",
"and",
":",
"QIHISI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"]",
"UNSPEC_ATOMIC",
")",
")",
"(",
"clobber",
"(",
"match_scratch",
":",
"SI",
... |
GCC | c6x | MD | stmt_completion | VLIW | 25,361 | [
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 25,362 | [
"}"
] | [
"AllocaInst",
"*",
"AMDGPULibCalls",
"::",
"insertAlloca",
"(",
"CallInst",
"*",
"UI",
",",
"IRBuilder",
"<",
">",
"&",
"B",
",",
"const",
"char",
"*",
"prefix",
")",
"{",
"BasicBlock",
"::",
"iterator",
"ItNew",
"=",
"getEntryIns",
"(",
"UI",
")",
";",
... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 25,363 | [
"let",
"PredicateMethod",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"RenderMethod",
"=",
"<STR_LIT>",
";"
] |
GCC | arm | MD | next_suggestion | CPU | 25,364 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 25,365 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"... |
LLVM | X86 | CPP | stmt_completion | CPU | 25,366 | [
")",
")",
"{"
] | [
"bool",
"NeedsDwarfCFI",
"=",
"!",
"IsWinEH",
"&&",
"(",
"MMI",
".",
"hasDebugInfo",
"(",
")",
"||",
"Fn",
"->",
"needsUnwindTableEntry",
"(",
")",
")",
";",
"bool",
"UseLEA",
"=",
"STI",
".",
"useLeaForSP",
"(",
")",
";",
"unsigned",
"SlotSize",
"=",
... |
GCC | frv | MD | stmt_completion | VLIW | 25,367 | [
"]",
")"
] | [
"UNSPEC_MHTOB",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | visium | CPP | next_suggestion | Virtual ISA | 25,368 | [
"}"
] | [
"if",
"(",
"!",
"register_operand",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"mode",
")",
"&&",
"!",
"reg_or_0_operand",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"mode",
")",
")",
"return",
"false",
";",
"if",
"(",
"visium_flags_exposed",
"&&",
"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 25,369 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rx32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rx32",
"{",
"<NUM_LIT>",
"-",
"... |
LLVM | MOS | CPP | stmt_completion | MPU | 25,370 | [
")",
";"
] | [
"return",
"is",
"(",
"k_Token"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 25,371 | [
"->",
"getInstrDesc",
"(",
"SU",
")",
";"
] | [
"void",
"PPCScoreboardHazardRecognizer",
"::",
"EmitInstruction",
"(",
"SUnit",
"*",
"SU",
")",
"{",
"const",
"MCInstrDesc",
"*",
"MCID",
"=",
"DAG"
] |
GCC | nds32 | CPP | code_generation | CPU | 25,372 | [
"void",
"nds32_asm_file_end_for_isr",
"(",
"void",
")",
"{",
"int",
"i",
";",
"for",
"(",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"NDS32_N_ISR_VECTORS",
";",
"i",
"++",
")",
"if",
"(",
"nds32_isr_vectors",
"[",
"i",
"]",
".",
"category",
"!=",
"NDS32_ISR_N... | [
"A",
"helper",
"function",
"to",
"handle",
"isr",
"stuff",
"at",
"the",
"end",
"of",
"asm",
"file",
"."
] |
LLVM | X86 | CPP | stmt_completion | CPU | 25,373 | [
"Len",
",",
"Size",
")",
")",
";"
] | [
"SMLoc",
"TypeLoc",
"=",
"Start",
";",
"Parser",
".",
"Lex",
"(",
")",
";",
"Start",
"=",
"Parser",
".",
"getTok",
"(",
")",
".",
"getLoc",
"(",
")",
";",
"assert",
"(",
"Parser",
".",
"getTok",
"(",
")",
".",
"is",
"(",
"AsmToken",
"::",
"Identi... |
LLVM | ARM | TD | next_suggestion | CPU | 25,374 | [
"def",
"VLDMQIA",
":",
"PseudoVFPLdStM",
"<",
"(",
"outs",
"DPair",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"GPR",
":",
"$",
"Rn",
")",
",",
"IIC_fpLoad_m",
",",
"<STR_LIT>",
",",
"[",
"(",
"set",
"DPair",
":",
"$",
"dst",
",",
"(",
"v2f64",
"(",
... | [
"unsigned",
"EltBits",
"=",
"<NUM_LIT>",
";",
"uint64_t",
"EltVal",
"=",
"ARM_AM",
":",
":",
"decodeNEONModImm",
"(",
"ConstVal",
"-",
">",
"getZExtValue",
"(",
")",
",",
"EltBits",
")",
";",
"return",
"(",
"EltBits",
"=",
"=",
"<NUM_LIT>",
"&",
"&",
"El... |
GCC | arm | CPP | next_suggestion | CPU | 25,375 | [
"}"
] | [
"void",
"arm_declare_function_name",
"(",
"FILE",
"*",
"stream",
",",
"const",
"char",
"*",
"name",
",",
"tree",
"decl",
")",
"{",
"fprintf",
"(",
"stream",
",",
"<STR_LIT>",
"\\t.syntax unified\\n",
"<STR_LIT>",
")",
";",
"if",
"(",
"TARGET_THUMB",
")",
"{"... |
GCC | i386 | CPP | next_suggestion | CPU | 25,376 | [
"if",
"(",
"regno0",
"!=",
"regno1",
")",
"emit_insn",
"(",
"gen_rtx_SET",
"(",
"VOIDmode",
",",
"target",
",",
"parts",
".",
"base",
")",
")",
";"
] | [
"target",
"=",
"gen_lowpart",
"(",
"mode",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
";",
"regno0",
"=",
"true_regnum",
"(",
"target",
")",
";",
"regno1",
"=",
"INVALID_REGNUM",
";",
"regno2",
"=",
"INVALID_REGNUM",
";",
"if",
"(",
"parts",
".",
"base... |
GCC | sparc | CPP | stmt_completion | CPU | 25,377 | [
"ret",
";"
] | [
"intslots",
"=",
"(",
"endbit",
"-",
"startbit",
")",
"/",
"BITS_PER_WORD",
";",
"this_slotno",
"=",
"slotno",
"+",
"parms",
".",
"intoffset",
"/",
"BITS_PER_WORD",
";",
"if",
"(",
"intslots",
">",
"<NUM_LIT>",
"&&",
"intslots",
">",
"SPARC_INT_ARG_MAX",
"-"... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 25,378 | [
"SDValue",
"BasePtr",
"=",
"DAG",
".",
"getCopyFromReg",
"(",
"Chain",
",",
"SL",
",",
"MRI",
".",
"getLiveInVirtReg",
"(",
"InputPtrReg",
"->",
"getRegister",
"(",
")",
")",
",",
"PtrVT",
")",
";"
] | [
"MachineRegisterInfo",
"&",
"MRI",
"=",
"DAG",
".",
"getMachineFunction",
"(",
")",
".",
"getRegInfo",
"(",
")",
";",
"MVT",
"PtrVT",
"=",
"getPointerTy",
"(",
"DL",
",",
"AMDGPUASI",
".",
"CONSTANT_ADDRESS",
")",
";"
] |
LLVM | PowerPC | TD | stmt_completion | CPU | 25,379 | [
")",
"]",
">",
",",
"PPC970_DGroup_Single",
";"
] | [
"def",
"DCBST",
":",
"DCB_Form",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"memrr",
":",
"$",
"dst",
")",
",",
"<STR_LIT>",
",",
"IIC_LdStDCBF",
",",
"[",
"(",
"int_ppc_dcbst",
"xoaddr",
":",
"$",
"dst"
] |
LLVM | PowerPC | CPP | code_generation | CPU | 25,380 | [
"void",
"PPCHazardRecognizer970",
"::",
"AdvanceCycle",
"(",
")",
"{",
"assert",
"(",
"NumIssued",
"<",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Illegal dispatch group!",
"<STR_LIT>",
")",
";",
"++",
"NumIssued",
";",
"if",
"(",
"NumIssued",
"==",
"<NUM_LIT>",
")",
"End... | [
"AdvanceCycle",
"-",
"This",
"callback",
"is",
"invoked",
"whenever",
"the",
"next",
"top-down",
"instruction",
"to",
"be",
"scheduled",
"can",
"not",
"issue",
"in",
"the",
"current",
"cycle",
",",
"either",
"because",
"of",
"latency",
"or",
"resource",
"confl... |
LLVM | PowerPC | CPP | program_repair | CPU | 25,381 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"static",
"const",
"uint16_t",
"FMAOpIdxInfo",
"[",
"]",
"[",
"<NUM_LIT>",
"]",
"=",
"{",
"<FIXE>",
"<FIXS>",
"{",
"PPC",
"::",
"XSMADDADP",
",",
"PPC",
"::",
"XSADDDP",
",",
"PPC",
"::",
"XSMULDP",
",",
"<NUM_LIT>",
",",
"<... | [
"#",
"define",
"InfoArrayIdxFMULInst",
"<NUM_LIT>",
"#",
"define",
"InfoArrayIdxAddOpIdx",
"<NUM_LIT>",
"#",
"define",
"InfoArrayIdxMULOpIdx",
"<NUM_LIT>",
"<BUGS>",
"#",
"define",
"InfoArrayIdxFSubInst",
"<NUM_LIT>",
"<BUGE>",
"<BUGS>",
"static",
"const",
"uint16_t",
"FM... |
LLVM | AArch64 | CPP | code_generation | CPU | 25,382 | [
"SDValue",
"AArch64TargetLowering",
"::",
"LowerReturn",
"(",
"SDValue",
"Chain",
",",
"CallingConv",
"::",
"ID",
"CallConv",
",",
"bool",
"isVarArg",
",",
"const",
"SmallVectorImpl",
"<",
"ISD",
"::",
"OutputArg",
">",
"&",
"Outs",
",",
"const",
"SmallVectorImp... | [
"This",
"hook",
"must",
"be",
"implemented",
"to",
"lower",
"outgoing",
"return",
"values",
",",
"described",
"by",
"the",
"Outs",
"array",
",",
"into",
"the",
"specified",
"DAG",
"."
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 25,383 | [
"}"
] | [
"void",
"AArch64DAGToDAGISel",
"::",
"SelectStore",
"(",
"SDNode",
"*",
"N",
",",
"unsigned",
"NumVecs",
",",
"unsigned",
"Opc",
")",
"{",
"SDLoc",
"dl",
"(",
"N",
")",
";",
"EVT",
"VT",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
"->",
"getVa... |
GCC | epiphany | MD | next_suggestion | MPU | 25,384 | [
"return",
"add_reg_operand",
"(",
"op",
",",
"mode",
")"
] | [
"{",
"if",
"(",
"GET_CODE",
"(",
"op",
")",
"=",
"=",
"REG",
"|",
"|",
"GET_CODE",
"(",
"op",
")",
"=",
"=",
"SUBREG",
")"
] |
GCC | spu | MD | next_suggestion | MPU | 25,385 | [
"(",
"match_test",
"<STR_LIT>",
")",
")",
")",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"and",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"ior",
"(",
"not",
"(",
"match_code",
"<STR_LIT>",
")",
")"
] |
LLVM | R600 | CPP | next_suggestion | GPU | 25,386 | [
"}"
] | [
"MachineInstr",
"*",
"MovRel",
"=",
"BuildMI",
"(",
"*",
"MBB",
".",
"getParent",
"(",
")",
",",
"DL",
",",
"TII",
"->",
"get",
"(",
"AMDGPU",
"::",
"V_MOVRELS_B32_e32",
")",
",",
"Dst",
")",
".",
"addReg",
"(",
"SubReg",
"+",
"Off",
")",
".",
"add... |
LLVM | ARM | TD | stmt_completion | CPU | 25,387 | [
">",
";"
] | [
"class",
"acquiring_load",
"<",
"PatFrag",
"base",
">",
":",
"PatFrag",
"<",
"(",
"ops",
"node",
":",
"$",
"ptr",
")",
",",
"(",
"base",
"node",
":",
"$",
"ptr",
")",
",",
"[",
"{",
"AtomicOrdering",
"Ordering",
"=",
"cast",
"<",
"AtomicSDNode",
">",... |
GCC | rs6000 | CPP | program_repair | CPU | 25,388 | [
"<FIXS>",
"if",
"(",
"REG_P",
"(",
"op",
")",
")",
"<FIXE>",
"<FIXS>",
"&&",
"REG_P",
"(",
"XEXP",
"(",
"op",
",",
"<NUM_LIT>",
")",
")",
"&&",
"CONST_INT_P",
"(",
"XEXP",
"(",
"op",
",",
"<NUM_LIT>",
")",
")",
")",
"<FIXE>"
] | [
"{",
"int",
"regnum",
";",
"<BUGS>",
"if",
"(",
"GET_CODE",
"(",
"op",
")",
"==",
"REG",
")",
"<BUGE>",
"regnum",
"=",
"REGNO",
"(",
"op",
")",
";",
"else",
"if",
"(",
"GET_CODE",
"(",
"op",
")",
"==",
"PLUS",
"<BUGS>",
"&&",
"GET_CODE",
"(",
"XE... |
LLVM | Hexagon | TD | next_suggestion | DSP | 25,389 | [
"let",
"isTaken",
"=",
"Inst",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 25,390 | [
"LLVM_DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"Global replacement: ",
"<STR_LIT>",
")",
";"
] | [
"static",
"void",
"ensurePromotedGV",
"(",
"Function",
"&",
"F",
",",
"Constant",
"&",
"C",
",",
"AArch64PromoteConstant",
"::",
"PromotedConstant",
"&",
"PC",
")",
"{",
"assert",
"(",
"PC",
".",
"ShouldConvert",
"&&",
"<STR_LIT>",
"Expected that we should convert... |
LLVM | ARM | CPP | next_suggestion | CPU | 25,391 | [
"case",
"FK_Data_4",
":"
] | [
"case",
"FK_Data_1",
":",
"case",
"ARM",
"::",
"fixup_arm_thumb_bcc",
":",
"case",
"ARM",
"::",
"fixup_arm_thumb_cp",
":",
"case",
"ARM",
"::",
"fixup_thumb_adr_pcrel_10",
":",
"return",
"<NUM_LIT>",
";",
"case",
"FK_Data_2",
":",
"case",
"ARM",
"::",
"fixup_arm... |
GCC | aarch64 | CPP | stmt_completion | CPU | 25,392 | [
",",
"_",
"_",
"lane",
")",
",",
"_",
"_",
"a",
")",
";"
] | [
"vfmsq_lane_f32",
"(",
"float32x4_t",
"_",
"_",
"a",
",",
"float32x4_t",
"_",
"_",
"b",
",",
"float32x2_t",
"_",
"_",
"c",
",",
"const",
"int",
"_",
"_",
"lane",
")",
"{",
"return",
"_",
"_",
"builtin_aarch64_fmav4sf",
"(",
"-",
"_",
"_",
"b",
",",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 25,393 | [
"}"
] | [
"def",
"C2_bitsclri",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"u6_0Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_643b4717",
",",
"TypeS_2op",
">",
",",
"Enc_5d6c34",... |
LLVM | AArch64 | TD | stmt_completion | CPU | 25,394 | [
"MovImm32ShifterOperand",
";"
] | [
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"ParserMatchClass",
"="
] |
GCC | pa | CPP | next_suggestion | CPU | 25,395 | [
"pa_file_start_file",
"(",
"<NUM_LIT>",
")",
";"
] | [
"pa_file_start_level",
"(",
")",
";",
"pa_file_start_mcount",
"(",
"<STR_LIT>",
"ENTRY",
"<STR_LIT>",
")",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 25,396 | [
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"J2_jumptnewpt",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pu4",
",",
"b30_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_20cdee80",
",",
"TypeJ",
">",
",",
"Enc_daea09",
",",
"PredNewRel",
"{",
"let"... |
GCC | nds32 | CPP | next_suggestion | CPU | 25,397 | [
"mem_src",
"=",
"SET_DEST",
"(",
"PATTERN",
"(",
"insn",
")",
")",
";"
] | [
"switch",
"(",
"get_attr_type",
"(",
"insn",
")",
")",
"{",
"case",
"TYPE_LOAD",
":",
"mem_src",
"=",
"SET_SRC",
"(",
"PATTERN",
"(",
"insn",
")",
")",
";",
"break",
";",
"case",
"TYPE_STORE",
":"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 25,398 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"BaseImmOffset",
";",
"let",
"accessSize",
"=",
"HalfWordAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>... |
LLVM | Patmos | CPP | stmt_completion | VLIW | 25,399 | [
"->",
"getDFSResult",
"(",
")",
";"
] | [
"void",
"PatmosLatencyQueue",
"::",
"setDFSResult",
"(",
"ScheduleDAGPostRA",
"*",
"DAG",
")",
"{",
"Cmp",
".",
"DFSResult",
"=",
"DAG"
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.