Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | arm | MD | next_suggestion | CPU | 25,400 | [
"<STR_LIT>"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"VCVTI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"plus",
":",
"VCVTI",
"(",
"unspec",
":",
"VCVTI",
"[",
"(",
"match_operand",
":",
"<",
"VSI2QI",
">",
"<NUM_LIT>",
"<STR_LIT>",
")"... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 25,401 | [
"}"
] | [
"const",
"AArch64FrameLowering",
"*",
"TFI",
"=",
"getFrameLowering",
"(",
"MF",
")",
";",
"MachineFrameInfo",
"&",
"MFI",
"=",
"MF",
".",
"getFrameInfo",
"(",
")",
";",
"int64_t",
"FPOffset",
"=",
"Offset",
"-",
"<NUM_LIT>",
"*",
"<NUM_LIT>",
";",
"Offset",... |
LLVM | HSAIL | TD | stmt_completion | Virtual ISA | 25,402 | [
"IntrNoMem",
"]",
">",
";"
] | [
"def",
"int_HSAIL_div_f32",
":",
"GCCBuiltin",
"<",
"<STR_LIT>",
">",
",",
"Intrinsic",
"<",
"[",
"llvm_float_ty",
"]",
",",
"[",
"llvm_float_ty",
",",
"llvm_float_ty",
"]",
",",
"["
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 25,403 | [
"BuildMI",
"(",
"Entry",
",",
"Insert",
",",
"DL",
",",
"get",
"(",
"AMDGPU",
"::",
"V_MBCNT_HI_U32_B32_e64",
")",
",",
"TIDReg",
")",
".",
"addImm",
"(",
"-",
"<NUM_LIT>",
")",
".",
"addReg",
"(",
"TIDReg",
")",
";"
] | [
"unsigned",
"WorkGroupSize",
"=",
"MFI",
"->",
"getMaxFlatWorkGroupSize",
"(",
")",
";",
"unsigned",
"WavefrontSize",
"=",
"ST",
".",
"getWavefrontSize",
"(",
")",
";",
"unsigned",
"TIDReg",
"=",
"MFI",
"->",
"getTIDReg",
"(",
")",
";",
"if",
"(",
"!",
"MF... |
LLVM | AArch64 | TD | stmt_completion | CPU | 25,404 | [
"BImm",
"<",
"op",
",",
"(",
"ins",
"am_bl_target",
":",
"$",
"addr",
")",
",",
"asm",
",",
"pattern",
">",
";"
] | [
"class",
"CallImm",
"<",
"bit",
"op",
",",
"string",
"asm",
",",
"list",
"<",
"dag",
">",
"pattern",
">",
":"
] |
GCC | nds32 | CPP | next_suggestion | CPU | 25,405 | [
"return",
"false",
";"
] | [
"case",
"TYPE_ALU_SHIFT",
":",
"use_rtx",
"=",
"extract_shift_reg",
"(",
"consumer",
")",
";",
"break",
";",
"case",
"TYPE_PBSADA",
":",
"return",
"pbsada_insn_rt_dep_reg_p",
"(",
"consumer",
",",
"def_reg",
")",
";",
"case",
"TYPE_STORE_MULTIPLE",
":",
"use_rtx",... |
LLVM | SystemZ | CPP | stmt_completion | CPU | 25,406 | [
";"
] | [
"static",
"SDValue",
"addIPMSequence",
"(",
"const",
"SDLoc",
"&",
"DL",
",",
"SDValue",
"CCReg",
",",
"SelectionDAG",
"&",
"DAG",
")",
"{",
"SDValue",
"IPM",
"=",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"DL",
",",
"MVT",
"::",
... |
GCC | sparc | MD | stmt_completion | CPU | 25,407 | [
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_EMB_HISUM",
")",
")",
")",
"]"
] | [
"(",
"high",
":",
"DI",
"(",
"unspec",
":",
"DI",
"[",
"(",
"match_operand",
":",
"DI"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 25,408 | [
"MachineBasicBlock",
"*",
"Target",
"=",
"(",
"Imm",
"==",
"<NUM_LIT>",
")",
"?",
"FBB",
":",
"TBB",
";"
] | [
"if",
"(",
"const",
"CmpInst",
"*",
"CI",
"=",
"dyn_cast",
"<",
"CmpInst",
">",
"(",
"BI",
"->",
"getCondition",
"(",
")",
")",
")",
"{",
"if",
"(",
"CI",
"->",
"hasOneUse",
"(",
")",
"&&",
"(",
"CI",
"->",
"getParent",
"(",
")",
"==",
"I",
"->... |
LLVM | XCore | CPP | stmt_completion | MPU | 25,409 | [
"=",
"BasePtr",
";"
] | [
"if",
"(",
"allowsUnalignedMemoryAccesses",
"(",
"LD",
"->",
"getMemoryVT",
"(",
")",
")",
")",
"return",
"SDValue",
"(",
")",
";",
"unsigned",
"ABIAlignment",
"=",
"getDataLayout",
"(",
")",
"->",
"getABITypeAlignment",
"(",
"LD",
"->",
"getMemoryVT",
"(",
... |
LLVM | ARM | CPP | next_suggestion | CPU | 25,410 | [
"}"
] | [
"const",
"MCPhysReg",
"*",
"ARMBaseRegisterInfo",
"::",
"getCalleeSavedRegsViaCopy",
"(",
"const",
"MachineFunction",
"*",
"MF",
")",
"const",
"{",
"assert",
"(",
"MF",
"&&",
"<STR_LIT>",
"Invalid MachineFunction pointer.",
"<STR_LIT>",
")",
";",
"if",
"(",
"MF",
... |
LLVM | AArch64 | TD | next_suggestion | CPU | 25,411 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"shift",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opc",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 25,412 | [
")",
";"
] | [
"DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"Dominance check failed:\\n",
"<STR_LIT>",
"<<",
"*",
"L2",
"<<",
"'",
"\\n",
"'",
"<<",
"*",
"L1",
"<<",
"'",
"\\n",
"'",
")",
";",
"continue",
";",
"}",
"DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<ST... |
LLVM | X86 | CPP | next_suggestion | CPU | 25,413 | [
"}"
] | [
"int",
"getRAIndex",
"(",
")",
"const",
"{",
"return",
"ReturnAddrIndex",
";"
] |
GCC | i386 | MD | next_suggestion | CPU | 25,414 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")"
] |
GCC | sh | MD | next_suggestion | CPU | 25,415 | [
"(",
"const_string",
"<STR_LIT>",
")",
"]"
] | [
"(",
"sign_extend",
":",
"SI",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set",
"(",
"attr",
"<STR_LIT>",
")",
"(",
"cond"... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 25,416 | [
"InstructionCost",
"MemOpCost",
"=",
"getMemoryOpCost",
"(",
"Opcode",
",",
"VT",
"->",
"getElementType",
"(",
")",
",",
"Alignment",
",",
"<NUM_LIT>",
",",
"CostKind",
",",
"I",
")",
";"
] | [
"if",
"(",
"cast",
"<",
"VectorType",
">",
"(",
"DataTy",
")",
"->",
"getElementCount",
"(",
")",
"==",
"ElementCount",
"::",
"getScalable",
"(",
"<NUM_LIT>",
")",
")",
"return",
"InstructionCost",
"::",
"getInvalid",
"(",
")",
";",
"ElementCount",
"LegalVF"... |
GCC | arm | MD | stmt_completion | CPU | 25,417 | [
")"
] | [
"(",
"define_reservation",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | i386 | CPP | stmt_completion | CPU | 25,418 | [
",",
"_",
"_",
"M",
",",
"_",
"_",
"V",
")",
";"
] | [
"_",
"mm256_mask_reduce_min_epu8",
"(",
"_",
"_",
"mmask32",
"_",
"_",
"M",
",",
"_",
"_",
"m256i",
"_",
"_",
"V",
")",
"{",
"_",
"_",
"V",
"=",
"_",
"mm256_mask_mov_epi8",
"(",
"_",
"mm256_avx512_set1_epi8",
"(",
"-",
"<NUM_LIT>",
")"
] |
LLVM | AMDGPU | CPP | program_repair | GPU | 25,419 | [
"<FIXS>",
"while",
"(",
"trySkipToken",
"(",
"AsmToken",
"::",
"EndOfStatement",
")",
")",
";",
"<FIXE>",
"<FIXS>",
"StringRef",
"ID",
";",
"if",
"(",
"!",
"parseId",
"(",
"ID",
",",
"<STR_LIT>",
"expected value identifier or .end_amd_kernel_code_t",
"<STR_LIT>",
... | [
"while",
"(",
"true",
")",
"{",
"<BUGS>",
"while",
"(",
"getLexer",
"(",
")",
".",
"is",
"(",
"AsmToken",
"::",
"EndOfStatement",
")",
")",
"Lex",
"(",
")",
";",
"if",
"(",
"getLexer",
"(",
")",
".",
"isNot",
"(",
"AsmToken",
"::",
"Identifier",
")... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 25,420 | [
"let",
"PredAddress",
"=",
"pred",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Itinerary",
"=",
"IIC_VectorOp",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"dest",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"src",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"sw",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"pred",
";",
"let",
"Dest",
"=",
"dest",
";"... |
LLVM | AArch64 | TD | next_suggestion | CPU | 25,421 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"U",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"size",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 25,422 | [
"(",
")",
",",
"cast",
"<",
"AtomicSDNode",
">",
"(",
"Node",
")",
"->",
"getSynchScope",
"(",
")",
")",
";"
] | [
"SDValue",
"Zero",
"=",
"DAG",
".",
"getConstant",
"(",
"<NUM_LIT>",
",",
"VT",
")",
";",
"SDValue",
"Swap",
"=",
"DAG",
".",
"getAtomic",
"(",
"ISD",
"::",
"ATOMIC_CMP_SWAP",
",",
"dl",
",",
"VT",
",",
"Node",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")"... |
LLVM | Patmos | CPP | next_suggestion | VLIW | 25,423 | [
"StringRef",
"Mnemonic",
"=",
"(",
"(",
"PatmosOperand",
"*",
")",
"Operands",
"[",
"<NUM_LIT>",
"]",
")",
"->",
"getToken",
"(",
")",
";"
] | [
"if",
"(",
"Lexer",
".",
"is",
"(",
"AsmToken",
"::",
"Exclaim",
")",
")",
"{",
"if",
"(",
"OpNo",
"==",
"<NUM_LIT>",
")",
"{",
"return",
"Error",
"(",
"Lexer",
".",
"getLoc",
"(",
")",
",",
"<STR_LIT>",
"destination predicate cannot be negated",
"<STR_LIT... |
GCC | sparc | CPP | program_repair | CPU | 25,424 | [
"<FIXS>",
"||",
"sparc_cpu",
"==",
"PROCESSOR_NIAGARA2",
"||",
"sparc_cpu",
"==",
"PROCESSOR_NIAGARA3",
"||",
"sparc_cpu",
"==",
"PROCESSOR_NIAGARA4",
")",
"<FIXE>"
] | [
"(",
"(",
"sparc_cpu",
"==",
"PROCESSOR_ULTRASPARC",
"||",
"sparc_cpu",
"==",
"PROCESSOR_ULTRASPARC3",
"||",
"sparc_cpu",
"==",
"PROCESSOR_NIAGARA",
"<BUGS>",
"||",
"sparc_cpu",
"==",
"PROCESSOR_NIAGARA2",
")",
"<BUGE>",
"?",
"<NUM_LIT>",
":",
"<NUM_LIT>",
")",
",",... |
LLVM | Hexagon | TD | stmt_completion | DSP | 25,425 | [
"<NUM_LIT>",
">",
";"
] | [
"def",
"M2_mmpyul_rs0",
":",
"T_M2_vmpy",
"<",
"<STR_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
","
] |
LLVM | WebAssembly | CPP | code_generation | Virtual ISA | 25,426 | [
"static",
"unsigned",
"getDepth",
"(",
"const",
"SmallVectorImpl",
"<",
"const",
"MachineBasicBlock",
"*",
">",
"&",
"Stack",
",",
"const",
"MachineBasicBlock",
"*",
"MBB",
")",
"{",
"unsigned",
"Depth",
"=",
"<NUM_LIT>",
";",
"for",
"(",
"auto",
"X",
":",
... | [
"The",
"depth",
",",
"in",
"the",
"dependence",
"graph",
",",
"for",
"a",
"node",
"."
] |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 25,427 | [
";"
] | [
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"ParserMatchClass",
"=",
"MovDGPackAsmOperand"
] |
GCC | i386 | CPP | stmt_completion | CPU | 25,428 | [
"_",
"_",
"v8di",
")",
"_",
"_",
"C",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_shrdv_epi64",
"(",
"_",
"_",
"m512i",
"_",
"_",
"A",
... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 25,429 | [
"(",
"Store",
")",
";"
] | [
"SDValue",
"Val",
"=",
"DAG",
".",
"getCopyFromReg",
"(",
"Chain",
",",
"dl",
",",
"VReg",
",",
"PtrVT",
")",
";",
"SDValue",
"Store",
"=",
"DAG",
".",
"getStore",
"(",
"Val",
".",
"getValue",
"(",
"<NUM_LIT>",
")",
",",
"dl",
",",
"Val",
",",
"FIN... |
LLVM | AMDGPU | TD | program_repair | GPU | 25,430 | [
"<FIXS>",
"let",
"Uses",
"=",
"[",
"EXEC",
"]",
",",
"Defs",
"=",
"[",
"M0",
",",
"EXEC",
"]",
",",
"<FIXE>",
"<FIXS>",
"(",
"outs",
"VGPR_32",
":",
"$",
"vdst",
")",
",",
"(",
"ins",
"rc",
":",
"$",
"src",
",",
"VS_32",
":",
"$",
"idx",
",",... | [
"let",
"hasNoSchedulingInfo",
"=",
"<NUM_LIT>",
";",
"}",
"<BUGS>",
"let",
"Uses",
"=",
"[",
"EXEC",
"]",
",",
"Defs",
"=",
"[",
"EXEC",
",",
"VCC",
",",
"M0",
"]",
",",
"<BUGE>",
"UseNamedOperandTable",
"=",
"<NUM_LIT>",
"in",
"{",
"class",
"SI_INDIRECT... |
LLVM | Mips | CPP | code_generation | CPU | 25,431 | [
"void",
"MipsRegisterInfo",
"::",
"eliminateFrameIndex",
"(",
"MachineBasicBlock",
"::",
"iterator",
"II",
",",
"int",
"SPAdj",
",",
"unsigned",
"FIOperandNum",
",",
"RegScavenger",
"*",
"RS",
")",
"const",
"{",
"MachineInstr",
"&",
"MI",
"=",
"*",
"II",
";",
... | [
"This",
"method",
"must",
"be",
"overriden",
"to",
"eliminate",
"abstract",
"frame",
"indices",
"from",
"instructions",
"which",
"may",
"use",
"them",
"."
] |
GCC | i386 | CPP | stmt_completion | CPU | 25,432 | [
",",
"_",
"_",
"m128",
"_",
"_",
"B",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_mask_xor_ps",
"(",
"_",
"_",
"m128",
"_",
"_",
"W",
","... |
LLVM | Hexagon | TD | next_suggestion | DSP | 25,433 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"class",
"Enc_1a9974",
":",
"OpcodeHexagon",
"{",
"bits",
"<",
"<NUM_LIT>",
">",
"Ii",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 25,434 | [
"getSGPRPressureSet",
"(",
")",
";"
] | [
"SITRI",
"=",
"static_cast",
"<",
"const",
"SIRegisterInfo",
"*",
">",
"(",
"TRI",
")",
";",
"VGPRSetID",
"=",
"SITRI",
"->",
"getVGPRPressureSet",
"(",
")",
";",
"SGPRSetID",
"=",
"SITRI",
"->"
] |
GCC | aarch64 | CPP | program_repair | CPU | 25,435 | [
"<FIXS>",
"if",
"(",
"FP_REGNUM_P",
"(",
"regno",
")",
"&&",
"abi_id",
"!=",
"ARM_PCS_SVE",
")",
"<FIXE>"
] | [
"unsigned",
"int",
"regno",
",",
"machine_mode",
"mode",
")",
"{",
"<BUGS>",
"if",
"(",
"FP_REGNUM_P",
"(",
"regno",
")",
")",
"<BUGE>",
"{",
"poly_int64",
"per_register_size",
"=",
"GET_MODE_SIZE",
"(",
"mode",
")",
";",
"unsigned",
"int",
"nregs",
"=",
"... |
LLVM | AArch64 | TD | stmt_completion | CPU | 25,436 | [
"CMPGE_WIDE_PPzZZ_B",
",",
"CMPGE_WIDE_PPzZZ_H",
",",
"CMPGE_WIDE_PPzZZ_S",
")",
">",
";"
] | [
"def",
":",
"InstRW",
"<",
"[",
"A64FXWrite_4Cyc_GI01",
"]",
",",
"(",
"instrs",
"CMPGE_PPzZZ_B",
",",
"CMPGE_PPzZZ_D",
",",
"CMPGE_PPzZZ_H",
",",
"CMPGE_PPzZZ_S",
","
] |
GCC | rx | CPP | next_suggestion | CPU | 25,437 | [
"x",
"=",
"gen_rtx_fmt_ee",
"(",
"cmp1",
",",
"VOIDmode",
",",
"flags",
",",
"const0_rtx",
")",
";"
] | [
"void",
"rx_split_cbranch",
"(",
"machine_mode",
"cc_mode",
",",
"enum",
"rtx_code",
"cmp1",
",",
"rtx",
"c1",
",",
"rtx",
"c2",
",",
"rtx",
"label",
")",
"{",
"rtx",
"flags",
",",
"x",
";",
"flags",
"=",
"gen_rtx_REG",
"(",
"cc_mode",
",",
"CC_REG",
"... |
GCC | s390 | MD | next_suggestion | MPU | 25,438 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"GPR",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"rotate",
":",
"GPR",
"(",
"match_operand",
":",
"GPR",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
... |
LLVM | SystemZ | CPP | program_repair | CPU | 25,439 | [
"<FIXS>",
"if",
"(",
"!",
"MO",
".",
"isReg",
"(",
")",
"||",
"!",
"MO",
".",
"isImplicit",
"(",
")",
")",
"OutMI",
".",
"addOperand",
"(",
"lowerOperand",
"(",
"MO",
")",
")",
";",
"<FIXE>"
] | [
"OutMI",
".",
"setOpcode",
"(",
"Opcode",
")",
";",
"for",
"(",
"unsigned",
"I",
"=",
"<NUM_LIT>",
",",
"E",
"=",
"MI",
"->",
"getNumOperands",
"(",
")",
";",
"I",
"!=",
"E",
";",
"++",
"I",
")",
"{",
"const",
"MachineOperand",
"&",
"MO",
"=",
"M... |
GCC | rs6000 | MD | stmt_completion | CPU | 25,440 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"ASM_GENERATE_INTERNAL_LABEL",
"(",
"buf",
",",
"<STR_LIT>",
",",
"<NUM_LIT>",
")",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"gen_rtx_SYMBOL_REF",
"(",
"Pmode",
",",
"ggc_strdup",
"(",
"buf",
")",
")",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"gen_rtx_REG",
"(",... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 25,441 | [
"}"
] | [
"bool",
"HexagonMCInst",
"::",
"isExtended",
"(",
"void",
")",
"const",
"{",
"const",
"uint64_t",
"F",
"=",
"getDesc",
"(",
")",
".",
"TSFlags",
";",
"return",
"(",
"F",
">>",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"&",
"<STR_LIT>",
"::",
"<STR_LIT>",
";"
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 25,442 | [
")",
")",
")",
")",
")",
">",
";"
] | [
"def",
"Neon_lshrImm8H",
":",
"PatFrag",
"<",
"(",
"ops",
"node",
":",
"$",
"lhs",
",",
"node",
":",
"$",
"rhs",
")",
",",
"(",
"v8i16",
"(",
"srl",
"(",
"v8i16",
"node",
":",
"$",
"lhs",
")",
",",
"(",
"v8i16",
"(",
"Neon_vdup",
"(",
"i32",
"n... |
GCC | arm | CPP | next_suggestion | CPU | 25,443 | [
"}"
] | [
"static",
"_",
"_",
"inline",
"_",
"_",
"m64",
"_",
"mm_srli_pi16",
"(",
"_",
"_",
"m64",
"_",
"_",
"m",
",",
"int",
"_",
"_",
"count",
")",
"{",
"return",
"(",
"_",
"_",
"m64",
")",
"_",
"_",
"builtin_arm_wsrlhi",
"(",
"(",
"_",
"_",
"v4hi",
... |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 25,444 | [
"}"
] | [
"void",
"WasmPEI",
"::",
"calculateSets",
"(",
"MachineFunction",
"&",
"Fn",
")",
"{",
"const",
"MachineFrameInfo",
"*",
"MFI",
"=",
"Fn",
".",
"getFrameInfo",
"(",
")",
";",
"if",
"(",
"MFI",
"->",
"getSavePoint",
"(",
")",
")",
"{",
"SaveBlocks",
".",
... |
LLVM | ARM | TD | next_suggestion | CPU | 25,445 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isCommutable",
"=",
"Commutable",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",... |
GCC | alpha | CPP | next_suggestion | MPU | 25,446 | [
"}"
] | [
"case",
"E_SFmode",
":",
"return",
"TARGET_FLOAT_VAX",
"?",
"FF",
":",
"FS",
";",
"case",
"E_DFmode",
":",
"return",
"TARGET_FLOAT_VAX",
"?",
"FD",
":",
"FT",
";",
"default",
":",
"return",
"I64",
";",
"}"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 25,447 | [
"}"
] | [
"virtual",
"bool",
"isXRaySupported",
"(",
")",
"const",
"override",
"{",
"return",
"is64Bit",
"(",
")",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 25,448 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 25,449 | [
"if",
"(",
"R",
".",
"second",
")",
"return",
"R",
";"
] | [
"switch",
"(",
"Constraint",
"[",
"<NUM_LIT>",
"]",
")",
"{",
"case",
"'",
"d",
"'",
":",
"case",
"'",
"y",
"'",
":",
"case",
"'",
"r",
"'",
":",
"if",
"(",
"VT",
"==",
"MVT",
"::",
"i32",
"||",
"VT",
"==",
"MVT",
"::",
"i16",
"||",
"VT",
"... |
GCC | aarch64 | MD | next_suggestion | CPU | 25,450 | [
"UNSPEC_SQCADD270",
"]",
")"
] | [
"(",
"define_int_iterator",
"SVE2_INT_CADD",
"[",
"UNSPEC_CADD90",
"UNSPEC_CADD270",
"UNSPEC_SQCADD90"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 25,451 | [
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";"
] | [
"Register",
"Src1Reg",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"const",
"LLT",
"SrcTy",
"=",
"MRI",
".",
"getType",
"(",
"Src1Reg",
")",
";",
"const",
"LLT",
"DstTy",
"=",
"MRI",
".",
"getType",
"(",
"MI",
... |
GCC | s390 | CPP | next_suggestion | MPU | 25,452 | [
"return",
"n_elem",
";"
] | [
"!",
"VOID_TYPE_P",
"(",
"TREE_VALUE",
"(",
"b_arg_chain",
")",
")",
";",
"b_arg_chain",
"=",
"TREE_CHAIN",
"(",
"b_arg_chain",
")",
")",
"{",
"int",
"tmp_n_elem",
";",
"if",
"(",
"TREE_CODE",
"(",
"TREE_VALUE",
"(",
"b_arg_chain",
")",
")",
"!=",
"VECTOR_... |
GCC | aarch64 | CPP | next_suggestion | CPU | 25,453 | [
"}"
] | [
"case",
"E_V8HFmode",
":",
"gen",
"=",
"gen_aarch64_split_simd_movv8hf",
";",
"break",
";",
"case",
"E_V4SFmode",
":",
"gen",
"=",
"gen_aarch64_split_simd_movv4sf",
";",
"break",
";",
"case",
"E_V2DFmode",
":",
"gen",
"=",
"gen_aarch64_split_simd_movv2df",
";",
"bre... |
LLVM | PowerPC | TD | stmt_completion | CPU | 25,454 | [
"<STR_LIT>",
",",
"IIC_VecFP",
",",
"[",
"]",
">",
";"
] | [
"def",
"XVCVSPUXDS",
":",
"XX2Form",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
"vsrc",
":",
"$",
"XT",
")",
",",
"(",
"ins",
"vsrc",
":",
"$",
"XB",
")",
","
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 25,455 | [
";"
] | [
"case",
"TargetOpcode",
"::",
"G_MEMCPY_INLINE",
":",
"return",
"Helper",
".",
"tryEmitMemcpyInline",
"(",
"MI",
")",
";",
"case",
"TargetOpcode",
"::",
"G_CONCAT_VECTORS",
":",
"return",
"Helper",
".",
"tryCombineConcatVectors",
"(",
"MI",
")",
";",
"case",
"Ta... |
GCC | sparc | MD | stmt_completion | CPU | 25,456 | [
"=",
"pic_offset_table_rtx"
] | [
"(",
"match_dup",
"<NUM_LIT>",
")",
"]",
"UNSPEC_MOVE_PIC_LABEL",
")",
")",
")",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"lo_sum",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"unspec",
":",
"SI",
"[",
"(",
"match_dup",
"<NUM_LIT>",
"... |
GCC | arm | MD | stmt_completion | CPU | 25,457 | [
"<STR_LIT>",
")",
")",
")",
"]"
] | [
"(",
"fma",
":",
"VCVTF",
"(",
"neg",
":",
"VCVTF",
"(",
"match_operand",
":",
"VCVTF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_operand",
":",
"VCVTF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"VCVTF",
"<NUM... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 25,458 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Switches",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Dest",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Switches",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"="... |
GCC | arm | MD | stmt_completion | CPU | 25,459 | [
"<STR_LIT>"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr"
] |
GCC | pa | MD | next_suggestion | CPU | 25,460 | [
"<STR_LIT>"
] | [
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"plus",
":",
"DI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"]",
"... |
GCC | rs6000 | MD | program_repair | CPU | 25,461 | [
"<FIXS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"INT_ISA3",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"INT_ISA3",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<FIXE>"
] | [
"DONE",
"}",
")",
"(",
"define_split",
"<BUGS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<BUGE>",
"<STR_LIT>",
"[",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 25,462 | [
")",
"!=",
"CodeGenOpt",
"::",
"None",
")",
"addPass",
"(",
"createCleanupLocalDynamicTLSPass",
"(",
")",
")",
";"
] | [
"if",
"(",
"getX86Subtarget",
"(",
")",
".",
"isTargetELF",
"(",
")",
"&&",
"getOptLevel",
"("
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 25,463 | [
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewVal... |
GCC | aarch64 | CPP | program_repair | CPU | 25,464 | [
"<FIXS>",
"unsigned",
"reg1",
"=",
"cfun",
"->",
"machine",
"->",
"frame",
".",
"wb_push_candidate1",
";",
"unsigned",
"reg2",
"=",
"cfun",
"->",
"machine",
"->",
"frame",
".",
"wb_push_candidate2",
";",
"<FIXE>"
] | [
"if",
"(",
"cfun",
"->",
"machine",
"->",
"frame",
".",
"spare_pred_reg",
"!=",
"INVALID_REGNUM",
")",
"bitmap_clear_bit",
"(",
"components",
",",
"cfun",
"->",
"machine",
"->",
"frame",
".",
"spare_pred_reg",
")",
";",
"<BUGS>",
"unsigned",
"reg1",
"=",
"cf... |
GCC | mips | MD | next_suggestion | CPU | 25,465 | [
"{",
"return",
"mips_output_move",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"IMOVE32",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"IMOVE32",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 25,466 | [
"::",
"CMPLTrr",
":"
] | [
"case",
"Hexagon",
"::",
"CMPGT64rr",
":",
"case",
"Hexagon",
"::",
"CMPGTU64rr",
":",
"case",
"Hexagon",
"::",
"CMPGTUri",
":",
"case",
"Hexagon",
"::",
"CMPGTUrr",
":",
"case",
"Hexagon",
"::",
"CMPGTri",
":",
"case",
"Hexagon",
"::",
"CMPGTrr",
":",
"ca... |
LLVM | ARM | CPP | code_generation | CPU | 25,467 | [
"bool",
"MVETPAndVPTOptimisations",
"::",
"runOnMachineFunction",
"(",
"MachineFunction",
"&",
"Fn",
")",
"{",
"const",
"ARMSubtarget",
"&",
"STI",
"=",
"Fn",
".",
"getSubtarget",
"<",
"ARMSubtarget",
">",
"(",
")",
";",
"if",
"(",
"!",
"STI",
".",
"isThumb2... | [
"runOnMachineFunction",
"-",
"Emit",
"the",
"function",
"body",
"."
] |
GCC | mips | MD | next_suggestion | CPU | 25,468 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"
] |
GCC | csky | CPP | stmt_completion | CPU | 25,469 | [
"(",
"CSKY_NPARM_REGS",
"-",
"reg",
")",
"*",
"UNITS_PER_WORD",
";"
] | [
"static",
"int",
"csky_arg_partial_bytes",
"(",
"cumulative_args_t",
"pcum_v",
",",
"const",
"function_arg_info",
"&",
"arg",
")",
"{",
"CUMULATIVE_ARGS",
"*",
"pcum",
"=",
"get_cumulative_args",
"(",
"pcum_v",
")",
";",
"int",
"param_size",
"=",
"csky_num_arg_regs"... |
GCC | gcn | MD | next_suggestion | GPU | 25,470 | [
"<STR_LIT>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"VEC_FP_MODE",
"<NUM_LIT>",
"<STR_LIT>",
"\t",
"<STR_LIT>",
")",
"(",
"div",
":",
"VEC_FP_MODE",
"(",
"vec_duplicate",
":",
"VEC_FP_MODE",
"(",
"float",
":",
"<",
"SCALAR_MODE",
">",
... |
LLVM | ARM64 | TD | next_suggestion | CPU | 25,471 | [
"bits",
"<",
"<NUM_LIT>",
">",
"imm",
";"
] | [
"class",
"BaseExtractImm",
"<",
"RegisterClass",
"regtype",
",",
"Operand",
"imm_type",
",",
"string",
"asm",
",",
"list",
"<",
"dag",
">",
"patterns",
">",
":",
"I",
"<",
"(",
"outs",
"regtype",
":",
"$",
"Rd",
")",
",",
"(",
"ins",
"regtype",
":",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 25,472 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicateLate",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",... |
LLVM | Mips | CPP | next_suggestion | CPU | 25,473 | [
"MVT",
"SrcVT",
"=",
"SrcEVT",
".",
"getSimpleVT",
"(",
")",
";"
] | [
"Type",
"*",
"SrcTy",
"=",
"Src",
"->",
"getType",
"(",
")",
";",
"bool",
"isZExt",
"=",
"isa",
"<",
"ZExtInst",
">",
"(",
"I",
")",
";",
"unsigned",
"SrcReg",
"=",
"getRegForValue",
"(",
"Src",
")",
";",
"if",
"(",
"!",
"SrcReg",
")",
"return",
... |
LLVM | ARM | TD | next_suggestion | CPU | 25,474 | [
"}"
] | [
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";",
"let",
"ResourceCycles",
"=",
"[",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"]",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 25,475 | [
"let",
"isBranch",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"J4_cmpeq_tp1_jump_t",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"GeneralSubRegs",
":",
"$",
"Rs16",
",",
"GeneralSubRegs",
":",
"$",
"Rt16",
",",
"b30_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_56336eb0",
",",
"TypeCJ",
... |
GCC | i386 | MD | stmt_completion | CPU | 25,476 | [
"]",
")"
] | [
"(",
"define_code_iterator",
"any_extract",
"[",
"sign_extract",
"zero_extract"
] |
GCC | i386 | CPP | next_suggestion | CPU | 25,477 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_mask_shldv_epi64",
"(",
"_",
"_",
"m512i",
"_",
"_",
... |
GCC | i386 | MD | next_suggestion | CPU | 25,478 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"match_operand",
":",
"V2SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_PFRSQIT1",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 25,479 | [
"return",
"CI",
".",
"hasApproxFunc",
"(",
")",
";"
] | [
"bool",
"PPCGenScalarMASSEntries",
"::",
"isCandidateSafeToLower",
"(",
"const",
"CallInst",
"&",
"CI",
")",
"const",
"{",
"if",
"(",
"!",
"isa",
"<",
"FPMathOperator",
">",
"(",
"CI",
")",
")",
"return",
"false",
";"
] |
LLVM | XCore | CPP | code_generation | MPU | 25,480 | [
"void",
"XCoreInstrInfo",
"::",
"storeRegToStackSlot",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"I",
",",
"Register",
"SrcReg",
",",
"bool",
"isKill",
",",
"int",
"FrameIndex",
",",
"const",
"TargetRegisterClass",
"*",
"RC"... | [
"Store",
"the",
"specified",
"register",
"of",
"the",
"given",
"register",
"class",
"to",
"the",
"specified",
"stack",
"frame",
"index",
"."
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 25,481 | [
"if",
"(",
"LastValue",
".",
"getValueType",
"(",
")",
"!=",
"MVT",
"::",
"Glue",
")",
"return",
"LastValue",
";"
] | [
"static",
"SDValue",
"getOutputChainFromCallSeq",
"(",
"SDValue",
"CallSeqStart",
")",
"{",
"assert",
"(",
"CallSeqStart",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"CALLSEQ_START",
"&&",
"<STR_LIT>",
"Expected a CALLSEQ_STARTSDNode.",
"<STR_LIT>",
")",
";",
"S... |
GCC | arm | CPP | program_repair | CPU | 25,482 | [
"<FIXS>",
"arm_cannot_force_const_mem",
"(",
"enum",
"machine_mode",
"mode",
"ATTRIBUTE_UNUSED",
",",
"rtx",
"x",
")",
"<FIXE>"
] | [
"bool",
"<BUGS>",
"arm_cannot_force_const_mem",
"(",
"rtx",
"x",
")",
"<BUGE>",
"{",
"rtx",
"base",
",",
"offset",
";"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 25,483 | [
",",
"true",
")",
";"
] | [
"static",
"MCAsmInfo",
"*",
"createMipsMCAsmInfo",
"(",
"const",
"MCRegisterInfo",
"&",
"MRI",
",",
"const",
"Triple",
"&",
"TT",
",",
"const",
"MCTargetOptions",
"&",
"Options",
")",
"{",
"MCAsmInfo",
"*",
"MAI",
"=",
"new",
"MipsMCAsmInfo",
"(",
"TT",
",",... |
GCC | i386 | MD | next_suggestion | CPU | 25,484 | [
"{"
] | [
"(",
"compare",
":",
"CCZ",
"(",
"ior",
":",
"DWIH",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"ior",
":",
"DWIH",
"... |
GCC | arm | CPP | stmt_completion | CPU | 25,485 | [
"int16x8_t",
")",
"_",
"_",
"c",
")",
";"
] | [
"vbslq_p16",
"(",
"uint16x8_t",
"_",
"_",
"a",
",",
"poly16x8_t",
"_",
"_",
"b",
",",
"poly16x8_t",
"_",
"_",
"c",
")",
"{",
"return",
"(",
"poly16x8_t",
")",
"_",
"_",
"builtin_neon_vbslv8hi",
"(",
"(",
"int16x8_t",
")",
"_",
"_",
"a",
",",
"(",
"... |
LLVM | ARM | CPP | next_suggestion | CPU | 25,486 | [
"}"
] | [
"bool",
"UseFastISel",
"=",
"false",
";",
"UseFastISel",
"|=",
"Subtarget",
"->",
"isTargetMachO",
"(",
")",
"&&",
"!",
"Subtarget",
"->",
"isThumb1Only",
"(",
")",
";",
"UseFastISel",
"|=",
"Subtarget",
"->",
"isTargetLinux",
"(",
")",
"&&",
"!",
"Subtarget... |
LLVM | AArch64 | TD | stmt_completion | CPU | 25,487 | [
"<NUM_LIT>",
";"
] | [
"def",
"A64FXWrite_PREF0",
":",
"SchedWriteRes",
"<",
"[",
"A64FXGI56",
"]",
">",
"{",
"let",
"Latency",
"="
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 25,488 | [
"eraseFromParent",
"(",
")",
";"
] | [
"MachineBasicBlock",
"::",
"iterator",
"SILoadStoreOptimizer",
"::",
"mergeBufferLoadPair",
"(",
"CombineInfo",
"&",
"CI",
")",
"{",
"MachineBasicBlock",
"*",
"MBB",
"=",
"CI",
".",
"I",
"->",
"getParent",
"(",
")",
";",
"DebugLoc",
"DL",
"=",
"CI",
".",
"I"... |
LLVM | Hexagon | TD | stmt_completion | DSP | 25,489 | [
"<STR_LIT>",
">",
";"
] | [
"def",
"M2_vabsdiffw",
":",
"T_XTYPE_Vect_diff",
"<",
"<NUM_LIT>",
","
] |
GCC | rs6000 | MD | program_repair | CPU | 25,490 | [
"<FIXS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V4SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"(",
"define_insn",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V4SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"unspec",
":",
"V4SF",
"[",
"(",
"match... |
GCC | sh | CPP | next_suggestion | CPU | 25,491 | [
"}"
] | [
"if",
"(",
"TARGET_SH2",
")",
"jump",
"=",
"<STR_LIT>",
"mov.l\t%O0,%1",
"<STR_LIT>",
"<STR_LIT>",
"\\n",
"<STR_LIT>",
"<STR_LIT>",
"<STR_LIT>",
";",
"else",
"jump",
"=",
"<STR_LIT>",
"mov.l\tr0,@-r15",
"<STR_LIT>",
"<STR_LIT>",
"\\n",
"<STR_LIT>",
"<STR_LIT>",
"<ST... |
LLVM | Hexagon | TD | next_suggestion | DSP | 25,492 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"J2_callrt",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pu4",
",",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_1ad90acd",
",",
"TypeJ",
">",
",",
"Enc_88d4d9",
"{",
"let",
"Inst",
"{",
"<NUM... |
LLVM | Mips | CPP | next_suggestion | CPU | 25,493 | [
"}"
] | [
"if",
"(",
"Rt",
"==",
"<NUM_LIT>",
")",
"{",
"MI",
".",
"setOpcode",
"(",
"Mips",
"::",
"BGTZ",
")",
";",
"HasRs",
"=",
"true",
";",
"}",
"else",
"if",
"(",
"Rs",
"==",
"<NUM_LIT>",
")",
"{",
"MI",
".",
"setOpcode",
"(",
"Mips",
"::",
"BGTZALC",... |
GCC | h8300 | MD | next_suggestion | MPU | 25,494 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"pc",
")",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | ARM | TD | next_suggestion | CPU | 25,495 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"bit_21",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"sz",
";"... |
LLVM | AArch64 | CPP | code_generation | CPU | 25,496 | [
"MachineBasicBlock",
"*",
"AArch64TargetLowering",
"::",
"EmitInstrWithCustomInserter",
"(",
"MachineInstr",
"&",
"MI",
",",
"MachineBasicBlock",
"*",
"BB",
")",
"const",
"{",
"switch",
"(",
"MI",
".",
"getOpcode",
"(",
")",
")",
"{",
"default",
":",
"MI",
"."... | [
"This",
"method",
"should",
"be",
"implemented",
"by",
"targets",
"that",
"mark",
"instructions",
"with",
"the",
"'usesCustomInserter",
"'",
"flag",
"."
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 25,497 | [
"ID",
")",
"!=",
"InOrOutBlock",
")",
"continue",
";"
] | [
"SUnit",
"*",
"SuccSU",
"=",
"Succ",
".",
"getSUnit",
"(",
")",
";",
"if",
"(",
"BC",
"->",
"isSUInBlock",
"(",
"SuccSU",
","
] |
LLVM | Hexagon | CPP | program_repair | DSP | 25,498 | [
"<FIXS>",
"Register",
"CountReg",
"=",
"MRI",
"->",
"createVirtualRegister",
"(",
"&",
"Hexagon",
"::",
"IntRegsRegClass",
")",
";",
"<FIXE>"
] | [
"if",
"(",
"TripCount",
"->",
"isReg",
"(",
")",
")",
"{",
"<BUGS>",
"unsigned",
"CountReg",
"=",
"MRI",
"->",
"createVirtualRegister",
"(",
"&",
"Hexagon",
"::",
"IntRegsRegClass",
")",
";",
"<BUGE>",
"BuildMI",
"(",
"*",
"Preheader",
",",
"InsertPos",
",... |
LLVM | ARM64 | TD | next_suggestion | CPU | 25,499 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rn",
";"
] | [
"class",
"BaseExtractImm",
"<",
"RegisterClass",
"regtype",
",",
"Operand",
"imm_type",
",",
"string",
"asm",
",",
"list",
"<",
"dag",
">",
"patterns",
">",
":",
"I",
"<",
"(",
"outs",
"regtype",
":",
"$",
"Rd",
")",
",",
"(",
"ins",
"regtype",
":",
... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.