Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
TPC
CPP
next_suggestion
Virtual ISA
25,500
[ "return", "false", ";" ]
[ "if", "(", "!", "isTpcVectorType", "(", "ET", ")", ")", "return", "false", ";", "}", "return", "true", ";", "}", "if", "(", "const", "auto", "*", "AT", "=", "dyn_cast", "<", "ArrayType", ">", "(", "Ty", ")", ")", "{", "return", "isTpcVectorType", "...
GCC
i386
CPP
stmt_completion
CPU
25,501
[ ",", "_", "_", "m512d", "_", "_", "B", ",", "const", "int", "_", "_", "R", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m512d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_maskz_add_round_pd", "(", "_", "_", "mmask8", "_", "_",...
GCC
avr
CPP
stmt_completion
MPU
25,502
[ ";" ]
[ "static", "const", "char", "*", "const", "prefixes", "[", "]", "=", "{", "<STR_LIT>", "attiny", "<STR_LIT>", ",", "<STR_LIT>", "atmega", "<STR_LIT>", ",", "<STR_LIT>", "atxmega", "<STR_LIT>", ",", "<STR_LIT>", "ata", "<STR_LIT>", ",", "<STR_LIT>", "at90", "<ST...
GCC
aarch64
MD
stmt_completion
CPU
25,503
[ "<STR_LIT>", ")" ]
[ "(", "define_int_attr", "sve_int_qadd_op", "[", "(", "UNSPEC_SQDMULLB", "<STR_LIT>", ")", "(", "UNSPEC_SQDMULLBT" ]
LLVM
SystemZ
TD
next_suggestion
CPU
25,504
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "I2", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "M3", ";", "bits", "<", "<NUM_LIT>", ">", "I2", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}...
LLVM
AArch64
TD
stmt_completion
CPU
25,505
[ "offset", ")", ")", ",", "(", "STURDi", "FPR64", ":", "$", "Rt", ",", "GPR64sp", ":", "$", "Rn", ",", "simm9", ":", "$", "offset", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "store", "(", "v8i8", "FPR64", ":", "$", "Rt", ")", ",", "(", "am_unscaled64", "GPR64sp", ":", "$", "Rn", ",", "simm9", ":", "$" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
25,506
[ "}" ]
[ "Register", "VSRpReg1", "=", "MF", ".", "getRegInfo", "(", ")", ".", "createVirtualRegister", "(", "RC", ")", ";", "Register", "SrcReg", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "BuildMI", "(", "MBB", ",", "II"...
LLVM
AMDGPU
CPP
stmt_completion
GPU
25,507
[ "AMDGPU", "::", "AReg_192_Align2RegClass", ";" ]
[ "if", "(", "BitWidth", "<=", "<NUM_LIT>", ")", "return", "&", "AMDGPU", "::", "AReg_128_Align2RegClass", ";", "if", "(", "BitWidth", "<=", "<NUM_LIT>", ")", "return", "&", "AMDGPU", "::", "AReg_160_Align2RegClass", ";", "if", "(", "BitWidth", "<=", "<NUM_LIT>"...
LLVM
ARM
CPP
stmt_completion
CPU
25,508
[ ")", "{" ]
[ "void", "ARMTargetLowering", "::", "addTypeForNEON", "(", "MVT", "VT", ",", "MVT", "PromotedLdStVT", ",", "MVT", "PromotedBitwiseVT", ")", "{", "if", "(", "VT", "!=", "PromotedLdStVT", ")", "{", "setOperationAction", "(", "ISD", "::", "LOAD", ",", "VT", ",",...
GCC
avr
CPP
stmt_completion
MPU
25,509
[ ";" ]
[ "PUT_CODE", "(", "tmp_reg_rtx", ",", "REG", ")", ";", "PUT_MODE", "(", "tmp_reg_rtx", ",", "QImode", ")", ";", "XINT", "(", "tmp_reg_rtx", ",", "<NUM_LIT>", ")", "=", "TMP_REGNO", ";", "zero_reg_rtx", "=", "xmalloc", "(", "sizeof", "(", "struct", "rtx_def"...
GCC
rs6000
CPP
stmt_completion
CPU
25,510
[ "_", "v4si", ")", "_", "_", "A", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "vec_unpackh", "(", "(", "_" ]
LLVM
CellSPU
TD
stmt_completion
MPU
25,511
[ "<", "v16i8", ">", ";" ]
[ "def", "v16i8_2", ":", "EQVVecPattern2" ]
LLVM
CellSPU
TD
stmt_completion
MPU
25,512
[ "v4f32", ">", ";" ]
[ "def", "v4f32", ":", "FAVecInst", "<" ]
GCC
mips
MD
next_suggestion
CPU
25,513
[ "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "]", ")" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")" ]
LLVM
X86
TD
stmt_completion
CPU
25,514
[ "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";" ]
[ "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";", "let", "ResourceCycles", "=", "[" ]
LLVM
ARM
TD
next_suggestion
CPU
25,515
[ "}" ]
[ "def", "VST3LNd8_UPD", ":", "VST3LNWB", "<", "<NUM_LIT>", ",", "{", "?", ",", "?", ",", "?", ",", "<NUM_LIT>", "}", ",", "<STR_LIT>", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "lane", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "...
GCC
i386
CPP
stmt_completion
CPU
25,516
[ ",", "par", ")", ")", ";" ]
[ "}", "set", "=", "gen_rtx_fmt_ee", "(", "absneg_op", ",", "SImode", ",", "dst", ",", "set", ")", ";", "}", "break", ";", "case", "E_XFmode", ":", "dst", "=", "gen_rtx_REG", "(", "SImode", ",", "REGNO", "(", "operands", "[", "<NUM_LIT>", "]", ")", "+"...
LLVM
SystemZ
CPP
stmt_completion
CPU
25,517
[ ",", "Dst", ",", "Src", ",", "LenAdj", ",", "Byte", ")", ";" ]
[ "static", "SDValue", "emitMemMemImm", "(", "SelectionDAG", "&", "DAG", ",", "const", "SDLoc", "&", "DL", ",", "unsigned", "Op", ",", "SDValue", "Chain", ",", "SDValue", "Dst", ",", "SDValue", "Src", ",", "uint64_t", "Size", ",", "SDValue", "Byte", "=", "...
GCC
i386
CPP
next_suggestion
CPU
25,518
[ "flags", "=", "SECTION_WRITE", ";" ]
[ "static", "htab_t", "htab", ";", "unsigned", "int", "flags", ";", "unsigned", "int", "*", "*", "slot", ";", "if", "(", "!", "htab", ")", "htab", "=", "htab_create", "(", "<NUM_LIT>", ",", "htab_hash_pointer", ",", "htab_eq_pointer", ",", "NULL", ")", ";"...
LLVM
AArch64
CPP
next_suggestion
CPU
25,519
[ "const", "TargetInstrInfo", "*", "TII", "=", "ST", "->", "getInstrInfo", "(", ")", ";" ]
[ "assert", "(", "MBBI", "!=", "MBB", ".", "begin", "(", ")", "&&", "<STR_LIT>", "Must not insert SpeculationBarrierEndBB as only instruction in MBB.", "<STR_LIT>", ")", ";", "assert", "(", "std", "::", "prev", "(", "MBBI", ")", "->", "isBarrier", "(", ")", "&&", ...
LLVM
X86
CPP
program_repair
CPU
25,520
[ "<FIXS>", "BuildMI", "(", "BB", ",", "X86", "::", "FLDr32", ",", "<NUM_LIT>", ")", ".", "addReg", "(", "reg1", ")", ";", "BuildMI", "(", "BB", ",", "X86", "::", "FLDr32", ",", "<NUM_LIT>", ")", ".", "addReg", "(", "reg2", ")", ";", "<FIXE>", "<FIXS...
[ "case", "cFloat", ":", "<BUGS>", "BuildMI", "(", "BB", ",", "X86", "::", "FLDr4", ",", "<NUM_LIT>", ")", ".", "addReg", "(", "reg1", ")", ";", "BuildMI", "(", "BB", ",", "X86", "::", "FLDr4", ",", "<NUM_LIT>", ")", ".", "addReg", "(", "reg2", ")", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
25,521
[ ">", "Defs", ";" ]
[ "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Processing loop phi def: ", "<STR_LIT>", "<<", "*", "DefOpnd", "->", "getParent", "(", ")", ")", ";", "bool", "ContainsWWM", "=", "false", ";", "for", "(", "auto", "WWM", ":", "WWMs", ")", "{", "if...
GCC
mips
MD
program_repair
CPU
25,522
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]", "<BUGS>", "<STR_LIT>", "<BUGE>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")...
LLVM
M68k
CPP
next_suggestion
MPU
25,523
[ "}" ]
[ "bool", "M68kDAGToDAGISel", "::", "matchLoadInAddress", "(", "LoadSDNode", "*", "N", ",", "M68kISelAddressMode", "&", "AM", ")", "{", "return", "false", ";" ]
GCC
arm
CPP
stmt_completion
CPU
25,524
[ "_", "a", ")", ";" ]
[ "return", "_", "_", "builtin_mve_vpnothi", "(", "_" ]
LLVM
AMDGPU
CPP
program_repair
GPU
25,525
[ "<FIXS>", "if", "(", "Subtarget", "->", "hasG16", "(", ")", "&&", "IsG16", ")", "{", "<FIXE>" ]
[ "}", "<BUGS>", "if", "(", "IsG16", "&&", "!", "IsA16", ")", "{", "<BUGE>", "const", "AMDGPU", "::", "MIMGG16MappingInfo", "*", "G16MappingInfo", "=", "AMDGPU", "::", "getMIMGG16MappingInfo", "(", "Intr", "->", "BaseOpcode", ")", ";", "assert", "(", "G16Mappi...
LLVM
Hexagon
CPP
stmt_completion
DSP
25,526
[ "(", ")", ";" ]
[ "void", "clear", "(", ")", "{", "Chain", ".", "clear" ]
GCC
arm
MD
stmt_completion
CPU
25,527
[ "V8BF", "<STR_LIT>", ")", "V4SI", "V4SF", "]", ")" ]
[ "(", "define_mode_iterator", "VQ2BF", "[", "V16QI", "V8HI", "V8HF", "(" ]
GCC
i386
CPP
stmt_completion
CPU
25,528
[ ")", "_", "_", "U", ")", ";" ]
[ "_", "_", "builtin_ia32_storeupd128_mask", "(", "(", "_", "_", "v2df", "*", ")", "_", "_", "P", ",", "(", "_", "_", "v2df", ")", "_", "_", "A", ",", "(", "_", "_", "mmask8" ]
LLVM
Sparc
CPP
stmt_completion
CPU
25,529
[ "invalid instruction mnemonic", "<STR_LIT>", ")", ";" ]
[ "bool", "SparcAsmParser", "::", "MatchAndEmitInstruction", "(", "SMLoc", "IDLoc", ",", "unsigned", "&", "Opcode", ",", "SmallVectorImpl", "<", "MCParsedAsmOperand", "*", ">", "&", "Operands", ",", "MCStreamer", "&", "Out", ",", "unsigned", "&", "ErrorInfo", ",",...
LLVM
AMDGPU
CPP
stmt_completion
GPU
25,530
[ ")", "return", "false", ";" ]
[ "static", "bool", "hasDefinedInitializer", "(", "const", "GlobalValue", "*", "GV", ")", "{", "const", "GlobalVariable", "*", "GVar", "=", "dyn_cast", "<", "GlobalVariable", ">", "(", "GV", ")", ";", "if", "(", "!", "GVar", "||", "!", "GVar", "->", "hasIn...
LLVM
HSAIL
CPP
stmt_completion
Virtual ISA
25,531
[ ";" ]
[ "return", "mSemaphore", ".", "end", "(", ")" ]
LLVM
AArch64
TD
stmt_completion
CPU
25,532
[ ",", "FPR64", ",", "VPR128", ",", "neon_uimm1_bare", ">", "{" ]
[ "def", "FMLAddv_2D", ":", "NeonI_ScalarXIndexedElemArith_Constraint_Impl", "<", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "FPR64" ]
LLVM
Mips
TD
stmt_completion
CPU
25,533
[ ",", "vsetle_v8i16", ",", "MSA128HOpnd", ">", ";" ]
[ "class", "CLE_S_H_DESC", ":", "MSA_3R_DESC_BASE", "<", "<STR_LIT>" ]
LLVM
Hexagon
TD
stmt_completion
DSP
25,534
[ "<NUM_LIT>", ";" ]
[ "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "R29", "]", ";", "let", "Defs", "=", "[", "PC", ",", "R31", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "hasSideEffects", "=...
GCC
arm
MD
next_suggestion
CPU
25,535
[ "(", "zero_extend", ":", "V4SI", "(", "match_operand", ":", "V4HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
[ "(", "plus", ":", "V4SI", "(", "mult", ":", "V4SI", "(", "zero_extend", ":", "V4SI", "(", "match_operand", ":", "V4HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
ARM
TD
stmt_completion
CPU
25,536
[ "<NUM_LIT>", ";" ]
[ "def", "MVE_VSHL_immi32", ":", "MVE_VSHL_imm", "<", "<STR_LIT>", ",", "(", "ins", "imm0_31", ":", "$", "imm", ")", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "}", "=" ]
LLVM
Cpu0
CPP
next_suggestion
CPU
25,537
[ "}" ]
[ "getFrameRegister", "(", "const", "MachineFunction", "&", "MF", ")", "const", "{", "const", "TargetFrameLowering", "*", "TFI", "=", "MF", ".", "getTarget", "(", ")", ".", "getFrameLowering", "(", ")", ";", "return", "TFI", "->", "hasFP", "(", "MF", ")", ...
LLVM
ARM
CPP
next_suggestion
CPU
25,538
[ "SDValue", "Hi", "=", "DAG", ".", "getNode", "(", "Opc", ",", "dl", ",", "VT", ",", "ShOpHi", ",", "ShAmt", ")", ";" ]
[ "unsigned", "VTBits", "=", "VT", ".", "getSizeInBits", "(", ")", ";", "SDLoc", "dl", "(", "Op", ")", ";", "SDValue", "ShOpLo", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "ShOpHi", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>"...
LLVM
MCS51
CPP
next_suggestion
MPU
25,539
[ "}" ]
[ "assert", "(", "TotalBytes", "<=", "<NUM_LIT>", "&&", "<STR_LIT>", "return values greater than 8 bytes cannot be lowered", "<STR_LIT>", ")", ";", "if", "(", "TotalBytes", ">", "<NUM_LIT>", ")", "{", "TotalBytes", "=", "<NUM_LIT>", ";", "}", "else", "{", "TotalBytes"...
GCC
sparc
MD
stmt_completion
CPU
25,540
[ "<STR_LIT>", ")" ]
[ "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_cpu_unit", "<STR_LIT>" ]
GCC
i386
CPP
stmt_completion
CPU
25,541
[ "v32hf", ")", "_", "_", "C", ",", "(", "_", "_", "mmask32", ")", "_", "_", "U", ",", "_", "_", "R", ")", ";" ]
[ "return", "(", "_", "_", "m512h", ")", "_", "_", "builtin_ia32_vfnmaddph512_mask", "(", "(", "_", "_", "v32hf", ")", "_", "_", "A", ",", "(", "_", "_", "v32hf", ")", "_", "_", "B", ",", "(", "_", "_" ]
GCC
pa
CPP
program_repair
CPU
25,542
[ "<FIXS>", "enum", "machine_mode", "mode", "ATTRIBUTE_UNUSED", ";", "<FIXE>" ]
[ "intfunction_label_operand", "(", "op", ",", "mode", ")", "rtx", "op", ";", "<BUGS>", "enum", "machine_mode", "mode", ";", "<BUGE>", "{", "return", "GET_CODE", "(", "op", ")", "==", "SYMBOL_REF", "&&", "FUNCTION_NAME_P", "(", "XSTR", "(", "op", ",", "<NUM_...
LLVM
Mandarin
CPP
stmt_completion
CPU
25,543
[ "<STR_LIT>", ";" ]
[ "unsigned", "MandarinRegisterInfo", "::", "getFrameRegister", "(", "const", "MachineFunction", "&", "MF", ")", "const", "{", "const", "TargetFrameLowering", "*", "TFI", "=", "MF", ".", "getTarget", "(", ")", ".", "getFrameLowering", "(", ")", ";", "return", "T...
GCC
stormy16
MD
next_suggestion
CPU
25,544
[ "<STR_LIT>", ")" ]
[ "(", "not", ":", "HI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
25,545
[ ")", ";" ]
[ "SDValue", "FPSIdx", "=", "getFramePointerFrameIndex", "(", "DAG", ")", ";", "SDValue", "Ops", "[", "<NUM_LIT>", "]", "=", "{", "Chain", ",", "FPSIdx", "}", ";", "SDVTList", "VTs", "=", "DAG", ".", "getVTList", "(", "IntVT" ]
GCC
iq2000
CPP
program_repair
CPU
25,546
[ "<FIXS>", "rtx", "xplus0", "=", "XEXP", "(", "xinsn", ",", "<NUM_LIT>", ")", ";", "rtx", "xplus1", "=", "XEXP", "(", "xinsn", ",", "<NUM_LIT>", ")", ";", "enum", "rtx_code", "code0", ";", "enum", "rtx_code", "code1", ";", "<FIXE>" ]
[ "if", "(", "GET_CODE", "(", "xinsn", ")", "==", "PLUS", ")", "{", "<BUGS>", "register", "rtx", "xplus0", "=", "XEXP", "(", "xinsn", ",", "<NUM_LIT>", ")", ";", "register", "rtx", "xplus1", "=", "XEXP", "(", "xinsn", ",", "<NUM_LIT>", ")", ";", "regis...
GCC
c4x
MD
next_suggestion
DSP
25,547
[ "(", "clobber", "(", "reg", ":", "CC_NOOV", "<NUM_LIT>", ")", ")", "]" ]
[ "(", "plus", ":", "QF", "(", "match_operand", ":", "QF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
GCC
cris
MD
program_repair
MPU
25,548
[ "<FIXS>", "<FIXE>", "<FIXS>", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "\t", "<STR_LIT>", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "CRIS_CC0_REGNUM", ")", ")", "]", "<FIXE>" ]
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGS>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "matc...
LLVM
X86
CPP
stmt_completion
CPU
25,549
[ ")", "return", "false", ";" ]
[ "if", "(", "!", "VT", ".", "is128BitVector", "(", ")", ")", "return", "false", ";", "unsigned", "NumElems", "=", "VT", ".", "getVectorNumElements", "(", ")", ";", "if", "(", "NumElems", "!=", "<NUM_LIT>" ]
LLVM
PTX
CPP
next_suggestion
GPU
25,550
[ "else", "llvm_unreachable", "(", "<STR_LIT>", "Register not in register name map", "<STR_LIT>", ")", ";" ]
[ "if", "(", "RegNames", ".", "count", "(", "Reg", ")", ")", "return", "RegNames", ".", "find", "(", "Reg", ")", "->", "second", ".", "c_str", "(", ")", ";", "else", "if", "(", "Reg", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "return", "<STR_LIT>", ...
LLVM
Hexagon
TD
stmt_completion
DSP
25,551
[ "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_vabswsat", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_cf8126ae", ",", "TypeS_2op", ">", ",", "Enc_b9c5fb", "{", "let", "Inst", "{", ...
LLVM
Hexagon
TD
next_suggestion
DSP
25,552
[ "let", "Defs", "=", "[", "PC", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ...
LLVM
TVM
CPP
stmt_completion
Virtual ISA
25,553
[ "a", ")", ";" ]
[ "return", "arg0", "(", "c", ")", "&&", "arg1", "(", "b", ")", "&&", "noArg", "(" ]
GCC
rs6000
CPP
next_suggestion
CPU
25,554
[ "b", "=", "(", "_", "_", "vector", "signed", "char", ")", "vec_splats", "(", "_", "_", "m2", ")", ";" ]
[ "_", "_", "vector", "signed", "char", "a", ",", "b", ",", "c", ";", "a", "=", "(", "_", "_", "vector", "signed", "char", ")", "vec_splats", "(", "_", "_", "m1", ")", ";" ]
LLVM
AArch64
CPP
stmt_completion
CPU
25,555
[ "{" ]
[ "if", "(", "DCI", ".", "isBeforeLegalizeOps", "(", ")", ")", "return", "SDValue", "(", ")", ";", "EVT", "VT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "if", "(", "!", "VT", ".", "isVector", "(", ")", ")", "return", "SDValue", "("...
GCC
arm
CPP
stmt_completion
CPU
25,556
[ "int16x4_t", "_", "_", "b", ")", "{" ]
[ "vcle_s16", "(", "int16x4_t", "_", "_", "a", "," ]
LLVM
AArch64
TD
stmt_completion
CPU
25,557
[ "V64", ":", "$", "Vn", ")", ">", ";" ]
[ "def", ":", "InstAlias", "<", "<STR_LIT>", ",", "(", "NOTv8i8", "V64", ":", "$", "Vd", "," ]
GCC
ia64
CPP
program_repair
CPU
25,558
[ "<FIXS>", "if", "(", "!", "REG_P", "(", "reg", ")", "||", "!", "(", "GR_REGNO_P", "(", "REGNO", "(", "reg", ")", ")", "||", "FP_REGNO_P", "(", "REGNO", "(", "reg", ")", ")", ")", ")", "<FIXE>", "<FIXS>", "mem", "=", "SET_SRC", "(", "pat", ")", ...
[ "if", "(", "GET_CODE", "(", "pat", ")", "==", "COND_EXEC", ")", "pat", "=", "COND_EXEC_CODE", "(", "pat", ")", ";", "if", "(", "GET_CODE", "(", "pat", ")", "!=", "SET", ")", "return", "-", "<NUM_LIT>", ";", "reg", "=", "SET_DEST", "(", "pat", ")", ...
GCC
sparc
MD
stmt_completion
CPU
25,559
[ "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "reg", ":", "CCV", "CC_REG", ")", "(", "compare", ":", "CCV", "(", "plus", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "...
LLVM
ARM64
CPP
stmt_completion
CPU
25,560
[ "FrameIndexBase", ";" ]
[ "bool", "isFIBase", "(", ")", "const", "{", "return", "Kind", "==" ]
GCC
aarch64
CPP
next_suggestion
CPU
25,561
[ "}" ]
[ "vreinterpret_u64_u32", "(", "uint32x2_t", "_", "_", "a", ")", "{", "return", "(", "uint64x1_t", ")", "_", "_", "a", ";" ]
GCC
loongarch
MD
stmt_completion
CPU
25,562
[ "<STR_LIT>", ")" ]
[ "(", "le", "<STR_LIT>", ")", "(", "ordered", "<STR_LIT>", ")", "(", "ltgt", "<STR_LIT>", ")", "(", "ne", "<STR_LIT>", ")", "(", "ge", "<STR_LIT>", ")", "(", "gt", "<STR_LIT>", ")", "(", "unge" ]
LLVM
X86
CPP
stmt_completion
CPU
25,563
[ "(", ")", ";" ]
[ "MVT", "EltVT", "=", "VT", ".", "getVectorElementType", "(", ")", ";", "if", "(", "EltVT", "==", "MVT", "::", "i1", ")", "return", "InsertBitToMaskVector", "(", "Op", ",", "DAG", ")", ";", "SDLoc", "dl", "(", "Op", ")", ";", "SDValue", "N0", "=", "...
LLVM
AArch64
TD
next_suggestion
CPU
25,564
[ "let", "Constraints", "=", "cstr", ";" ]
[ "let", "TSFlags", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "FalseLanes", ".", "Value", ";", "let", "TSFlags", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "DestructiveInstType", ".", "Value", ";", "let", "TSFlags", "{", "<NUM_LIT>", "-", "<NUM_LIT>", ...
LLVM
X86
CPP
code_generation
CPU
25,565
[ "bool", "X86MCInstrAnalysis", "::", "evaluateBranch", "(", "const", "MCInst", "&", "Inst", ",", "uint64_t", "Addr", ",", "uint64_t", "Size", ",", "uint64_t", "&", "Target", ")", "const", "{", "if", "(", "Inst", ".", "getNumOperands", "(", ")", "==", "<NUM_...
[ "Given", "a", "branch", "instruction", "try", "to", "get", "the", "address", "the", "branch", "targets", "." ]
LLVM
AArch64
CPP
next_suggestion
CPU
25,566
[ "if", "(", "Kind", "==", "Entry", "->", "getValue", "(", ")", ".", "first", ")", "RegNum", "=", "Entry", "->", "getValue", "(", ")", ".", "second", ";" ]
[ "unsigned", "RegNum", "=", "<NUM_LIT>", ";", "if", "(", "(", "RegNum", "=", "matchSVEDataVectorRegName", "(", "Name", ")", ")", ")", "return", "Kind", "==", "RegKind", "::", "SVEDataVector", "?", "RegNum", ":", "<NUM_LIT>", ";", "if", "(", "(", "RegNum", ...
LLVM
X86
CPP
stmt_completion
CPU
25,567
[ ")", ";", "return", "NULL", ";" ]
[ "llvm_unreachable", "(", "<STR_LIT>", "visitFSRL Unimplemented X86 visit...", "<STR_LIT>" ]
LLVM
AArch64
CPP
next_suggestion
CPU
25,568
[ "return", "FI1", "==", "FI2", ";" ]
[ "static", "bool", "shouldClusterFI", "(", "const", "MachineFrameInfo", "&", "MFI", ",", "int", "FI1", ",", "int64_t", "Offset1", ",", "unsigned", "Opcode1", ",", "int", "FI2", ",", "int64_t", "Offset2", ",", "unsigned", "Opcode2", ")", "{", "if", "(", "MFI...
GCC
i386
CPP
stmt_completion
CPU
25,569
[ ";" ]
[ "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "nelt", ";", "i", "++", ")", "if", "(", "d", "->", "perm", "[", "i", "]", ">=", "nelt", ")", "{", "dsecond", ".", "perm", "[", "i", "/", "<NUM_LIT>", "+", "(", "i", ">=", "lane", "?", "lane"...
LLVM
Mips
CPP
next_suggestion
CPU
25,570
[ "BB", "=", "loop1MBB", ";" ]
[ "MachineRegisterInfo", "&", "RegInfo", "=", "MF", "->", "getRegInfo", "(", ")", ";", "const", "TargetRegisterClass", "*", "RC", "=", "getRegClassFor", "(", "MVT", "::", "getIntegerVT", "(", "Size", "*", "<NUM_LIT>", ")", ")", ";", "const", "TargetInstrInfo", ...
LLVM
Hexagon
TD
next_suggestion
DSP
25,571
[ "let", "isCompare", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isFP", ...
LLVM
R600
TD
next_suggestion
GPU
25,572
[ "let", "Itinerary", "=", "TransALU", ";" ]
[ "class", "MULLO_UINT_Common", "<", "bits", "<", "<NUM_LIT>", ">", "inst", ">", ":", "R600_2OP", "<", "inst", ",", "<STR_LIT>", ",", "[", "]", ">", "{", "let", "TransOnly", "=", "<NUM_LIT>", ";" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
25,573
[ "Ptr", "->", "replaceAllUsesWith", "(", "ReplNewPtr", ")", ";" ]
[ "Value", "*", "Ptr", "=", "getPointerOperandAndType", "(", "Element", ".", "Instr", ")", ";", "assert", "(", "Ptr", "&&", "<STR_LIT>", "No pointer operand", "<STR_LIT>", ")", ";", "Instruction", "*", "RealNewPtr", ";", "if", "(", "!", "Element", ".", "Offset...
GCC
sparc
CPP
stmt_completion
CPU
25,574
[ "(", "reg_class_t", "rclass", ")", "{" ]
[ "static", "inline", "bool", "general_or_i64_p" ]
GCC
i386
MD
next_suggestion
CPU
25,575
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VFH_128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_merge", ":", "VFH_128", "(", "plusminus", ":", "VFH_128", "(", "match_operand", ":", "VFH_128", "<NUM_LIT>", "<STR_LIT>"...
LLVM
Mips
CPP
stmt_completion
CPU
25,576
[ "(", "CN", "->", "getType", "(", ")", ")", ")", ")", ";" ]
[ "bool", "MipsTargetObjectFile", "::", "IsConstantInSmallSection", "(", "const", "DataLayout", "&", "DL", ",", "const", "Constant", "*", "CN", ",", "const", "TargetMachine", "&", "TM", ")", "const", "{", "return", "(", "static_cast", "<", "const", "MipsTargetMach...
LLVM
AMDGPU
CPP
next_suggestion
GPU
25,577
[ "}", "else", "if", "(", "SelBits", "==", "<NUM_LIT>", ")", "{" ]
[ "unsigned", "RHSValBits", "=", "<NUM_LIT>", "-", "RHSKnown", ".", "countMinSignBits", "(", ")", ";", "unsigned", "MaxValBits", "=", "std", "::", "min", "(", "LHSValBits", "+", "RHSValBits", ",", "<NUM_LIT>", "u", ")", ";", "if", "(", "MaxValBits", ">=", "<...
LLVM
PowerPC
CPP
next_suggestion
CPU
25,578
[ "FixedValue", "=", "(", "(", "FixedValue", ">>", "<NUM_LIT>", ")", "+", "(", "(", "FixedValue", "&", "<NUM_LIT>", ")", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ")", ")", "&", "<NUM_LIT>", ";" ]
[ "RelSymbol", "=", "A", ";", "if", "(", "!", "A", "->", "isUndefined", "(", ")", ")", "FixedValue", "-=", "Layout", ".", "getSymbolOffset", "(", "*", "A", ")", ";", "}", "else", "{", "const", "MCSection", "&", "Sec", "=", "A", "->", "getSection", "(...
GCC
aarch64
CPP
next_suggestion
CPU
25,579
[ "selected_arch", "=", "&", "all_architectures", "[", "selected_cpu", "->", "arch", "]", ";" ]
[ "explicit_arch", "=", "selected_arch", "->", "arch", ";", "}", "else", "{", "selected_cpu", "=", "aarch64_get_tune_cpu", "(", "aarch64_none", ")", ";", "aarch64_isa_flags", "=", "TARGET_CPU_DEFAULT", ">>", "<NUM_LIT>", ";", "}", "if", "(", "selected_tune", ")", ...
LLVM
X86
TD
stmt_completion
CPU
25,580
[ ">", ";" ]
[ "def", "ICXPort56", ":", "ProcResGroup", "<", "[", "ICXPort5", ",", "ICXPort6", "]" ]
GCC
pa
CPP
code_generation
CPU
25,581
[ "const", "char", "*", "pa_singlemove_string", "(", "rtx", "*", "operands", ")", "{", "HOST_WIDE_INT", "intval", ";", "if", "(", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", "==", "MEM", ")", "return", "<STR_LIT>", "stw %r1,%0", "<STR_LIT>", ";", ...
[ "Return", "the", "best", "assembler", "insn", "template", "for", "moving", "operands", "[", "1", "]", "into", "operands", "[", "0", "]", "as", "a", "fullword", "." ]
GCC
aarch64
CPP
stmt_completion
CPU
25,582
[ "dup_mode", ",", "src", ")", ")", ";" ]
[ "static", "bool", "aarch64_expand_sve_widened_duplicate", "(", "rtx", "dest", ",", "scalar_int_mode", "src_mode", ",", "rtx", "src", ")", "{", "if", "(", "src_mode", "!=", "TImode", ")", "{", "poly_uint64", "count", "=", "exact_div", "(", "GET_MODE_SIZE", "(", ...
LLVM
AArch64
TD
stmt_completion
CPU
25,583
[ ")", ")", "]", ">", ";" ]
[ "def", "v4i16", ":", "BaseSIMDTwoSameVector", "<", "<NUM_LIT>", ",", "U", ",", "<NUM_LIT>", ",", "opc", ",", "<NUM_LIT>", ",", "V64", ",", "asm", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "[", "(", "set", "(", "v4i16", "V64", ":", "$", "Rd", ")", ",",...
LLVM
Hexagon
TD
next_suggestion
DSP
25,584
[ "let", "opExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
X86
CPP
program_repair
CPU
25,585
[ "<FIXS>", "X86", "::", "CondCode", "X86", "::", "getCondFromCMovOpc", "(", "unsigned", "Opc", ")", "{", "<FIXE>" ]
[ "}", "<BUGS>", "static", "X86", "::", "CondCode", "getCondFromCMovOpc", "(", "unsigned", "Opc", ")", "{", "<BUGE>", "switch", "(", "Opc", ")", "{", "default", ":", "return", "X86", "::", "COND_INVALID", ";", "case", "X86", "::", "CMOVA16rm", ":", "case", ...
GCC
avr
MD
next_suggestion
MPU
25,586
[ "(", "clobber", "(", "reg", ":", "CC", "REG_CC", ")", ")", "]", ")", "]", ")" ]
[ "(", "zero_extend", ":", "HI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", "[", "(", "parallel", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "plus", ...
LLVM
AArch64
CPP
stmt_completion
CPU
25,587
[ "DL", ",", "MVT", "::", "Untyped", ",", "Ops", ")", ";" ]
[ "SmallVector", "<", "SDValue", ",", "<NUM_LIT>", ">", "Ops", ";", "Ops", ".", "push_back", "(", "CurDAG", "->", "getTargetConstant", "(", "RegClassIDs", "[", "Regs", ".", "size", "(", ")", "-", "<NUM_LIT>", "]", ",", "MVT", "::", "i32", ")", ")", ";", ...
LLVM
Hexagon
TD
next_suggestion
DSP
25,588
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "R29", "]", ";", "let", "Defs", "=", "[", "PC", ",", "R31", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "hasSideEffects", "=", "<NUM_LIT>", ";", "let", "isTaken", "=",...
LLVM
AArch64
TD
next_suggestion
CPU
25,589
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Imm", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Imm", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", ...
LLVM
Hexagon
TD
next_suggestion
DSP
25,590
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rt", ";", "let", "IClass", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rs", ";", "let", "Inst", "{...
GCC
rl78
CPP
next_suggestion
MPU
25,591
[ "}" ]
[ "switch", "(", "addrspace", ")", "{", "case", "ADDR_SPACE_GENERIC", ":", "return", "HImode", ";", "case", "ADDR_SPACE_NEAR", ":", "return", "HImode", ";", "case", "ADDR_SPACE_FAR", ":", "return", "SImode", ";", "default", ":", "gcc_unreachable", "(", ")", ";",...
GCC
rs6000
MD
next_suggestion
CPU
25,592
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "match_operand", ":", "GPR", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AArch64
TD
next_suggestion
CPU
25,593
[ "let", "ElementSize", "=", "zprty", ".", "ElementSize", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "opc", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", "{", "<NUM_LIT>", "-", "<...
LLVM
X86
CPP
program_repair
CPU
25,594
[ "<FIXS>", "std", "::", "string", "Msg", "=", "<STR_LIT>", "instruction requires:", "<STR_LIT>", ";", "unsigned", "Mask", "=", "<NUM_LIT>", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "(", "sizeof", "(", "ErrorInfoMissingFeature", ")", "*", ...
[ "if", "(", "(", "Match1", "==", "Match_MissingFeature", ")", "+", "(", "Match2", "==", "Match_MissingFeature", ")", "+", "(", "Match3", "==", "Match_MissingFeature", ")", "+", "(", "Match4", "==", "Match_MissingFeature", ")", "==", "<NUM_LIT>", ")", "{", "<B...
LLVM
SNES
TD
stmt_completion
DSP
25,595
[ ">", "{" ]
[ "def", "memspi", ":", "Operand", "<", "iPTR" ]
LLVM
X86
TD
program_repair
CPU
25,596
[ "<FIXS>", "def", "rr64", ":", "MMXSS38I", "opc", ",", "MRMSrcReg", ",", "(", "outs", "VR64", ":", "$", "dst", ")", ",", "<FIXE>", "<FIXS>", "def", "rm64", ":", "MMXSS38I", "opc", ",", "MRMSrcMem", ",", "(", "outs", "VR64", ":", "$", "dst", ")", ","...
[ "multiclass", "SS3I_binop_rm_int_mm", "bits", "<NUM_LIT>", ">", "opc", ",", "string", "OpcodeStr", ",", "Intrinsic", "IntId64", ">", "{", "let", "isCommutable", "=", "<NUM_LIT>", "in", "<BUGS>", "def", "rr64", ":", "SS38I", "opc", ",", "MRMSrcReg", ",", "(", ...
LLVM
X86
CPP
next_suggestion
CPU
25,597
[ "if", "(", "isAllOnesConstant", "(", "Op1", ")", "!=", "(", "CondCode", "==", "X86", "::", "COND_E", ")", ")", "Res", "=", "DAG", ".", "getNOT", "(", "DL", ",", "Res", ",", "Res", ".", "getValueType", "(", ")", ")", ";" ]
[ "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "VT", ",", "Cmp", ",", "Op1", ",", "Op2", ")", ";", "}", "if", "(", "SSECC", "<", "<NUM_LIT>", "||", "Subtarget", ".", "hasAVX", "(", ")", ")", "{", "SDValue", ...
LLVM
CellSPU
CPP
stmt_completion
MPU
25,598
[ "(", "OpNo", ")", ".", "getImm", "(", ")", ";" ]
[ "void", "printU32ImmOperand", "(", "const", "MachineInstr", "*", "MI", ",", "unsigned", "OpNo", ",", "raw_ostream", "&", "O", ")", "{", "O", "<<", "(", "unsigned", ")", "MI", "->", "getOperand" ]
GCC
s390
MD
next_suggestion
MPU
25,599
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "GPR", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "rotate", ":", "GPR", "(", "match_operand", ":", "GPR", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", ...