Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
tilegx
MD
stmt_completion
VLIW
26,100
[ ")", "]", ")" ]
[ "(", "match_operand", ":", "IVMODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
lm32
MD
stmt_completion
MPU
26,101
[ "<STR_LIT>", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "ior", "(", "match_code" ]
GCC
rs6000
MD
stmt_completion
CPU
26,102
[ "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "use", "(", "match_operand", ":", "V2DI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "use", "(", "match_operand", ":", "V4SI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "use", "(", "match_operand", ":", "V4SI", "<N...
LLVM
AArch64
CPP
next_suggestion
CPU
26,103
[ "for", "(", "const", "auto", "&", "Record", ":", "Updates", ")", "InsertionOrder", ".", "insert", "(", "std", "::", "make_pair", "(", "Record", ".", "C", ",", "InsertionOrder", ".", "size", "(", ")", ")", ")", ";" ]
[ "void", "AArch64PromoteConstant", "::", "sortUpdates", "(", "SmallVectorImpl", "<", "UpdateRecord", ">", "&", "Updates", ")", "{", "SmallDenseMap", "<", "const", "Constant", "*", ",", "unsigned", ",", "<NUM_LIT>", ">", "InsertionOrder", ";" ]
GCC
aarch64
CPP
stmt_completion
CPU
26,104
[ "_", "_", "c", ")", ";" ]
[ "vsri_n_s32", "(", "int32x2_t", "_", "_", "a", ",", "int32x2_t", "_", "_", "b", ",", "const", "int", "_", "_", "c", ")", "{", "return", "(", "int32x2_t", ")", "_", "_", "builtin_aarch64_ssri_nv2si", "(", "_", "_", "a", ",", "_", "_", "b", "," ]
LLVM
AArch64
TD
stmt_completion
CPU
26,105
[ "width", ")", ";" ]
[ "let", "ParserMatchClass", "=", "!", "cast", "<", "AsmOperandClass", ">", "(", "<STR_LIT>", "#" ]
GCC
avr
CPP
code_generation
MPU
26,106
[ "static", "void", "avr_move_bits", "(", "rtx", "*", "xop", ",", "unsigned", "int", "map", ",", "bool", "fixp_p", ",", "int", "*", "plen", ")", "{", "int", "t_bit_src", "=", "-", "<NUM_LIT>", ";", "for", "(", "int", "b", "=", "<NUM_LIT>", ";", "b", ...
[ "Insert", "bits", "from", "XOP", "[", "1", "]", "into", "XOP", "[", "0", "]", "according", "to", "MAP", ".", "XOP", "[", "0", "]", "and", "XOP", "[", "1", "]", "do", "n't", "overlap", ".", "If", "FIXP_P", "=", "true", ":", "Move", "all", "bits"...
LLVM
AMDGPU
CPP
stmt_completion
GPU
26,107
[ ",", "StoreSize", "/", "<NUM_LIT>", ")", ";" ]
[ "assert", "(", "StoreSize", "%", "<NUM_LIT>", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Store size not a multiple of 32", "<STR_LIT>", ")", ";", "return", "EVT", "::", "getVectorVT", "(", "Ctx", ",", "MVT", "::", "i32" ]
LLVM
Hexagon
TD
stmt_completion
DSP
26,108
[ ";" ]
[ "def", "A4_cmpbgt", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_85d5d03f", ",", "TypeS_3op", ">", ",", "Enc_c2b48e",...
LLVM
ARM
TD
stmt_completion
CPU
26,109
[ "=", "Idx", "{", "<NUM_LIT>", "}", ";" ]
[ "class", "MVE_VMOV_lane_16", "<", "string", "suffix", ",", "bit", "U", ",", "MVE_VMOV_lane_direction", "dir", ">", ":", "MVE_VMOV_lane", "<", "suffix", ",", "U", ",", "(", "ins", "MVEVectorIndex", "<", "<NUM_LIT>", ">", ":", "$", "Idx", ")", ",", "dir", ...
LLVM
AArch64
TD
stmt_completion
CPU
26,110
[ ")", ")", ">", ";" ]
[ "def", "Neon_High4float", ":", "PatFrag", "<", "(", "ops", "node", ":", "$", "in", ")", ",", "(", "extract_subvector", "(", "v4f32", "node", ":", "$", "in", ")", ",", "(", "iPTR", "<NUM_LIT>" ]
GCC
rs6000
CPP
stmt_completion
CPU
26,111
[ ",", "(", "_", "_", "v4si", ")", "_", "_", "B", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "vec_cmpgt", "(", "(", "_", "_", "v4si", ")", "_", "_", "A" ]
GCC
bpf
CPP
program_repair
Virtual ISA
26,112
[ "<FIXS>", "<FIXE>", "<FIXS>", "pack_field_expr", "(", "tree", "*", "args", ",", "enum", "btf_core_reloc_kind", "kind", ",", "enum", "bpf_builtins", "code", "ATTRIBUTE_UNUSED", ")", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "ret", ".", "reloc_decision", "=", "REPLACE...
[ "return", "<NUM_LIT>", ";", "}", "}", "<BUGS>", "static", "struct", "cr_localpack_field_expr_for_access_index", "(", "tree", "*", "args", ",", "enum", "btf_core_reloc_kind", "kind", ",", "enum", "bpf_builtins", "code", "ATTRIBUTE_UNUSED", ")", "{", "struct", "cr_loc...
GCC
aarch64
CPP
code_generation
CPU
26,113
[ "void", "aarch64_d_register_target_info", "(", "void", ")", "{", "const", "struct", "d_target_info_spec", "handlers", "[", "]", "=", "{", "{", "<STR_LIT>", "floatAbi", "<STR_LIT>", ",", "aarch64_d_handle_target_float_abi", "}", ",", "{", "NULL", ",", "NULL", "}", ...
[ "Implement", "TARGET_D_REGISTER_CPU_TARGET_INFO", "." ]
LLVM
AArch64
TD
stmt_completion
CPU
26,114
[ "<NUM_LIT>", ",", "SDLoc", "(", "N", ")", ",", "MVT", ":", ":", "i64", ")", ";" ]
[ "def", "SImmS16XForm", ":", "SDNodeXForm", "<", "imm", ",", "[", "{", "return", "CurDAG", "-", ">", "getTargetConstant", "(", "N", "-", ">", "getSExtValue", "(", ")", "/", "<NUM_LIT>", ",", "SDLoc", "(", "N", ")", ",", "MVT", ":", ":", "i64", ")", ...
LLVM
AArch64
CPP
stmt_completion
CPU
26,115
[ "::", "<STR_LIT>", ":" ]
[ "switch", "(", "MI", "->", "getOpcode", "(", ")", ")", "{", "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "unexpected opcode!", "<STR_LIT>", ")", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "...
LLVM
PowerPC
CPP
stmt_completion
CPU
26,116
[ "+", "MaskOffset", ")", "{" ]
[ "unsigned", "LittleEndianShifts", "[", "]", "=", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LI...
LLVM
X86
CPP
program_repair
CPU
26,117
[ "<FIXS>", "int", "EHRegOffset", "=", "getFrameIndexReference", "(", "MF", ",", "FI", ",", "UsedReg", ")", ".", "getFixed", "(", ")", ";", "int", "EndOffset", "=", "-", "EHRegOffset", "-", "EHRegSize", ";", "<FIXE>" ]
[ "}", "Register", "UsedReg", ";", "<BUGS>", "int64_t", "EHRegOffset", "=", "getFrameIndexReference", "(", "MF", ",", "FI", ",", "UsedReg", ")", ".", "getFixed", "(", ")", ";", "int64_t", "EndOffset", "=", "-", "EHRegOffset", "-", "EHRegSize", ";", "<BUGE>", ...
LLVM
Hexagon
TD
next_suggestion
DSP
26,118
[ "}" ]
[ "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Ins...
LLVM
X86
TD
next_suggestion
CPU
26,119
[ "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";" ]
[ "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
GCC
rs6000
MD
stmt_completion
CPU
26,120
[ ")" ]
[ "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>" ]
LLVM
X86
TD
program_repair
CPU
26,121
[ "<FIXS>", "TB", ",", "OpSize16", ",", "Sched", "[", "WriteBSF", "]", ">", ";", "<FIXE>", "<FIXS>", "TB", ",", "OpSize16", ",", "Sched", "[", "WriteBSFLd", "]", ">", ";", "<FIXE>", "<FIXS>", "TB", ",", "OpSize32", ",", "Sched", "[", "WriteBSF", "]", "...
[ "def", "BSF16rr", ":", "I", "<NUM_LIT>", ",", "MRMSrcReg", ",", "(", "outs", "GR16", ":", "$", "dst", ")", ",", "(", "ins", "GR16", ":", "$", "src", ")", ",", "<STR_LIT>", ",", "[", "(", "set", "GR16", ":", "$", "dst", ",", "EFLAGS", ",", "(", ...
GCC
sparc
CPP
code_generation
CPU
26,122
[ "static", "void", "emit_save_or_restore_local_in_regs", "(", "rtx", "base", ",", "int", "offset", ",", "sorr_act_t", "action", ")", "{", "if", "(", "offset", "<", "-", "<NUM_LIT>", "||", "offset", "+", "<NUM_LIT>", "*", "UNITS_PER_WORD", ">", "<NUM_LIT>", ")",...
[ "Emit", "code", "to", "save/restore", "call-saved", "local", "and", "in", "registers", "." ]
LLVM
PowerPC
CPP
stmt_completion
CPU
26,123
[ "::", "V_SET0H", ":" ]
[ "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "Unknown rematerializable operation!", "<STR_LIT>", ")", ";", "break", ";", "case", "PPC", "::", "LI", ":", "case", "PPC", "::", "LI8", ":", "case", "PPC", "::", "LIS", ":", "case", "PPC", "::", "LIS8", ...
GCC
mips
CPP
next_suggestion
CPU
26,124
[ "}" ]
[ "if", "(", "df_regs_ever_live_p", "(", "regno", ")", ")", "return", "true", ";", "if", "(", "crtl", "->", "profile", "&&", "MIPS_SAVE_REG_FOR_PROFILING_P", "(", "regno", ")", ")", "return", "true", ";", "if", "(", "cfun", "->", "machine", "->", "global_poi...
LLVM
OR1K
CPP
stmt_completion
CPU
26,125
[ "||", "TRI", "->", "needsStackRealignment", "(", "MF", ")", ")", ";" ]
[ "const", "MachineFrameInfo", "*", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "const", "TargetRegisterInfo", "*", "TRI", "=", "MF", ".", "getSubtarget", "(", ")", ".", "getRegisterInfo", "(", ")", ";", "return", "(", "MF", ".", "getTarget", "("...
GCC
aarch64
CPP
program_repair
CPU
26,126
[ "<FIXS>", "case", "CONST", ":", "if", "(", "!", "VECTOR_MODE_P", "(", "GET_MODE", "(", "x", ")", ")", ")", "<FIXE>", "<FIXS>", "output_addr_const", "(", "asm_out_file", ",", "x", ")", ";", "break", ";", "<FIXE>", "<FIXS>", "case", "CONST_VECTOR", ":", "i...
[ "asm_fprintf", "(", "f", ",", "<STR_LIT>", "%wd", "<STR_LIT>", ",", "INTVAL", "(", "x", ")", ")", ";", "break", ";", "<BUGS>", "case", "CONST_VECTOR", ":", "if", "(", "GET_MODE_CLASS", "(", "GET_MODE", "(", "x", ")", ")", "==", "MODE_VECTOR_INT", ")", ...
GCC
sh
MD
stmt_completion
CPU
26,127
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_cpu_unit" ]
GCC
pdp11
MD
next_suggestion
MPU
26,128
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "float_truncate", ":", "SF", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR...
LLVM
PowerPC
TD
next_suggestion
CPU
26,129
[ "}" ]
[ "let", "ParserMatchClass", "=", "PPCU2ImmAsmOperand", ";", "let", "OperandType", "=", "<STR_LIT>", ";" ]
LLVM
LoongArch
CPP
stmt_completion
CPU
26,130
[ "(", "*", "MIB", ")", ";" ]
[ "return", "<NUM_LIT>", ";", "}", "MachineInstrBuilder", "MIB", "=", "BuildMI", "(", "&", "MBB", ",", "DL", ",", "get", "(", "Cond", "[", "<NUM_LIT>", "]", ".", "getImm", "(", ")", ")", ")", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "...
LLVM
AArch64
TD
next_suggestion
CPU
26,131
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "{", "Immd", "{", "<NUM_LIT>", "}", ",", "Immd", "{", "<NUM_LIT>", "}", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}",...
GCC
i386
MD
next_suggestion
CPU
26,132
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
arm
CPP
next_suggestion
CPU
26,133
[ "offset", "+=", "i", "-", "UNITS_PER_WORD", ";" ]
[ "nelt_v16", "=", "GET_MODE_NUNITS", "(", "V16QImode", ")", ";", "if", "(", "length", ">=", "nelt_v16", "&&", "unaligned_access", "&&", "!", "BYTES_BIG_ENDIAN", ")", "mode", "=", "V16QImode", ";", "else", "mode", "=", "V8QImode", ";", "nelt_mode", "=", "GET_M...
GCC
arm
CPP
code_generation
CPU
26,134
[ "bool", "function_checker", "::", "require_immediate_range", "(", "unsigned", "int", "rel_argno", ",", "HOST_WIDE_INT", "min", ",", "HOST_WIDE_INT", "max", ")", "{", "unsigned", "int", "argno", "=", "m_base_arg", "+", "rel_argno", ";", "if", "(", "!", "argument_...
[ "Check", "that", "argument", "REL_ARGNO", "is", "an", "integer", "constant", "expression", "in", "the", "range", "[", "MIN", ",", "MAX", "]", ".", "REL_ARGNO", "counts", "from", "the", "end", "of", "the", "predication", "arguments", "." ]
GCC
i386
MD
program_repair
CPU
26,135
[ "<FIXS>", "(", "match_operand", ":", "DWI", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "<FIXE>" ]
[ "[", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", "(", "sign_extend", ":", "DWI", ">", "(", "match_operand", ":", "SWI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "<BUGS>", "(", "match_operand...
LLVM
Mips
CPP
stmt_completion
CPU
26,136
[ ";" ]
[ "const", "MipsRegisterInfo", "&", "MipsSEInstrInfo", "::", "getRegisterInfo", "(", ")", "const", "{", "return", "RI" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
26,137
[ ")", ";" ]
[ "return", "AMDGPU", "::", "IsaInfo", "::", "getMaxWorkGroupsPerCU", "(", "this", ",", "FlatWorkGroupSize" ]
GCC
i386
MD
program_repair
CPU
26,138
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", "<BUGE>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(", "define_insn", "<STR_LIT>" ]
LLVM
Mips
CPP
stmt_completion
CPU
26,139
[ "(", "MF", ")", ";" ]
[ "const_cast", "<", "TargetLoweringObjectFile", "&", ">", "(", "getObjFileLowering", "(", ")", ")", ".", "Initialize", "(", "OutContext", ",", "TM", ")", ";", "MipsFI", "=", "MF", ".", "getInfo", "<", "MipsFunctionInfo", ">", "(", ")", ";", "if", "(", "Su...
LLVM
ARM64
TD
stmt_completion
CPU
26,140
[ "<NUM_LIT>", "}", "=", "Rd", ";" ]
[ "class", "BaseCRC32", "<", "bit", "sf", ",", "bits", "<", "<NUM_LIT>", ">", "sz", ",", "bit", "C", ",", "RegisterClass", "StreamReg", ",", "SDPatternOperator", "OpNode", ",", "string", "asm", ">", ":", "I", "<", "(", "outs", "GPR32", ":", "$", "Rd", ...
LLVM
Mips
CPP
stmt_completion
CPU
26,141
[ ".", "getMCSubtargetInfo", "(", ")", ")", ";" ]
[ "for", "(", "const", "MachineOperand", "&", "MO", ":", "llvm", "::", "drop_begin", "(", "MI", ".", "operands", "(", ")", ",", "MI", ".", "getDesc", "(", ")", ".", "getNumOperands", "(", ")", ")", ")", "{", "if", "(", "MO", ".", "isMCSymbol", "(", ...
LLVM
ARM
CPP
stmt_completion
CPU
26,142
[ "it", ";" ]
[ "isThumbMode", "=" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
26,143
[ "for", "(", "SDValue", "&", "Elt", ":", "Elts", ")", "Elt", "=", "DAG", ".", "getNode", "(", "ISD", "::", "TRUNCATE", ",", "DL", ",", "MVT", "::", "i16", ",", "Elt", ")", ";" ]
[ "if", "(", "(", "LoadVT", ".", "getVectorNumElements", "(", ")", "%", "<NUM_LIT>", ")", "==", "<NUM_LIT>", ")", "{", "FittingLoadVT", "=", "EVT", "::", "getVectorVT", "(", "*", "DAG", ".", "getContext", "(", ")", ",", "LoadVT", ".", "getVectorElementType",...
GCC
arm
MD
next_suggestion
CPU
26,144
[ "(", "const_int", "<NUM_LIT>", ")" ]
[ "[", "(", "set", "(", "attr", "<STR_LIT>", ")", "(", "if_then_else", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
s390
CPP
code_generation
MPU
26,145
[ "static", "void", "s390_register_info", "(", ")", "{", "int", "i", ";", "char", "clobbered_regs", "[", "<NUM_LIT>", "]", ";", "gcc_assert", "(", "!", "epilogue_completed", ")", ";", "if", "(", "reload_completed", ")", "s390_regs_ever_clobbered", "(", "clobbered_...
[ "Fill", "cfun-", ">", "machine", "with", "info", "about", "register", "usage", "of", "current", "function", ".", "Return", "in", "CLOBBERED_REGS", "which", "GPRs", "are", "currently", "considered", "set", "." ]
LLVM
SNES
TD
stmt_completion
DSP
26,146
[ "<", "iPTR", ">", "{" ]
[ "def", "memspi", ":", "Operand" ]
LLVM
X86
CPP
next_suggestion
CPU
26,147
[ "SDValue", "Ch1", "=", "DAG", ".", "getStore", "(", "Store", "->", "getChain", "(", ")", ",", "DL", ",", "Value1", ",", "Ptr1", ",", "Store", "->", "getPointerInfo", "(", ")", ".", "getWithOffset", "(", "HalfOffset", ")", ",", "Store", "->", "getOrigin...
[ "SDLoc", "DL", "(", "Store", ")", ";", "SDValue", "Value0", ",", "Value1", ";", "std", "::", "tie", "(", "Value0", ",", "Value1", ")", "=", "splitVector", "(", "StoredVal", ",", "DAG", ",", "DL", ")", ";", "unsigned", "HalfOffset", "=", "Value0", "."...
LLVM
ARM
CPP
stmt_completion
CPU
26,148
[ "{" ]
[ "void", "processFixupValue", "(", "const", "MCAssembler", "&", "Asm", ",", "const", "MCAsmLayout", "&", "Layout", ",", "const", "MCFixup", "&", "Fixup", ",", "const", "MCFragment", "*", "DF", ",", "MCValue", "&", "Target", ",", "uint64_t", "&", "Value", ",...
LLVM
Hexagon
TD
program_repair
DSP
26,149
[ "<FIXS>", "let", "isFP", "=", "<NUM_LIT>", ",", "hasNewValue", "=", "<NUM_LIT>", ",", "isCodeGenOnly", "=", "<NUM_LIT>", "in", "<FIXE>" ]
[ "}", "<BUGS>", "let", "Uses", "=", "[", "USR", "]", ",", "isFP", "=", "<NUM_LIT>", ",", "hasNewValue", "=", "<NUM_LIT>", ",", "isCodeGenOnly", "=", "<NUM_LIT>", "in", "<BUGE>", "def", "F2_sffma_sc", ":", "MInst", "(", "outs", "IntRegs", ":", "$", "Rx", ...
LLVM
X86
CPP
stmt_completion
CPU
26,150
[ "sub_8bit", ")", "Idx", "=", "X86", "::", "sub_8bit_hi", ";" ]
[ "if", "(", "!", "Is64Bit", "&&", "Idx", "==", "X86", "::" ]
LLVM
X86
CPP
stmt_completion
CPU
26,151
[ "I", "!=", "E", ";", "++", "I", ")", "MadeChange", "|=", "processBasicBlock", "(", "MF", ",", "*", "I", ")", ";" ]
[ "const", "TargetRegisterClass", "*", "RC", "=", "&", "X86", "::", "VR256RegClass", ";", "for", "(", "TargetRegisterClass", "::", "iterator", "i", "=", "RC", "->", "begin", "(", ")", ",", "e", "=", "RC", "->", "end", "(", ")", ";", "i", "!=", "e", "...
LLVM
X86
CPP
next_suggestion
CPU
26,152
[ "NewOpcode", "=", "isINC", "?", "X86", "::", "INC64r", ":", "X86", "::", "DEC64r", ";" ]
[ "MachineInstr", "&", "MI", "=", "*", "I", ";", "int", "Opcode", "=", "MI", ".", "getOpcode", "(", ")", ";", "if", "(", "!", "isLEA", "(", "Opcode", ")", ")", "return", "false", ";", "if", "(", "isLEASimpleIncOrDec", "(", "MI", ")", "&&", "TII", "...
GCC
v850
MD
program_repair
MPU
26,153
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_L...
LLVM
X86
CPP
stmt_completion
CPU
26,154
[ "DbgLoc", ",", "TII", ".", "get", "(", "Opc", ")", ",", "ResultReg", ")", ";" ]
[ "unsigned", "Opc", "=", "<NUM_LIT>", ";", "bool", "HasAVX", "=", "Subtarget", "->", "hasAVX", "(", ")", ";", "bool", "HasAVX512", "=", "Subtarget", "->", "hasAVX512", "(", ")", ";", "switch", "(", "VT", ".", "SimpleTy", ")", "{", "default", ":", "retur...
GCC
sparc
MD
next_suggestion
CPU
26,155
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AArch64
TD
stmt_completion
CPU
26,156
[ "<NUM_LIT>", ",", "Load", "}", ",", "<NUM_LIT>", ",", "asm_insn", ",", "asm_opnds", ",", "<STR_LIT>", ",", "oops", ",", "iops", ">", "{" ]
[ "class", "MemTagVector", "<", "bit", "Load", ",", "string", "asm_insn", ",", "string", "asm_opnds", ",", "dag", "oops", ",", "dag", "iops", ">", ":", "BaseMemTag", "<", "{" ]
GCC
sh
CPP
stmt_completion
CPU
26,157
[ "j", ">=", "<NUM_LIT>", ";", "j", "--", ")", "mark_use", "(", "XVECEXP", "(", "x", ",", "i", ",", "j", ")", ",", "reg_set_block", ")", ";" ]
[ "int", "nregs", "=", "(", "regno", "<", "FIRST_PSEUDO_REGISTER", "?", "HARD_REGNO_NREGS", "(", "regno", ",", "GET_MODE", "(", "x", ")", ")", ":", "<NUM_LIT>", ")", ";", "do", "{", "reg_set_block", "[", "regno", "+", "nregs", "-", "<NUM_LIT>", "]", "=", ...
LLVM
Hexagon
CPP
program_repair
DSP
26,158
[ "<FIXS>", "HII", ".", "loadRegFromStackSlot", "(", "MBB", ",", "MI", ",", "Reg", ",", "FI", ",", "RC", ",", "&", "HRI", ",", "Register", "(", ")", ")", ";", "<FIXE>" ]
[ "Register", "Reg", "=", "I", ".", "getReg", "(", ")", ";", "const", "TargetRegisterClass", "*", "RC", "=", "HRI", ".", "getMinimalPhysRegClass", "(", "Reg", ")", ";", "int", "FI", "=", "I", ".", "getFrameIdx", "(", ")", ";", "<BUGS>", "HII", ".", "lo...
GCC
sparc
MD
next_suggestion
CPU
26,159
[ "return", "TARGET_SPARCLET" ]
[ "(", "mult", ":", "DI", "(", "sign_extend", ":", "DI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "sign_extend", ":", "DI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ...
GCC
i386
MD
stmt_completion
CPU
26,160
[ ")", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
26,161
[ ";" ]
[ "Packet", ".", "clear", "(", ")" ]
GCC
rl78
MD
stmt_completion
MPU
26,162
[ ")", ")", "]" ]
[ "[", "(", "set", "(", "pc", ")", "(", "if_then_else", "(", "match_operator", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")"...
LLVM
R600
CPP
stmt_completion
GPU
26,163
[ ")", ".", "getReg", "(", ")", ")", ";" ]
[ "unsigned", "SIMCCodeEmitter", "::", "GPRAlign", "(", "const", "MCInst", "&", "MI", ",", "unsigned", "OpNo", ",", "unsigned", "shift", ")", "const", "{", "unsigned", "regCode", "=", "getRegBinaryCode", "(", "MI", ".", "getOperand", "(", "OpNo" ]
GCC
i386
MD
next_suggestion
CPU
26,164
[ "(", "match_operand", ":", "V4SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V4SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_merge", ":", "V4SF", "(", "unspec", ":", "V4SF", "[", "(", "match_operand", ":", "V4SF", "<NUM_LIT>", "<STR_LIT>", "<ST...
GCC
nds32
CPP
next_suggestion
CPU
26,165
[ "return", "simplify_gen_subreg", "(", "SImode", ",", "reg", ",", "DImode", ",", "high_part_offset", ")", ";" ]
[ "rtx", "nds32_di_high_part_subreg", "(", "rtx", "reg", ")", "{", "unsigned", "high_part_offset", "=", "subreg_highpart_offset", "(", "SImode", ",", "DImode", ")", ";" ]
LLVM
PowerPC
CPP
program_repair
CPU
26,166
[ "<FIXS>", "unsigned", "NumBytes", "=", "PPCFrameLowering", "::", "getLinkageSize", "(", "isPPC64", ",", "true", ")", ";", "unsigned", "nAltivecParamsAtEnd", "=", "<NUM_LIT>", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "!=", "NumOps", ";", ...
[ "CallConv", "==", "CallingConv", "::", "Fast", ")", "MF", ".", "getInfo", "PPCFunctionInfo", ">", "(", ")", "->", "setHasFastCall", "(", ")", ";", "<BUGS>", "unsigned", "nAltivecParamsAtEnd", "=", "<NUM_LIT>", ";", "unsigned", "NumBytes", "=", "CalculateParamete...
LLVM
PowerPC
CPP
stmt_completion
CPU
26,167
[ "::", "make_pair", "(", "<NUM_LIT>", "U", ",", "&", "PPC", "::", "QFRCRegClass", ")", ";" ]
[ "if", "(", "VT", "==", "MVT", "::", "i64", "&&", "Subtarget", ".", "isPPC64", "(", ")", ")", "return", "std", "::", "make_pair", "(", "<NUM_LIT>", "U", ",", "&", "PPC", "::", "G8RCRegClass", ")", ";", "return", "std", "::", "make_pair", "(", "<NUM_LI...
LLVM
AArch64
TD
stmt_completion
CPU
26,168
[ "]", ",", "(", "instrs", "LDNPSi", ")", ">", ";" ]
[ "def", ":", "InstRW", "<", "[", "A64FXWrite_LDNP", ",", "WriteLDHi" ]
LLVM
ARM
TD
stmt_completion
CPU
26,169
[ "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", ...
GCC
iq2000
CPP
code_generation
CPU
26,170
[ "static", "void", "iq2000_annotate_frame_insn", "(", "rtx", "insn", ",", "rtx", "dwarf_pattern", ")", "{", "RTX_FRAME_RELATED_P", "(", "insn", ")", "=", "<NUM_LIT>", ";", "REG_NOTES", "(", "insn", ")", "=", "alloc_EXPR_LIST", "(", "REG_FRAME_RELATED_EXPR", ",", ...
[ "Make", "INSN", "frame", "related", "and", "note", "that", "it", "performs", "the", "frame-related", "operation", "DWARF_PATTERN", "." ]
GCC
nds32
CPP
code_generation
CPU
26,171
[ "static", "void", "nds32_emit_stack_v3pop", "(", "rtx", "Rb", ",", "rtx", "Re", ",", "rtx", "En4", "ATTRIBUTE_UNUSED", ",", "rtx", "imm8u", ")", "{", "int", "regno", ";", "int", "num_use_regs", ";", "int", "par_index", ";", "int", "offset", ";", "rtx", "...
[ "Function", "to", "create", "a", "parallel", "rtx", "pattern", "which", "presents", "stack", "v3pop", "behavior", ".", "The", "overall", "concept", "are", ":", "``", "pop", "registers", "from", "memory", "''", ",", "``", "adjust", "stack", "pointer", "''", ...
GCC
stormy16
MD
stmt_completion
CPU
26,172
[ "]", ")" ]
[ "<STR_LIT>", ")", "]", ")", "(", "pc", ")", "(", "label_ref", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "(", "clobber", "(", "reg", ":", "BI", "CARRY_REG", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_a...
LLVM
Hexagon
CPP
next_suggestion
DSP
26,173
[ "if", "(", "SU", "->", "isTopReady", "(", ")", ")", "Top", ".", "removeReady", "(", "SU", ")", ";" ]
[ "SU", "=", "TopCand", ".", "SU", ";", "}", "IsTopNode", "=", "true", ";", "}", "else", "if", "(", "ForceBottomUp", ")", "{", "SU", "=", "Bot", ".", "pickOnlyChoice", "(", ")", ";", "if", "(", "!", "SU", ")", "{", "SchedCandidate", "BotCand", ";", ...
LLVM
ARM
CPP
next_suggestion
CPU
26,174
[ "}" ]
[ "bool", "isThumb", "(", ")", "const", "{", "return", "isThumbMode", ";" ]
GCC
sparc
CPP
program_repair
CPU
26,175
[ "<FIXS>", "int", ",", "int", ")", ")", ";", "<FIXE>", "<FIXS>", "create_simple_focus_bits", "(", "high_bits", ",", "low_bits", ",", "lowest_bit_set", ",", "shift", ")", "<FIXE>", "<FIXS>", "int", "lowest_bit_set", ",", "shift", ";", "<FIXE>" ]
[ "static", "unsigned", "HOST_WIDE_INT", "create_simple_focus_bitsPROTO", "(", "(", "unsigned", "HOST_WIDE_INT", ",", "unsigned", "HOST_WIDE_INT", ",", "<BUGS>", "int", ",", "int", ",", "int", ")", ")", ";", "<BUGE>", "static", "unsigned", "HOST_WIDE_INT", "<BUGS>", ...
LLVM
ARM
CPP
next_suggestion
CPU
26,176
[ "}" ]
[ "Inst", ".", "addOperand", "(", "MCOperand", "::", "CreateImm", "(", "<NUM_LIT>", "-", "Val", ")", ")", ";", "return", "MCDisassembler", "::", "Success", ";" ]
LLVM
ARM
CPP
next_suggestion
CPU
26,177
[ "switch", "(", "PW", ")", "{" ]
[ "}", "}", "if", "(", "slice", "(", "insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", "==", "<NUM_LIT>", "&&", "slice", "(", "insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", "==", "<NUM_LIT>", ")", "{", "unsigned", "PW", "=", "slice", "(", "insn", ",",...
LLVM
Hexagon
TD
next_suggestion
DSP
26,178
[ "}" ]
[ "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "LC0", ",", "P3", ",", "SA0", ",", "USR", "]", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_LIT>", ";", "let", "isExtentSigned", "=", "<NUM_LIT>",...
LLVM
ARM
CPP
next_suggestion
CPU
26,179
[ "O", "<<", "<STR_LIT>", ", ", "<STR_LIT>", "<<", "<STR_LIT>", "::", "<STR_LIT>", "(", "<STR_LIT>", "::", "<STR_LIT>", "(", "MO3", ".", "getImm", "(", ")", ")", ")", "<<", "getRegisterName", "(", "MO2", ".", "getReg", "(", ")", ")", ";" ]
[ "const", "MCOperand", "&", "MO2", "=", "MI", "->", "getOperand", "(", "Op", "+", "<NUM_LIT>", ")", ";", "const", "MCOperand", "&", "MO3", "=", "MI", "->", "getOperand", "(", "Op", "+", "<NUM_LIT>", ")", ";", "O", "<<", "<STR_LIT>", "[", "<STR_LIT>", ...
GCC
mips
CPP
program_repair
CPU
26,180
[ "<FIXS>", "*", "total", "=", "(", "speed", "?", "mips_cost", "->", "int_mult_si", "*", "<NUM_LIT>", "+", "<NUM_LIT>", ":", "COSTS_N_INSNS", "(", "ISA_HAS_MUL3", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ")", ")", ";", "else", "if", "(", "!", "speed", ")", "<FI...
[ "else", "if", "(", "mode", "==", "DImode", "&&", "!", "TARGET_64BIT", ")", "<BUGS>", "*", "total", "=", "(", "optimize_size", "?", "COSTS_N_INSNS", "(", "ISA_HAS_MUL3", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ")", ":", "mips_cost", "->", "int_mult_si", "*", "<...
LLVM
X86
CPP
next_suggestion
CPU
26,181
[ "int", "HiByteShift", "=", "Rotation", "*", "Scale", ";" ]
[ "int", "LaneIdx", "=", "(", "Mask", "[", "l", "+", "i", "]", "%", "NumElts", ")", "-", "l", ";", "if", "(", "LaneIdx", "<", "<NUM_LIT>", "||", "LaneIdx", ">=", "NumLaneElts", ")", "return", "SDValue", "(", ")", ";", "int", "StartIdx", "=", "i", "...
GCC
s390
CPP
program_repair
MPU
26,182
[ "<FIXS>", "&&", "!", "SYMBOL_FLAG_NOTALIGN2_P", "(", "symref", ")", "<FIXE>" ]
[ "if", "(", "in_p", "&&", "s390_loadrelative_operand_p", "(", "x", ",", "&", "symref", ",", "&", "offset", ")", "&&", "mode", "==", "Pmode", "<BUGS>", "&&", "!", "SYMBOL_REF_ALIGN1_P", "(", "symref", ")", "<BUGE>", "&&", "(", "offset", "&", "<NUM_LIT>", "...
GCC
aarch64
MD
stmt_completion
CPU
26,183
[ "<STR_LIT>", ")" ]
[ "(", "define_int_attr", "last_op", "[", "(", "UNSPEC_CLASTA", "<STR_LIT>", ")", "(", "UNSPEC_CLASTB" ]
LLVM
Hexagon
TD
next_suggestion
DSP
26,184
[ "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>", ";" ]
[ "def", "J4_cmplt_t_jumpnv_nt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rt32", ",", "IntRegs", ":", "$", "Ns8", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_b343892a", ",", "TypeNCJ", ">", ",", ...
LLVM
ARM
CPP
stmt_completion
CPU
26,185
[ "==", "Reloc", "::", "PIP", ";" ]
[ "return", "TM", ".", "getRelocationModel", "(", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
26,186
[ "}" ]
[ "def", "L2_loadbzw2_pi", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ",", "IntRegs", ":", "$", "Rx32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rx32in", ",", "s4_1Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_44d3da28", ...
LLVM
Hexagon
TD
stmt_completion
DSP
26,187
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
ARM
CPP
next_suggestion
CPU
26,188
[ "if", "(", "Imm1", "&", "~", "<NUM_LIT>", ")", "{" ]
[ "MCAsmLexer", "&", "Lexer", "=", "getLexer", "(", ")", ";", "int64_t", "Imm1", ",", "Imm2", ";", "SMLoc", "S", "=", "Parser", ".", "getTok", "(", ")", ".", "getLoc", "(", ")", ";", "if", "(", "Parser", ".", "getTok", "(", ")", ".", "is", "(", "...
GCC
v850
MD
program_repair
MPU
26,189
[ "<FIXS>", "<STR_LIT>", "<FIXE>", "<FIXS>", "(", "define_insn_and_split", "<STR_LIT>", "<FIXE>" ]
[ "[", "(", "reg", ":", "CC", "CC_REGNUM", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ...
LLVM
AArch64
CPP
stmt_completion
CPU
26,190
[ "MRI", ",", "TRI", ")", ";" ]
[ "bool", "AArch64RegisterBankInfo", "::", "onlyDefinesFP", "(", "const", "MachineInstr", "&", "MI", ",", "const", "MachineRegisterInfo", "&", "MRI", ",", "const", "TargetRegisterInfo", "&", "TRI", ")", "const", "{", "switch", "(", "MI", ".", "getOpcode", "(", "...
LLVM
X86
TD
program_repair
CPU
26,191
[ "<FIXS>", "(", "VMOVSSrr", "(", "v4f32", "(", "AVX_SET0PS", ")", ")", ",", "FR32", ":", "$", "src", ")", ">", ";", "<FIXE>", "<FIXS>", "(", "VMOVSSrr", "(", "v4f32", "(", "AVX_SET0PS", ")", ")", ",", "<FIXE>", "<FIXS>", "(", "VMOVSSrr", "(", "v4i32",...
[ "def", ":", "Pat", "(", "v4f32", "(", "X86vzmovl", "(", "v4f32", "(", "scalar_to_vector", "FR32", ":", "$", "src", ")", ")", ")", ")", ",", "<BUGS>", "(", "VMOVSSrr", "(", "v4f32", "(", "V_SET0PS", ")", ")", ",", "FR32", ":", "$", "src", ")", ">"...
GCC
ia64
MD
next_suggestion
CPU
26,192
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "float_truncate", ":", "SF", "(", "minus", ":", "XF", "(", "match_operand", ":", "XF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", ...
LLVM
AArch64
TD
program_repair
CPU
26,193
[ "<FIXS>", "def", "CyWriteCopyToFPR", ":", "WriteSequence", "[", "WriteVLD", ",", "WriteVq", "]", ">", ";", "<FIXE>" ]
[ "def", ":", "InstRW", "[", "WriteLD", "]", ",", "(", "instrs", "FMOVSWr", ",", "FMOVDXr", ",", "FMOVDXHighr", ")", ">", ";", "<BUGS>", "def", "CyWriteCopyToFPR", ":", "WriteSequence", "[", "WriteVLD", ",", "WriteV", "]", ">", ";", "<BUGE>", "def", ":", ...
LLVM
X86
TD
program_repair
CPU
26,194
[ "<FIXS>", "}", "<FIXE>", "<FIXS>", "let", "SchedRW", "=", "[", "WriteFComLd", "]", ",", "Uses", "=", "[", "FPCW", "]", ",", "mayRaiseFPException", "=", "<NUM_LIT>", "in", "{", "<FIXE>" ]
[ "def", "TST_F", ":", "FPI", "<NUM_LIT>", ",", "MRM_E4", ",", "(", "outs", ")", ",", "(", "ins", ")", ",", "<STR_LIT>", ">", ";", "}", "<BUGS>", "}", "<BUGE>", "<BUGS>", "let", "SchedRW", "=", "[", "WriteFComLd", "]", ",", "Defs", "=", "[", "FPSW", ...
LLVM
X86
TD
next_suggestion
CPU
26,195
[ "}" ]
[ "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";", "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";" ]
GCC
arm
CPP
next_suggestion
CPU
26,196
[ "}" ]
[ "_", "_", "arm_vrshrnbq_m_n_s16", "(", "int8x16_t", "_", "_", "a", ",", "int16x8_t", "_", "_", "b", ",", "const", "int", "_", "_", "imm", ",", "mve_pred16_t", "_", "_", "p", ")", "{", "return", "_", "_", "builtin_mve_vrshrnbq_m_n_sv8hi", "(", "_", "_",...
GCC
s390
MD
stmt_completion
MPU
26,197
[ ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "V2DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "V2DI", "[", "(", "match_operand", ":", "VI_HW_HS", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VI_HW_HS", "<NUM_LIT...
GCC
i386
MD
stmt_completion
CPU
26,198
[ ")", ")", ")" ]
[ "(", "rotate", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
ARM
TD
next_suggestion
CPU
26,199
[ "}" ]
[ "def", "Qf", ":", "N2VQIntnp", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "NoItinerary", ",", "!", "strconcat", "(", "<STR_LIT>", ",", "op", ")", ",", "<STR_LIT>", ",", "v4f32", ",", "v4f32", ",", "Int", ">", ",", "Req...