Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
PowerPC
TD
stmt_completion
CPU
26,500
[ ";" ]
[ "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "PPCDirectBrAsmOperand", ";", "let", "OperandType", "=", "<STR_LIT>" ]
GCC
mep
MD
stmt_completion
CPU
26,501
[ "<STR_LIT>", ")", "]", ")" ]
[ "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "<NUM_LIT>", ")", ")", "(", "set", "(", "reg", ":", "SI", "<NUM_LIT>", ")", "(", "unspec", ":", "SI", "[", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>"...
GCC
i386
CPP
stmt_completion
CPU
26,502
[ ",", "(", "_", "_", "v16hi", ")", "_", "_", "W", ",", "(", "_", "_", "mmask16", ")", "_", "_", "M", ")", ";" ]
[ "return", "(", "_", "_", "m256i", ")", "_", "_", "builtin_ia32_pminuw256_mask", "(", "(", "_", "_", "v16hi", ")", "_", "_", "A", ",", "(", "_", "_", "v16hi", ")", "_", "_", "B" ]
GCC
arm
CPP
program_repair
CPU
26,503
[ "<FIXS>", "if", "(", "target_abi_name", ")", "{", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "ARRAY_SIZE", "(", "arm_all_abis", ")", ";", "i", "++", ")", "{", "if", "(", "streq", "(", "arm_all_abis", "[", "i", "]", ".", "name", ",", "target_abi_nam...
[ "arm_tune_xscale", "=", "(", "tune_flags", "&", "FL_XSCALE", ")", "!=", "<NUM_LIT>", ";", "arm_arch_iwmmxt", "=", "(", "insn_flags", "&", "FL_IWMMXT", ")", "!=", "<NUM_LIT>", ";", "<BUGS>", "if", "(", "TARGET_IWMMXT", "&&", "(", "!", "TARGET_ATPCS", ")", ")"...
LLVM
Hexagon
TD
next_suggestion
DSP
26,504
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P0", "]", ";", "let", "Defs", "=", "[", "P0", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Ins...
GCC
sparc
CPP
next_suggestion
CPU
26,505
[ "unsigned", "int", "regno", "=", "data", "->", "regbase", "+", "this_slotno", ";" ]
[ "int", "nregs", ";", "if", "(", "!", "compute_int_layout", "(", "bitpos", ",", "data", ",", "&", "nregs", ")", ")", "return", ";", "if", "(", "intoffset", "%", "BITS_PER_WORD", "!=", "<NUM_LIT>", ")", "mode", "=", "smallest_int_mode_for_size", "(", "BITS_P...
GCC
arm
MD
program_repair
CPU
26,506
[ "<FIXS>", "return", "<STR_LIT>", "<FIXE>", "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", "<FIXE>" ]
[ "operands", "[", "<NUM_LIT>", "]", "=", "gen_rtx_REG", "(", "V_HALF", ">", "mode", ",", "regno", "+", "hi", ")", "operands", "[", "<NUM_LIT>", "]", "=", "GEN_INT", "(", "elt", ")", "<BUGS>", "return", "<STR_LIT>", "<BUGE>", "}", "<BUGS>", "[", "(", "se...
GCC
m68k
CPP
code_generation
MPU
26,507
[ "const", "char", "*", "m68k_output_branch_integer_rev", "(", "rtx_code", "code", ")", "{", "switch", "(", "code", ")", "{", "case", "EQ", ":", "return", "<STR_LIT>", "jne %l3", "<STR_LIT>", ";", "case", "NE", ":", "return", "<STR_LIT>", "jeq %l3", "<STR_LIT>",...
[ "Return", "an", "output", "template", "for", "a", "reversed", "branch", "with", "CODE", "." ]
GCC
epiphany
MD
next_suggestion
MPU
26,508
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "reg", ":", "SI", "CONFIG_REGNUM", ")", "(", "unspec_volatile", ":", "SI", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "UNSPECV_GID", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
GCC
mips
MD
stmt_completion
CPU
26,509
[ "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec_volatile", ":", "SI", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_oper...
LLVM
Hexagon
TD
next_suggestion
DSP
26,510
[ "let", "isFP", "=", "<NUM_LIT>", ";" ]
[ "def", "F2_conv_sf2d_chop", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_3a867367", ",", "TypeS_2op", ">", ",", "Enc_3a3d62", "{", "let", "Inst", "{"...
GCC
mips
MD
next_suggestion
CPU
26,511
[ "(", "match_test", "<STR_LIT>", ")", ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")" ]
LLVM
X86
CPP
code_generation
CPU
26,512
[ "void", "X86FrameLowering", "::", "emitEpilogue", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ")", "const", "{", "const", "MachineFrameInfo", "&", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "X86MachineFunctionInfo", "*", ...
[ "Insert", "epilog", "code", "into", "the", "function", "." ]
LLVM
AMDGPU
TD
stmt_completion
GPU
26,513
[ ")", ",", "(", "i1", "<NUM_LIT>", ")", ")", ">", ";" ]
[ "class", "DSAtomicWritePat", "<", "DS_Pseudo", "inst", ",", "ValueType", "vt", ",", "PatFrag", "frag", ">", ":", "GCNPat", "<", "(", "frag", "(", "DS1Addr1Offset", "i32", ":", "$", "ptr", ",", "i32", ":", "$", "offset", ")", ",", "vt", ":", "$", "val...
LLVM
AMDGPU
CPP
program_repair
GPU
26,514
[ "<FIXS>", "assert", "(", "MO", ".", "isImm", "(", ")", "||", "MO", ".", "isTargetIndex", "(", ")", "||", "MO", ".", "isFI", "(", ")", "||", "MO", ".", "isGlobal", "(", ")", ")", ";", "<FIXE>" ]
[ "const", "MCInstrDesc", "&", "InstDesc", "=", "MI", ".", "getDesc", "(", ")", ";", "const", "MCOperandInfo", "&", "OpInfo", "=", "InstDesc", ".", "OpInfo", "[", "OpNo", "]", ";", "<BUGS>", "assert", "(", "MO", ".", "isImm", "(", ")", "||", "MO", ".",...
LLVM
PowerPC
TD
next_suggestion
CPU
26,515
[ "}" ]
[ "let", "MIOperandInfo", "=", "(", "ops", "dispRIHash", ":", "$", "imm", ",", "ptr_rc_nor0", ":", "$", "reg", ")", ";", "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";", "let", "OperandType", "=", "<STR_LIT>", ";"...
GCC
mn10300
CPP
stmt_completion
MPU
26,516
[ "ARG_POINTER_REGNUM", ")", "{" ]
[ "gcc_assert", "(", "to", "==", "FRAME_POINTER_REGNUM", "||", "to", "==", "STACK_POINTER_REGNUM", ")", ";", "if", "(", "to", "==", "STACK_POINTER_REGNUM", ")", "diff", "=", "mn10300_frame_size", "(", ")", ";", "if", "(", "from", "==" ]
LLVM
MSP430
CPP
next_suggestion
MPU
26,517
[ "}" ]
[ "unsigned", "Count", "=", "<NUM_LIT>", ";", "while", "(", "I", "!=", "MBB", ".", "begin", "(", ")", ")", "{", "--", "I", ";", "if", "(", "I", "->", "isDebugInstr", "(", ")", ")", "continue", ";", "if", "(", "I", "->", "getOpcode", "(", ")", "!=...
LLVM
SystemZ
CPP
next_suggestion
CPU
26,518
[ "ShiftValue", "-=", "<NUM_LIT>", ";" ]
[ "uint64_t", "Bits", "=", "getBinaryCodeForInstr", "(", "MI", ",", "Fixups", ")", ";", "unsigned", "Size", "=", "MCII", ".", "get", "(", "MI", ".", "getOpcode", "(", ")", ")", ".", "getSize", "(", ")", ";", "unsigned", "ShiftValue", "=", "(", "Size", ...
LLVM
ARM
CPP
stmt_completion
CPU
26,519
[ "addImm", "(", "<NUM_LIT>", ")", ".", "addMemOperand", "(", "CPMMO", ")", ".", "add", "(", "predOps", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ";" ]
[ "unsigned", "NewVReg2", "=", "MRI", "->", "createVirtualRegister", "(", "TRC", ")", ";", "BuildMI", "(", "*", "MBB", ",", "MI", ",", "dl", ",", "TII", "->", "get", "(", "ARM", "::", "t2ORRri", ")", ",", "NewVReg2", ")", ".", "addReg", "(", "NewVReg1"...
LLVM
Hexagon
TD
next_suggestion
DSP
26,520
[ "let", "opExtendable", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_paddifnew", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ",", "s32_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_05c070ec", ","...
LLVM
Mips
CPP
stmt_completion
CPU
26,521
[ "'", ";" ]
[ "void", "MipsAsmPrinter", "::", "EmitStartOfAsmFile", "(", "Module", "&", "M", ")", "{", "O", "<<", "<STR_LIT>", "\\t.section .mdebug.", "<STR_LIT>", "<<", "emitCurrentABIString", "(", ")", "<<", "'", "\\n" ]
GCC
mn10200
CPP
program_repair
MPU
26,522
[ "<FIXS>", "enum", "machine_mode", "mode", "ATTRIBUTE_UNUSED", ";", "<FIXE>" ]
[ "intnshift_operator", "(", "x", ",", "mode", ")", "rtx", "x", ";", "<BUGS>", "enum", "machine_mode", "mode", ";", "<BUGE>", "{", "switch", "(", "GET_CODE", "(", "x", ")", ")", "{" ]
LLVM
X86
TD
program_repair
CPU
26,523
[ "<FIXS>", "def", ":", "InstRW", "[", "HWWriteResGroup9", "]", ",", "(", "instregex", "<STR_LIT>", ")", ">", ";", "def", ":", "InstRW", "[", "HWWriteResGroup9", "]", ",", "(", "instregex", "<STR_LIT>", ")", ">", ";", "def", ":", "InstRW", "[", "HWWriteRes...
[ "def", ":", "InstRW", "[", "HWWriteResGroup9", "]", ",", "(", "instregex", "<STR_LIT>", ")", ">", ";", "def", ":", "InstRW", "[", "HWWriteResGroup9", "]", ",", "(", "instregex", "<STR_LIT>", ")", ">", ";", "def", ":", "InstRW", "[", "HWWriteResGroup9", "...
LLVM
CellSPU
CPP
program_repair
MPU
26,524
[ "<FIXS>", "Chain", "=", "DAG", ".", "getCopyFromReg", "(", "Chain", ",", "dl", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "TheCall", "->", "getValueType", "(", "<NUM_LIT>", ")", ",", "<FIXE>" ]
[ "case", "MVT", "::", "v4i32", ":", "case", "MVT", "::", "v8i16", ":", "case", "MVT", "::", "v16i8", ":", "<BUGS>", "Chain", "=", "DAG", ".", "getCopyFromReg", "(", "Chain", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "TheCall", "->", "getValueType", "(", ...
LLVM
Patmos
CPP
stmt_completion
VLIW
26,525
[ ")", ";" ]
[ "PatmosGenSubtargetInfo", "(", "TT", ",", "CPU", ",", "CPU", ",", "FS", ")", ",", "TSInfo", "(", ")", ",", "InstrInfo", "(", "new", "PatmosInstrInfo", "(", "TM", ")", ")", ",", "FrameLowering", "(", "new", "PatmosFrameLowering", "(", "*", "this", ",", ...
GCC
bfin
MD
stmt_completion
DSP
26,526
[ ")", ",", "<NUM_LIT>", ")" ]
[ "(", "pc", ")", ")", ")", "(", "unspec", "[", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_CBRANCH_NOPS", ")", "]", "<STR_LIT>", "{", "asm_conditional_branch", "(", "insn", ",", "operands", ",", "INTVAL", "(", "operands", "[...
LLVM
X86
CPP
program_repair
CPU
26,527
[ "<FIXS>", "if", "(", "Index", ".", "getScalarValueSizeInBits", "(", ")", ">", "<NUM_LIT>", ")", "{", "<FIXE>" ]
[ "if", "(", "DCI", ".", "isBeforeLegalize", "(", ")", ")", "{", "SDValue", "Index", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "<BUGS>", "if", "(", "Index", ".", "getValueType", "(", ")", ".", "getScalarSizeInBits", "(", ")", ">", "<NUM_L...
LLVM
AArch64
TD
next_suggestion
CPU
26,528
[ "}" ]
[ "}", "]", ">", "{", "let", "ParserMatchClass", "=", "Imm0_127Operand", ";", "let", "PrintMethod", "=", "<STR_LIT>", ";" ]
GCC
sparc
MD
stmt_completion
CPU
26,529
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr" ]
GCC
avr
CPP
next_suggestion
MPU
26,530
[ "if", "(", "avr_addrspace", "[", "as", "]", ".", "segment", ">=", "avr_n_flash", ")", "{" ]
[ "avr_pgm_check_var_decl", "(", "node", ")", ";", "if", "(", "TREE_CODE", "(", "node", ")", "==", "VAR_DECL", "&&", "(", "TREE_STATIC", "(", "node", ")", "||", "DECL_EXTERNAL", "(", "node", ")", ")", "&&", "avr_progmem_p", "(", "node", ",", "*", "attribut...
LLVM
Hexagon
TD
next_suggestion
DSP
26,531
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
LLVM
Hexagon
TD
stmt_completion
DSP
26,532
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
GCC
sparc
MD
stmt_completion
CPU
26,533
[ "<STR_LIT>", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "ior", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "eq_attr", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
26,534
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "def", "F2_sffixupr", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_3a867367", ",", "TypeS_2op", ">", ",", "Enc_5e2823", "{", "let", "Inst", "{", "<NUM_...
LLVM
PowerPC
CPP
stmt_completion
CPU
26,535
[ "true", ";" ]
[ "return", "true", ";", "}", "case", "PPC", "::", "DFLOADf32", ":", "case", "PPC", "::", "DFLOADf64", ":", "case", "PPC", "::", "DFSTOREf32", ":", "case", "PPC", "::", "DFSTOREf64", ":", "{", "assert", "(", "Subtarget", ".", "hasP9Vector", "(", ")", "&&...
GCC
cris
CPP
next_suggestion
MPU
26,536
[ "}" ]
[ "static", "int", "cris_arg_partial_bytes", "(", "cumulative_args_t", "ca", ",", "machine_mode", "mode", ",", "tree", "type", ",", "bool", "named", "ATTRIBUTE_UNUSED", ")", "{", "if", "(", "get_cumulative_args", "(", "ca", ")", "->", "regs", "==", "CRIS_MAX_ARGS_...
GCC
i386
CPP
stmt_completion
CPU
26,537
[ "X", ")", ";" ]
[ "return", "(", "_", "_", "m256i", ")", "_", "_", "builtin_ia32_pmovzxbw256", "(", "(", "_", "_", "v16qi", ")", "_", "_" ]
GCC
m68k
MD
stmt_completion
MPU
26,538
[ ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
X86
TD
stmt_completion
CPU
26,539
[ "ptr", ",", "GR64", ":", "$", "swap", ",", "<NUM_LIT>", ")", "]", ">", ",", "TB", ",", "LOCK", ";" ]
[ "def", "NAME", "#", "<NUM_LIT>", ":", "RI", "<", "Opc", ",", "Form", ",", "(", "outs", ")", ",", "(", "ins", "i64mem", ":", "$", "ptr", ",", "GR64", ":", "$", "swap", ")", ",", "!", "strconcat", "(", "mnemonic", ",", "<STR_LIT>", ")", ",", "[",...
LLVM
Hexagon
CPP
stmt_completion
DSP
26,540
[ "V66", ";" ]
[ "bool", "hasV66OpsOnly", "(", ")", "const", "{", "return", "getHexagonArchVersion", "(", ")", "==", "Hexagon", "::", "ArchEnum", "::" ]
LLVM
ARM
CPP
next_suggestion
CPU
26,541
[ "return", "false", ";" ]
[ "if", "(", "inITBlock", "(", ")", "&&", "isARMLowRegister", "(", "static_cast", "<", "ARMOperand", "&", ">", "(", "*", "Operands", "[", "<NUM_LIT>", "]", ")", ".", "getReg", "(", ")", ")", "&&", "isARMLowRegister", "(", "static_cast", "<", "ARMOperand", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
26,542
[ "if", "(", "Ty", "==", "LLT", "::", "float32", "(", ")", "&&", "MFI", "->", "getMode", "(", ")", ".", "FP32Denormals", "==", "DenormalMode", "::", "getPreserveSign", "(", ")", ")", "return", "true", ";" ]
[ "MachineFunction", "&", "MF", "=", "B", ".", "getMF", "(", ")", ";", "const", "SIMachineFunctionInfo", "*", "MFI", "=", "MF", ".", "getInfo", "<", "SIMachineFunctionInfo", ">", "(", ")", ";" ]
LLVM
Mips
CPP
stmt_completion
CPU
26,543
[ ")", ";" ]
[ "if", "(", "isInt", "<", "<NUM_LIT>", ">", "(", "Amount", ")", ")", "BuildAddiuSpImm", "(", "MBB", ",", "I", ",", "Amount", ")", ";", "else", "adjustStackPtrBigUnrestricted", "(", "SP", ",", "Amount", ",", "MBB", ",", "I" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
26,544
[ "return", "true", ";" ]
[ "}", "if", "(", "<STR_LIT>", "::", "<STR_LIT>", "(", "TryCand", ".", "LastPosHighLatParentScheduled", ",", "Cand", ".", "LastPosHighLatParentScheduled", ",", "TryCand", ",", "Cand", ",", "Latency", ")", ")", "return", "true", ";", "if", "(", "<STR_LIT>", "::",...
LLVM
AArch64
CPP
stmt_completion
CPU
26,545
[ "(", "ISD", "::", "ANY_EXTEND", ",", "dl", ",", "MVT", "::", "i32", ",", "Scalar", ")", ";" ]
[ "EVT", "ScalarTy", "=", "Scalar", ".", "getValueType", "(", ")", ";", "if", "(", "(", "ScalarTy", "==", "MVT", "::", "i8", ")", "||", "(", "ScalarTy", "==", "MVT", "::", "i16", ")", ")", "Scalar", "=", "DAG", ".", "getNode" ]
LLVM
ARM
CPP
next_suggestion
CPU
26,546
[ "if", "(", "V", ".", "getOpcode", "(", ")", "==", "ISD", "::", "UNDEF", ")", "continue", ";" ]
[ "ConstantSDNode", "*", "constIndex", ";", "constIndex", "=", "dyn_cast", "<", "ConstantSDNode", ">", "(", "Value", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "assert", "(", "constIndex", "&&", "<STR_LIT>", "The index is not a constant!", "<STR_LIT>", ")"...
GCC
mips
MD
program_repair
CPU
26,547
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "DI", "[", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V2HI", "<NUM_LIT>"...
[ "(", "define_insn", "<STR_LIT>", "<BUGS>", "[", "(", "parallel", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "DI", "[", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT...
GCC
i386
MD
program_repair
CPU
26,548
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "match_operand", ":", "SWI48", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SWI48", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "FLAGS_REG", ")", ")", "]", "<BUGS>", "<STR_LIT>"...
LLVM
Hexagon
TD
stmt_completion
DSP
26,549
[ ";" ]
[ "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Ins...
LLVM
CellSPU
CPP
program_repair
MPU
26,550
[ "<FIXS>", "Chain", "=", "DAG", ".", "getCopyToReg", "(", "Chain", ",", "dl", ",", "VA", ".", "getLocReg", "(", ")", ",", "Op", ".", "getOperand", "(", "i", "*", "<NUM_LIT>", "+", "<NUM_LIT>", ")", ",", "Flag", ")", ";", "<FIXE>", "<FIXS>", "return", ...
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "!=", "RVLocs", ".", "size", "(", ")", ";", "++", "i", ")", "{", "CCValAssign", "&", "VA", "=", "RVLocs", "[", "i", "]", ";", "assert", "(", "VA", ".", "isRegLoc", "(", ")", "&&", "<STR_L...
LLVM
Hexagon
TD
next_suggestion
DSP
26,551
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "prefersSlot3", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "USR_OVF", "]", ...
LLVM
AArch64
TD
stmt_completion
CPU
26,552
[ ",", "KryoUnitY", "]", ">", "{" ]
[ "def", "KryoWrite_12cyc_XA_Y_noRSV_42ln", ":", "SchedWriteRes", "<", "[", "KryoUnitXA" ]
GCC
i386
CPP
stmt_completion
CPU
26,553
[ "_", "U", ",", "_", "MM_FROUND_CUR_DIRECTION", ")", ";" ]
[ "return", "(", "_", "_", "m256", ")", "_", "_", "builtin_ia32_cvtuqq2ps512_mask", "(", "(", "_", "_", "v8di", ")", "_", "_", "A", ",", "(", "_", "_", "v8sf", ")", "_", "mm256_setzero_ps", "(", ")", ",", "(", "_", "_", "mmask8", ")", "_" ]
LLVM
TriCore
CPP
stmt_completion
MPU
26,554
[ "MF", ")", "const", "{" ]
[ "bool", "TriCoreRegisterInfo", "::", "requiresRegisterScavenging", "(", "const", "MachineFunction", "&" ]
LLVM
MSP430
CPP
next_suggestion
MPU
26,555
[ "addExprOperand", "(", "Inst", ",", "Mem", ".", "Offset", ")", ";" ]
[ "assert", "(", "Kind", "==", "k_Mem", "&&", "<STR_LIT>", "Unexpected operand kind", "<STR_LIT>", ")", ";", "assert", "(", "N", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Invalid number of operands", "<STR_LIT>", ")", ";", "Inst", ".", "addOperand", "(", "MCOperand", ...
GCC
m68k
MD
next_suggestion
MPU
26,556
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "FP", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "FP", "(", "float", ":", "FP", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "F...
LLVM
AArch64
CPP
code_generation
CPU
26,557
[ "Value", "*", "AArch64TargetLowering", "::", "emitStoreConditional", "(", "IRBuilder", "<", ">", "&", "Builder", ",", "Value", "*", "Val", ",", "Value", "*", "Addr", ",", "AtomicOrdering", "Ord", ")", "const", "{", "Module", "*", "M", "=", "Builder", ".", ...
[ "Perform", "a", "store-conditional", "operation", "to", "Addr", "." ]
LLVM
CSKY
CPP
stmt_completion
CPU
26,558
[ ",", "dl", ",", "MVT", "::", "i32", ")", ";" ]
[ "SDValue", "RegClass", "=", "CurDAG", "->", "getTargetConstant", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "MVT", "::", "i32", ")", ";", "SDValue", "SubReg0", "=", "CurDAG", "->", "getTargetConstant", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl"...
LLVM
X86
CPP
stmt_completion
CPU
26,559
[ "N", ")", "{" ]
[ "Value", "*", "X86IREmitter", "::", "visitATOMUMIN64_DAG", "(", "const", "SDNode", "*" ]
GCC
aarch64
CPP
stmt_completion
CPU
26,560
[ "m_target_parity", "?", "<STR_LIT>", "odd", "<STR_LIT>", ":", "<STR_LIT>", "even", "<STR_LIT>", ")", ";" ]
[ "void", "fma_forest", "::", "dispatch", "(", ")", "{", "this", "->", "m_target_parity", "=", "this", "->", "m_roots", "->", "front", "(", ")", "->", "get_parity", "(", ")", ";", "int", "fpu_balance", "=", "this", "->", "m_globals", "->", "get_fpu_balance",...
GCC
i386
MD
stmt_completion
CPU
26,561
[ ")", "]", ")" ]
[ "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", ")", ")", "(", "match_operand", ":", "V2DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_...
GCC
ns32k
CPP
program_repair
MPU
26,562
[ "<FIXS>", "register", "const", "char", "*", "fmt", ";", "<FIXE>" ]
[ "rtx", "op", ";", "int", "f", ";", "{", "<BUGS>", "register", "char", "*", "fmt", ";", "<BUGE>", "register", "int", "i", ";", "if", "(", "GET_CODE", "(", "op", ")", "==", "SYMBOL_REF", ")" ]
GCC
nds32
CPP
code_generation
CPU
26,563
[ "static", "bool", "nds32_function_ok_for_sibcall", "(", "tree", "decl", ",", "tree", "exp", "ATTRIBUTE_UNUSED", ")", "{", "return", "(", "!", "TARGET_V3PUSH", "&&", "!", "nds32_isr_function_p", "(", "current_function_decl", ")", "&&", "(", "cfun", "->", "machine",...
[ "Return", "true", "if", "it", "is", "ok", "to", "do", "sibling", "call", "optimization", "." ]
GCC
rs6000
CPP
next_suggestion
CPU
26,564
[ "real_mask", "=", "SET_SRC", "(", "const_body", ")", ";" ]
[ "}", "if", "(", "!", "REG_P", "(", "mask", ")", ")", "return", "<NUM_LIT>", ";", "struct", "df_insn_info", "*", "insn_info", "=", "DF_INSN_INFO_GET", "(", "insn", ")", ";", "df_ref", "use", ";", "rtx", "real_mask", "=", "<NUM_LIT>", ";", "FOR_EACH_INSN_INF...
GCC
ia64
MD
stmt_completion
CPU
26,565
[ ")", ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "MODE_SDF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "float_truncate", ":", "MODE_SDF", "(", "fma", ":", "XF", "(", "match_operand", ":", "XF", "<NUM_LIT>", "<STR_LIT>", "<STR...
LLVM
ARM
CPP
next_suggestion
CPU
26,566
[ "bool", "LRIsAvailable", "=", "MBB", ".", "isReturnBlock", "(", ")", "&&", "!", "MBB", ".", "back", "(", ")", ".", "isCall", "(", ")", "?", "isLRAvailable", "(", "getRegisterInfo", "(", ")", ",", "MBB", ".", "rbegin", "(", ")", ",", "MBB", ".", "re...
[ "if", "(", "CPSRAvailableInBlock", "&&", "!", "LRU", ".", "available", "(", "ARM", "::", "CPSR", ")", ")", "return", "false", ";", "if", "(", "any_of", "(", "MBB", ",", "[", "]", "(", "MachineInstr", "&", "MI", ")", "{", "return", "MI", ".", "isCal...
LLVM
ARM
CPP
next_suggestion
CPU
26,567
[ "break", ";" ]
[ "if", "(", "ARM", "::", "GPRPairRegClass", ".", "contains", "(", "Reg", ")", ")", "{", "const", "MachineFunction", "&", "MF", "=", "*", "MI", "->", "getParent", "(", ")", "->", "getParent", "(", ")", ";", "const", "TargetRegisterInfo", "*", "TRI", "=",...
LLVM
AArch64
TD
next_suggestion
CPU
26,568
[ "}" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
LLVM
ARM
CPP
stmt_completion
CPU
26,569
[ "BBOffsets", "[", "i", "]", "%", "<NUM_LIT>", ")", "==", "<NUM_LIT>", ")", "{" ]
[ "BBOffsets", "[", "i", "]", "+=", "delta", ";", "if", "(", "!", "isThumb", ")", "continue", ";", "MachineBasicBlock", "*", "MBB", "=", "MBBI", ";", "if", "(", "!", "MBB", "->", "empty", "(", ")", ")", "{", "if", "(", "MBB", "->", "begin", "(", ...
LLVM
ARM
CPP
program_repair
CPU
26,570
[ "<FIXS>", "Register", "Reg", "=", "CmpMI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "<FIXE>" ]
[ "if", "(", "!", "CmpMI", "||", "CmpMI", "->", "getOpcode", "(", ")", "!=", "ARM", "::", "tCMPi8", ")", "continue", ";", "<BUGS>", "unsigned", "Reg", "=", "CmpMI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "<BUGE>" ]
LLVM
Alpha
TD
stmt_completion
MPU
26,571
[ ";" ]
[ "uint64_t", "x", "=", "abs64", "(", "N", "-", ">", "getZExtValue", "(", ")", "-", "getNearPower2", "(", "(", "uint64_t", ")", "N", "-", ">", "getZExtValue", "(", ")", ")", ")", ";", "return", "getI64Imm", "(", "Log2_64", "(", "x", ")", ")", ";", ...
GCC
m68k
CPP
next_suggestion
MPU
26,572
[ "output_asm_insn", "(", "<STR_LIT>", "dbls %0,%l1\\n\\tjls %l2", "<STR_LIT>", ",", "operands", ")", ";" ]
[ "break", ";", "case", "GTU", ":", "output_asm_insn", "(", "<STR_LIT>", "dbhi %0,%l1\\n\\tjhi %l2", "<STR_LIT>", ",", "operands", ")", ";", "break", ";", "case", "LT", ":", "output_asm_insn", "(", "<STR_LIT>", "dblt %0,%l1\\n\\tjlt %l2", "<STR_LIT>", ",", "operands",...
LLVM
ARM
CPP
code_generation
CPU
26,573
[ "bool", "ARMBaseInstrInfo", "::", "FoldImmediate", "(", "MachineInstr", "*", "UseMI", ",", "MachineInstr", "*", "DefMI", ",", "unsigned", "Reg", ",", "MachineRegisterInfo", "*", "MRI", ")", "const", "{", "unsigned", "DefOpc", "=", "DefMI", "->", "getOpcode", "...
[ "Reg", "is", "known", "to", "be", "defined", "by", "a", "move", "immediate", "instruction", ",", "try", "to", "fold", "the", "immediate", "into", "the", "use", "instruction", "." ]
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
26,574
[ "removeFromParent", "(", ")", ")", ";" ]
[ "break", ";", "}", "}", "for", "(", "MachineInstr", "&", "MI", ":", "llvm", "::", "make_range", "(", "InsertPt", ",", "EntryMBB", ".", "end", "(", ")", ")", ")", "{", "if", "(", "IsArgument", "(", "MI", ")", ")", "{", "EntryMBB", ".", "insert", "...
LLVM
Hexagon
CPP
code_generation
DSP
26,575
[ "void", "ConvergingVLIWScheduler", "::", "initialize", "(", "ScheduleDAGMI", "*", "dag", ")", "{", "DAG", "=", "static_cast", "<", "VLIWMachineScheduler", "*", ">", "(", "dag", ")", ";", "SchedModel", "=", "DAG", "->", "getSchedModel", "(", ")", ";", "Top", ...
[ "Initialize", "the", "strategy", "after", "building", "the", "DAG", "for", "a", "new", "region", "." ]
GCC
arm
MD
next_suggestion
CPU
26,576
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AArch64
TD
stmt_completion
CPU
26,577
[ "isNegated", ";" ]
[ "class", "BaseThreeOperandFPData", "<", "bit", "isNegated", ",", "bit", "isSub", ",", "RegisterClass", "regtype", ",", "string", "asm", ",", "list", "<", "dag", ">", "pat", ">", ":", "I", "<", "(", "outs", "regtype", ":", "$", "Rd", ")", ",", "(", "i...
LLVM
Teak
CPP
code_generation
DSP
26,578
[ "static", "int", "stackSlotSize", "(", ")", "{", "return", "<NUM_LIT>", ";", "}" ]
[ "Stack", "slot", "size", "(", "4", "bytes", ")" ]
GCC
arm
CPP
program_repair
CPU
26,579
[ "<FIXS>", "if", "(", "(", "remainder", "|", "shift_mask", ")", "!=", "HOST_UINT", "(", "<NUM_LIT>", ")", ")", "<FIXE>" ]
[ "{", "HOST_WIDE_INT", "shift_mask", "=", "(", "<NUM_LIT>", "<<", "clear_zero_bit_copies", ")", "-", "<NUM_LIT>", ";", "<BUGS>", "if", "(", "(", "remainder", "|", "shift_mask", ")", "!=", "(", "unsigned", "HOST_WIDE_INT", ")", "<NUM_LIT>", ")", "<BUGE>", "{", ...
LLVM
AArch64
TD
stmt_completion
CPU
26,580
[ "}", "=", "<NUM_LIT>", ";" ]
[ "class", "BaseSIMDTwoSameVectorTied", "<", "bit", "Q", ",", "bit", "U", ",", "bits", "<", "<NUM_LIT>", ">", "size", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "bits", "<", "<NUM_LIT>", ">", "size2", ",", "RegisterOperand", "regtype", ",", "string",...
GCC
mcore
CPP
next_suggestion
MPU
26,581
[ "new", "name", "=", "alloca", "(", "strlen", "(", "oldname", ")", "+", "<NUM_LIT>", ")", ";" ]
[ "const", "char", "*", "oldname", ";", "char", "*", "new", "name", ";", "tree", "idp", ";", "rtx", "rtlname", ";", "rtx", "new", "rtl", ";", "rtlname", "=", "XEXP", "(", "DECL_RTL", "(", "decl", ")", ",", "<NUM_LIT>", ")", ";", "if", "(", "GET_CODE"...
LLVM
ARM
CPP
stmt_completion
CPU
26,582
[ ";" ]
[ "return", "VCMPOpcodeToVPT", "(", "Opcode", ")", "!=", "<NUM_LIT>" ]
LLVM
PowerPC
CPP
code_generation
CPU
26,583
[ "SDValue", "PPCTargetLowering", "::", "LowerCall", "(", "TargetLowering", "::", "CallLoweringInfo", "&", "CLI", ",", "SmallVectorImpl", "<", "SDValue", ">", "&", "InVals", ")", "const", "{", "SelectionDAG", "&", "DAG", "=", "CLI", ".", "DAG", ";", "SDLoc", "...
[ "This", "hook", "must", "be", "implemented", "to", "lower", "calls", "into", "the", "specified", "DAG", "." ]
LLVM
SystemZ
CPP
stmt_completion
CPU
26,584
[ "CCValid", ",", "C", ".", "CCMask", ")", ";" ]
[ "SDValue", "CmpOp0", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "CmpOp1", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "ISD", "::", "CondCode", "CC", "=", "cast", "<", "CondCodeSDNode", ">", "(", "Op", ".", "getOp...
LLVM
Mips
CPP
program_repair
CPU
26,585
[ "<FIXS>", "MipsFI", "->", "getEhDataRegFI", "(", "I", ")", ",", "RC", ",", "&", "RegInfo", ",", "Register", "(", ")", ")", ";", "<FIXE>" ]
[ "if", "(", "!", "MBB", ".", "isLiveIn", "(", "ABI", ".", "GetEhDataReg", "(", "I", ")", ")", ")", "MBB", ".", "addLiveIn", "(", "ABI", ".", "GetEhDataReg", "(", "I", ")", ")", ";", "TII", ".", "storeRegToStackSlot", "(", "MBB", ",", "MBBI", ",", ...
LLVM
Lanai
CPP
stmt_completion
CPU
26,586
[ "CostKind", ",", "Instruction", "*", "Inst", "=", "nullptr", ")", "{" ]
[ "int", "getIntImmCostInst", "(", "unsigned", "Opc", ",", "unsigned", "Idx", ",", "const", "APInt", "&", "Imm", ",", "Type", "*", "Ty", ",", "TTI", "::", "TargetCostKind" ]
LLVM
AMDGPU
CPP
program_repair
GPU
26,587
[ "<FIXS>", "if", "(", "ScratchRsrcReg", "==", "AMDGPU", "::", "NoRegister", ")", "{", "assert", "(", "ScratchWaveOffsetReg", "==", "AMDGPU", "::", "NoRegister", ")", ";", "return", ";", "}", "<FIXE>", "<FIXS>", "if", "(", "MF", ".", "getFrameInfo", "(", ")"...
[ "=", "getReservedPrivateSegmentBufferReg", "(", "ST", ",", "TII", ",", "TRI", ",", "MFI", ",", "MF", ")", ";", "unsigned", "ScratchWaveOffsetReg", "=", "getReservedPrivateSegmentWaveByteOffsetReg", "(", "ST", ",", "TII", ",", "TRI", ",", "MFI", ",", "MF", ")",...
LLVM
X86
TD
stmt_completion
CPU
26,588
[ ")", ",", "[", "]", ",", "d", ">", ",", "Sched", "<", "[", "sched", ".", "RR", "]", ">", ";" ]
[ "def", "rr", ":", "PI", "<", "opc", ",", "MRMSrcReg", ",", "(", "outs", "RC", ":", "$", "dst", ")", ",", "(", "ins", "RC", ":", "$", "src", ")", ",", "!", "strconcat", "(", "asm", ",", "<STR_LIT>" ]
LLVM
HSAIL
TD
next_suggestion
Virtual ISA
26,589
[ "let", "TSFlags", "{", "<NUM_LIT>", "}", "=", "InstQueue", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "RoundAttr", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "WidthAttr", "=", "WidthAttrValues", ".", "ONE", ";", "bit", "HasDefaultSegment", "=", "<NUM_LIT>", ";", "let", "TSFlags", "{", "<NUM_LIT>", "}", "=", "InstAddr...
LLVM
Hexagon
TD
next_suggestion
DSP
26,590
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
nds32
MD
next_suggestion
CPU
26,591
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "match_test", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")" ]
LLVM
X86
CPP
program_repair
CPU
26,592
[ "<FIXS>", "if", "(", "N0", ".", "getNode", "(", ")", "->", "getOpcode", "(", ")", "==", "ISD", "::", "AND", "&&", "N0", ".", "getNode", "(", ")", "->", "hasOneUse", "(", ")", "&&", "<FIXE>" ]
[ "HasNoSignedComparisonUses", "(", "Node", ")", ")", "N0", "=", "N0", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "<BUGS>", "if", "(", "(", "N0", ".", "getNode", "(", ")", "->", "getOpcode", "(", ")", "==", "ISD", "::", "AND", "||", "(", "N0", "....
LLVM
Hexagon
TD
next_suggestion
DSP
26,593
[ "let", "Uses", "=", "[", "P0", "]", ";" ]
[ "def", "J4_cmpeq_fp0_jump_t", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "GeneralSubRegs", ":", "$", "Rs16", ",", "GeneralSubRegs", ":", "$", "Rt16", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_56336eb0", ",", "TypeCJ", ...
LLVM
CellSPU
TD
stmt_completion
MPU
26,594
[ ",", "ShuffleOp", ",", "[", "(", "set", "(", "v16i8", "VECREG", ":", "$", "rT", ")", ",", "(", "SPUshufmask", "dform2_addr", ":", "$", "src", ")", ")", "]", ">", ";" ]
[ "def", "CBD", ":", "RI7Form", "<", "<NUM_LIT>", ",", "(", "outs", "VECREG", ":", "$", "rT", ")", ",", "(", "ins", "shufaddr", ":", "$", "src", ")", ",", "<STR_LIT>" ]
LLVM
ARM
TD
program_repair
CPU
26,595
[ "<FIXS>", "def", "FLDMD", ":", "AXDI5", "(", "outs", ")", ",", "(", "ins", "addrmode5", ":", "$", "addr", ",", "pred", ":", "$", "p", ",", "reglist", ":", "$", "wb", ",", "<FIXE>", "<FIXS>", "<STR_LIT>", ",", "<FIXE>", "<FIXS>", "def", "FLDMS", ":"...
[ "let", "mayLoad", "=", "<NUM_LIT>", "in", "{", "<BUGS>", "def", "FLDMD", ":", "AXDI5", "(", "outs", ")", ",", "(", "ins", "addrmode5", ":", "$", "addr", ",", "pred", ":", "$", "p", ",", "reglist", ":", "$", "dst1", ",", "<BUGE>", "variable_ops", ")...
GCC
i386
CPP
stmt_completion
CPU
26,596
[ "_", "A", ",", "_", "_", "m128d", "_", "_", "B", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_getexp_sd", "(", "_", "_", "m128d", "_" ]
LLVM
AArch64
TD
stmt_completion
CPU
26,597
[ ">", ";" ]
[ "return", "CurDAG", "-", ">", "getTargetConstant", "(", "enc", ",", "SDLoc", "(", "N", ")", ",", "MVT", ":", ":", "i64", ")", ";", "}", "]", ">", ";", "def", "i32shift_b", ":", "Operand", "<", "i64", ">", ",", "SDNodeXForm", "<", "imm", ",", "[",...
GCC
i386
CPP
stmt_completion
CPU
26,598
[ "_", "_", "m512d", "_", "_", "A", ",", "const", "int", "_", "_", "R", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m512d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_getexp_round_pd", "(" ]
GCC
sh
CPP
program_repair
CPU
26,599
[ "<FIXS>", "?", "gen_extendqisi2", "(", "dest", ",", "gen_lowpart", "(", "QImode", ",", "dest", ")", ")", ":", "gen_extendhisi2", "(", "dest", ",", "gen_lowpart", "(", "HImode", ",", "dest", ")", ")", ")", ";", "<FIXE>" ]
[ "gen_shifty_hi_op", "(", "ASHIFT", ",", "operands", ")", ";", "}", "emit_insn", "(", "kind", "&", "<NUM_LIT>", "<BUGS>", "?", "gen_extendqisi2", "(", "dest", ",", "gen_lowpart", "(", "QImode", ",", "dest", ")", ")", ":", "gen_extendhisi2", "(", "dest", ","...