Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
mn10300
MD
next_suggestion
MPU
26,400
[ "{" ]
[ "if", "(", "!", "rtx_equal_p", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", ")", "{", "gcc_assert", "(", "!", "reg_overlap_mentioned_p", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]",...
LLVM
ARM
CPP
program_repair
CPU
26,401
[ "<FIXS>", "SDLoc", "dl", ",", "EVT", "&", "VT", ",", "bool", "is128Bits", ",", "NEONModImmType", "type", ")", "{", "<FIXE>" ]
[ "static", "SDValue", "isNEONModifiedImm", "(", "uint64_t", "SplatBits", ",", "uint64_t", "SplatUndef", ",", "unsigned", "SplatBitSize", ",", "SelectionDAG", "&", "DAG", ",", "<BUGS>", "EVT", "&", "VT", ",", "bool", "is128Bits", ",", "NEONModImmType", "type", ")"...
LLVM
Mips
CPP
code_generation
CPU
26,402
[ "const", "RegisterBank", "&", "MipsRegisterBankInfo", "::", "getRegBankFromRegClass", "(", "const", "TargetRegisterClass", "&", "RC", ")", "const", "{", "using", "namespace", "Mips", ";", "switch", "(", "RC", ".", "getID", "(", ")", ")", "{", "case", "Mips", ...
[ "Get", "a", "register", "bank", "that", "covers", "RC", "." ]
LLVM
AArch64
TD
stmt_completion
CPU
26,403
[ "<NUM_LIT>", ")", ";" ]
[ "def", "vecshiftL64", ":", "Operand", "<", "i32", ">", ",", "ImmLeaf", "<", "i32", ",", "[", "{", "return", "(", "(", "(", "uint32_t", ")", "Imm", ")", "<" ]
GCC
frv
MD
next_suggestion
VLIW
26,404
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "if_then_else", ":", "SI", "(", "match_operator", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int"...
GCC
msp430
MD
next_suggestion
MPU
26,405
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "ashift", ":", "HPSI", "(", "match_operand", ":", "HPSI", "<NUM_LIT>", "<STR_LIT>", "\t", "\t", "<STR_LIT>", ")", "(", "match_operand", ":", "HPSI", "<NUM_LIT>", "<STR_LIT>", "\t", "\t", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
GCC
arm
MD
next_suggestion
CPU
26,406
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
AArch64
TD
next_suggestion
CPU
26,407
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rm", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "Rm", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "op", ";", "let", "Inst", "{", "<NUM_LIT>", ...
LLVM
AArch64
TD
stmt_completion
CPU
26,408
[ ",", "[", "]", ">", ";" ]
[ "def", "v2i32", ":", "BaseSIMDFPCvtTwoVector", "<", "<NUM_LIT>", ",", "U", ",", "{", "S", ",", "<NUM_LIT>", "}", ",", "opc", ",", "V64", ",", "V128", ",", "asm", ",", "<STR_LIT>", ",", "<STR_LIT>" ]
GCC
i386
MD
program_repair
CPU
26,409
[ "<FIXS>", "return", "egpr_used", "?", "<STR_LIT>", ":", "<STR_LIT>", "<FIXE>" ]
[ "else", "{", "if", "(", "which_alternative", "=", "=", "<NUM_LIT>", ")", "<BUGS>", "return", "<STR_LIT>", "<BUGE>", "else", "if", "(", "GET_MODE_SIZE", "(", "ssescalarmode", ">", "mode", ")", "=", "=", "<NUM_LIT>", ")", "return", "<STR_LIT>", "else" ]
GCC
cr16
MD
next_suggestion
MPU
26,410
[ ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "parallel", "[", "(", "call", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "clobber", "(", "reg", ":", "S...
LLVM
PowerPC
TD
program_repair
CPU
26,411
[ "<FIXS>", "(", "RLDICR", "(", "ANDI8_rec", "$", "Idx", ",", "<NUM_LIT>", ")", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ")", ")", ";", "<FIXE>" ]
[ "the", "bits", "of", "the", "index", "prior", "to", "truncating", "to", "the", "range", "<NUM_LIT>", "-", "<NUM_LIT>", "*", "/", "dag", "BE_VWORD_PERM_VEC", "=", "(", "v16i8", "(", "LVSL", "ZERO8", ",", "<BUGS>", "(", "RLDICR", "(", "ANDI8o", "$", "Idx",...
GCC
s390
CPP
stmt_completion
MPU
26,412
[ ")", ";" ]
[ "gcc_assert", "(", "REG_P", "(", "reg", ")", ")", ";", "gcc_assert", "(", "CONST_INT_P", "(", "offset", ")", ")", ";", "if", "(", "offset", "==", "const0_rtx", ")", "{", "insn", "=", "emit_move_insn", "(", "target", ",", "reg", ")", ";", "}", "else",...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
26,413
[ "getHeader", "(", ")", ";" ]
[ "static", "MachineBasicBlock", "*", "LoopBottom", "(", "const", "MachineLoop", "*", "Loop", ")", "{", "MachineBasicBlock", "*", "Bottom", "=", "Loop", "->" ]
LLVM
AArch64
CPP
next_suggestion
CPU
26,414
[ "if", "(", "isMatchingUpdateInsn", "(", "*", "I", ",", "MI", ",", "BaseReg", ",", "Offset", ")", ")", "return", "MBBI", ";" ]
[ "unsigned", "BaseReg", "=", "getLdStBaseOp", "(", "MemMI", ")", ".", "getReg", "(", ")", ";", "int", "Offset", "=", "getLdStOffsetOp", "(", "MemMI", ")", ".", "getImm", "(", ")", ";", "if", "(", "MBBI", "==", "B", "||", "Offset", "!=", "<NUM_LIT>", "...
LLVM
TPC
TD
next_suggestion
Virtual ISA
26,415
[ "let", "Constraints", "=", "<STR_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "sw", ";", "bits", "<", "<NUM_LIT>", ">", "pred", ";", "let", "Dest", "=", "dest", ";", "let", "SrcA", "=", "src", ";", "let", "Switches", "=", "{", "mask", ",", "<NUM_LIT>", "}", ";", "let", "OperandType", "=", "opty...
LLVM
X86
CPP
next_suggestion
CPU
26,416
[ "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "VT", ",", "N0", ",", "N1", ",", "DAG", ".", "getTargetConstant", "(", "<NUM_LIT>", ",", "dl", ",", "MVT", "::", "i8", ")", ")", ";" ]
[ "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "VT", ",", "N0", ",", "N1Vec", ",", "DAG", ".", "getTargetConstant", "(", "<NUM_LIT>", ",", "dl", ",", "MVT", "::", "i8", ")", ")", ";", "}", "}", "unsigned", "Nu...
LLVM
X86
CPP
next_suggestion
CPU
26,417
[ "}" ]
[ "MCAsmBackend", "*", "llvm", "::", "createX86_64AsmBackend", "(", "const", "Target", "&", "T", ",", "StringRef", "TT", ")", "{", "Triple", "TheTriple", "(", "TT", ")", ";", "if", "(", "TheTriple", ".", "isOSDarwin", "(", ")", "||", "TheTriple", ".", "get...
LLVM
Hexagon
TD
stmt_completion
DSP
26,418
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "prefersSlot3" ]
LLVM
PowerPC
TD
next_suggestion
CPU
26,419
[ "def", "SRL32", ":", "SDNodeXForm", "<", "imm", ",", "[", "{" ]
[ "return", "CurDAG", "-", ">", "getTargetConstant", "(", "APFloatOfN", ".", "bitcastToAPInt", "(", ")", ".", "getZExtValue", "(", ")", ",", "SDLoc", "(", "N", ")", ",", "MVT", ":", ":", "i32", ")", ";", "}", "]", ">", ";", "def", "nzFPImmAsi64", ":", ...
GCC
arm
CPP
stmt_completion
CPU
26,420
[ "_", "p", ")", ";" ]
[ "return", "_", "_", "arm_vcvtmq_m_u32_f32", "(", "_", "_", "inactive", ",", "_", "_", "a", ",", "_" ]
LLVM
AArch64
TD
stmt_completion
CPU
26,421
[ "=", "Rd", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "Rm", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "isSub", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>...
LLVM
Hexagon
TD
stmt_completion
DSP
26,422
[ "<NUM_LIT>", ";" ]
[ "def", "F2_sffixupr", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_3a867367", ",", "TypeS_2op", ">", ",", "Enc_5e2823", "{", "let", "Inst", "{", "<NUM_...
LLVM
Hexagon
TD
next_suggestion
DSP
26,423
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rs32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rs32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rd32", ";" ]
GCC
arm
MD
stmt_completion
CPU
26,424
[ ")", ")", "]" ]
[ "return", "<STR_LIT>", "}", "[", "(", "set", "(", "attr", "<STR_LIT>", ")", "(", "if_then_else", "(", "eq", "(", "const_string", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", ")", "(", "const_string", "<STR_LIT>", ")", "(", "const_string", "<STR_L...
LLVM
X86
CPP
next_suggestion
CPU
26,425
[ "case", "ISD", "::", "VACOPY", ":", "return", "LowerVACOPY", "(", "Op", ",", "DAG", ")", ";" ]
[ "case", "ISD", "::", "INSERT_VECTOR_ELT", ":", "return", "LowerINSERT_VECTOR_ELT", "(", "Op", ",", "DAG", ")", ";", "case", "ISD", "::", "EXTRACT_SUBVECTOR", ":", "return", "LowerEXTRACT_SUBVECTOR", "(", "Op", ",", "DAG", ")", ";", "case", "ISD", "::", "INSE...
LLVM
AArch64
TD
next_suggestion
CPU
26,426
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "isSub", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rd", ";", "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "Rm", ";", "bits", "<", "<NUM_LIT>", ">", "Ra", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "...
LLVM
SystemZ
CPP
next_suggestion
CPU
26,427
[ "case", "ISD", "::", "ATOMIC_CMP_SWAP_WITH_SUCCESS", ":" ]
[ "case", "ISD", "::", "BITCAST", ":", "return", "lowerBITCAST", "(", "Op", ",", "DAG", ")", ";", "case", "ISD", "::", "VASTART", ":", "return", "lowerVASTART", "(", "Op", ",", "DAG", ")", ";", "case", "ISD", "::", "VACOPY", ":", "return", "lowerVACOPY",...
GCC
visium
CPP
program_repair
Virtual ISA
26,428
[ "<FIXS>", "tilepro_sched_adjust_cost", "(", "rtx_insn", "*", "insn", ",", "int", "dep_type", ",", "rtx_insn", "*", "dep_insn", ",", "int", "cost", ",", "unsigned", "int", ")", "<FIXE>", "<FIXS>", "if", "(", "CALL_P", "(", "insn", ")", "&&", "dep_type", "==...
[ "static", "int", "<BUGS>", "tilepro_sched_adjust_cost", "(", "rtx_insn", "*", "insn", ",", "rtx", "link", ",", "rtx_insn", "*", "dep_insn", ",", "int", "cost", ")", "<BUGE>", "{", "<BUGS>", "if", "(", "CALL_P", "(", "insn", ")", "&&", "REG_NOTE_KIND", "(",...
LLVM
AMDGPU
CPP
stmt_completion
GPU
26,429
[ ":" ]
[ "if", "(", "isLiteralConstantLike", "(", "MI", ".", "getOperand", "(", "Src0Idx", ")", ",", "Desc", ".", "OpInfo", "[", "Src0Idx", "]", ")", ")", "return", "<NUM_LIT>", ";", "int", "Src1Idx", "=", "AMDGPU", "::", "getNamedOperandIdx", "(", "Opc", ",", "A...
LLVM
AArch64
CPP
next_suggestion
CPU
26,430
[ "CASE", "(", "<NUM_LIT>", ")", ";" ]
[ "static", "MCRegister", "getRegisterOrZero", "(", "MCRegister", "Reg", ",", "bool", "HasSVE", ")", "{", "switch", "(", "Reg", ".", "id", "(", ")", ")", "{", "default", ":", "return", "<NUM_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", "#", "#", "n"...
GCC
i386
MD
program_repair
CPU
26,431
[ "<FIXS>", "if", "(", "!", "rtx_equal_p", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", ")", "emit_move_insn", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", "ix86_expand_binary_oper...
[ "split_double_mode", "(", "DWI", ">", "mode", ",", "&", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ",", "&", "operands", "[", "<NUM_LIT>", "]", ",", "&", "operands", "[", "<NUM_LIT>", "]", ")", "if", "(", "operands", "[", "<NUM_LIT>", "]", "=...
LLVM
Hexagon
TD
stmt_completion
DSP
26,432
[ "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "class", "Enc_55355c", ":", "OpcodeHexagon", "{", "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>"...
GCC
i386
CPP
next_suggestion
CPU
26,433
[ "if", "(", "REG_P", "(", "dest", ")", ")", "timode_check_non_convertible_regs", "(", "candidates", ",", "regs", ",", "REGNO", "(", "dest", ")", ")", ";" ]
[ "EXECUTE_IF_SET_IN_BITMAP", "(", "candidates", ",", "<NUM_LIT>", ",", "id", ",", "bi", ")", "{", "rtx", "def_set", "=", "single_set", "(", "DF_INSN_UID_GET", "(", "id", ")", "->", "insn", ")", ";", "rtx", "dest", "=", "SET_DEST", "(", "def_set", ")", ";"...
GCC
mcore
MD
next_suggestion
MPU
26,434
[ "(", "set", "(", "match_dup", "<NUM_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "reg", ":", "CC", "<NUM_LIT>", ")", "(", "ne", ":", "CC", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")" ]
LLVM
ARM64
TD
next_suggestion
CPU
26,435
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
[ "class", "BaseMoveImmediate", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "RegisterClass", "regtype", ",", "Operand", "shifter", ",", "string", "asm", ">", ":", "I", "<", "(", "outs", "regtype", ":", "$", "Rd", ")", ",", "(", "ins", "movimm32_imm", ...
LLVM
X86
CPP
next_suggestion
CPU
26,436
[ "else", "return", "DAG", ".", "getNode", "(", "ISD", "::", "SRA", ",", "DL", ",", "VT", ",", "NN", ",", "DAG", ".", "getConstant", "(", "SarConst", ",", "DL", ",", "CVT", ")", ")", ";" ]
[ "SDValue", "N1", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "EVT", "VT", "=", "N0", ".", "getValueType", "(", ")", ";", "unsigned", "Size", "=", "VT", ".", "getSizeInBits", "(", ")", ";", "if", "(", "!", "VT", ".", "isInteger", "(", ...
LLVM
Patmos
CPP
program_repair
VLIW
26,437
[ "<FIXS>", "PTS", "->", "EmitFStart", "(", "Start", ",", "Length", ",", "Align", "(", "align", ")", ")", ";", "<FIXE>" ]
[ "PatmosTargetStreamer", "*", "PTS", "=", "static_cast", "PatmosTargetStreamer", "*", ">", "(", "getParser", "(", ")", ".", "getStreamer", "(", ")", ".", "getTargetStreamer", "(", ")", ")", ";", "<BUGS>", "PTS", "->", "EmitFStart", "(", "Start", ",", "Length"...
GCC
mips
MD
stmt_completion
CPU
26,438
[ "<STR_LIT>", ")" ]
[ "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_cpu_unit", "<STR_LIT>" ]
GCC
aarch64
MD
stmt_completion
CPU
26,439
[ "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")" ]
[ "(", "plus", ":", "GPI", "(", "mult", ":", "GPI", "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "GPI", "<NUM_LIT>", ...
LLVM
SystemZ
TD
next_suggestion
CPU
26,440
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "RBD1", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "R3", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "RBD1", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", ...
LLVM
PowerPC
CPP
next_suggestion
CPU
26,441
[ "switch", "(", "N", "->", "getOpcode", "(", ")", ")", "{" ]
[ "if", "(", "TM", ".", "getOptLevel", "(", ")", "==", "CodeGenOptLevel", "::", "None", "||", "!", "TM", ".", "isPPC64", "(", ")", ")", "return", "false", ";", "if", "(", "!", "(", "CmpInGPR", ".", "getNumOccurrences", "(", ")", ">", "<NUM_LIT>", ")", ...
GCC
rs6000
CPP
stmt_completion
CPU
26,442
[ "words", "+=", "cum", "->", "words", "&", "<NUM_LIT>", ";" ]
[ "}", "}", "else", "if", "(", "TARGET_SPE_ABI", "&&", "TARGET_SPE", "&&", "SPE_VECTOR_MODE", "(", "mode", ")", "&&", "!", "cum", "->", "stdarg", "&&", "cum", "->", "sysv_gregno", "<=", "GP_ARG_MAX_REG", ")", "cum", "->", "sysv_gregno", "++", ";", "else", ...
GCC
arm
CPP
next_suggestion
CPU
26,443
[ "_", "_", "builtin_neon_vst4_lanev4hf", "(", "_", "_", "a", ",", "_", "_", "bu", ".", "_", "_", "o", ",", "_", "_", "c", ")", ";" ]
[ "vst4_lane_f16", "(", "float16_t", "*", "_", "_", "a", ",", "float16x4x4_t", "_", "_", "b", ",", "const", "int", "_", "_", "c", ")", "{", "union", "{", "float16x4x4_t", "_", "_", "i", ";", "_", "_", "builtin_neon_oi", "_", "_", "o", ";", "}", "_"...
LLVM
X86
CPP
code_generation
CPU
26,444
[ "virtual", "bool", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "const", "X86TargetMachine", "*", "TM", "=", "static_cast", "<", "const", "X86TargetMachine", "*", ">", "(", "&", "MF", ".", "getTarget", "(", ")", ")", ";", "const", "...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
GCC
ia64
MD
program_repair
CPU
26,445
[ "<FIXS>", "if", "(", "MEM_P", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", "operands", "[", "<NUM_LIT>", "]", "=", "adjust_address", "(", "operands", "[", "<NUM_LIT>", "]", ",", "SFmode", ",", "<NUM_LIT>", ")", "<FIXE>", "<FIXS>", "{", "emit_insn", ...
[ "<STR_LIT>", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", "]", "{", "<BUGS>", "if", "(", "REG_P", "(", "operands", "[", "<NUM_LIT>", "]", ")", "&", "&", "FR_REGNO_P", "(", "REGNO", "(", "operands", "[", ...
LLVM
DLX
CPP
next_suggestion
CPU
26,446
[ "const", "MCBinaryExpr", "*", "BinaryExpr", "=", "dyn_cast", "<", "MCBinaryExpr", ">", "(", "getImm", "(", ")", ")", ";" ]
[ "const", "DLXMCExpr", "*", "SymbolRefExpr", "=", "dyn_cast", "<", "DLXMCExpr", ">", "(", "getImm", "(", ")", ")", ";", "assert", "(", "SymbolRefExpr", "->", "getKind", "(", ")", "==", "DLXMCExpr", "::", "VK_DLX_ABS_HI", ")", ";", "Inst", ".", "addOperand",...
GCC
i386
CPP
stmt_completion
CPU
26,447
[ "(", "_", "_", "m128", "_", "_", "A", ",", "const", "int", "_", "_", "R", ")", "{" ]
[ "extern", "_", "_", "inline", "unsigned", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_cvtt_roundss_u32" ]
GCC
s390
MD
next_suggestion
MPU
26,448
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "sign_extend", ":", "DI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
R600
CPP
next_suggestion
GPU
26,449
[ "}" ]
[ "PhysicalRegCopy", ".", "push_back", "(", "SU", ")", ";", "return", ";", "}", "int", "IK", "=", "getInstKind", "(", "SU", ")", ";", "if", "(", "IK", "==", "IDOther", ")", "Available", "[", "IDOther", "]", ".", "push_back", "(", "SU", ")", ";", "els...
LLVM
AMDGPU
CPP
stmt_completion
GPU
26,450
[ ";" ]
[ "bool", "enableEarlyIfConversion", "(", ")", "const", "override", "{", "return", "true" ]
LLVM
X86
CPP
stmt_completion
CPU
26,451
[ "DL", ";" ]
[ "virtual", "const", "DataLayout", "*", "getDataLayout", "(", ")", "const", "{", "return", "&" ]
LLVM
AArch64
CPP
next_suggestion
CPU
26,452
[ "Parser", ".", "Lex", "(", ")", ";" ]
[ "}", "SMLoc", "S", "=", "Tok", ".", "getLoc", "(", ")", ";", "Operands", ".", "push_back", "(", "AArch64Operand", "::", "CreateSysReg", "(", "Tok", ".", "getString", "(", ")", ",", "S", ")", ")", ";" ]
GCC
arm
CPP
next_suggestion
CPU
26,453
[ "}" ]
[ "vst1q_f32_x2", "(", "float32_t", "*", "_", "_", "a", ",", "float32x4x2_t", "_", "_", "b", ")", "{", "union", "{", "float32x4x2_t", "_", "_", "i", ";", "_", "_", "builtin_neon_oi", "_", "_", "o", ";", "}", "_", "_", "bu", "=", "{", "_", "_", "b...
LLVM
ARM
CPP
next_suggestion
CPU
26,454
[ "return", "SDValue", "(", ")", ";" ]
[ "if", "(", "SrcVT", "==", "MVT", "::", "i64", "&&", "TLI", ".", "isTypeLegal", "(", "DstVT", ")", ")", "{", "SDValue", "Lo", "=", "DAG", ".", "getNode", "(", "ISD", "::", "EXTRACT_ELEMENT", ",", "dl", ",", "MVT", "::", "i32", ",", "Op", ",", "DAG...
GCC
mips
MD
stmt_completion
CPU
26,455
[ ",", "&", "type", ")" ]
[ "enum", "mips_symbol_type", "type", "return", "(", "mips_symbolic_constant_p", "(", "op", ",", "SYMBOL_CONTEXT_LEA" ]
LLVM
PTX
CPP
next_suggestion
GPU
26,456
[ "PM", ".", "add", "(", "createPTXFPRoundingModePass", "(", "getPTXTargetMachine", "(", ")", ",", "getOptLevel", "(", ")", ")", ")", ";" ]
[ "bool", "PTXPassConfig", "::", "addPreEmitPass", "(", ")", "{", "PM", ".", "add", "(", "createPTXMFInfoExtract", "(", "getPTXTargetMachine", "(", ")", ",", "getOptLevel", "(", ")", ")", ")", ";" ]
LLVM
ARM
CPP
stmt_completion
CPU
26,457
[ "Incorrect AddrMode Imm for instruction", "<STR_LIT>", ";" ]
[ "if", "(", "MI", ".", "getOpcode", "(", ")", "==", "ARM", "::", "MVE_VMOV_q_rr", ")", "{", "assert", "(", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "isImm", "(", ")", "&&", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "isImm", "(...
GCC
i386
CPP
next_suggestion
CPU
26,458
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_maskz_dpwssds_epi32", "(", "_", "_", "mmask8", "_", "_", ...
LLVM
AArch64
TD
next_suggestion
CPU
26,459
[ "}" ]
[ "}", "]", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "Imm0_7Operand", ";" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
26,460
[ "}" ]
[ "unsigned", "Opc", "=", "(", "VT", "==", "MVT", "::", "i64", ")", "?", "PPC", "::", "LI8", ":", "PPC", "::", "LI", ";", "unsigned", "ImmReg", "=", "createResultReg", "(", "RC", ")", ";", "BuildMI", "(", "*", "FuncInfo", ".", "MBB", ",", "FuncInfo",...
LLVM
AMDGPU
CPP
stmt_completion
GPU
26,461
[ "(", "VT", ")", ";" ]
[ "static", "SDValue", "emitRemovedIntrinsicError", "(", "SelectionDAG", "&", "DAG", ",", "SDLoc", "DL", ",", "EVT", "VT", ")", "{", "DiagnosticInfoUnsupported", "BadIntrin", "(", "*", "DAG", ".", "getMachineFunction", "(", ")", ".", "getFunction", "(", ")", ","...
LLVM
AArch64
TD
next_suggestion
CPU
26,462
[ "bits", "<", "<NUM_LIT>", ">", "Zn", ";" ]
[ "class", "sve_int_mlas_vvv_pred", "<", "bits", "<", "<NUM_LIT>", ">", "sz8_64", ",", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "string", "asm", ",", "ZPRRegOp", "zprty", ">", ":", "I", "<", "(", "outs", "zprty", ":", "$", "Zda", ")", ",", "(", "ins"...
GCC
mips
MD
next_suggestion
CPU
26,463
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
LoongArch
CPP
stmt_completion
CPU
26,464
[ ")", ")", ";" ]
[ "addPass", "(", "createLoongArchExpandPseudoPass", "(", ")", ")", ";", "addPass", "(", "createLoongArchExpandAtomicPseudoPass", "(" ]
GCC
s390
MD
next_suggestion
MPU
26,465
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "VT", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ior", ":", "VT", "(", "not", ":", "VT", "(", "match_operand", ":", "VT", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "VT",...
LLVM
ARM
TD
next_suggestion
CPU
26,466
[ "}", "]", ">", ";" ]
[ "def", "DSubReg_i16_reg", ":", "SDNodeXForm", "<", "imm", ",", "[", "{", "assert", "(", "ARM", ":", ":", "dsub_7", "=", "=", "ARM", ":", ":", "dsub_0", "+", "<NUM_LIT>", "&", "&", "<STR_LIT>", ")", ";", "return", "CurDAG", "-", ">", "getTargetConstant"...
LLVM
X86
CPP
code_generation
CPU
26,467
[ "Optional", "<", "Value", "*", ">", "X86TTIImpl", "::", "simplifyDemandedUseBitsIntrinsic", "(", "InstCombiner", "&", "IC", ",", "IntrinsicInst", "&", "II", ",", "APInt", "DemandedMask", ",", "KnownBits", "&", "Known", ",", "bool", "&", "KnownBitsComputed", ")",...
[ "Can", "be", "used", "to", "implement", "target-specific", "instruction", "combining", "." ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
26,468
[ "}" ]
[ "setFeatures", "(", "*", "NewF", ",", "NewFeatures", ")", ";", "if", "(", "F", ".", "hasName", "(", ")", ")", "{", "std", "::", "string", "NewName", "=", "NewF", "->", "getName", "(", ")", ";", "NewF", "->", "takeName", "(", "&", "F", ")", ";", ...
LLVM
Hexagon
CPP
next_suggestion
DSP
26,469
[ "}" ]
[ "assert", "(", "m_pGOT", "&&", "<STR_LIT>", "emitGOTSectionData failed, m_pGOT is NULL!", "<STR_LIT>", ")", ";", "uint32_t", "*", "buffer", "=", "reinterpret_cast", "<", "uint32_t", "*", ">", "(", "pRegion", ".", "begin", "(", ")", ")", ";", "HexagonGOTEntry", "...
LLVM
Hexagon
TD
stmt_completion
DSP
26,470
[ "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewVal...
GCC
cr16
CPP
code_generation
MPU
26,471
[ "static", "bool", "cr16_hard_regno_mode_ok", "(", "unsigned", "int", "regno", ",", "machine_mode", "mode", ")", "{", "if", "(", "(", "GET_MODE_SIZE", "(", "mode", ")", ">=", "<NUM_LIT>", ")", "&&", "(", "regno", "==", "<NUM_LIT>", ")", ")", "return", "fals...
[ "Return", "1", "if", "hard", "register", "REGNO", "can", "hold", "a", "value", "of", "machine-mode", "MODE", "." ]
LLVM
Hexagon
TD
stmt_completion
DSP
26,472
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
LLVM
Mips
CPP
program_repair
CPU
26,473
[ "<FIXS>", "SMLoc", "E", "=", "SMLoc", "::", "getFromPointer", "(", "Parser", ".", "getTok", "(", ")", ".", "getLoc", "(", ")", ".", "getPointer", "(", ")", "-", "<NUM_LIT>", ")", ";", "<FIXE>" ]
[ "if", "(", "Cc", "==", "-", "<NUM_LIT>", ")", "{", "return", "Error", "(", "NameLoc", ",", "<STR_LIT>", "Invalid conditional code", "<STR_LIT>", ")", ";", "}", "<BUGS>", "SMLoc", "E", "=", "Parser", ".", "getTok", "(", ")", ".", "getLoc", "(", ")", ";"...
GCC
m68k
MD
program_repair
MPU
26,474
[ "<FIXS>", "{", "return", "output_iorsi3", "(", "operands", ")", "}", ")", "<FIXE>" ]
[ "(", "ior", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", ")", "<BUGE>", "(", "define_in...
LLVM
AMDGPU
CPP
next_suggestion
GPU
26,475
[ "Opcode", "=", "<STR_LIT>", "::", "<STR_LIT>", ";" ]
[ "assert", "(", "GlueChain", "->", "getNumValues", "(", ")", "==", "<NUM_LIT>", ")", ";", "SDVTList", "VTList", "=", "DAG", ".", "getVTList", "(", "VT", ",", "MVT", "::", "Other", ",", "MVT", "::", "Glue", ")", ";", "switch", "(", "Opcode", ")", "{", ...
GCC
arm
CPP
stmt_completion
CPU
26,476
[ ")", ";" ]
[ "return", "_", "_", "arm_vshllbq_n_s16", "(", "_", "_", "a", ",", "_", "_", "imm" ]
LLVM
AVR
CPP
stmt_completion
MPU
26,477
[ "ASR", ")", ";" ]
[ "NODE", "(", "CALL", ")", ";", "NODE", "(", "WRAPPER", ")", ";", "NODE", "(", "LSL", ")", ";", "NODE", "(", "LSLW", ")", ";", "NODE", "(", "LSR", ")", ";", "NODE", "(", "LSRW", ")", ";", "NODE", "(", "ROL", ")", ";", "NODE", "(", "ROR", ")"...
LLVM
Hexagon
TD
next_suggestion
DSP
26,478
[ "let", "InputType", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", ...
GCC
sparc
MD
program_repair
CPU
26,479
[ "<FIXS>", "(", "if_then_else", ":", "I", "(", "match_operator", "<NUM_LIT>", "<STR_LIT>", "<FIXE>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "I", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "if_then_else", ":", "I", "(", "match_operator", "<NUM_LIT>", "<STR_LIT>", "<BUGE>", "[", "(", "match_operand", "<NUM_LIT...
LLVM
Hexagon
CPP
stmt_completion
DSP
26,480
[ ")", "==", "<NUM_LIT>", ")", "{" ]
[ "break", ";", "}", "case", "ISD", "::", "SIGN_EXTEND_INREG", ":", "case", "ISD", "::", "AssertSext", ":", "case", "ISD", "::", "AssertZext", ":", "if", "(", "Val", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getValueType", "(", ")", ".", "isInteger",...
LLVM
Hexagon
TD
next_suggestion
DSP
26,481
[ "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";" ]
[ "def", "J4_cmpeqi_t_jumpnv_nt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Ns8", ",", "u5_0Imm", ":", "$", "II", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_bd8382d1", ",", "TypeNCJ", ">", ",", ...
LLVM
JVM
CPP
stmt_completion
Virtual ISA
26,482
[ ";" ]
[ "AddToLazyDeletionSet", "(", "&", "I", ")", ";", "for", "(", "auto", "*", "BCUser", ":", "cast", "<", "BitCastInst", ">", "(", "&", "I", ")", "->", "users", "(", ")", ")", "RetVal", "&=", "ProcessUser", "(", "MemOpOffsetMap", ",", "*", "BCUser", ",",...
GCC
nds32
CPP
code_generation
CPU
26,483
[ "bool", "nds32_n9_3r2w_mm_to_ex_p", "(", "rtx_insn", "*", "producer", ",", "rtx_insn", "*", "consumer", ")", "{", "rtx", "def_reg", ";", "switch", "(", "get_attr_type", "(", "producer", ")", ")", "{", "case", "TYPE_LOAD", ":", "case", "TYPE_MUL", ":", "case"...
[ "Check", "dependencies", "from", "MM", "to", "EX", "." ]
LLVM
VE
CPP
stmt_completion
CPU
26,484
[ "(", ")", ";" ]
[ "}", "default", ":", "break", ";", "}", "if", "(", "VA", ".", "isExtInLoc", "(", ")", ")", "Arg", "=", "DAG", ".", "getNode", "(", "ISD", "::", "TRUNCATE", ",", "DL", ",", "VA", ".", "getValVT", "(", ")", ",", "Arg", ")", ";", "InVals", ".", ...
LLVM
NMX
CPP
next_suggestion
VLIW
26,485
[ "}" ]
[ "unsigned", "getSRetReturnReg", "(", ")", "const", "{", "return", "SRetReturnReg", ";" ]
GCC
aarch64
CPP
code_generation
CPU
26,486
[ "static", "bool", "aarch64_handle_attr_tune", "(", "const", "char", "*", "str", ",", "const", "char", "*", "pragma_or_attr", ")", "{", "const", "struct", "processor", "*", "tmp_tune", "=", "NULL", ";", "enum", "aarch64_parse_opt_result", "parse_res", "=", "aarch...
[ "Handle", "the", "argument", "STR", "to", "the", "tune=", "target", "attribute", ".", "PRAGMA_OR_ATTR", "is", "used", "in", "potential", "error", "messages", "." ]
LLVM
AArch64
TD
next_suggestion
CPU
26,487
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "class", "sve_int_dup_fpimm", "<", "bits", "<", "<NUM_LIT>", ">", "sz8_64", ",", "Operand", "fpimmtype", ",", "string", "asm", ",", "ZPRRegOp", "zprty", ">", ":", "I", "<", "(", "outs", "zprty", ":", "$", "Zd", ")", ",", "(", "ins", "fpimmtype", ":", ...
GCC
arm
CPP
stmt_completion
CPU
26,488
[ "_", "_", "a", ")", ";" ]
[ "_", "_", "rv", ".", "_", "_", "o", "=", "_", "_", "builtin_neon_vld2_dupv4hi", "(", "(", "const", "_", "_", "builtin_neon_hi", "*", ")" ]
LLVM
ARM
TD
stmt_completion
CPU
26,489
[ "[", "WriteVST1", "]", ">", "{" ]
[ "class", "VST1QLNPseudo", "<", "ValueType", "Ty", ",", "PatFrag", "StoreOp", ",", "SDNode", "ExtractOp", ">", ":", "VSTQLNPseudo", "<", "IIC_VST1ln", ">", ",", "Sched", "<" ]
LLVM
CellSPU
CPP
stmt_completion
MPU
26,490
[ "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ";" ]
[ "void", "SPUFrameLowering", "::", "emitEpilogue", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ")", "const", "{", "MachineBasicBlock", "::", "iterator", "MBBI", "=", "MBB", ".", "getLastNonDebugInstr", "(", ")", ";", "const", "SPUInst...
LLVM
ARM
TD
stmt_completion
CPU
26,491
[ ">", ";" ]
[ "}", "]", ">", ";", "def", "word_alignedstore", ":", "PatFrag", "<", "(", "ops", "node", ":", "$", "val", ",", "node", ":", "$", "ptr", ")", ",", "(", "store", "node", ":", "$", "val", ",", "node", ":", "$", "ptr", ")", ",", "[", "{", "return...
GCC
rs6000
CPP
next_suggestion
CPU
26,492
[ "}" ]
[ "static", "bool", "rs6000_mode_dependent_address_p", "(", "const_rtx", "addr", ",", "addr_space_t", "as", "ATTRIBUTE_UNUSED", ")", "{", "return", "rs6000_mode_dependent_address_ptr", "(", "addr", ")", ";" ]
LLVM
Mips
TD
stmt_completion
CPU
26,493
[ ",", "<NUM_LIT>", ",", "(", "add", "SP", ")", ">", ",", "Unallocatable", ";" ]
[ "def", "CPUSPReg", ":", "RegisterClass", "<", "<STR_LIT>", ",", "[", "i32", "]" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
26,494
[ ";" ]
[ "unsigned", "getCodeObjectVersion", "(", ")", "const", "{", "return", "CodeObjectVersion" ]
GCC
sh
CPP
stmt_completion
CPU
26,495
[ ")", ";" ]
[ "rtx", "set_src", "(", "void", ")", "const", "{", "return", "set_rtx", "==", "NULL_RTX", "?", "NULL_RTX", ":", "XEXP", "(", "set_rtx", ",", "<NUM_LIT>" ]
GCC
i386
MD
next_suggestion
CPU
26,496
[ "(", "V16QI", "<STR_LIT>", ")", "(", "V8HI", "<STR_LIT>", ")", "(", "V4SI", "<STR_LIT>", ")" ]
[ "[", "(", "V64QI", "<STR_LIT>", ")", "(", "V32HI", "<STR_LIT>", ")", "(", "V16SI", "<STR_LIT>", ")", "(", "V8DI", "<STR_LIT>", ")", "(", "V4TI", "<STR_LIT>", ")", "(", "V32QI", "<STR_LIT>", ")", "(", "V16HI", "<STR_LIT>", ")", "(", "V8SI", "<STR_LIT>", ...
GCC
powerpcspe
CPP
next_suggestion
CPU
26,497
[ "set_unique_reg_note", "(", "get_last_insn", "(", ")", ",", "REG_EQUAL", ",", "gen_rtx_MINUS", "(", "Pmode", ",", "addr", ",", "tlsreg", ")", ")", ";" ]
[ "set_mem_alias_set", "(", "modmem", ",", "get_TOC_alias_set", "(", ")", ")", ";", "rtx", "modreg", "=", "gen_reg_rtx", "(", "Pmode", ")", ";", "emit_insn", "(", "gen_rtx_SET", "(", "modreg", ",", "modmem", ")", ")", ";", "tmpreg", "=", "gen_reg_rtx", "(", ...
GCC
mep
CPP
program_repair
CPU
26,498
[ "<FIXS>", "(", "OPTIONAL_CP_INSN", "ivc2", "-", "p1", "-", "isa", "(", "SLOTS", "P1", ")", "(", "INTRINSIC", "<STR_LIT>", "cpsmadslla1_h", "<STR_LIT>", ")", "(", "CPTYPE", "V4HI", ")", "VOLATILE", ")", "<FIXE>" ]
[ ";", "<NUM_LIT>", "<NUM_LIT>", "qqqqq", "ppppp", "<NUM_LIT>", "cpsmadslla1", ".", "h", "crqp", ",", "crpp", "(", "p0_1", ")", "(", "dni", "cpsmadslla1_h_P1", "<STR_LIT>", "cpsmadslla1.h $crqp,$crpp Pn", "<STR_LIT>", "<BUGS>", "(", "OPTIONAL_CP_INSN", "ivc2", "-", ...
LLVM
M88k
CPP
next_suggestion
MPU
26,499
[ "O", "<<", "<STR_LIT>", "<", "<STR_LIT>", "<<", "Value", "<<", "<STR_LIT>", ">", "<STR_LIT>", ";" ]
[ "void", "M88kInstPrinter", "::", "printU5ImmOOperand", "(", "const", "MCInst", "*", "MI", ",", "int", "OpNum", ",", "const", "MCSubtargetInfo", "&", "STI", ",", "raw_ostream", "&", "O", ")", "{", "int64_t", "Value", "=", "MI", "->", "getOperand", "(", "OpN...