Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
rs6000
CPP
program_repair
CPU
26,600
[ "<FIXS>", "rs6000_spe_function_arg", "(", "const", "CUMULATIVE_ARGS", "*", "cum", ",", "machine_mode", "mode", ",", "<FIXE>" ]
[ "static", "rtx", "<BUGS>", "rs6000_spe_function_arg", "(", "const", "CUMULATIVE_ARGS", "*", "cum", ",", "enum", "machine_mode", "mode", ",", "<BUGE>", "const_tree", "type", ")", "{", "int", "gregno", "=", "cum", "->", "sysv_gregno", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
26,601
[ ",", "false", ")", ";" ]
[ "void", "SIInstrInfo", "::", "legalizeOpWithMove", "(", "MachineInstr", "&", "MI", ",", "unsigned", "OpIdx", ")", "const", "{", "MachineBasicBlock", "::", "iterator", "I", "=", "MI", ";", "MachineBasicBlock", "*", "MBB", "=", "MI", ".", "getParent", "(", ")"...
LLVM
AMDGPU
CPP
stmt_completion
GPU
26,602
[ "&&", "MemVT", ".", "getStoreSize", "(", ")", "==", "<NUM_LIT>", ")", "return", "SDValue", "(", ")", ";" ]
[ "Elts", ".", "push_back", "(", "DAG", ".", "getNode", "(", "ISD", "::", "TRUNCATE", ",", "DL", ",", "MVT", "::", "i1", ",", "Elt", ")", ")", ";", "}", "SDValue", "Ops", "[", "]", "=", "{", "DAG", ".", "getBuildVector", "(", "MemVT", ",", "DL", ...
LLVM
ARM
CPP
next_suggestion
CPU
26,603
[ "if", "(", "Kind", "<", "FirstTargetFixupKind", ")", "return", "MCAsmBackend", "::", "getFixupKindInfo", "(", "Kind", ")", ";" ]
[ "const", "static", "MCFixupKindInfo", "InfosLE", "[", "ARM", "::", "NumTargetFixupKinds", "]", "=", "{", "{", "<STR_LIT>", "fixup_arm_ldst_pcrel_12", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "MCFixupKindInfo", "::", "FKF_IsPCRel", "}", ",", "{", "<STR...
GCC
rs6000
MD
stmt_completion
CPU
26,604
[ "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "VSX_F", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "smin", ":", "VSX_F", "(", "match_operand", ":", "VSX_F", "<NUM_LIT>", "<STR_LIT>" ]
LLVM
AArch64
TD
next_suggestion
CPU
26,605
[ "}" ]
[ "def", "vecshiftR8", ":", "Operand", "<", "i32", ">", ",", "ImmLeaf", "<", "i32", ",", "[", "{", "return", "(", "(", "(", "uint32_t", ")", "Imm", ")", ">", "<NUM_LIT>", ")", "&", "&", "(", "(", "(", "uint32_t", ")", "Imm", ")", "<", "<NUM_LIT>", ...
LLVM
SystemZ
TD
next_suggestion
CPU
26,606
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "R1", ";", "bits", "<", "<NUM_LIT>", ">", "V2", ";", "bits", "<", "<NUM_LIT>", ">", "M3", ";", "bits", "<", "<NUM_LIT>", ">", "M4", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LI...
LLVM
AMDGPU
CPP
stmt_completion
GPU
26,607
[ "[", "TypeIdx", "]", ";" ]
[ "static", "LegalityPredicate", "isWideScalarExtLoadTruncStore", "(", "unsigned", "TypeIdx", ")", "{", "return", "[", "=", "]", "(", "const", "LegalityQuery", "&", "Query", ")", "{", "const", "LLT", "Ty", "=", "Query", ".", "Types" ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
26,608
[ "}" ]
[ "let", "Switches", "=", "{", "sw", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ",", "<NUM_LIT>", "}", ";", "let", "PredAddress", "=", "pred", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "VectorPred", "=", "!", "eq", "(", "!", "cast", "<", "stri...
LLVM
AArch64
TD
next_suggestion
CPU
26,609
[ "}", "]", ">", ";" ]
[ "def", "fpimm_half", ":", "FPImmLeaf", "<", "fAny", ",", "[", "{", "return", "Imm", ".", "isExactlyValue", "(", "+", "<NUM_LIT>", ".", "<NUM_LIT>", ")", ";", "}", "]", ">", ";", "def", "fpimm_one", ":", "FPImmLeaf", "<", "fAny", ",", "[", "{", "retur...
LLVM
ARM
CPP
next_suggestion
CPU
26,610
[ "if", "(", "NumAlignedDPRCS2Regs", ">=", "<NUM_LIT>", ")", "{" ]
[ "ARMFunctionInfo", "*", "AFI", "=", "MF", ".", "getInfo", "<", "ARMFunctionInfo", ">", "(", ")", ";", "DebugLoc", "DL", "=", "MI", "->", "getDebugLoc", "(", ")", ";", "const", "TargetInstrInfo", "&", "TII", "=", "*", "MF", ".", "getTarget", "(", ")", ...
LLVM
Hexagon
TD
stmt_completion
DSP
26,611
[ "[", "GP", "]", ";" ]
[ "def", "L2_loadrigp", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "u30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_c4db48cb", ",", "TypeV2LDST", ">", ",", "Enc_4f4ed7", ",", "AddrModeRel", "{", "let", ...
LLVM
AArch64
CPP
next_suggestion
CPU
26,612
[ "return", "true", ";" ]
[ "if", "(", "LHSOpcode", "==", "ISD", "::", "SRA", "&&", "(", "BitWidth", "!=", "(", "LowZBits", "+", "MaskLen", ")", ")", ")", "return", "false", ";", "if", "(", "LHSOpcode", "==", "ISD", "::", "SRL", "&&", "(", "BitWidth", ">", "(", "NewShiftC", "...
LLVM
MOS
CPP
next_suggestion
MPU
26,613
[ "if", "(", "BytesRemoved", ")", "{" ]
[ "auto", "End", "=", "MBB", ".", "end", "(", ")", ";", "while", "(", "Begin", "!=", "End", "&&", "Begin", "->", "isCompare", "(", ")", ")", "++", "Begin", ";", "unsigned", "NumRemoved", "=", "std", "::", "distance", "(", "Begin", ",", "End", ")", ...
LLVM
PowerPC
CPP
stmt_completion
CPU
26,614
[ ")", ">=", "-", "<NUM_LIT>", "&&", "(", "getImm", "(", ")", "&", "<NUM_LIT>", ")", "==", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "Kind", "==", "Immediate", "&&", "getImm", "(", ")", "<=", "-", "<NUM_LIT>", "&&", "getImm", "(" ]
LLVM
PowerPC
CPP
program_repair
CPU
26,615
[ "<FIXS>", "uint64_t", "Value", ",", "bool", "IsPCRel", ")", "const", "{", "<FIXE>" ]
[ "}", "void", "applyFixup", "(", "const", "MCFixup", "&", "Fixup", ",", "char", "*", "Data", ",", "unsigned", "DataSize", ",", "<BUGS>", "uint64_t", "Value", ")", "const", "{", "<BUGE>", "Value", "=", "adjustFixupValue", "(", "Fixup", ".", "getKind", "(", ...
LLVM
Mips
CPP
program_repair
CPU
26,616
[ "<FIXS>", "while", "(", "getLexer", "(", ")", ".", "getKind", "(", ")", "==", "AsmToken", "::", "LParen", ")", "{", "<FIXE>" ]
[ "MCAsmParser", "&", "Parser", "=", "getParser", "(", ")", ";", "SMLoc", "S", ";", "bool", "Result", "=", "true", ";", "<BUGS>", "while", "(", "getLexer", "(", ")", ".", "getKind", "(", ")", "==", "AsmToken", "::", "LParen", ")", "<BUGE>", "Parser", "...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
26,617
[ ")", ";" ]
[ "auto", "Tok", "=", "Lexer", ".", "getTok", "(", ")", ";", "if", "(", "!", "Tok", ".", "is", "(", "AsmToken", "::", "Integer", ")", ")", "return", "error", "(", "<STR_LIT>", "Expected integer constant, instead got: ", "<STR_LIT>", ",", "Tok", ")", ";", "...
GCC
sparc
MD
next_suggestion
CPU
26,618
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "operands", "[", "<NUM_LIT>", "]", "=", "GEN_INT", "(", "INTVAL", "(", "operands", "[", "<NUM_LIT>", "]", ")", "&", "<NUM_LIT>", ")", "return", "<STR_LIT>", "}" ]
LLVM
CellSPU
CPP
code_generation
MPU
26,619
[ "const", "unsigned", "*", "SPURegisterInfo", "::", "getCalleeSavedRegs", "(", "const", "MachineFunction", "*", "MF", ")", "const", "{", "static", "const", "unsigned", "SPU_CalleeSaveRegs", "[", "]", "=", "{", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::...
[ "Code", "Generation", "virtual", "methods", "..." ]
LLVM
VE
CPP
next_suggestion
CPU
26,620
[ "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "MVT", "::", "Other", ",", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", ";" ]
[ "SDValue", "VETargetLowering", "::", "lowerEH_SJLJ_SETUP_DISPATCH", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "SDLoc", "DL", "(", "Op", ")", ";" ]
LLVM
ARM64
TD
next_suggestion
CPU
26,621
[ "let", "Uses", "=", "[", "CPSR", "]", ";" ]
[ "class", "BranchCond", ":", "I", "<", "(", "outs", ")", ",", "(", "ins", "dotCcode", ":", "$", "cond", ",", "am_brcond", ":", "$", "target", ")", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "[", "(", "ARM64brcond", "bb", ":", "$", "t...
LLVM
PowerPC
CPP
next_suggestion
CPU
26,622
[ "bool", "IsPIC", "=", "isPositionIndependent", "(", ")", ";" ]
[ "BlockAddressSDNode", "*", "BASDN", "=", "cast", "<", "BlockAddressSDNode", ">", "(", "Op", ")", ";", "const", "BlockAddress", "*", "BA", "=", "BASDN", "->", "getBlockAddress", "(", ")", ";", "if", "(", "Subtarget", ".", "isSVR4ABI", "(", ")", "&&", "Sub...
LLVM
Hexagon
TD
next_suggestion
DSP
26,623
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
LLVM
Mips
CPP
stmt_completion
CPU
26,624
[ "string", "::", "npos", ")", "IsLinux", "=", "false", ";" ]
[ "MipsGenSubtargetInfo", "(", "TT", ",", "CPU", ",", "FS", ")", ",", "MipsArchVersion", "(", "Mips32", ")", ",", "MipsABI", "(", "UnknownABI", ")", ",", "IsLittle", "(", "little", ")", ",", "IsSingleFloat", "(", "false", ")", ",", "IsFP64bit", "(", "false...
LLVM
OR1K
CPP
next_suggestion
CPU
26,625
[ "SDValue", "CopyChain", "=", "DAG", ".", "getCopyToReg", "(", "Chain", ",", "dl", ",", "SPReg", ",", "Sub", ")", ";" ]
[ "unsigned", "SPReg", "=", "getStackPointerRegisterToSaveRestore", "(", ")", ";", "SDValue", "StackPointer", "=", "DAG", ".", "getCopyFromReg", "(", "Chain", ",", "dl", ",", "SPReg", ",", "MVT", "::", "i32", ")", ";", "SDValue", "Sub", "=", "DAG", ".", "get...
LLVM
AArch64
TD
stmt_completion
CPU
26,626
[ "VectorIndexS", ":", "$", "imm", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v2f32", "(", "AArch64duplane32", "(", "v4f32", "V128", ":", "$", "Rn", ")", ",", "VectorIndexS", ":", "$", "imm", ")", ")", ",", "(", "DUPv2i32lane", "V128", ":", "$", "Rn", "," ]
LLVM
Hexagon
CPP
next_suggestion
DSP
26,627
[ "FunctionPass", "::", "getAnalysisUsage", "(", "AU", ")", ";" ]
[ "void", "getAnalysisUsage", "(", "AnalysisUsage", "&", "AU", ")", "const", "override", "{", "AU", ".", "addRequired", "<", "MachineFunctionAnalysis", ">", "(", ")", ";", "AU", ".", "addPreserved", "<", "MachineFunctionAnalysis", ">", "(", ")", ";", "AU", "."...
LLVM
Mips
CPP
stmt_completion
CPU
26,628
[ "ArgLocs", ";" ]
[ "bool", "MipsCallLowering", "::", "lowerCall", "(", "MachineIRBuilder", "&", "MIRBuilder", ",", "CallLoweringInfo", "&", "Info", ")", "const", "{", "if", "(", "Info", ".", "CallConv", "!=", "CallingConv", "::", "C", ")", "return", "false", ";", "for", "(", ...
LLVM
ARM
CPP
stmt_completion
CPU
26,629
[ ")", ";" ]
[ "if", "(", "A", ".", "countPopulation", "(", ")", "!=", "(", "FirstOne", "-", "LastOne", "+", "<NUM_LIT>", ")", ")", "return", "Optional", "<", "std", "::", "pair", "<", "unsigned", ",", "unsigned", ">>", "(", ")", ";", "return", "std", "::", "make_p...
GCC
visium
CPP
stmt_completion
Virtual ISA
26,630
[ "(", "sizetype", ")", ",", "bytes_rtx", ",", "TYPE_UNSIGNED", "(", "sizetype", ")", ")", ",", "TYPE_MODE", "(", "sizetype", ")", ")", ";" ]
[ "emit_library_call", "(", "byt_memset_libfunc", ",", "LCT_NORMAL", ",", "VOIDmode", ",", "dst_reg", ",", "Pmode", ",", "value_rtx", ",", "Pmode", ",", "convert_to_mode", "(", "TYPE_MODE" ]
LLVM
ARM
CPP
next_suggestion
CPU
26,631
[ "}" ]
[ "SDValue", "FrameAddr", "=", "LowerFRAMEADDR", "(", "Op", ",", "DAG", ")", ";", "SDValue", "Offset", "=", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "dl", ",", "MVT", "::", "i32", ")", ";", "return", "DAG", ".", "getLoad", "(", "VT", ",", "dl"...
LLVM
X86
CPP
stmt_completion
CPU
26,632
[ "RR", ";" ]
[ "bool", "X86FastISel", "::", "X86FastEmitExtend", "(", "ISD", "::", "NodeType", "Opc", ",", "EVT", "DstVT", ",", "unsigned", "Src", ",", "EVT", "SrcVT", ",", "unsigned", "&", "ResultReg", ")", "{", "unsigned", "RR", "=", "fastEmit_r", "(", "SrcVT", ".", ...
GCC
ia64
MD
stmt_completion
CPU
26,633
[ "<STR_LIT>", ")" ]
[ "(", "define_reservation", "<STR_LIT>" ]
LLVM
SystemZ
CPP
next_suggestion
CPU
26,634
[ "OutStreamer", ".", "EmitValue", "(", "Expr", ",", "Size", ")", ";" ]
[ "const", "MCExpr", "*", "Expr", "=", "MCSymbolRefExpr", "::", "Create", "(", "getSymbol", "(", "ZCPV", "->", "getGlobalValue", "(", ")", ")", ",", "getModifierVariantKind", "(", "ZCPV", "->", "getModifier", "(", ")", ")", ",", "OutContext", ")", ";", "uint...
LLVM
HSAIL
CPP
code_generation
Virtual ISA
26,635
[ "std", "::", "string", "HSAILIntrinsicInfo", "::", "getName", "(", "unsigned", "int", "IntrID", ",", "Type", "*", "*", "Tys", ",", "unsigned", "int", "numTys", ")", "const", "{", "static", "const", "char", "*", "const", "names", "[", "]", "=", "{", "}"...
[ "Return", "a", "string", "with", "the", "name", "of", "the", "plan", "and", "the", "applicable", "VFs", "and", "UFs", "." ]
LLVM
PowerPC
CPP
code_generation
CPU
26,636
[ "bool", "PPCTargetLowering", "::", "getTgtMemIntrinsic", "(", "IntrinsicInfo", "&", "Info", ",", "const", "CallInst", "&", "I", ",", "MachineFunction", "&", "MF", ",", "unsigned", "Intrinsic", ")", "const", "{", "switch", "(", "Intrinsic", ")", "{", "case", ...
[ "Given", "an", "intrinsic", ",", "checks", "if", "on", "the", "target", "the", "intrinsic", "will", "need", "to", "map", "to", "a", "MemIntrinsicNode", "(", "touches", "memory", ")", "." ]
LLVM
AArch64
CPP
next_suggestion
CPU
26,637
[ "unsigned", "NumBytes", "=", "<NUM_LIT>", ";" ]
[ "const", "MachineFunction", "*", "MF", "=", "MBB", ".", "getParent", "(", ")", ";", "const", "MCAsmInfo", "*", "MAI", "=", "MF", "->", "getTarget", "(", ")", ".", "getMCAsmInfo", "(", ")", ";", "{", "auto", "Op", "=", "MI", ".", "getOpcode", "(", "...
LLVM
AArch64
CPP
stmt_completion
CPU
26,638
[ "(", ")", ";" ]
[ "auto", "*", "MostEncompassingPTrue", "=", "*", "llvm", "::", "max_element", "(", "PTrues", ",", "[", "]", "(", "auto", "*", "PTrue1", ",", "auto", "*", "PTrue2", ")", "{", "auto", "*", "PTrue1VTy", "=", "cast", "<", "ScalableVectorType", ">", "(", "PT...
LLVM
X86
CPP
stmt_completion
CPU
26,639
[ ">=", "<NUM_LIT>", ")", "return", "MVT", "::", "i64", ";" ]
[ "return", "MVT", "::", "v32i8", ";", "}", "if", "(", "Subtarget", ".", "hasSSE2", "(", ")", "&&", "(", "Subtarget", ".", "getPreferVectorWidth", "(", ")", ">=", "<NUM_LIT>", ")", ")", "return", "MVT", "::", "v16i8", ";", "if", "(", "Subtarget", ".", ...
LLVM
AArch64
CPP
next_suggestion
CPU
26,640
[ "MO", ".", "setIsDead", "(", "false", ")", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "{", "auto", "*", "PredMask", "=", "MRI", "->", "getUniqueVRegDef", "(", "Pred", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ")", ";", "if",...
LLVM
Mips
CPP
next_suggestion
CPU
26,641
[ "}" ]
[ "ParseRegister", "(", "unsigned", "&", "RegNo", ",", "SMLoc", "&", "StartLoc", ",", "SMLoc", "&", "EndLoc", ")", "{", "return", "true", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
26,642
[ "SDValue", "Add", "=", "DAG", ".", "getNode", "(", "ISD", "::", "FADD", ",", "dl", ",", "MVT", "::", "f80", ",", "Fild", ",", "Fudge", ")", ";" ]
[ "if", "(", "isScalarFPTypeInSSEReg", "(", "Op", ".", "getValueType", "(", ")", ")", "&&", "!", "Subtarget", ".", "is64Bit", "(", ")", ")", "ValueToStore", "=", "DAG", ".", "getBitcast", "(", "MVT", "::", "f64", ",", "ValueToStore", ")", ";", "SDValue", ...
GCC
rs6000
CPP
stmt_completion
CPU
26,643
[ "_", "A", ",", "_", "_", "m128", "_", "_", "B", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_div_ps", "(", "_", "_", "m128", "_" ]
LLVM
NMX
CPP
stmt_completion
VLIW
26,644
[ ";" ]
[ "bool", "nmxELFObjectWriter", "::", "needsRelocateWithSymbol", "(", "const", "MCSymbol", "&", "Sym", ",", "unsigned", "Type", ")", "const", "{", "switch", "(", "Type", ")", "{", "default", ":", "return", "true", ";", "case", "ELF", "::", "R_nmx_GOT16", ":", ...
LLVM
AMDGPU
CPP
program_repair
GPU
26,645
[ "<FIXS>", "case", "StateStrictWWM", ":", "<FIXE>", "<FIXS>", "SaveSCC", "=", "(", "Needs", "&", "StateStrictWWM", ")", "||", "(", "(", "Needs", "&", "StateWQM", ")", "&&", "WQMFromExec", ")", ";", "<FIXE>" ]
[ "bool", "SaveSCC", "=", "false", ";", "switch", "(", "State", ")", "{", "case", "StateExact", ":", "<BUGS>", "case", "StateWWM", ":", "<BUGE>", "<BUGS>", "SaveSCC", "=", "(", "Needs", "&", "StateWWM", ")", "||", "(", "(", "Needs", "&", "StateWQM", ")",...
GCC
arm
MD
next_suggestion
CPU
26,646
[ "<STR_LIT>" ]
[ "(", "unspec", ":", "VDI", "[", "(", "match_operand", ":", "VDI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VDI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_VPUMIN", ")", ")", "]", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
26,647
[ "Error", "(", "getLoc", "(", ")", ",", "<STR_LIT>", ".amdgcn.next_free_{v,s}gpr symbols must be absolute expressions", "<STR_LIT>", ")", ";" ]
[ "int64_t", "OldCount", ";", "if", "(", "!", "Sym", "->", "isVariable", "(", ")", ")", "return", "!", "Error", "(", "getLoc", "(", ")", ",", "<STR_LIT>", ".amdgcn.next_free_{v,s}gpr symbols must be variable", "<STR_LIT>", ")", ";", "if", "(", "!", "Sym", "->"...
LLVM
M680x0
CPP
stmt_completion
MPU
26,648
[ "::", "decomposeMachineOperandsTargetFlags", "(", "unsigned", "TF", ")", "const", "{" ]
[ "std", "::", "pair", "<", "unsigned", ",", "unsigned", ">", "M680x0InstrInfo" ]
GCC
i386
CPP
program_repair
CPU
26,649
[ "<FIXS>", "static", "const", "char", "*", "pic_label_name", ";", "<FIXE>", "<FIXS>", "static", "const", "char", "*", "global_offset_table_name", ";", "<FIXE>" ]
[ "return", "tsize", "==", "<NUM_LIT>", "&&", "nregs", "==", "<NUM_LIT>", ";", "}", "<BUGS>", "static", "char", "*", "pic_label_name", ";", "<BUGE>", "static", "int", "pic_label_output", ";", "<BUGS>", "static", "char", "*", "global_offset_table_name", ";", "<BUGE...
GCC
loongarch
CPP
stmt_completion
CPU
26,650
[ "builtin_lsx_vftintrph_l_s", "(", "(", "v4f32", ")", "_", "<NUM_LIT>", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "_", "m128i", "_", "_", "lsx_vftintrph_l_s", "(", "_", "_", "m128", "_", "<NUM_...
LLVM
ARM
TD
next_suggestion
CPU
26,651
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "RdaDest", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst...
GCC
frv
MD
stmt_completion
VLIW
26,652
[ "<STR_LIT>", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>" ]
GCC
s390
CPP
stmt_completion
MPU
26,653
[ "(", "temp", ",", "val", ")", ";" ]
[ "x", "=", "legitimize_tls_address", "(", "x", ",", "<NUM_LIT>", ")", ";", "if", "(", "s390_legitimate_address_p", "(", "mode", ",", "x", ",", "FALSE", ")", ")", "return", "x", ";", "}", "else", "if", "(", "GET_CODE", "(", "x", ")", "==", "PLUS", "&&"...
GCC
aarch64
CPP
stmt_completion
CPU
26,654
[ "_", "_", "c", ")", "{" ]
[ "vqdmlalh_s16", "(", "int32_t", "_", "_", "a", ",", "int16_t", "_", "_", "b", ",", "int16_t" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
26,655
[ "for", "(", "auto", "&", "Op", ":", "MI", "->", "operands", "(", ")", ")", "{" ]
[ "DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "\\nattempt to predicate if-", "<STR_LIT>", "<<", "(", "Cond", "?", "<STR_LIT>", "true", "<STR_LIT>", ":", "<STR_LIT>", "false", "<STR_LIT>", ")", "<<", "<STR_LIT>", ": ", "<STR_LIT>", "<<", "*", "TfrI", ")", ...
LLVM
Hexagon
TD
next_suggestion
DSP
26,656
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC"...
GCC
tilegx
MD
stmt_completion
VLIW
26,657
[ ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "DI", "[", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", "...
GCC
sh
MD
program_repair
CPU
26,658
[ "<FIXS>", "if", "(", "!", "TARGET_SHMEDIA_FPU", ")", "<FIXE>", "<FIXS>", "emit_insn", "(", "gen_floatsisf2_i4", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", ")", "<FIXE>" ]
[ "(", "float", ":", "SF", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "{", "<BUGS>", "if", "(", "TARGET_SH4", "|", "|", "TARGET_SH2A_SINGLE", ")", "<BUGE>", "{", "<BUGS>", "emit_sf_insn", "(", "ge...
LLVM
Hexagon
TD
next_suggestion
DSP
26,659
[ "let", "isPredicated", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
26,660
[ "<STR_LIT>", "\\n", "<STR_LIT>", ")", ";" ]
[ "DEBUG", "(", "dbgs", "(", ")", "<<", "format", "(", "<STR_LIT>", "Web %d rejected for load not feeding swap\\n", "<STR_LIT>", ",", "Repr", ")", ")", ";", "DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", " def ", "<STR_LIT>", "<<", "EntryIdx", "<<", "<STR_L...
LLVM
PowerPC
TD
stmt_completion
CPU
26,661
[ "<STR_LIT>", ";" ]
[ "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "PPCU10ImmAsmOperand", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";", "let", "OperandType", "=" ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
26,662
[ "int", "TO_INT8", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "SW_ACC_FP32", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "SW_UPPER32", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "SW_AUTO_INC", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "SW_FORCE_SIGN0", "="...
GCC
s390
MD
stmt_completion
MPU
26,663
[ ")", "]", ")" ]
[ "(", "plus", ":", "GPR", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
26,664
[ "}" ]
[ "const", "static", "MCFixupKindInfo", "Infos", "[", "AMDGPU", "::", "NumTargetFixupKinds", "]", "=", "{", "{", "<STR_LIT>", "fixup_si_sopp_br", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "MCFixupKindInfo", "::", "FKF_IsPCRel", "}", ",", "}", ";", "if"...
GCC
sh
CPP
code_generation
CPU
26,665
[ "rtx", "prepare_scc_operands", "(", "enum", "rtx_code", "code", ")", "{", "rtx", "t_reg", "=", "gen_rtx_REG", "(", "SImode", ",", "T_REG", ")", ";", "enum", "rtx_code", "oldcode", "=", "code", ";", "enum", "machine_mode", "mode", ";", "switch", "(", "code"...
[ "Prepare", "the", "operands", "for", "an", "scc", "instruction", ";", "make", "sure", "that", "the", "compare", "has", "been", "done", "." ]
LLVM
AMDGPU
TD
stmt_completion
GPU
26,666
[ "<NUM_LIT>", ";" ]
[ "class", "R600_1OP", "<", "bits", "<", "<NUM_LIT>", ">", "inst", ",", "string", "opName", ",", "list", "<", "dag", ">", "pattern", ",", "InstrItinClass", "itin", "=", "AnyALU", ">", ":", "InstR600", "<", "(", "outs", "R600_Reg32", ":", "$", "dst", ")",...
LLVM
AMDGPU
CPP
next_suggestion
GPU
26,667
[ "}" ]
[ "FunctionPass", "*", "GCNPassConfig", "::", "createSGPRAllocPass", "(", "bool", "Optimized", ")", "{", "llvm", "::", "call_once", "(", "InitializeDefaultSGPRRegisterAllocatorFlag", ",", "initializeDefaultSGPRRegisterAllocatorOnce", ")", ";", "RegisterRegAlloc", "::", "Funct...
GCC
i386
CPP
next_suggestion
CPU
26,668
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_movedup_pd", "(", "_", "_", "m128d", "_", "_", "X", ")...
LLVM
X86
CPP
stmt_completion
CPU
26,669
[ "NULL", ";" ]
[ "llvm_unreachable", "(", "<STR_LIT>", "visitREP_MOVS Unimplemented X86 visit...", "<STR_LIT>", ")", ";", "return" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
26,670
[ "(", ")", ";" ]
[ "ArgRegs", ".", "reserve", "(", "NumArgs", ")", ";", "ArgVTs", ".", "reserve", "(", "NumArgs", ")", ";", "ArgFlags", ".", "reserve", "(", "NumArgs", ")", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "ie", "=", "NumArgs", ";", "i", "!=", ...
LLVM
AArch64
TD
next_suggestion
CPU
26,671
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "{", "Index", "{", "<NUM_LIT>", "}", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "{", "Index", "{", "<NUM_LIT>", "}", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "{", "Index", "{", "<NU...
LLVM
Mips
CPP
stmt_completion
CPU
26,672
[ "const", "{" ]
[ "bool", "Mips16RegisterInfo", "::", "requiresFrameIndexScavenging", "(", "const", "MachineFunction", "&", "MF", ")" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
26,673
[ "get", "(", ")", ";" ]
[ "auto", "PSV", "=", "BufferPSVs", ".", "try_emplace", "(", "BufferRsrc", ",", "llvm", "::", "make_unique", "<", "AMDGPUBufferPseudoSourceValue", ">", "(", "TII", ")", ")", ";", "return", "PSV", ".", "first", "->", "second", "." ]
GCC
sh
MD
stmt_completion
CPU
26,674
[ "<STR_LIT>", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "match_code" ]
LLVM
PowerPC
TD
stmt_completion
CPU
26,675
[ "i32", ",", "[", "{" ]
[ "def", "getImmAs64BitInt", ":", "SDNodeXForm", "<", "imm", ",", "[", "{", "return", "getI64Imm", "(", "N", "-", ">", "getSExtValue", "(", ")", ",", "SDLoc", "(", "N", ")", ")", ";", "}", "]", ">", ";", "def", "SHL32", ":", "SDNodeXForm", "<", "imm"...
LLVM
AMDGPU
TD
stmt_completion
GPU
26,676
[ "<", "<STR_LIT>", ">", ";" ]
[ "def", "S_SUBVECTOR_LOOP_BEGIN", ":", "SOPK_32_BR" ]
GCC
aarch64
CPP
next_suggestion
CPU
26,677
[ "int8x8_t", "_", "_", "tbl", "=", "vtbl3_s8", "(", "_", "_", "tab", ",", "_", "_", "idx", ")", ";" ]
[ "vtbx3_s8", "(", "int8x8_t", "_", "_", "r", ",", "int8x8x3_t", "_", "_", "tab", ",", "int8x8_t", "_", "_", "idx", ")", "{", "uint8x8_t", "_", "_", "mask", "=", "vclt_u8", "(", "vreinterpret_u8_s8", "(", "_", "_", "idx", ")", ",", "vmov_n_u8", "(", ...
LLVM
Mips
CPP
next_suggestion
CPU
26,678
[ "return", "ReplaceInstruction", "(", "MI", ",", "Entry", ")", ";" ]
[ "if", "(", "!", "ImmInRange", "(", "MI", ",", "Entry", ")", ")", "return", "false", ";", "if", "(", "!", "isMMSourceRegister", "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", "||", "!", "isMMThreeBitGPRegister", "(", "MI", "->", "getOperand", ...
GCC
rs6000
CPP
stmt_completion
CPU
26,679
[ "<NUM_LIT>", ")", ";" ]
[ "int", "reg_size", "=", "TARGET_32BIT", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";", "machine_mode", "fp_reg_mode", "=", "TARGET_HARD_FLOAT", "?", "DFmode", ":", "SFmode", ";", "int", "fp_reg_size", "=", "<NUM_LIT>", ";", "int", "offset", "=", "info", "->", "fp_sa...
LLVM
PowerPC
CPP
stmt_completion
CPU
26,680
[ "(", "<NUM_LIT>", ")", ";" ]
[ "StoreTailCallArgumentsToStackSlot", "(", "DAG", ",", "Chain", ",", "TailCallArguments", ",", "MemOpChains2", ",", "dl", ")", ";", "if", "(", "!", "MemOpChains2", ".", "empty", "(", ")", ")", "Chain", "=", "DAG", ".", "getNode", "(", "ISD", "::", "TokenFac...
LLVM
AMDGPU
CPP
stmt_completion
GPU
26,681
[ ";" ]
[ "CallingConv", "::", "ID", "CC", "=", "F", ".", "getCallingConv", "(", ")", ";", "if", "(", "CC", "==", "CallingConv", "::", "AMDGPU_KERNEL", ")", "return", "lowerFormalArgumentsKernel", "(", "MIRBuilder", ",", "F", ",", "VRegs", ")", ";", "if", "(", "CC...
LLVM
AMDGPU
CPP
next_suggestion
GPU
26,682
[ "int", "NewFI", "=", "MF", ".", "getFrameInfo", "(", ")", ".", "CreateStackObject", "(", "TRI", "->", "getSpillSize", "(", "*", "RC", ")", ",", "TRI", "->", "getSpillAlign", "(", "*", "RC", ")", ",", "true", ",", "nullptr", ",", "TargetStackID", "::", ...
[ "const", "GCNSubtarget", "&", "ST", "=", "MF", ".", "getSubtarget", "<", "GCNSubtarget", ">", "(", ")", ";", "const", "SIRegisterInfo", "*", "TRI", "=", "ST", ".", "getRegisterInfo", "(", ")", ";", "const", "TargetRegisterClass", "*", "RC", "=", "TRI", "...
LLVM
Patmos
CPP
program_repair
VLIW
26,683
[ "<FIXS>", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "\\nPatmos Function Splitter: ", "<STR_LIT>", "<FIXE>" ]
[ "total_size", "+=", "bb_size", ";", "}", "<BUGS>", "DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "\\nPatmos Function Splitter: ", "<STR_LIT>", "<BUGE>", "<<", "MF", ".", "getFunction", "(", ")", "->", "getName", "(", ")", "<<", "<STR_LIT>", ": ", "<STR_...
GCC
frv
CPP
stmt_completion
VLIW
26,684
[ ",", "simplify_gen_subreg", "(", "SImode", ",", "src", ",", "inner", ",", "i", ")", ")", ";" ]
[ "int", "i", ";", "inner", "=", "GET_MODE", "(", "dest", ")", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "GET_MODE_SIZE", "(", "inner", ")", ";", "i", "+=", "GET_MODE_SIZE", "(", "SImode", ")", ")", "emit_move_insn", "(", "simplify_gen_subre...
GCC
rs6000
MD
program_repair
CPU
26,685
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "CC", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "compare", ":", "CC", "(", "ashift", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ...
[ "<STR_LIT>", ")", "(", "define_insn", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "CC", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "compare", ":", "CC", "(", "ashift", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<...
LLVM
X86
TD
stmt_completion
CPU
26,686
[ "src", ")", ",", "<STR_LIT>", ">", ";" ]
[ "def", "FCOM64m", ":", "FPI", "<", "<NUM_LIT>", ",", "MRM2m", ",", "(", "outs", ")", ",", "(", "ins", "f64mem", ":", "$" ]
LLVM
HSAIL
CPP
stmt_completion
Virtual ISA
26,687
[ "__vqueue_pointer", "<STR_LIT>", ";" ]
[ "static", "inline", "StringRef", "getKernenvArgName", "(", "unsigned", "ID", ")", "{", "switch", "(", "ID", ")", "{", "case", "HSAIL", "::", "KE_GOFFSET_0", ":", "return", "<STR_LIT>", "__global_offset_0", "<STR_LIT>", ";", "case", "HSAIL", "::", "KE_GOFFSET_1",...
LLVM
AMDGPU
CPP
program_repair
GPU
26,688
[ "<FIXS>", "assert", "(", "OpNo", "Desc", ".", "NumOperands", ")", ";", "<FIXE>", "<FIXS>", "assert", "(", "OpNo", "Desc", ".", "NumOperands", ")", ";", "<FIXE>" ]
[ "}", "bool", "isSISrcOperand", "(", "const", "MCInstrDesc", "&", "Desc", ",", "unsigned", "OpNo", ")", "{", "<BUGS>", "assert", "(", "OpNo", "<=", "Desc", ".", "NumOperands", ")", ";", "<BUGE>", "unsigned", "OpType", "=", "Desc", ".", "OpInfo", "[", "OpN...
LLVM
Mips
TD
stmt_completion
CPU
26,689
[ ";" ]
[ "class", "CMP_EQ_QB_R2_FMT", "<", "bits", "<", "<NUM_LIT>", ">", "op", ">", ":", "DSPInst", "{", "bits", "<", "<NUM_LIT>", ">", "rs", ";", "bits", "<", "<NUM_LIT>", ">", "rt" ]
LLVM
Hexagon
TD
stmt_completion
DSP
26,690
[ "=", "<NUM_LIT>", ";" ]
[ "def", "F2_sffms_lib", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rx32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rx32in", ",", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_a58fd5cc", ...
GCC
mips
CPP
next_suggestion
CPU
26,691
[ "if", "(", "TREE_PUBLIC", "(", "decl", ")", "&&", "DECL_NAME", "(", "decl", ")", ")", "targetm", ".", "asm_out", ".", "globalize_label", "(", "stream", ",", "name", ")", ";" ]
[ "void", "mips_output_aligned_decl_common", "(", "FILE", "*", "stream", ",", "tree", "decl", ",", "const", "char", "*", "name", ",", "unsigned", "HOST_WIDE_INT", "size", ",", "unsigned", "int", "align", ")", "{", "if", "(", "TARGET_EMBEDDED_DATA", "&&", "TARGET...
LLVM
ARM
CPP
next_suggestion
CPU
26,692
[ "}" ]
[ "}", "unsigned", "WhichResult", ";", "bool", "isV_UNDEF", ";", "if", "(", "unsigned", "ShuffleOpc", "=", "isNEONTwoResultShuffleMask", "(", "ShuffleMask", ",", "VT", ",", "WhichResult", ",", "isV_UNDEF", ")", ")", "{", "if", "(", "isV_UNDEF", ")", "V2", "=",...
LLVM
ARM
TD
next_suggestion
CPU
26,693
[ "}" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "ParserMethod", "=", "<STR_LIT>", ";", "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
LLVM
XCore
CPP
program_repair
MPU
26,694
[ "<FIXS>", "unsigned", "NumBytes", "=", "RetCCInfo", ".", "getNextStackOffset", "(", ")", ";", "<FIXE>" ]
[ "CCInfo", ".", "AnalyzeCallOperands", "(", "Outs", ",", "CC_XCore", ")", ";", "<BUGS>", "unsigned", "NumBytes", "=", "CCInfo", ".", "getNextStackOffset", "(", ")", ";", "<BUGE>", "Chain", "=", "DAG", ".", "getCALLSEQ_START", "(", "Chain", ",", "DAG", ".", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
26,695
[ "MatchOperand_Success", ";" ]
[ "Error", "(", "S", ",", "<STR_LIT>", "expected a 16-bit value", "<STR_LIT>", ")", ";", "return", "MatchOperand_ParseFail", ";", "}", "Operands", ".", "push_back", "(", "AMDGPUOperand", "::", "CreateImm", "(", "this", ",", "Imm", ",", "S", ",", "AMDGPUOperand", ...
GCC
h8300
MD
stmt_completion
MPU
26,696
[ "<NUM_LIT>", ")", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "QI", "(", "mult", ":", "QI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int" ]
LLVM
ARM
CPP
stmt_completion
CPU
26,697
[ "(", ")", "<<", "<NUM_LIT>", ")", ";" ]
[ "const", "MCOperand", "&", "MO2", "=", "MI", "->", "getOperand", "(", "OpNum", "+", "<NUM_LIT>", ")", ";", "O", "<<", "<STR_LIT>", "[", "<STR_LIT>", "<<", "getRegisterName", "(", "MO1", ".", "getReg", "(", ")", ")", ";", "if", "(", "MO2", ".", "getIm...
GCC
nios2
MD
next_suggestion
MPU
26,698
[ "(", "mem", ":", "SI", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", ")", "]", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "match_parallel", "<NUM_LIT>", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mem", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>...
LLVM
Hexagon
TD
next_suggestion
DSP
26,699
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_vcmphgtu", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ",", "DoubleRegs", ":", "$", "Rtt32", ")", ",", "<STR_LIT>", ",", "tc_85d5d03f", ",", "TypeALU64", ">", ",", "En...