Compiler_Type stringclasses 2 values | Target stringclasses 176 values | Programming Language stringclasses 3 values | Task stringclasses 4 values | Target_Type stringclasses 7 values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | arm | MD | stmt_completion | CPU | 2,900 | [
"V2DI",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"V4HI",
"<STR_LIT>",
")",
"(",
"V8HI",
"<STR_LIT>",
")",
"(",
"V2SI",
"<STR_LIT>",
")",
"(",
"V4SI",
"<STR_LIT>",
")",
"(",
"V2SF",
"<STR_LIT>",
")",
"(",
"V4SF",
"<STR_LIT>",
")",
"(",
"DI",
"<STR_LIT>",
")",
"("
] |
LLVM | AArch64 | CPP | program_repair | CPU | 2,901 | [
"<FIXS>",
"isa",
"ConstantSDNode",
">",
"(",
"Value",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
"&&",
"Value",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getValueType",
"(",
")",
".",
"getSizeInBits",
"(",
")",
">=",
"<NUM_LIT>",
")",
"{",
"<... | [
"if",
"(",
"Value",
"->",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"EXTRACT_VECTOR_ELT",
"&&",
"<BUGS>",
"isa",
"ConstantSDNode",
">",
"(",
"Value",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
")",
"{",
"<BUGE>",
"N",
"=",
"DAG",
".",
"getNode",
"... |
LLVM | ARM64 | CPP | stmt_completion | CPU | 2,902 | [
"unsigned",
"OpNum",
",",
"raw_ostream",
"&",
"O",
")",
"{"
] | [
"void",
"ARM64InstPrinter",
"::",
"printMemoryRegOffset16",
"(",
"const",
"MCInst",
"*",
"MI",
","
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 2,903 | [
"if",
"(",
"hasXNACK",
"(",
"*",
"STI",
")",
")",
"Stream",
"<<",
"<STR_LIT>",
"+xnack",
"<STR_LIT>",
";"
] | [
"auto",
"TargetTriple",
"=",
"STI",
"->",
"getTargetTriple",
"(",
")",
";",
"auto",
"Version",
"=",
"getIsaVersion",
"(",
"STI",
"->",
"getCPU",
"(",
")",
")",
";",
"Stream",
"<<",
"TargetTriple",
".",
"getArchName",
"(",
")",
"<<",
"'",
"-",
"'",
"<<"... |
LLVM | R600 | CPP | stmt_completion | GPU | 2,904 | [
"]",
"<STR_LIT>",
";"
] | [
"void",
"AMDGPUInstPrinter",
"::",
"printSel",
"(",
"const",
"MCInst",
"*",
"MI",
",",
"unsigned",
"OpNo",
",",
"raw_ostream",
"&",
"O",
")",
"{",
"const",
"char",
"*",
"chans",
"=",
"<STR_LIT>",
"XYZW",
"<STR_LIT>",
";",
"int",
"sel",
"=",
"MI",
"->",
... |
GCC | c6x | MD | stmt_completion | VLIW | 2,905 | [
")",
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 2,906 | [
"if",
"(",
"PromoteToLDS",
"&&",
"tryPromoteAllocaToLDS",
"(",
"*",
"AI",
",",
"SufficientLDS",
")",
")",
"Changed",
"=",
"true",
";"
] | [
"if",
"(",
"AllocaCost",
"<=",
"VectorizationBudget",
")",
"{",
"if",
"(",
"tryPromoteAllocaToVector",
"(",
"*",
"AI",
")",
")",
"{",
"Changed",
"=",
"true",
";",
"assert",
"(",
"(",
"VectorizationBudget",
"-",
"AllocaCost",
")",
"<",
"VectorizationBudget",
... |
GCC | stormy16 | CPP | next_suggestion | CPU | 2,907 | [
"}"
] | [
"poly_int64",
"xstormy16_push_rounding",
"(",
"poly_int64",
"bytes",
")",
"{",
"return",
"(",
"bytes",
"+",
"<NUM_LIT>",
")",
"&",
"~",
"<NUM_LIT>",
";"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 2,908 | [
"MF",
")",
";"
] | [
"else",
"if",
"(",
"AFI",
"->",
"isDPRCalleeSavedAreaFrame",
"(",
"FI",
")",
")",
"return",
"Offset",
"-",
"AFI",
"->",
"getDPRCalleeSavedAreaOffset",
"(",
")",
";",
"bool",
"hasMovingSP",
"=",
"MFI",
"->",
"hasVarSizedObjects",
"(",
")",
"||",
"!",
"hasRese... |
LLVM | ARM | CPP | program_repair | CPU | 2,909 | [
"<FIXS>",
"if",
"(",
"const",
"auto",
"*",
"CE",
"=",
"dyn_cast",
"MCConstantExpr",
">",
"(",
"Memory",
".",
"OffsetImm",
")",
")",
"{",
"int64_t",
"Val",
"=",
"CE",
"->",
"getValue",
"(",
")",
";",
"return",
"Val",
">=",
"<NUM_LIT>",
"&&",
"Val",
"<... | [
"return",
"false",
";",
"if",
"(",
"!",
"Memory",
".",
"OffsetImm",
")",
"return",
"true",
";",
"<BUGS>",
"int64_t",
"Val",
"=",
"Memory",
".",
"OffsetImm",
"->",
"getValue",
"(",
")",
";",
"return",
"Val",
">=",
"<NUM_LIT>",
"&&",
"Val",
"<=",
"<NUM_L... |
GCC | rs6000 | CPP | next_suggestion | CPU | 2,910 | [
"*",
"_",
"_",
"A",
"=",
"_",
"_",
"B",
";"
] | [
"_",
"_",
"asm__",
"(",
"<STR_LIT>",
"dcbtstt 0,%0",
"<STR_LIT>",
":",
":",
"<STR_LIT>",
"b",
"<STR_LIT>",
"(",
"_",
"_",
"A",
")",
":",
"<STR_LIT>",
"memory",
"<STR_LIT>",
")",
";"
] |
LLVM | X86 | CPP | program_repair | CPU | 2,911 | [
"<FIXS>",
"addConstantPoolReference",
"(",
"BuildMI",
"(",
"MBB",
",",
"TII",
".",
"get",
"(",
"Opc",
")",
",",
"ResultReg",
")",
",",
"MCPOffset",
",",
"PICBase",
")",
";",
"<FIXE>"
] | [
"Align",
"=",
"Log2_64",
"(",
"Align",
")",
";",
"}",
"unsigned",
"MCPOffset",
"=",
"MCP",
".",
"getConstantPoolIndex",
"(",
"C",
",",
"Align",
")",
";",
"unsigned",
"ResultReg",
"=",
"createResultReg",
"(",
"RC",
")",
";",
"<BUGS>",
"addConstantPoolReferenc... |
GCC | i386 | CPP | stmt_completion | CPU | 2,912 | [
"_",
"v16si",
")",
"_",
"mm512_undefined_epi32",
"(",
")",
",",
"(",
"_",
"_",
"mmask16",
")",
"-",
"<NUM_LIT>",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m512i",
")",
"_",
"_",
"builtin_ia32_psrld512_mask",
"(",
"(",
"_",
"_",
"v16si",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v4si",
")",
"_",
"_",
"B",
",",
"(",
"_"
] |
LLVM | SystemZ | TD | stmt_completion | CPU | 2,913 | [
"M3",
";"
] | [
"class",
"InstRSb",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"op",
",",
"dag",
"outs",
",",
"dag",
"ins",
",",
"string",
"asmstr",
",",
"list",
"<",
"dag",
">",
"pattern",
">",
":",
"InstSystemZ",
"<",
"<NUM_LIT>",
",",
"outs",
",",
"ins",
",",
"asmstr",
... |
GCC | loongarch | CPP | next_suggestion | CPU | 2,914 | [
"return",
"factor",
";"
] | [
"if",
"(",
"!",
"loongarch_classify_address",
"(",
"&",
"addr",
",",
"x",
",",
"mode",
",",
"false",
")",
")",
"return",
"<NUM_LIT>",
";",
"if",
"(",
"mode",
"!=",
"BLKmode",
"&&",
"might_split_p",
")",
"factor",
"=",
"(",
"GET_MODE_SIZE",
"(",
"mode",
... |
GCC | i386 | CPP | stmt_completion | CPU | 2,915 | [
";"
] | [
"case",
"E_V8HImode",
":",
"if",
"(",
"CONST_INT_P",
"(",
"val",
")",
")",
"goto",
"widen",
";",
"case",
"E_V8HFmode",
":",
"case",
"E_V8BFmode",
":",
"if",
"(",
"TARGET_AVX2",
")",
"return",
"ix86_vector_duplicate_value",
"(",
"mode",
",",
"target",
",",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 2,916 | [
"return",
"nullptr",
";"
] | [
"if",
"(",
"X86",
"::",
"GR32RegClass",
".",
"hasSubClassEq",
"(",
"SrcRC",
")",
")",
"return",
"&",
"X86",
"::",
"VK32RegClass",
";",
"if",
"(",
"X86",
"::",
"GR64RegClass",
".",
"hasSubClassEq",
"(",
"SrcRC",
")",
")",
"return",
"&",
"X86",
"::",
"VK... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 2,917 | [
"case",
"ISD",
"::",
"SRA_PARTS",
":",
"return",
"LowerSRA_PARTS",
"(",
"Op",
",",
"DAG",
")",
";"
] | [
"default",
":",
"llvm_unreachable",
"(",
"<STR_LIT>",
"Wasn't expecting to be able to lower this!",
"<STR_LIT>",
")",
";",
"case",
"ISD",
"::",
"ConstantPool",
":",
"return",
"LowerConstantPool",
"(",
"Op",
",",
"DAG",
")",
";",
"case",
"ISD",
"::",
"BlockAddress",
... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 2,918 | [
";"
] | [
"if",
"(",
"instr",
"->",
"getOpcode",
"(",
")",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"return",
"instr",
";",
"}",
"return",
"nullptr"
] |
LLVM | Hexagon | TD | program_repair | DSP | 2,919 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"let",
"Defs",
"=",
"[",
"USR_OVF",
"]",
",",
"Itinerary",
"=",
"S_3op_tc_2_SLOT23",
"in",
"<FIXE>"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rd",
";",
"}",
"<BUGS>",
"let",
"isCodeGenOnly",
"=",
"<NUM_LIT>",
"in",
"<BUGE>",
"def",
"S2_asr_r_svw_trun",
":",
"T_S3op_8",
"<STR_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"... |
LLVM | X86 | CPP | next_suggestion | CPU | 2,920 | [
"unsigned",
"NumElems",
"=",
"VT",
".",
"getVectorNumElements",
"(",
")",
";"
] | [
"return",
"DAG",
".",
"getStore",
"(",
"St",
"->",
"getChain",
"(",
")",
",",
"dl",
",",
"StoredVal",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
",",
"St",
"->",
"getBasePtr",
"(",
")",
",",
"St",
"->",
"getPointerInfo",
"(",
")",
",",
"St",
"->",
"... |
GCC | rs6000 | MD | stmt_completion | CPU | 2,921 | [
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"("
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 2,922 | [
"let",
"DiagnosticType",
"=",
"<STR_LIT>",
";"
] | [
"class",
"BranchTarget",
"<",
"int",
"N",
">",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
"#",
"N",
";"
] |
LLVM | ARM | TD | next_suggestion | CPU | 2,923 | [
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] | [
"class",
"VST3LN",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"op11_8",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"op7_4",
",",
"string",
"Dt",
">",
":",
"NLdStLn",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"op11_8",
",",
"op7_4",
",",
"(",
"outs",
")",
",",
"(",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 2,924 | [
"getCalleeSaveBaseToFrameRecordOffset",
"(",
")",
";"
] | [
"static",
"StackOffset",
"getFPOffset",
"(",
"const",
"MachineFunction",
"&",
"MF",
",",
"int64_t",
"ObjectOffset",
")",
"{",
"const",
"auto",
"*",
"AFI",
"=",
"MF",
".",
"getInfo",
"<",
"AArch64FunctionInfo",
">",
"(",
")",
";",
"const",
"auto",
"&",
"Sub... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 2,925 | [
"}"
] | [
"MachineBasicBlock",
"::",
"iterator",
"Ins",
"=",
"MBB",
"->",
"begin",
"(",
")",
";",
"DebugLoc",
"DL",
";",
"if",
"(",
"Ins",
"!=",
"MBB",
"->",
"end",
"(",
")",
")",
"DL",
"=",
"Ins",
"->",
"getDebugLoc",
"(",
")",
";",
"MachineFunction",
"*",
... |
LLVM | ARM | TD | stmt_completion | CPU | 2,926 | [
"Requires",
"<",
"[",
"IsBE",
"]",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"non_word_alignedstore",
"(",
"f64",
"DPR",
":",
"$",
"value",
")",
",",
"addrmode6",
":",
"$",
"addr",
")",
",",
"(",
"VST1d64",
"addrmode6",
":",
"$",
"addr",
",",
"DPR",
":",
"$",
"value",
")",
">",
","
] |
LLVM | ARM | TD | next_suggestion | CPU | 2,927 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"X",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"bit_8",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"A",
";",
"let",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 2,928 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P0",
"]",
";",
"let",
"Defs",
"=",
"[",
"P0",
",",
"PC",
"]",
";",
"let",
"BaseOpcode",
"=",
"<... |
GCC | rs6000 | CPP | program_repair | CPU | 2,929 | [
"<FIXS>",
"&&",
"(",
"(",
"(",
"DEFAULT_ABI",
"==",
"ABI_V4",
"||",
"DEFAULT_ABI",
"==",
"ABI_SOLARIS",
")",
"&&",
"flag_pic",
"==",
"<NUM_LIT>",
")",
"||",
"(",
"DEFAULT_ABI",
"==",
"ABI_DARWIN",
"&&",
"flag_pic",
")",
")",
")",
")",
"<FIXE>"
] | [
"if",
"(",
"(",
"regs_ever_live",
"[",
"info",
"->",
"first_gp_reg_save",
"+",
"i",
"]",
"&&",
"!",
"call_used_regs",
"[",
"info",
"->",
"first_gp_reg_save",
"+",
"i",
"]",
")",
"||",
"(",
"i",
"+",
"info",
"->",
"first_gp_reg_save",
"==",
"PIC_OFFSET_TABL... |
LLVM | AArch64 | CPP | program_repair | CPU | 2,930 | [
"<FIXS>",
"Register",
"DstReg",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"<FIXE>"
] | [
"break",
";",
"case",
"TargetOpcode",
"::",
"COPY",
":",
"{",
"<BUGS>",
"unsigned",
"DstReg",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"<BUGE>",
"return",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
".",
"contains",
"("... |
LLVM | Mips | TD | stmt_completion | CPU | 2,931 | [
">",
";"
] | [
"def",
":",
"InstRW",
"<",
"[",
"GenericDSPShort",
"]",
",",
"(",
"instregex",
"<STR_LIT>",
")"
] |
LLVM | ARM64 | TD | stmt_completion | CPU | 2,932 | [
"logical_shift",
":",
"$",
"sh",
")",
">",
";"
] | [
"def",
":",
"InstAlias",
"<",
"<STR_LIT>",
",",
"(",
"ANDSWrs",
"WZR",
",",
"GPR32",
":",
"$",
"src1",
",",
"GPR32",
":",
"$",
"src2",
","
] |
GCC | i386 | CPP | next_suggestion | CPU | 2,933 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_avx512_max_epu8",
"(",
"_",
"_",
"m128i",
"_",
"_",
"A",... |
LLVM | X86 | CPP | program_repair | CPU | 2,934 | [
"<FIXS>",
"if",
"(",
"RegOp",
"!=",
"X86",
"::",
"FsMOVAPDrr",
"&&",
"RegOp",
"!=",
"X86",
"::",
"FsMOVAPSrr",
")",
"if",
"(",
"!",
"MemOp2RegOpTable",
".",
"insert",
"(",
"std",
"::",
"make_pair",
"(",
"(",
"unsigned",
"*",
")",
"MemOp",
",",
"<FIXE>"... | [
"if",
"(",
"!",
"RegOp2MemOpTable1",
".",
"insert",
"(",
"std",
"::",
"make_pair",
"(",
"(",
"unsigned",
"*",
")",
"RegOp",
",",
"MemOp",
")",
")",
")",
"assert",
"(",
"false",
"&&",
"<STR_LIT>",
"Duplicated entries?",
"<STR_LIT>",
")",
";",
"unsigned",
... |
LLVM | Sparc | CPP | program_repair | CPU | 2,935 | [
"<FIXS>",
"SDValue",
"PtrOff",
"=",
"DAG",
".",
"getIntPtrConstant",
"(",
"Offset",
",",
"dl",
")",
";",
"<FIXE>",
"<FIXS>",
"PtrOff",
"=",
"DAG",
".",
"getIntPtrConstant",
"(",
"Offset",
"+",
"<NUM_LIT>",
",",
"dl",
")",
";",
"<FIXE>"
] | [
"unsigned",
"Offset",
"=",
"VA",
".",
"getLocMemOffset",
"(",
")",
"+",
"StackOffset",
";",
"SDValue",
"StackPtr",
"=",
"DAG",
".",
"getRegister",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"MVT",
"::",
"i32",
")",
";",
"<BUGS>",
"SDValue",
"PtrOff",
"=",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 2,936 | [
")",
"return",
"None",
";"
] | [
"if",
"(",
"RootDef",
".",
"getOpcode",
"(",
")",
"!=",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"return",
"None",
";",
"MachineInstr",
"&",
"Adrp",
"=",
"*",
"MRI",
".",
"getVRegDef",
"(",
"RootDef",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
... |
GCC | h8300 | MD | stmt_completion | MPU | 2,937 | [
"<NUM_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operator",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"zero_extract",
":",
"HI",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>... |
LLVM | X86 | CPP | next_suggestion | CPU | 2,938 | [
"const",
"TargetRegisterClass",
"*",
"GPRRegClasses",
"[",
"]",
"=",
"{"
] | [
"if",
"(",
"RegBytes",
">",
"<NUM_LIT>",
")",
"return",
"false",
";",
"unsigned",
"RegIdx",
"=",
"Log2_32",
"(",
"RegBytes",
")",
";",
"assert",
"(",
"RegIdx",
"<",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Unsupported register size",
"<STR_LIT>",
")",
";",
"const",
... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 2,939 | [
"::",
"SETOLT",
")",
";"
] | [
"const",
"SDValue",
"Zero",
"=",
"DAG",
".",
"getConstantFP",
"(",
"<NUM_LIT>",
",",
"SL",
",",
"MVT",
"::",
"f64",
")",
";",
"const",
"SDValue",
"NegOne",
"=",
"DAG",
".",
"getConstantFP",
"(",
"-",
"<NUM_LIT>",
",",
"SL",
",",
"MVT",
"::",
"f64",
"... |
LLVM | X86 | CPP | next_suggestion | CPU | 2,940 | [
"BuildMI",
"(",
"mallocMBB",
",",
"DL",
",",
"TII",
"->",
"get",
"(",
"TargetOpcode",
"::",
"COPY",
")",
",",
"mallocPtrVReg",
")",
".",
"addReg",
"(",
"IsLP64",
"?",
"X86",
"::",
"RAX",
":",
"X86",
"::",
"EAX",
")",
";"
] | [
"const",
"TargetRegisterClass",
"*",
"AddrRegClass",
"=",
"getRegClassFor",
"(",
"getPointerTy",
"(",
")",
")",
";",
"unsigned",
"mallocPtrVReg",
"=",
"MRI",
".",
"createVirtualRegister",
"(",
"AddrRegClass",
")",
",",
"bumpSPPtrVReg",
"=",
"MRI",
".",
"createVirt... |
LLVM | Mips | CPP | stmt_completion | CPU | 2,941 | [
";"
] | [
"InitMipsMCSubtargetInfo",
"(",
"X",
",",
"TT",
",",
"CPU",
",",
"FS",
")",
";",
"return",
"X"
] |
LLVM | R600 | CPP | code_generation | GPU | 2,942 | [
"const",
"char",
"*",
"getPassName",
"(",
")",
"const",
"override",
"{",
"return",
"<STR_LIT>",
"R600 Emit Clause Markers Pass",
"<STR_LIT>",
";",
"}"
] | [
"getPassName",
"-",
"Return",
"a",
"nice",
"clean",
"name",
"for",
"a",
"pass",
"."
] |
GCC | visium | MD | stmt_completion | Virtual ISA | 2,943 | [
"<STR_LIT>",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"ior",
"(",
"match_operand",
"<NUM_LIT>"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 2,944 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
GCC | ft32 | MD | next_suggestion | MPU | 2,945 | [
")"
] | [
"(",
"label_ref",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | i386 | MD | program_repair | CPU | 2,946 | [
"<FIXS>",
"(",
"V8SF",
"<STR_LIT>",
")",
"(",
"V4DF",
"<STR_LIT>",
")",
"(",
"V16SF",
"<STR_LIT>",
")",
"(",
"V8DF",
"<STR_LIT>",
")",
"(",
"V16SI",
"<STR_LIT>",
")",
"(",
"V8DI",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>"
] | [
"[",
"V16QI",
"V8HI",
"V4SI",
"V2DI",
"V4SF",
"V2DF",
"(",
"V32QI",
"<STR_LIT>",
")",
"(",
"V16HI",
"<STR_LIT>",
")",
"(",
"V8SI",
"<STR_LIT>",
")",
"(",
"V4DI",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"V8SF",
"<STR_LIT>",
")",
"(",
"V4DF",
"<STR_LIT>",
")",
... |
GCC | aarch64 | CPP | next_suggestion | CPU | 2,947 | [
"}"
] | [
"if",
"(",
"GET_CODE",
"(",
"x",
")",
"==",
"SIGN_EXTEND",
"||",
"GET_CODE",
"(",
"x",
")",
"==",
"ZERO_EXTEND",
")",
"return",
"REG_P",
"(",
"XEXP",
"(",
"x",
",",
"<NUM_LIT>",
")",
")",
";",
"return",
"false",
";"
] |
GCC | m32r | CPP | stmt_completion | MPU | 2,948 | [
"<NUM_LIT>",
";"
] | [
"int",
"addr24_operand",
"(",
"rtx",
"op",
",",
"machine_mode",
"mode",
"ATTRIBUTE_UNUSED",
")",
"{",
"rtx",
"sym",
";",
"if",
"(",
"flag_pic",
")",
"return",
"<NUM_LIT>",
";",
"if",
"(",
"GET_CODE",
"(",
"op",
")",
"==",
"LABEL_REF",
")",
"return",
"TAR... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 2,949 | [
"}"
] | [
"StringRef",
"R600ClauseMergePass",
"::",
"getPassName",
"(",
")",
"const",
"{",
"return",
"<STR_LIT>",
"R600 Merge Clause Markers Pass",
"<STR_LIT>",
";"
] |
LLVM | X86 | CPP | program_repair | CPU | 2,950 | [
"<FIXS>",
"unsigned",
"basereg",
"=",
"is64BitMode",
"(",
")",
"?",
"X86",
"::",
"RDI",
":",
"(",
"is32BitMode",
"(",
")",
"?",
"X86",
"::",
"EDI",
":",
"X86",
"::",
"DI",
")",
";",
"<FIXE>"
] | [
"}",
"bool",
"X86AsmParser",
"::",
"isDstOp",
"(",
"X86Operand",
"&",
"Op",
")",
"{",
"<BUGS>",
"unsigned",
"basereg",
"=",
"is64BitMode",
"(",
")",
"?",
"X86",
"::",
"RDI",
":",
"X86",
"::",
"EDI",
";",
"<BUGE>",
"return",
"Op",
".",
"isMem",
"(",
"... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 2,951 | [
"}"
] | [
"break",
";",
"case",
"TargetOpcode",
"::",
"IMPLICIT_DEF",
":",
"case",
"TargetOpcode",
"::",
"KILL",
":",
"break",
";",
"case",
"PPC",
"::",
"MovePCtoLR",
":",
"case",
"PPC",
"::",
"MovePCtoLR8",
":",
"assert",
"(",
"TM",
".",
"getRelocationModel",
"(",
... |
LLVM | AArch64 | TD | next_suggestion | CPU | 2,952 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Cm",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"op1",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Cn",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Cm",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"op2",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
... |
LLVM | CSKY | TD | next_suggestion | CPU | 2,953 | [
"let",
"Defs",
"=",
"[",
"R15",
"]",
";"
] | [
"class",
"J",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"opcode",
",",
"dag",
"outs",
",",
"dag",
"ins",
",",
"string",
"op",
",",
"list",
"<",
"dag",
">",
"pattern",
">",
":",
"CSKY32Inst",
"<",
"AddrModeNone",
",",
"opcode",
",",
"outs",
",",
"ins",
",... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 2,954 | [
"(",
"RestoreEnd",
")",
")",
"&&",
"<STR_LIT>",
"Unexpected instruction",
"<STR_LIT>",
")",
";"
] | [
"bool",
"IsFunclet",
"=",
"false",
";",
"auto",
"WinCFI",
"=",
"make_scope_exit",
"(",
"[",
"&",
"]",
"(",
")",
"{",
"if",
"(",
"!",
"MF",
".",
"hasWinCFI",
"(",
")",
")",
"MF",
".",
"setHasWinCFI",
"(",
"HasWinCFI",
")",
";",
"}",
")",
";",
"if"... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 2,955 | [
"N",
")",
"{"
] | [
"void",
"setName",
"(",
"StringRef"
] |
GCC | i386 | MD | program_repair | CPU | 2,956 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"if",
"(",
"use_ndd",
")",
"return",
"<STR_LIT>",
"<FIXE>",
"<FIXS>",
"return",
"widen",
"?",
"<STR_LIT>",
":",
"<STR_LIT>",
"<FIXE>",
"<FIXS>",
"if",
"(",
"use_ndd",
")",
"return",
"<STR_LIT>",
"<FIXE>",
"<FIXS>",
"return",
"wide... | [
"if",
"(",
"which_alternative",
"=",
"=",
"<NUM_LIT>",
"|",
"|",
"which_alternative",
"=",
"=",
"<NUM_LIT>",
")",
"std",
":",
":",
"swap",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"<BUGS>",
"gcc_assert",
"(",
"... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 2,957 | [
"}"
] | [
"case",
"MFMASmallGemmOptID",
":",
"return",
"std",
"::",
"make_unique",
"<",
"MFMASmallGemmOpt",
">",
"(",
"DAG",
",",
"TII",
")",
";",
"case",
"MFMASmallGemmSingleWaveOptID",
":",
"return",
"std",
"::",
"make_unique",
"<",
"MFMASmallGemmSingleWaveOpt",
">",
"(",... |
GCC | nds32 | MD | stmt_completion | CPU | 2,958 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"and",
"(",
"eq_attr"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 2,959 | [
"ro_Wextend128",
",",
"ro_Xextend128",
">",
";"
] | [
"def",
"ro128",
":",
"ROAddrMode",
"<",
"ro_Windexed128",
",",
"ro_Xindexed128",
","
] |
GCC | i386 | MD | stmt_completion | CPU | 2,960 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | ARM64 | TD | next_suggestion | CPU | 2,961 | [
"let",
"ParserMatchClass",
"=",
"AdrOperand",
";"
] | [
"def",
"adrlabel",
":",
"Operand",
"<",
"i64",
">",
"{",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 2,962 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"class",
"BaseSIMDMixedTwoVector",
"<",
"bit",
"Q",
",",
"bit",
"U",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"size",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"opcode",
",",
"RegisterOperand",
"inreg",
",",
"RegisterOperand",
"outreg",
",",
"string",
"asm",
",",
"st... |
LLVM | AArch64 | TD | stmt_completion | CPU | 2,963 | [
"<STR_LIT>",
";"
] | [
"def",
"UImm6Operand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"DiagnosticType",
"="
] |
GCC | aarch64 | CPP | stmt_completion | CPU | 2,964 | [
")",
"const",
"override",
"{"
] | [
"unsigned",
"int",
"call_properties",
"(",
"const",
"function_instance",
"&"
] |
LLVM | SystemZ | CPP | next_suggestion | CPU | 2,965 | [
"}"
] | [
"else",
"{",
"Expr",
"=",
"MO",
".",
"getExpr",
"(",
")",
";",
"if",
"(",
"Offset",
")",
"{",
"const",
"MCExpr",
"*",
"OffsetExpr",
"=",
"MCConstantExpr",
"::",
"Create",
"(",
"Offset",
",",
"Ctx",
")",
";",
"Expr",
"=",
"MCBinaryExpr",
"::",
"Create... |
GCC | m32c | CPP | code_generation | MPU | 2,966 | [
"int",
"m32c_cannot_change_mode_class",
"(",
"enum",
"machine_mode",
"from",
",",
"enum",
"machine_mode",
"to",
",",
"int",
"rclass",
")",
"{",
"fprintf",
"(",
"stderr",
",",
"<STR_LIT>",
"cannot change from %s to %s in %s\\n",
"<STR_LIT>",
",",
"mode_name",
"[",
"f... | [
"Implements",
"CANNOT_CHANGE_MODE_CLASS",
".",
"Only",
"r0",
"and",
"r1",
"can",
"change",
"to",
"QI",
"(",
"r0l",
",",
"r1l",
")",
"because",
"the",
"chip",
"does",
"n't",
"support",
"QI",
"ops",
"on",
"other",
"registers",
"(",
"well",
",",
"it",
"does... |
LLVM | Hexagon | TD | next_suggestion | DSP | 2,967 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 2,968 | [
",",
"Addr",
",",
"Table",
")",
";"
] | [
"JumpTableSDNode",
"*",
"JT",
"=",
"cast",
"<",
"JumpTableSDNode",
">",
"(",
"Table",
")",
";",
"SDValue",
"JTI",
"=",
"DAG",
".",
"getTargetJumpTable",
"(",
"JT",
"->",
"getIndex",
"(",
")",
",",
"PTy",
")",
";",
"Table",
"=",
"DAG",
".",
"getNode",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 2,969 | [
"Family",
",",
"Model",
")",
";"
] | [
"union",
"{",
"unsigned",
"u",
"[",
"<NUM_LIT>",
"]",
";",
"char",
"c",
"[",
"<NUM_LIT>",
"]",
";",
"}",
"text",
";",
"if",
"(",
"GetCpuIDAndInfo",
"(",
"<NUM_LIT>",
",",
"&",
"EAX",
",",
"text",
".",
"u",
"+",
"<NUM_LIT>",
",",
"text",
".",
"u",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 2,970 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_vmaxw",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rtt32",
",",
"DoubleRegs",
":",
"$",
"Rss32",
")",
",",
"<STR_LIT>",
",",
"tc_779080bf",
",",
"TypeALU64",
">",
",",
"E... |
LLVM | Mips | CPP | next_suggestion | CPU | 2,971 | [
"return",
"<NUM_LIT>",
";"
] | [
"case",
"Mips",
"::",
"SC64",
":",
"case",
"Mips",
"::",
"SCD",
":",
"case",
"Mips",
"::",
"SCE",
":",
"return",
"<NUM_LIT>",
";",
"case",
"Mips",
"::",
"LLE_MM",
":",
"case",
"Mips",
"::",
"LLE_MMR6",
":",
"case",
"Mips",
"::",
"LL_MM",
":",
"case",... |
LLVM | PowerPC | TD | stmt_completion | CPU | 2,972 | [
"i64",
":",
"$",
"rA",
")",
")",
"]",
">",
",",
"Requires",
"<",
"[",
"In64BitMode",
"]",
">",
";"
] | [
"def",
"MTVSRD",
":",
"XX1_RS6_RD5_XO",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
"vsfrc",
":",
"$",
"XT",
")",
",",
"(",
"ins",
"g8rc",
":",
"$",
"rA",
")",
",",
"<STR_LIT>",
",",
"IIC_VecGeneral",
",",
"[",
"(",
"set",
"f64",
":",
"$"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 2,973 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
... |
LLVM | Nios2 | CPP | next_suggestion | MPU | 2,974 | [
"return",
"CodeModel",
"::",
"Small",
";"
] | [
"static",
"CodeModel",
"::",
"Model",
"getEffectiveCodeModel",
"(",
"Optional",
"<",
"CodeModel",
"::",
"Model",
">",
"CM",
",",
"Reloc",
"::",
"Model",
"RM",
",",
"bool",
"JIT",
")",
"{",
"if",
"(",
"CM",
")",
"return",
"*",
"CM",
";"
] |
GCC | i386 | CPP | stmt_completion | CPU | 2,975 | [
"v64qi",
")",
"_",
"_",
"B",
",",
"_",
"_",
"C",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m512i",
")",
"_",
"_",
"builtin_ia32_vgf2p8affineqb_v64qi",
"(",
"(",
"_",
"_",
"v64qi",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_"
] |
LLVM | ARM | TD | next_suggestion | CPU | 2,976 | [
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] | [
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"GPR",
":",
"$",
"addr",
",",
"i32imm",
":",
"$",
"align",
")",
";",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";"
] |
GCC | moxie | MD | next_suggestion | CPU | 2,977 | [
"<STR_LIT>",
")"
] | [
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 2,978 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
"... |
GCC | mcore | CPP | code_generation | MPU | 2,979 | [
"int",
"mcore_is_same_reg",
"(",
"rtx",
"x",
",",
"rtx",
"y",
")",
"{",
"while",
"(",
"GET_CODE",
"(",
"x",
")",
"==",
"SUBREG",
")",
"x",
"=",
"SUBREG_REG",
"(",
"x",
")",
";",
"while",
"(",
"GET_CODE",
"(",
"y",
")",
"==",
"SUBREG",
")",
"y",
... | [
"Tell",
"me",
"if",
"a",
"pair",
"of",
"reg/subreg",
"rtx",
"'s",
"actually",
"refer",
"to",
"the",
"same",
"register",
".",
"Note",
"that",
"the",
"current",
"version",
"does",
"n't",
"worry",
"about",
"whether",
"they",
"are",
"the",
"same",
"mode",
"o... |
LLVM | X86 | CPP | next_suggestion | CPU | 2,980 | [
"if",
"(",
"Is64Bit",
")",
"{"
] | [
"if",
"(",
"HasAVX",
"&&",
"Is64Bit",
")",
"return",
"CSR_64_Intel_OCL_BI_AVX_SaveList",
";",
"if",
"(",
"!",
"HasAVX",
"&&",
"!",
"IsWin64",
"&&",
"Is64Bit",
")",
"return",
"CSR_64_Intel_OCL_BI_SaveList",
";",
"break",
";",
"}",
"CASE_OBF_SAVE",
"(",
"<NUM_LIT>... |
LLVM | X86 | CPP | next_suggestion | CPU | 2,981 | [
"R1",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"AND",
",",
"DL",
",",
"NextVT",
",",
"ResNext",
",",
"R1",
")",
";"
] | [
"SDValue",
"Hi",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"SRL",
",",
"DL",
",",
"CurrVT",
",",
"Op0",
",",
"NibbleShift",
")",
";",
"SDValue",
"HiZ",
";",
"if",
"(",
"CurrVT",
".",
"is512BitVector",
"(",
")",
")",
"{",
"MVT",
"MaskVT",
"=",
... |
GCC | aarch64 | MD | next_suggestion | CPU | 2,982 | [
"(",
"ASHIFT",
":",
"GPI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
")",
"]"
] | [
"(",
"ASHIFT",
":",
"GPI",
"(",
"match_operand",
":",
"GPI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"(",
"set",
"(",
... |
LLVM | AArch64 | TD | next_suggestion | CPU | 2,983 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rd",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"size",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
... |
LLVM | X86 | CPP | program_repair | CPU | 2,984 | [
"<FIXS>",
"SDValue",
"X86TargetLowering",
"::",
"expandIndirectJTBranch",
"(",
"const",
"SDLoc",
"&",
"dl",
",",
"<FIXE>"
] | [
"return",
"true",
";",
"}",
"<BUGS>",
"SDValue",
"X86TargetLowering",
"::",
"expandIndirectJTBranch",
"(",
"const",
"SDLoc",
"&",
"dl",
",",
"<BUGE>",
"SDValue",
"Value",
",",
"SDValue",
"Addr",
",",
"SelectionDAG",
"&",
"DAG",
")",
"const",
"{",
"const",
"M... |
GCC | msp430 | MD | stmt_completion | MPU | 2,985 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"match_code"
] |
GCC | stormy16 | MD | next_suggestion | CPU | 2,986 | [
")"
] | [
"(",
"CARRY_REG",
"<NUM_LIT>",
")",
"]"
] |
GCC | arm | MD | next_suggestion | CPU | 2,987 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 2,988 | [
".",
"CONSTANT_ADDRESS_32BIT",
";"
] | [
"bool",
"AMDGPUPerfHint",
"::",
"isConstantAddr",
"(",
"const",
"Value",
"*",
"V",
")",
"const",
"{",
"if",
"(",
"auto",
"PT",
"=",
"dyn_cast",
"<",
"PointerType",
">",
"(",
"V",
"->",
"getType",
"(",
")",
")",
")",
"{",
"unsigned",
"As",
"=",
"PT",
... |
GCC | i386 | CPP | stmt_completion | CPU | 2,989 | [
",",
"_",
"_",
"R",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m512d",
")",
"_",
"_",
"builtin_ia32_cvtqq2pd512_mask",
"(",
"(",
"_",
"_",
"v8di",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v8df",
")",
"_",
"mm512_setzero_pd",
"(",
")",
",",
"(",
"_",
"_",
"mmask8",
")",
"_",
"_",
"... |
LLVM | X86 | CPP | program_repair | CPU | 2,990 | [
"<FIXS>",
"baseRegNo",
"=",
"insn",
".",
"hasAdSize",
"?",
"X86",
"::",
"ESI",
":",
"X86",
"::",
"RSI",
";",
"<FIXE>",
"<FIXS>",
"baseRegNo",
"=",
"insn",
".",
"hasAdSize",
"?",
"X86",
"::",
"SI",
":",
"X86",
"::",
"ESI",
";",
"<FIXE>",
"<FIXS>",
"ba... | [
"unsigned",
"baseRegNo",
";",
"if",
"(",
"insn",
".",
"mode",
"==",
"MODE_64BIT",
")",
"<BUGS>",
"baseRegNo",
"=",
"insn",
".",
"prefixPresent",
"[",
"<NUM_LIT>",
"]",
"?",
"X86",
"::",
"ESI",
":",
"X86",
"::",
"RSI",
";",
"<BUGE>",
"else",
"if",
"(",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 2,991 | [
"SDNode",
"*",
"N",
")",
"{"
] | [
"Value",
"*",
"X86IREmitter",
"::",
"visitMOVDQ2Q",
"(",
"const"
] |
LLVM | ARM | TD | next_suggestion | CPU | 2,992 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"imm",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
... |
GCC | gcn | MD | stmt_completion | GPU | 2,993 | [
"<STR_LIT>",
")"
] | [
"(",
"define_mode_attr",
"SCALAR_MODE",
"[",
"(",
"V64QI",
"<STR_LIT>",
")",
"(",
"V64HI",
"<STR_LIT>",
")",
"(",
"V64SI"
] |
LLVM | ARM | CPP | program_repair | CPU | 2,994 | [
"<FIXS>",
"OffImm",
"=",
"CurDAG",
"->",
"getTargetConstant",
"(",
"<NUM_LIT>",
",",
"SDLoc",
"(",
"N",
")",
",",
"MVT",
"::",
"i32",
")",
";",
"<FIXE>"
] | [
"Base",
"=",
"N",
";",
"<BUGS>",
"OffImm",
"=",
"CurDAG",
"->",
"getTargetConstant",
"(",
"<NUM_LIT>",
",",
"MVT",
"::",
"i32",
")",
";",
"<BUGE>",
"if",
"(",
"N",
".",
"getOpcode",
"(",
")",
"!=",
"ISD",
"::",
"ADD",
"||",
"!",
"CurDAG",
"->",
"is... |
GCC | aarch64 | MD | next_suggestion | CPU | 2,995 | [
")"
] | [
"(",
"match_operand",
":",
"SVE_I",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SVE_I",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | rs6000 | MD | stmt_completion | CPU | 2,996 | [
")",
"]",
")"
] | [
"(",
"define_mode_iterator",
"EXTHI",
"[",
"SI",
"(",
"DI",
"<STR_LIT>"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 2,997 | [
",",
"Subtype",
")",
";"
] | [
"return",
"createX86MachObjectWriter",
"(",
"OS",
",",
"true",
",",
"MachO",
"::",
"CPU_TYPE_X86_64"
] |
GCC | i386 | CPP | stmt_completion | CPU | 2,998 | [
"(",
"_",
"_",
"v32hi",
")",
"_",
"mm512_setzero_si512",
"(",
")",
",",
"(",
"_",
"_",
"mmask32",
")",
"_",
"_",
"U",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m512i",
")",
"_",
"_",
"builtin_ia32_psllwi512_mask",
"(",
"(",
"_",
"_",
"v32hi",
")",
"_",
"_",
"A",
",",
"_",
"_",
"B",
","
] |
GCC | arm | MD | next_suggestion | CPU | 2,999 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V4SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"plus",
":",
"V4SF",
"(",
"match_operand",
":",
"V4SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"V4S... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.