Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
mips
MD
stmt_completion
CPU
3,000
[ "<STR_LIT>", ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
3,001
[ ")", ";" ]
[ "for", "(", "std", "::", "vector", "<", "SUnit", "*", ">", "::", "reverse_iterator", "It", "=", "Q", ".", "rbegin", "(", ")", ",", "E", "=", "Q", ".", "rend", "(", ")", ";", "It", "!=", "E", ";", "++", "It", ")", "{", "SUnit", "*", "SU", "=...
LLVM
Alpha
CPP
program_repair
MPU
3,002
[ "<FIXS>", "AlphaLowering", ".", "restoreRA", "(", "BB", ")", ";", "BuildMI", "(", "BB", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", ".", "addReg", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "<FIXE>" ...
[ "Select", "(", "N", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "break", ";", "}", "<BUGS>", "BuildMI", "(", "BB", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<NUM_LIT>", ")", ";", "<BUGE>", "return", ";", "case", "ISD", "::", "TRUNCSTORE", ":" ...
LLVM
Hexagon
TD
next_suggestion
DSP
3,003
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rt32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rt32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rd32", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
3,004
[ "VReg_64RegClassID", ",", "Val", ")", ";" ]
[ "return", "createRegOperand", "(", "AMDGPU", "::" ]
LLVM
X86
TD
stmt_completion
CPU
3,005
[ ",", "SKLPort5", "]", ">", "{" ]
[ "def", ":", "WriteRes", "<", "WriteVecExtract", ",", "[", "SKLPort0" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
3,006
[ "<NUM_LIT>", "]", ".", "PartOffset", ";" ]
[ "NumFixedGPRs", "+=", "<NUM_LIT>", ";", "RC", "=", "&", "<STR_LIT>", "::", "<STR_LIT>", ";", "break", ";", "case", "MVT", "::", "f32", ":", "NumFixedFPRs", "+=", "<NUM_LIT>", ";", "RC", "=", "&", "<STR_LIT>", "::", "<STR_LIT>", ";", "break", ";", "case",...
LLVM
Hexagon
CPP
stmt_completion
DSP
3,007
[ "::", "V6_vL32b_nt_tmp_ppu", ":" ]
[ "if", "(", "!", "Subtarget", ".", "usePredicatedCalls", "(", ")", ")", "return", "false", ";", "}", "if", "(", "!", "Subtarget", ".", "hasV62Ops", "(", ")", ")", "{", "switch", "(", "MI", ".", "getOpcode", "(", ")", ")", "{", "case", "Hexagon", "::...
GCC
i386
CPP
stmt_completion
CPU
3,008
[ "mmask16", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_broadcast_i32x2", "(", "_", "_", "m128i", "_", "_", "...
LLVM
Hexagon
TD
next_suggestion
DSP
3,009
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rtt32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "class", "Enc_e6abcf", ":", "OpcodeHexagon", "{", "bits", "<", "<NUM_LIT>", ">", "Rs32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rs32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rtt32", ";" ]
LLVM
ARM
CPP
stmt_completion
CPU
3,010
[ "alignOK", "||", "Memory", ".", "Alignment", "==", "Alignment", ")", ";" ]
[ "if", "(", "!", "ARMMCRegisterClasses", "[", "ARM", "::", "rGPRRegClassID", "]", ".", "contains", "(", "Memory", ".", "BaseRegNum", ")", ")", "return", "false", ";", "return", "Memory", ".", "OffsetRegNum", "==", "<NUM_LIT>", "&&", "Memory", ".", "OffsetImm"...
LLVM
AArch64
TD
stmt_completion
CPU
3,011
[ ",", "v4i32", ",", "int_arm_neon_vraddhn", ">", ";" ]
[ "def", ":", "NarrowHighHalfPat", "<", "RADDHN2vvv_8h4s", ",", "v4i16" ]
GCC
i386
MD
stmt_completion
CPU
3,012
[ ")" ]
[ "(", "define_reservation", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_reservation", "<STR_LIT>", "<STR_LIT>" ]
LLVM
PowerPC
TD
next_suggestion
CPU
3,013
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "SH", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "xo", ";", "let", "Inst"...
LLVM
AArch64
CPP
stmt_completion
CPU
3,014
[ "AARCH64_TYPE_PROMO_NAME", ";" ]
[ "const", "char", "*", "getPassName", "(", ")", "const", "override", "{", "return" ]
LLVM
Hexagon
TD
stmt_completion
DSP
3,015
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewVal...
LLVM
M680x0
CPP
next_suggestion
MPU
3,016
[ "}" ]
[ "void", "SetLoad", "(", ")", "{", "Type", "=", "Load", ";" ]
LLVM
R600
TD
stmt_completion
GPU
3,017
[ "LGKM_CNT", ";" ]
[ "field", "bits", "<", "<NUM_LIT>", ">", "EXP_CNT", "=", "<NUM_LIT>", ";", "field", "bits", "<", "<NUM_LIT>", ">", "LGKM_CNT", "=", "<NUM_LIT>", ";", "let", "TSFlags", "{", "<NUM_LIT>", "}", "=", "VM_CNT", ";", "let", "TSFlags", "{", "<NUM_LIT>", "}", "="...
GCC
c6x
CPP
stmt_completion
VLIW
3,018
[ ")", ";" ]
[ "static", "rtx", "c6x_libcall_value", "(", "machine_mode", "mode", ",", "const_rtx", "fun", "ATTRIBUTE_UNUSED", ")", "{", "return", "gen_rtx_REG", "(", "mode", ",", "REG_A4" ]
LLVM
X86
CPP
next_suggestion
CPU
3,019
[ "if", "(", "TT", ".", "isKnownWindowsMSVCEnvironment", "(", ")", ")", "return", "make_unique", "<", "X86WindowsTargetObjectFile", ">", "(", ")", ";" ]
[ "if", "(", "TT", ".", "isOSBinFormatMachO", "(", ")", ")", "{", "if", "(", "TT", ".", "getArch", "(", ")", "==", "Triple", "::", "x86_64", ")", "return", "make_unique", "<", "X86_64MachoTargetObjectFile", ">", "(", ")", ";", "return", "make_unique", "<",...
LLVM
R600
CPP
stmt_completion
GPU
3,020
[ "Imm", ")", ";" ]
[ "int32_t", "SImm", "=", "static_cast", "<", "int32_t", ">", "(", "Imm", ")", ";", "if", "(", "SImm", ">=", "-", "<NUM_LIT>", "&&", "SImm", "<=", "<NUM_LIT>", ")", "{", "O", "<<", "SImm", ";", "return", ";", "}", "if", "(", "Imm", "==", "FloatToBits...
GCC
m68k
MD
stmt_completion
MPU
3,021
[ "<STR_LIT>", ")", ")" ]
[ "(", "and", "(", "and", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>" ]
LLVM
ARM
TD
stmt_completion
CPU
3,022
[ "<STR_LIT>", ",", "SDTARMVSHX", ">", ";" ]
[ "def", "NEONvqshrnsu", ":", "SDNode", "<" ]
LLVM
X86
CPP
stmt_completion
CPU
3,023
[ "false", ",", "false", ",", "false", ",", "<NUM_LIT>", ")", ";" ]
[ "OutRetAddr", "=", "DAG", ".", "getLoad", "(", "VT", ",", "dl", ",", "Chain", ",", "OutRetAddr", ",", "MachinePointerInfo", "(", ")", "," ]
LLVM
R600
TD
stmt_completion
GPU
3,024
[ "f64", ":", "$", "src2", ")", ")", "]", ">", ";" ]
[ "def", "V_FMA_F64", ":", "VOP3_64", "<", "<NUM_LIT>", ",", "<STR_LIT>", ",", "[", "(", "set", "f64", ":", "$", "dst", ",", "(", "fma", "f64", ":", "$", "src0", ",", "f64", ":", "$", "src1", "," ]
GCC
ia64
MD
next_suggestion
CPU
3,025
[ "(", "match_dup", "<NUM_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "fma", ":", "V2SF", "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
X86
CPP
next_suggestion
CPU
3,026
[ "return", "DAG", ".", "getNode", "(", "Opc", ",", "dl", ",", "VT", ",", "N0", ",", "N1", ",", "N2", ")", ";" ]
[ "SDValue", "N0", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "N1", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "N2", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "if", "(", "(", "EVT", ...
GCC
mips
MD
stmt_completion
CPU
3,027
[ "<STR_LIT>", ")", "(", "SA", "<STR_LIT>", ")" ]
[ "(", "V2HA", "<STR_LIT>", ")", "]", ")", "(", "define_mode_attr", "addsubfmt", "[", "(", "HQ", "<STR_LIT>", ")", "(", "SQ", "<STR_LIT>", ")", "(", "HA" ]
GCC
rs6000
CPP
next_suggestion
CPU
3,028
[ "}" ]
[ "ggc_add_rtx_root", "(", "&", "rs6000_compare_op1", ",", "<NUM_LIT>", ")", ";", "toc_hash_table", "=", "htab_create", "(", "<NUM_LIT>", ",", "toc_hash_function", ",", "toc_hash_eq", ",", "NULL", ")", ";", "ggc_add_root", "(", "&", "toc_hash_table", ",", "<NUM_LIT>...
LLVM
TPC
TD
stmt_completion
Virtual ISA
3,029
[ "<STR_LIT>", ";" ]
[ "def", "MovDGPackAsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "let", "RenderMethod", "=" ]
GCC
rs6000
MD
next_suggestion
CPU
3,030
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V8HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "V8HI", "[", "(", "match_operand", ":", "V8HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand...
LLVM
Mips
CPP
program_repair
CPU
3,031
[ "<FIXS>", "getTargetStreamer", "(", ")", ".", "emitMipsHackSTOCG", "(", "Sym", ",", "Flags", ")", ";", "<FIXE>" ]
[ "if", "(", "Parser", ".", "parseAbsoluteExpression", "(", "Flags", ")", ")", "return", "TokError", "(", "<STR_LIT>", "unexpected token", "<STR_LIT>", ")", ";", "<BUGS>", "Parser", ".", "getStreamer", "(", ")", ".", "emitMipsHackSTOCG", "(", "Sym", ",", "Flags"...
LLVM
SystemZ
CPP
stmt_completion
CPU
3,032
[ ")", ";" ]
[ "getMachineOpValue", "(", "const", "MCInst", "&", "MI", ",", "const", "MCOperand", "&", "MO", ",", "SmallVectorImpl", "<", "MCFixup", ">", "&", "Fixups", ")", "const", "{", "if", "(", "MO", ".", "isReg", "(", ")", ")", "return", "Ctx", ".", "getRegiste...
GCC
arm
CPP
next_suggestion
CPU
3,033
[ "if", "(", "d", "->", "perm", "[", "neon_pair_endian_lane_map", "(", "d", "->", "vmode", ",", "<NUM_LIT>", "*", "i", "+", "!", "is_swapped", ")", "]", "!=", "elt", ")", "return", "false", ";" ]
[ "else", "return", "false", ";", "mask", "=", "(", "d", "->", "one_vector_p", "?", "nelt", "-", "<NUM_LIT>", ":", "<NUM_LIT>", "*", "nelt", "-", "<NUM_LIT>", ")", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "nelt", "/", "<NUM_LIT>", ";", ...
LLVM
ARM64
TD
next_suggestion
CPU
3,034
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "imm", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "shift", "{", "<NUM_LIT>", "-", "<NUM_L...
LLVM
ARM
CPP
next_suggestion
CPU
3,035
[ "else", "Cvt", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "DAG", ".", "getVTList", "(", "MVT", "::", "i32", ",", "MVT", "::", "i32", ")", ",", "Op", ")", ";" ]
[ "static", "SDValue", "ExpandBITCAST", "(", "SDNode", "*", "N", ",", "SelectionDAG", "&", "DAG", ",", "const", "ARMSubtarget", "*", "Subtarget", ")", "{", "const", "TargetLowering", "&", "TLI", "=", "DAG", ".", "getTargetLoweringInfo", "(", ")", ";", "SDLoc",...
GCC
visium
MD
next_suggestion
Virtual ISA
3,036
[ "<STR_LIT>", ")" ]
[ "(", "ashift", ":", "I", "(", "match_operand", ":", "I", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
LLVM
AArch64
CPP
next_suggestion
CPU
3,037
[ "}" ]
[ "EmitA64MappingSymbol", "(", ")", ";", "MCELFStreamer", "::", "EmitInstruction", "(", "Inst", ",", "STI", ")", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
3,038
[ "return", "(", "AllowI1", "&&", "VT", "==", "MVT", "::", "i1", ")", "||", "TLI", ".", "isTypeLegal", "(", "VT", ")", ";" ]
[ "if", "(", "VT", "==", "MVT", "::", "f32", "&&", "!", "X86ScalarSSEf32", ")", "return", "false", ";", "if", "(", "VT", "==", "MVT", "::", "f80", ")", "return", "false", ";" ]
GCC
sh
CPP
next_suggestion
CPU
3,039
[ "anon_parm_regs", "=", "NPARM_REGS", "(", "SImode", ")", "-", "named_parm_regs", ";" ]
[ "static", "void", "sh_setup_incoming_varargs", "(", "cumulative_args_t", "ca", ",", "const", "function_arg_info", "&", "arg", ",", "int", "*", "pretend_arg_size", ",", "int", "second_time", "ATTRIBUTE_UNUSED", ")", "{", "gcc_assert", "(", "cfun", "->", "stdarg", "...
LLVM
ARM
CPP
stmt_completion
CPU
3,040
[ "ARM", "::", "t2DoLoopStartTP", ":", "ARM", "::", "t2WhileLoopStartTP", ";" ]
[ "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", " VCTP's are not identical\\n", "<STR_LIT>", ")", ";", "return", "false", ";", "}", "}", "Register", "CountReg", "=", "FirstVCTP", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";...
LLVM
Xtensa
CPP
code_generation
MPU
3,041
[ "unsigned", "getNumFixupKinds", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "}" ]
[ "Get", "the", "number", "of", "target", "specific", "fixup", "kinds", "." ]
GCC
arm
MD
next_suggestion
CPU
3,042
[ "(", "match_dup", "<NUM_LIT>", ")", "]", ")", ")", "]" ]
[ "[", "(", "ashiftrt", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT...
LLVM
Hexagon
TD
stmt_completion
DSP
3,043
[ "<NUM_LIT>", "}", "=", "MajOp", ";" ]
[ "}", "]", ">", ";", "let", "hasSideEffects", "=", "<NUM_LIT>", ",", "isCompare", "=", "<NUM_LIT>", ",", "InputType", "=", "<STR_LIT>", ",", "isExtendable", "=", "<NUM_LIT>", ",", "opExtendable", "=", "<NUM_LIT>", "in", "class", "T_CMP", "<", "string", "mnemo...
LLVM
Hexagon
TD
stmt_completion
DSP
3,044
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewVal...
LLVM
AMDGPU
CPP
code_generation
GPU
3,045
[ "bool", "SIFixSGPRCopies", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "const", "GCNSubtarget", "&", "ST", "=", "MF", ".", "getSubtarget", "<", "GCNSubtarget", ">", "(", ")", ";", "MachineRegisterInfo", "&", "MRI", "=", "MF", "...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
LLVM
Mips
CPP
next_suggestion
CPU
3,046
[ "unsigned", "Flags", "=", "MCA", ".", "getELFHeaderEFlags", "(", ")", ";" ]
[ "void", "MipsTargetELFStreamer", "::", "emitDirectiveSetMips16", "(", ")", "{", "MCAssembler", "&", "MCA", "=", "getStreamer", "(", ")", ".", "getAssembler", "(", ")", ";" ]
LLVM
Hexagon
TD
stmt_completion
DSP
3,047
[ ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "def", "M2_mpy_sat_rnd_hl_s0", ":", "T_M2_mpy", "<", "<NUM_LIT>", ",", "<NUM_LIT>" ]
LLVM
VE
TD
stmt_completion
CPU
3,048
[ "i64", ":", "$", "sz", ",", "v256f64", ":", "$", "vx", ",", "i32", ":", "$", "vl", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "int_ve_vl_vstu2dncot_vssl", "v256f64", ":", "$", "vx", ",", "i64", ":", "$", "sy", ",", "i64", ":", "$", "sz", ",", "i32", ":", "$", "vl", ")", ",", "(", "VSTU2DNCOTrrvl", "i64", ":", "$", "sy", "," ]
LLVM
X86
CPP
next_suggestion
CPU
3,049
[ "if", "(", "N", "->", "getConstantOperandVal", "(", "<NUM_LIT>", ")", ")", "continue", ";" ]
[ "if", "(", "OptLevel", "!=", "CodeGenOpt", "::", "None", "&&", "!", "Subtarget", "->", "useRetpoline", "(", ")", "&&", "(", "(", "N", "->", "getOpcode", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", "&&", "!", "Subtarget", "->", "callRegIndirect", "(",...
LLVM
ARM
CPP
next_suggestion
CPU
3,050
[ "}" ]
[ "ARMPLT1", "*", "ARMPLT", "::", "create", "(", ")", "{", "ARMPLT1", "*", "plt1_entry", "=", "new", "(", "std", "::", "not", "hrow", ")", "ARMPLT1", "(", "*", "m_pSectionData", ")", ";", "if", "(", "!", "plt1_entry", ")", "fatal", "(", "diag", "::", ...
GCC
lm32
CPP
next_suggestion
MPU
3,051
[ "if", "(", "amount", "<", "<NUM_LIT>", ")", "RTX_FRAME_RELATED_P", "(", "insn", ")", "=", "<NUM_LIT>", ";" ]
[ "if", "(", "!", "IN_RANGE", "(", "amount", ",", "-", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ")", "{", "rtx", "r10", ";", "r10", "=", "gen_rtx_REG", "(", "word_mode", ",", "<NUM_LIT>", ")", ";", "insn", "=", "emit_move_insn", "(", "r10", ",", "GEN_INT", ...
GCC
ia64
MD
stmt_completion
CPU
3,052
[ "<STR_LIT>", ")" ]
[ "(", "define_reservation", "<STR_LIT>" ]
GCC
stormy16
CPP
next_suggestion
CPU
3,053
[ "}" ]
[ "ret", "=", "_", "_", "popcount_tab", "[", "x", "&", "<NUM_LIT>", "]", ";", "ret", "+=", "_", "_", "popcount_tab", "[", "(", "x", ">>", "<NUM_LIT>", ")", "&", "<NUM_LIT>", "]", ";", "return", "ret", ";" ]
LLVM
X86
CPP
stmt_completion
CPU
3,054
[ ";" ]
[ "unsigned", "Reg", "=", "CSI", "[", "i", "-", "<NUM_LIT>", "]", ".", "getReg", "(", ")", ";", "if", "(", "!", "X86", "::", "GR64RegClass", ".", "contains", "(", "Reg", ")", "&&", "!", "X86", "::", "GR32RegClass", ".", "contains", "(", "Reg", ")", ...
LLVM
Hexagon
TD
next_suggestion
DSP
3,055
[ "let", "isCommutable", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "prefersSlot3", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "USR_OVF", "]", ";" ]
LLVM
X86
TD
stmt_completion
CPU
3,056
[ "(", "OpcodeStr", ",", "<STR_LIT>", ")", ",", "[", "]", ">", ",", "Sched", "<", "[", "sched", ".", "Folded", "]", ">", ";" ]
[ "def", "rm", ":", "SS48I", "<", "opc", ",", "MRMSrcMem", ",", "(", "outs", "OutRC", ":", "$", "dst", ")", ",", "(", "ins", "MemOp", ":", "$", "src", ")", ",", "!", "strconcat" ]
GCC
or1k
CPP
next_suggestion
CPU
3,057
[ "output_addr_const", "(", "file", ",", "addr", ")", ";" ]
[ "fputc", "(", "'", "<NUM_LIT>", "'", ",", "file", ")", ";", "break", ";", "case", "PLUS", ":", "offset", "=", "XEXP", "(", "addr", ",", "<NUM_LIT>", ")", ";", "addr", "=", "XEXP", "(", "addr", ",", "<NUM_LIT>", ")", ";", "gcc_assert", "(", "CONST_I...
LLVM
ARM64
TD
next_suggestion
CPU
3,058
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "vi32gpr", ":", "SIMDInsFromMain", "<", "<STR_LIT>", ",", "v4i32", ",", "GPR32", ",", "VectorIndexS", ">", "{", "bits", "<", "<NUM_LIT>", ">", "idx", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "idx", ";" ]
GCC
aarch64
CPP
next_suggestion
CPU
3,059
[ "}" ]
[ "vqdmlslh_lane_s16", "(", "int32_t", "_", "_", "a", ",", "int16_t", "_", "_", "b", ",", "int16x4_t", "_", "_", "c", ",", "const", "int", "_", "_", "d", ")", "{", "return", "_", "_", "builtin_aarch64_sqdmlsl_lanehi", "(", "_", "_", "a", ",", "_", "_...
GCC
mips
MD
stmt_completion
CPU
3,060
[ ")", "]" ]
[ "(", "unspec", ":", "IMSA", "[", "(", "match_operand", ":", "IMSA", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "IMSA", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
3,061
[ ")", ",", "std", "::", "end", "(", "MASSVFuncs", ")", ",", "Name", ")", ";" ]
[ "bool", "PPCLowerMASSVEntries", "::", "isMASSVFunc", "(", "StringRef", "Name", ")", "{", "auto", "Iter", "=", "std", "::", "find", "(", "std", "::", "begin", "(", "MASSVFuncs" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
3,062
[ ")", ";" ]
[ "cleanup", "(" ]
GCC
ia64
CPP
program_repair
CPU
3,063
[ "<FIXS>", "static", "void", "<FIXE>" ]
[ "return", "false", ";", "}", "<BUGS>", "void", "<BUGE>", "ia64_encode_section_info", "(", "decl", ",", "first", ")", "tree", "decl", ";", "int", "first", "ATTRIBUTE_UNUSED", ";" ]
LLVM
LoongArch
CPP
program_repair
CPU
3,064
[ "<FIXS>", "fixup_loongarch_b16", "=", "FirstTargetFixupKind", ",", "fixup_loongarch_b21", ",", "fixup_loongarch_b26", ",", "fixup_loongarch_abs_hi20", ",", "fixup_loongarch_abs_lo12", ",", "fixup_loongarch_abs64_lo20", ",", "fixup_loongarch_abs64_hi12", ",", "fixup_loongarch_tls_le...
[ "enum", "Fixups", "{", "<BUGS>", "fixup_loongarch_b26", "=", "FirstTargetFixupKind", ",", "fixup_loongarch_pcala_hi20", ",", "fixup_loongarch_pcala_lo12", ",", "<BUGE>", "<BUGS>", "<BUGE>", "fixup_loongarch_invalid", ",", "<BUGS>", "NumTargetFixupKinds", "=", "fixup_loongarch...
LLVM
Hexagon
CPP
stmt_completion
DSP
3,065
[ "return", "true", ";" ]
[ "PV", ".", "Inv", "=", "true", ";", "if", "(", "PV", ".", "X", "!=", "PV", ".", "R", ")", "{", "Value", "*", "Var", "=", "nullptr", ",", "*", "Inv", "=", "nullptr", ",", "*", "X1", "=", "nullptr", ",", "*", "X2", "=", "nullptr", ";", "if", ...
LLVM
Mips
TD
next_suggestion
CPU
3,066
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "rd", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "rs", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "imm", ";" ]
GCC
sh
MD
next_suggestion
CPU
3,067
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "reg", ":", "SI", "GBR_REG", ")", ")", "]" ]
LLVM
X86
TD
stmt_completion
CPU
3,068
[ ",", "(", "MOVSHDUPrr", "VR128", ":", "$", "src", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v4i32", "(", "X86Movshdup", "VR128", ":", "$", "src", ")", ")" ]
LLVM
VE
CPP
stmt_completion
CPU
3,069
[ "}", ")", ";" ]
[ "return", "getNode", "(", "ISD", "::", "SHL", ",", "MVT", "::", "i64", ",", "{", "PackStride", ",", "getConstant", "(", "<NUM_LIT>", ",", "MVT", "::", "i32", ")" ]
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
3,070
[ "}" ]
[ "}", "}", "if", "(", "MCAI", "->", "getExceptionHandlingType", "(", ")", "==", "ExceptionHandling", "::", "Wasm", "&&", "MF", ".", "getFunction", "(", ")", ".", "hasPersonalityFn", "(", ")", ")", "{", "bool", "Changed", "=", "fixCallUnwindMismatches", "(", ...
LLVM
ARM
TD
stmt_completion
CPU
3,071
[ ">", ";" ]
[ "def", "AddLikeOrOp", ":", "ComplexPattern", "<", "i32", ",", "<NUM_LIT>", ",", "<STR_LIT>", ",", "[", "]", ",", "[", "SDNPWantParent", "]" ]
LLVM
AAP
CPP
next_suggestion
MPU
3,072
[ "break", ";" ]
[ "SDLoc", "DL", "(", "Op", ")", ";", "SDValue", "RC", "=", "CurDAG", "->", "getTargetConstant", "(", "<STR_LIT>", "::", "<STR_LIT>", ".", "getID", "(", ")", ",", "DL", ",", "MVT", "::", "i16", ")", ";", "SDNode", "*", "N", "=", "CurDAG", "->", "getM...
LLVM
X86
CPP
next_suggestion
CPU
3,073
[ "Cmp", "=", "DAG", ".", "getSetCC", "(", "DL", ",", "getSetCCResultType", "(", "DAG", ".", "getDataLayout", "(", ")", ",", "*", "DAG", ".", "getContext", "(", ")", ",", "TheVT", ")", ",", "Value", ",", "ThreshVal", ",", "ISD", "::", "SETLT", ")", "...
[ "if", "(", "TheVT", "==", "MVT", "::", "f64", ")", "Status", "=", "Thresh", ".", "convert", "(", "APFloat", "::", "IEEEdouble", "(", ")", ",", "APFloat", "::", "rmNearestTiesToEven", ",", "&", "LosesInfo", ")", ";", "else", "if", "(", "TheVT", "==", ...
LLVM
ARM
CPP
next_suggestion
CPU
3,074
[ "}" ]
[ "SDNode", "*", "Use", "=", "*", "N", "->", "use_begin", "(", ")", ";", "if", "(", "Use", "->", "getOpcode", "(", ")", "==", "ISD", "::", "CopyToReg", ")", "return", "true", ";", "if", "(", "Use", "->", "isMachineOpcode", "(", ")", ")", "{", "cons...
LLVM
ARM64
TD
next_suggestion
CPU
3,075
[ "bits", "<", "<NUM_LIT>", ">", "Rm", ";" ]
[ "class", "MulHi", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "string", "asm", ",", "SDNode", "OpNode", ">", ":", "I", "<", "(", "outs", "GPR64", ":", "$", "Rd", ")", ",", "(", "ins", "GPR64", ":", "$", "Rn", ",", "GPR64", ":", "$", "Rm", ...
GCC
tilepro
MD
stmt_completion
VLIW
3,076
[ "<STR_LIT>", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>" ]
GCC
spu
MD
next_suggestion
MPU
3,077
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mult", ":", "SI", "(", "zero_extend", ":", "SI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "zero_extend", ":", ...
GCC
rx
CPP
program_repair
CPU
3,078
[ "<FIXS>", ":", "plus_constant", "(", "Pmode", ",", "stack_pointer_rtx", ",", "<FIXE>" ]
[ "gen_rtx_REG", "(", "SImode", ",", "low", "+", "i", ")", ",", "gen_rtx_MEM", "(", "SImode", ",", "i", "==", "<NUM_LIT>", "?", "stack_pointer_rtx", "<BUGS>", ":", "plus_constant", "(", "stack_pointer_rtx", ",", "<BUGE>", "i", "*", "UNITS_PER_WORD", ")", ")", ...
LLVM
LC2200
CPP
next_suggestion
CPU
3,079
[ "}" ]
[ "Out", ".", "EmitInstruction", "(", "Inst", ",", "this", "->", "STI", ")", ";", "return", "false", ";", "}", "else", "{", "return", "Error", "(", "IDLoc", ",", "<STR_LIT>", "Error Parsing Instruction", "<STR_LIT>", ")", ";", "}" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
3,080
[ "<NUM_LIT>", ")", ")", ";" ]
[ "Info", ".", "setWorkItemIDY", "(", "ArgDescriptor", "::", "createRegister", "(", "Reg", ",", "Mask", "<<", "<NUM_LIT>", ")", ")", ";", "Info", ".", "setWorkItemIDZ", "(", "ArgDescriptor", "::", "createRegister", "(", "Reg", ",", "Mask", "<<" ]
LLVM
AArch64
CPP
stmt_completion
CPU
3,081
[ ")", "return", "false", ";" ]
[ "TypeSize", "Scale", "(", "<NUM_LIT>", "U", ",", "false", ")", ";", "int64_t", "Dummy1", ",", "Dummy2", ";", "if", "(", "!", "getMemOpInfo", "(", "LdSt", ".", "getOpcode", "(", ")", ",", "Scale", ",", "Width", ",", "Dummy1", ",", "Dummy2", ")", ")", ...
GCC
arm
MD
next_suggestion
CPU
3,082
[ ")" ]
[ "(", "define_reservation", "<STR_LIT>", "<STR_LIT>" ]
LLVM
X86
CPP
program_repair
CPU
3,083
[ "<FIXS>", "DAG", ".", "getConstant", "(", "NumBits", "+", "NumBits", "-", "<NUM_LIT>", ",", "dl", ",", "OpVT", ")", ",", "DAG", ".", "getConstant", "(", "X86", "::", "COND_E", ",", "dl", ",", "MVT", "::", "i8", ")", ",", "<FIXE>", "<FIXS>", "Op", "...
[ "SDValue", "Ops", "[", "]", "=", "{", "Op", ",", "<BUGS>", "DAG", ".", "getConstant", "(", "NumBits", "+", "NumBits", "-", "<NUM_LIT>", ",", "OpVT", ")", ",", "DAG", ".", "getConstant", "(", "X86", "::", "COND_E", ",", "MVT", "::", "i8", ")", ",", ...
GCC
i386
CPP
stmt_completion
CPU
3,084
[ "_", "m128i", "_", "_", "B", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_xor_epi64", "(", "_", "_", "m128i", "_", "_", "A", ","...
LLVM
ARM
TD
stmt_completion
CPU
3,085
[ "AddrMode6dupAlign64AsmOperand", ";" ]
[ "let", "ParserMatchClass", "=" ]
LLVM
AArch64
TD
next_suggestion
CPU
3,086
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rd", ";", "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "U", ";", "let", "Inst", "{", "<NUM_LIT>", ...
GCC
arm
MD
stmt_completion
CPU
3,087
[ "<NUM_LIT>", "<STR_LIT>" ]
[ "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_bypass" ]
GCC
s390
MD
program_repair
MPU
3,088
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "(", "match_dup", "<NUM_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", ...
LLVM
ARM
TD
stmt_completion
CPU
3,089
[ "<", "[", "WriteVST4", "]", ">", ";" ]
[ "def", "VST1d16QPseudo", ":", "VSTQQPseudo", "<", "IIC_VST1x4", ">", ",", "Sched" ]
LLVM
AArch64
CPP
code_generation
CPU
3,090
[ "int", "AArch64AsmParser", "::", "tryParseRegister", "(", ")", "{", "const", "AsmToken", "&", "Tok", "=", "Parser", ".", "getTok", "(", ")", ";", "assert", "(", "Tok", ".", "is", "(", "AsmToken", "::", "Identifier", ")", "&&", "<STR_LIT>", "Token is not an...
[ "tryParseRegister", "-", "parse", "one", "register", "if", "possible" ]
GCC
powerpcspe
MD
stmt_completion
CPU
3,091
[ ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
i386
CPP
stmt_completion
CPU
3,092
[ "*", ")", "_", "_", "P", ")", ";" ]
[ "return", "(", "_", "_", "m256i", ")", "(", "*", "(", "_", "_", "v4di_u" ]
GCC
i386
MD
stmt_completion
CPU
3,093
[ "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set", "(", "attr", "<STR_LIT>", "...
LLVM
X86
TD
stmt_completion
CPU
3,094
[ ",", "v2f64", ">", ",", "SDTCisVT", "<", "<NUM_LIT>", ",", "v4i32", ">", "]", ">", ">", ";" ]
[ "def", "X86cvtudq2pd", ":", "SDNode", "<", "<STR_LIT>", ",", "SDTypeProfile", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "[", "SDTCisVT", "<", "<NUM_LIT>" ]
GCC
aarch64
CPP
stmt_completion
CPU
3,095
[ "b", ")", "{" ]
[ "_", "_", "crc32w", "(", "uint32_t", "_", "_", "a", ",", "uint32_t", "_", "_" ]
LLVM
XCore
CPP
stmt_completion
MPU
3,096
[ ")", ")", ";" ]
[ "SDValue", "High", "=", "DAG", ".", "getNode", "(", "ISD", "::", "SRL", ",", "dl", ",", "MVT", "::", "i32", ",", "Value", ",", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "MVT", "::", "i32", ")", ")", ";", "SDValue", "StoreLow", "=", "DAG", ...
LLVM
X86
CPP
next_suggestion
CPU
3,097
[ "SDNode", "*", "Res", "=", "DAG", ".", "getMachineNode", "(", "Opc", ",", "dl", ",", "VTs", ",", "Ops", ")", ";" ]
[ "static", "SDValue", "getGatherNode", "(", "unsigned", "Opc", ",", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ",", "SDValue", "Base", ",", "SDValue", "Index", ",", "SDValue", "ScaleOp", ",", "SDValue", "Chain", ",", "const", "X86Subtarget", "*", "Subt...
GCC
arm
CPP
stmt_completion
CPU
3,098
[ ")", "{" ]
[ "vmin_s8", "(", "int8x8_t", "_", "_", "a", ",", "int8x8_t", "_", "_", "b" ]
GCC
mn10300
MD
program_repair
MPU
3,099
[ "<FIXS>", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<FIXE>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "minus", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "match_operand",...