Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
X86
CPP
next_suggestion
CPU
3,100
[ "}" ]
[ "assert", "(", "SegReg", "!=", "<NUM_LIT>", "&&", "<STR_LIT>", "Tried to parse a segment override without a segment!", "<STR_LIT>", ")", ";", "const", "AsmToken", "&", "Tok", "=", "Parser", ".", "getTok", "(", ")", ";", "if", "(", "Tok", ".", "isNot", "(", "As...
LLVM
Teak
TD
stmt_completion
DSP
3,101
[ ",", "<STR_LIT>", ">", ";" ]
[ "def", "PAGE49", ":", "TeakReg", "<", "<NUM_LIT>" ]
GCC
h8300
MD
next_suggestion
MPU
3,102
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "clobber", "(", "reg", ":", "CC", "CC_REG", ")", ")", "]", "<STR_LIT>", "{", "return", "<", "MODE", ">", "mode", "=", "=", "HImode", "?", "<STR_LIT>", ":", "<STR_LIT>" ]
GCC
aarch64
MD
next_suggestion
CPU
3,103
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "if_then_else", ":", "GPI", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "neg", ":", "GPI", "(", "m...
LLVM
AArch64
CPP
stmt_completion
CPU
3,104
[ "(", ")", ")", ";" ]
[ "const", "MCExpr", "*", "Res", "=", "MCSymbolRefExpr", "::", "create", "(", "Sym", ",", "MCSymbolRefExpr", "::", "VK_GOT", ",", "getContext", "(", ")", ")", ";", "MCSymbol", "*", "PCSym", "=", "getContext", "(", ")", ".", "createTempSymbol", "(", ")", ";...
LLVM
SystemZ
CPP
next_suggestion
CPU
3,105
[ "unsigned", "Reg", "=", "VA", ".", "getLocReg", "(", ")", ";" ]
[ "for", "(", "unsigned", "I", "=", "<NUM_LIT>", ",", "E", "=", "ArgLocs", ".", "size", "(", ")", ";", "I", "!=", "E", ";", "++", "I", ")", "{", "CCValAssign", "&", "VA", "=", "ArgLocs", "[", "I", "]", ";", "if", "(", "VA", ".", "getLocInfo", "...
GCC
aarch64
CPP
program_repair
CPU
3,106
[ "<FIXS>", "machine_mode", "mode", ",", "<FIXE>" ]
[ "char", "*", "aarch64_output_simd_mov_immediate", "(", "rtx", "const_vector", ",", "<BUGS>", "enum", "machine_mode", "mode", ",", "<BUGE>", "unsigned", "width", ")", "{", "bool", "is_valid", ";" ]
LLVM
AMDGPU
CPP
code_generation
GPU
3,107
[ "bool", "AMDGPUAsmParser", "::", "ParseInstruction", "(", "ParseInstructionInfo", "&", "Info", ",", "StringRef", "Name", ",", "SMLoc", "NameLoc", ",", "OperandVector", "&", "Operands", ")", "{", "Name", "=", "parseMnemonicSuffix", "(", "Name", ")", ";", "Operand...
[ "ParseInstruction", "-", "Parse", "one", "assembly", "instruction", "." ]
GCC
i386
CPP
code_generation
CPU
3,108
[ "static", "bool", "expand_vec_perm_pblendv", "(", "struct", "expand_vec_perm_d", "*", "d", ")", "{", "unsigned", "i", ",", "which", ",", "nelt", "=", "d", "->", "nelt", ";", "struct", "expand_vec_perm_d", "dcopy", ",", "dcopy1", ";", "machine_mode", "vmode", ...
[ "A", "subroutine", "of", "ix86_expand_vec_perm_const_1", ".", "Try", "to", "simplify", "the", "permutation", "using", "the", "SSE4_1", "pblendv", "instruction", ".", "Potentially", "reduces", "permutation", "from", "2", "pshufb", "and", "or", "to", "1", "pshufb", ...
LLVM
ARM
TD
next_suggestion
CPU
3,109
[ "}" ]
[ "def", "r", ":", "AI3ldstidxT", "<", "op", ",", "<NUM_LIT>", ",", "(", "outs", "GPRnopc", ":", "$", "Rt", ",", "GPRnopc", ":", "$", "base_wb", ")", ",", "(", "ins", "addr_offset_none", ":", "$", "addr", ",", "postidx_reg", ":", "$", "Rm", ")", ",",...
LLVM
XCore
CPP
program_repair
MPU
3,110
[ "<FIXS>", "errs", "(", ")", "<<", "<STR_LIT>", "LowerFORMAL_ARGUMENTS Unhandled argument type: ", "<STR_LIT>", "<<", "RegVT", ".", "getSimpleVT", "(", ")", "<<", "<STR_LIT>", "\\n", "<STR_LIT>", ";", "<FIXE>" ]
[ "default", ":", "{", "#", "ifndef", "NDEBUG", "<BUGS>", "cerr", "<<", "<STR_LIT>", "LowerFORMAL_ARGUMENTS Unhandled argument type: ", "<STR_LIT>", "<<", "RegVT", ".", "getSimpleVT", "(", ")", "<<", "<STR_LIT>", "\\n", "<STR_LIT>", ";", "<BUGE>", "#", "endifllvm_unre...
GCC
i386
CPP
next_suggestion
CPU
3,111
[ "_", "_", "MM512_REDUCE_OP", "(", "min_ps", ")", ";" ]
[ "extern", "_", "_", "inline", "float", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_mask_reduce_min_ps", "(", "_", "_", "mmask16", "_", "_", "U", ","...
LLVM
Hexagon
TD
next_suggestion
DSP
3,112
[ "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>", ";" ]
[ "def", "L4_or_memopw_io", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "u30_2Imm", ":", "$", "Ii", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_7186d325", ",", "TypeV4LDST", ">", ",", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
3,113
[ "return", "OffsetBytes", "/", "(", "getStackWidth", "(", "MF", ")", "*", "<NUM_LIT>", ")", ";" ]
[ "OffsetBytes", "+=", "MFI", ".", "getObjectSize", "(", "i", ")", ";", "OffsetBytes", "=", "alignTo", "(", "OffsetBytes", ",", "Align", "(", "<NUM_LIT>", ")", ")", ";", "}", "if", "(", "FI", "!=", "-", "<NUM_LIT>", ")", "OffsetBytes", "=", "alignTo", "(...
LLVM
MCS51
CPP
next_suggestion
MPU
3,114
[ "RegImm", "=", "{", "RegNo", ",", "nullptr", "}", ";" ]
[ "void", "makeReg", "(", "unsigned", "RegNo", ")", "{", "Kind", "=", "k_Register", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
3,115
[ "default", ":", "LLVM_FALLTHROUGH", ";" ]
[ "void", "AMDGPUAsmPrinter", "::", "EmitProgramInfoR600", "(", "const", "MachineFunction", "&", "MF", ")", "{", "unsigned", "MaxGPR", "=", "<NUM_LIT>", ";", "bool", "killPixel", "=", "false", ";", "const", "R600Subtarget", "&", "STM", "=", "MF", ".", "getSubtar...
GCC
mips
CPP
stmt_completion
CPU
3,116
[ "info", "->", "stack_offset", "&", "<NUM_LIT>", ";" ]
[ "case", "ABI_32", ":", "case", "ABI_O64", ":", "info", "->", "fpr_p", "=", "(", "!", "cum", "->", "gp_reg_found", "&&", "cum", "->", "arg_number", "<", "<NUM_LIT>", "&&", "(", "type", "==", "<NUM_LIT>", "||", "SCALAR_FLOAT_TYPE_P", "(", "type", ")", "||"...
LLVM
Hexagon
TD
stmt_completion
DSP
3,117
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ...
LLVM
SystemZ
CPP
code_generation
CPU
3,118
[ "StackOffset", "SystemZFrameLowering", "::", "getFrameIndexReference", "(", "const", "MachineFunction", "&", "MF", ",", "int", "FI", ",", "Register", "&", "FrameReg", ")", "const", "{", "StackOffset", "Offset", "=", "TargetFrameLowering", "::", "getFrameIndexReference...
[ "getFrameIndexReference", "-", "This", "method", "should", "return", "the", "base", "register", "and", "offset", "used", "to", "reference", "a", "frame", "index", "location", "." ]
LLVM
Hexagon
CPP
code_generation
DSP
3,119
[ "bool", "HexagonRemoveExtendArgs", "::", "runOnFunction", "(", "Function", "&", "F", ")", "{", "unsigned", "Idx", "=", "<NUM_LIT>", ";", "for", "(", "Function", "::", "arg_iterator", "AI", "=", "F", ".", "arg_begin", "(", ")", ",", "AE", "=", "F", ".", ...
[ "runOnFunction", "-", "Virtual", "method", "overriden", "by", "subclasses", "to", "do", "the", "per-function", "processing", "of", "the", "pass", "." ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
3,120
[ ")", ";" ]
[ "bool", "doInitialization", "(", "Module", "&", "M", ")", "override", "{", "CallGraphResourceInfo", ".", "clear", "(" ]
LLVM
ARM
CPP
next_suggestion
CPU
3,121
[ "}" ]
[ "MF", "->", "insert", "(", "++", "MBB", ".", "getIterator", "(", ")", ",", "ClearBB", ")", ";", "MF", "->", "insert", "(", "++", "ClearBB", "->", "getIterator", "(", ")", ",", "DoneBB", ")", ";", "DoneBB", "->", "splice", "(", "DoneBB", "->", "end"...
LLVM
Mips
TD
stmt_completion
CPU
3,122
[ "vfsetult_v2f64", ",", "MSA128DOpnd", ">", ",", "IsCommutable", ";" ]
[ "class", "FCULT_D_DESC", ":", "MSA_3RF_DESC_BASE", "<", "<STR_LIT>", "," ]
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
3,123
[ "(", ")", ";" ]
[ "for", "(", "Function", "&", "F", ":", "M", ")", "{", "if", "(", "F", ".", "isDeclaration", "(", ")", ")", "continue", ";", "Changed", "|=", "runEHOnFunction", "(", "F", ")", ";", "}", "}", "if", "(", "DoSjLj", ")", "{", "Changed", "=", "true", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
3,124
[ "Src", ",", "Flags", ")", ";" ]
[ "if", "(", "VT", "==", "MVT", "::", "f16", ")", "{", "assert", "(", "!", "Subtarget", "->", "has16BitInsts", "(", ")", ")", ";", "SDValue", "Ext", "=", "DAG", ".", "getNode", "(", "ISD", "::", "FP_EXTEND", ",", "SL", ",", "MVT", "::", "f32", ",",...
LLVM
PowerPC
CPP
stmt_completion
CPU
3,125
[ ":", "PPC", "::", "R4", ";" ]
[ "Register", "PPCTargetLowering", "::", "getExceptionSelectorRegister", "(", "const", "Constant", "*", "PersonalityFn", ")", "const", "{", "return", "Subtarget", ".", "isPPC64", "(", ")", "?", "PPC", "::", "X4" ]
GCC
i386
MD
next_suggestion
CPU
3,126
[ "(", "match_test", "<STR_LIT>", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "if_then_else", "(", "match_code", "<STR_LIT>", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
3,127
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rs16", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rs16", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rx16", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>"...
GCC
sh
MD
program_repair
CPU
3,128
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "(", "define_insn", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "ashiftrt", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "...
GCC
mips
MD
next_suggestion
CPU
3,129
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
X86
CPP
next_suggestion
CPU
3,130
[ "}" ]
[ "void", "X86PassConfig", "::", "addPreSched2", "(", ")", "{", "addPass", "(", "createX86ExpandPseudoPass", "(", ")", ")", ";", "addPass", "(", "createKCFIPass", "(", ")", ")", ";" ]
LLVM
AArch64
TD
next_suggestion
CPU
3,131
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opcode", ";" ]
[ "class", "BaseTwoOperandFPData", "<", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "RegisterClass", "regtype", ",", "string", "asm", ",", "list", "<", "dag", ">", "pat", ">", ":", "I", "<", "(", "outs", "regtype", ":", "$", "Rd", ")", ",", "(", "ins...
LLVM
AMDGPU
CPP
code_generation
GPU
3,132
[ "unsigned", "SIInstrInfo", "::", "removeBranch", "(", "MachineBasicBlock", "&", "MBB", ",", "int", "*", "BytesRemoved", ")", "const", "{", "MachineBasicBlock", "::", "iterator", "I", "=", "MBB", ".", "getFirstTerminator", "(", ")", ";", "unsigned", "Count", "=...
[ "Remove", "the", "branching", "code", "at", "the", "end", "of", "the", "specific", "MBB", "." ]
GCC
mips
MD
stmt_completion
CPU
3,133
[ ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
X86
CPP
stmt_completion
CPU
3,134
[ ")", ".", "getReg", "(", ")", ")", ";" ]
[ "DebugLoc", "dl", "=", "MI", "->", "getDebugLoc", "(", ")", ";", "const", "TargetInstrInfo", "*", "TII", "=", "Subtarget", ".", "getInstrInfo", "(", ")", ";", "unsigned", "MemOpc", "=", "Subtarget", ".", "is64Bit", "(", ")", "?", "X86", "::", "LEA64r", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
3,135
[ "GFX9", ";" ]
[ "bool", "flatScratchIsPointer", "(", ")", "const", "{", "return", "getGeneration", "(", ")", ">=" ]
GCC
i960
MD
next_suggestion
CPU
3,136
[ "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "le", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
AArch64
TD
next_suggestion
CPU
3,137
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rt", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "Rt", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sz", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", ...
LLVM
LM32
CPP
next_suggestion
MPU
3,138
[ "Chain", "=", "DAG", ".", "getCopyFromReg", "(", "Chain", ",", "dl", ",", "RVLocs", "[", "i", "]", ".", "getLocReg", "(", ")", ",", "RVLocs", "[", "i", "]", ".", "getValVT", "(", ")", ",", "InFlag", ")", ".", "getValue", "(", "<NUM_LIT>", ")", ";...
[ "SmallVector", "<", "CCValAssign", ",", "<NUM_LIT>", ">", "RVLocs", ";", "CCState", "CCInfo", "(", "CallConv", ",", "isVarArg", ",", "DAG", ".", "getMachineFunction", "(", ")", ",", "RVLocs", ",", "*", "DAG", ".", "getContext", "(", ")", ")", ";", "CCInf...
LLVM
AArch64
CPP
stmt_completion
CPU
3,139
[ "getBasePtr", "(", ")", ";" ]
[ "StoreSDNode", "*", "S", "=", "cast", "<", "StoreSDNode", ">", "(", "N", ")", ";", "if", "(", "S", "->", "isVolatile", "(", ")", ")", "return", "SDValue", "(", ")", ";", "if", "(", "!", "Subtarget", "->", "isCyclone", "(", ")", ")", "return", "SD...
LLVM
PowerPC
CPP
next_suggestion
CPU
3,140
[ "case", "AsmToken", "::", "Integer", ":" ]
[ "case", "AsmToken", "::", "Exclaim", ":", "case", "AsmToken", "::", "Tilde", ":", "if", "(", "!", "ParseExpression", "(", "EVal", ")", ")", "break", ";", "default", ":", "return", "Error", "(", "S", ",", "<STR_LIT>", "unknown operand", "<STR_LIT>", ")", ...
LLVM
Hexagon
TD
next_suggestion
DSP
3,141
[ "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
3,142
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
Hexagon
TD
stmt_completion
DSP
3,143
[ "<NUM_LIT>", "}", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", "<N...
GCC
m32c
CPP
code_generation
MPU
3,144
[ "static", "rtx", "m32c_subreg", "(", "enum", "machine_mode", "outer", ",", "rtx", "x", ",", "enum", "machine_mode", "inner", ",", "int", "byte", ")", "{", "int", "r", ",", "nr", "=", "-", "<NUM_LIT>", ";", "if", "(", "GET_CODE", "(", "x", ")", "==", ...
[ "Subregs", "are", "non-orthogonal", "for", "us", ",", "because", "our", "registers", "are", "all", "different", "sizes", "." ]
GCC
rs6000
CPP
program_repair
CPU
3,145
[ "<FIXS>", "BYTES_BIG_ENDIAN", "?", "CODE_FOR_altivec_vmrglw_direct_v4si_be", ":", "CODE_FOR_altivec_vmrghw_direct_v4si_le", ",", "<FIXE>" ]
[ ":", "CODE_FOR_altivec_vmrghh_direct", ",", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",...
LLVM
AMDGPU
CPP
stmt_completion
GPU
3,146
[ "(", ")", "->", "getSize", "(", ")", ";" ]
[ "if", "(", "!", "MIa", ".", "hasOneMemOperand", "(", ")", "||", "!", "MIb", ".", "hasOneMemOperand", "(", ")", ")", "{", "return", "false", ";", "}", "unsigned", "Width0", "=", "MIa", ".", "memoperands", "(", ")", ".", "front", "(", ")", "->", "get...
LLVM
Hexagon
TD
next_suggestion
DSP
3,147
[ "bits", "<", "<NUM_LIT>", ">", "Rs16", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM...
GCC
powerpcspe
CPP
stmt_completion
CPU
3,148
[ "E_V16QImode", ":" ]
[ "rtx", "num_ele_m1", "=", "GEN_INT", "(", "GET_MODE_NUNITS", "(", "mode", ")", "-", "<NUM_LIT>", ")", ";", "emit_insn", "(", "gen_anddi3", "(", "tmp_gpr", ",", "element", ",", "num_ele_m1", ")", ")", ";", "emit_insn", "(", "gen_subdi3", "(", "tmp_gpr", ","...
LLVM
ARM
TD
stmt_completion
CPU
3,149
[ "=", "<NUM_LIT>", ";" ]
[ "def", "MVE_VSHRNi16bh", ":", "MVE_VxSHRN", "<", "<STR_LIT>", ",", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "shr_imm8", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}" ]
LLVM
Mips
CPP
stmt_completion
CPU
3,150
[ "MF", ")", ")", ";" ]
[ "MCPEs", "=", "&", "MF", ".", "getConstantPool", "(", ")", "->", "getConstants", "(", ")", ";", "MJTEs", "=", "<NUM_LIT>", ";", "if", "(", "MF", ".", "getJumpTableInfo", "(", ")", ")", "MJTEs", "=", "&", "MF", ".", "getJumpTableInfo", "(", ")", "->",...
LLVM
ARM
TD
next_suggestion
CPU
3,151
[ "}" ]
[ "def", "VLD3LNq32_UPD", ":", "VLD3LNWB", "<", "<NUM_LIT>", ",", "{", "?", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ",", "<STR_LIT>", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "lane", "{", "<NUM_LIT>", "}", ";" ]
LLVM
ARM
CPP
program_repair
CPU
3,152
[ "<FIXS>", "<FIXE>", "<FIXS>", "boolARMDAGToDAGISel", "::", "SelectThumbAddrModeImm5S4", "(", "SDValue", "N", ",", "SDValue", "&", "Base", ",", "SDValue", "&", "OffImm", ")", "{", "return", "SelectThumbAddrModeImm5S", "(", "N", ",", "<NUM_LIT>", ",", "Base", ",",...
[ "}", "Base", "=", "N", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "<BUGS>", "Offset", "=", "N", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "<BUGE>", "OffImm", "=", "CurDAG", "->", "getTargetConstant", "(", "<NUM_LIT>", ",", "MVT", "::", "i32", ...
LLVM
Hexagon
TD
next_suggestion
DSP
3,153
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "src", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "!", "if", "(", "!", "eq", "(", "mnemonic", ",", "<STR_LIT>", ")", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "...
LLVM
AMDGPU
CPP
stmt_completion
GPU
3,154
[ "LWE", "<STR_LIT>", ";", "break", ";" ]
[ "case", "ImmTySdwaDstSel", ":", "OS", "<<", "<STR_LIT>", "SdwaDstSel", "<STR_LIT>", ";", "break", ";", "case", "ImmTySdwaSrc0Sel", ":", "OS", "<<", "<STR_LIT>", "SdwaSrc0Sel", "<STR_LIT>", ";", "break", ";", "case", "ImmTySdwaSrc1Sel", ":", "OS", "<<", "<STR_LIT...
GCC
m32c
MD
stmt_completion
MPU
3,155
[ "<STR_LIT>", ")" ]
[ "(", "ior", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>" ]
GCC
aarch64
CPP
program_repair
CPU
3,156
[ "<FIXS>", "rtx", "reg", "=", "force_reg", "(", "VNx16BImode", ",", "CONSTM1_RTX", "(", "VNx16BImode", ")", ")", ";", "return", "gen_lowpart", "(", "mode", ",", "reg", ")", ";", "<FIXE>" ]
[ "aarch64_ptrue_reg", "(", "machine_mode", "mode", ")", "{", "gcc_assert", "(", "GET_MODE_CLASS", "(", "mode", ")", "==", "MODE_VECTOR_BOOL", ")", ";", "<BUGS>", "return", "force_reg", "(", "mode", ",", "CONSTM1_RTX", "(", "mode", ")", ")", ";", "<BUGE>", "}"...
LLVM
AMDGPU
CPP
program_repair
GPU
3,157
[ "<FIXS>", "BuildMI", "(", "*", "MBB", ",", "MI", ",", "DL", ",", "TII", "->", "get", "(", "AMDGPU", "::", "S_BUFFER_LOAD_DWORD_SGPR", ")", ",", "SubReg", ")", "<FIXE>", "<FIXS>", ".", "addMemOperand", "(", "MMO", ")", ".", "addReg", "(", "MI", "->", ...
[ ".", "addReg", "(", "MFI", "->", "getScratchWaveOffsetReg", "(", ")", ")", ";", "}", "<BUGS>", "auto", "MIB", "=", "BuildMI", "(", "*", "MBB", ",", "MI", ",", "DL", ",", "TII", "->", "get", "(", "AMDGPU", "::", "S_BUFFER_LOAD_DWORD_SGPR", ")", ",", "...
LLVM
M68k
CPP
stmt_completion
MPU
3,158
[ ";" ]
[ "if", "(", "Return", ")", "return", "RetCC_M68k_C", ";", "else", "return", "CC_M68k_C" ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
3,159
[ "let", "Switches", "=", "{", "mask", ",", "MaskInReg", ",", "sw", "{", "<NUM_LIT>", "}", "}", ";" ]
[ "let", "InOperandList", "=", "(", "ins", "IRF", ":", "$", "income", ",", "SRF", ":", "$", "src", ",", "DimMask", ":", "$", "mask", ",", "SwitchSet", ":", "$", "sw", ",", "SPred", ":", "$", "pred", ")", ";", "let", "Pattern", "=", "pattern", ";", ...
LLVM
ARM
CPP
code_generation
CPU
3,160
[ "void", "ARMBaseRegisterInfo", "::", "emitEpilogue", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ")", "const", "{", "MachineBasicBlock", "::", "iterator", "MBBI", "=", "prior", "(", "MBB", ".", "end", "(", ")", ")", ";", "assert"...
[ "Insert", "epilog", "code", "into", "the", "function", "." ]
GCC
s390
MD
stmt_completion
MPU
3,161
[ ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
X86
CPP
next_suggestion
CPU
3,162
[ "}" ]
[ "void", "printDstIdx16", "(", "const", "MCInst", "*", "MI", ",", "unsigned", "OpNo", ",", "raw_ostream", "&", "O", ")", "{", "printDstIdx", "(", "MI", ",", "OpNo", ",", "O", ")", ";" ]
GCC
alpha
CPP
next_suggestion
MPU
3,163
[ "}" ]
[ "mem", "=", "adjust_address", "(", "or", "ig_dst", ",", "mode", ",", "ofs", "-", "inv_alignofs", ")", ";", "set_mem_alias_set", "(", "mem", ",", "<NUM_LIT>", ")", ";", "mask", "=", "~", "(", "~", "(", "HOST_WIDE_INT", ")", "<NUM_LIT>", "<<", "(", "inv_...
GCC
arm
CPP
program_repair
CPU
3,164
[ "<FIXS>", "across", "this", "call", ";", "since", "the", "insn", "has", "been", "recognized", "already", "we", "<FIXE>" ]
[ "}", "recog", "(", "PATTERN", "(", "insn", ")", ",", "insn", ",", "NULL_PTR", ")", ";", "}" ]
GCC
i386
CPP
next_suggestion
CPU
3,165
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m512", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_fnmadd_ps", "(", "_", "_", "m512", "_", "_", "A", ",...
LLVM
PowerPC
CPP
stmt_completion
CPU
3,166
[ "LEZExt", ":" ]
[ "}", "else", "{", "SDValue", "Addi", "=", "SDValue", "(", "CurDAG", "->", "getMachineNode", "(", "PPC", "::", "ADDI8", ",", "dl", ",", "MVT", "::", "i64", ",", "LHS", ",", "S", "->", "getI64Imm", "(", "~", "<NUM_LIT>", "ULL", ",", "dl", ")", ")", ...
LLVM
ARM
TD
stmt_completion
CPU
3,167
[ "WriteVLD4", "]", ">", ";" ]
[ "def", "VLD1d64QPseudoWB_fixed", ":", "VLDQQWBfixedPseudo", "<", "IIC_VLD1x4", ">", ",", "Sched", "<", "[" ]
GCC
aarch64
MD
next_suggestion
CPU
3,168
[ "{" ]
[ "(", "match_operand", ":", "GPF", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "GPF", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
X86
CPP
next_suggestion
CPU
3,169
[ "HasCmpxchg16b", "=", "false", ";" ]
[ "HasRDRAND", "=", "false", ";", "HasF16C", "=", "false", ";", "HasFSGSBase", "=", "false", ";", "HasLZCNT", "=", "false", ";", "HasBMI", "=", "false", ";", "HasBMI2", "=", "false", ";", "HasRTM", "=", "false", ";", "HasADX", "=", "false", ";", "IsBTMem...
GCC
arm
CPP
next_suggestion
CPU
3,170
[ "}" ]
[ "_", "_", "arm_vdwdupq_x_u16", "(", "uint32_t", "*", "_", "_", "a", ",", "uint32_t", "_", "_", "b", ",", "const", "int", "_", "_", "imm", ",", "mve_pred16_t", "_", "_", "p", ")", "{", "return", "_", "_", "arm_vdwdupq_x_wb_u16", "(", "_", "_", "a", ...
GCC
avr
MD
next_suggestion
MPU
3,171
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "reg", ":", "CC", "REG_CC", ")", "(", "compare", ":", "CC", "(", "match_operand", ":", "ALL1", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "ALL1", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(",...
GCC
sh
MD
stmt_completion
CPU
3,172
[ "=", "<NUM_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "smin", ":", "SI", "(", "smax", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(",...
GCC
a29k
MD
stmt_completion
MPU
3,173
[ "const_int", "<NUM_LIT>", ")", ")", ")", ")", ")", "]" ]
[ "(", "const_int", "<NUM_LIT>", ")", ")", ")", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "ashift", ":", "SI", "(", "zero_extend", ":", "SI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_L...
GCC
i386
CPP
next_suggestion
CPU
3,174
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_maskz_max_epi64", "(", "_", "_", "mmask8", "_", "_", ...
GCC
i386
CPP
stmt_completion
CPU
3,175
[ "A", ")", ";" ]
[ "extern", "_", "_", "inline", "void", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_store_ps1", "(", "float", "*", "_", "_", "P", ",", "_", "_", "m12...
GCC
avr
MD
next_suggestion
MPU
3,176
[ "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "]", ")" ]
[ "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "ashift", ":", "QI", "(", "match_dup", "<NUM_LIT>", ")" ]
LLVM
Mips
TD
stmt_completion
CPU
3,177
[ ",", "<NUM_LIT>", ">", ";" ]
[ "class", "FRINT_W_ENC", ":", "MSA_2RF_FMT", "<", "<NUM_LIT>", ",", "<NUM_LIT>" ]
LLVM
ARM
CPP
program_repair
CPU
3,178
[ "<FIXS>", "const", "TargetMachine", "&", "TM", "=", "MF", ".", "getTarget", "(", ")", ";", "TII", "=", "static_cast", "const", "ARMBaseInstrInfo", "*", ">", "(", "TM", ".", "getInstrInfo", "(", ")", ")", ";", "TRI", "=", "TM", ".", "getRegisterInfo", "...
[ "}", "bool", "ARMExpandPseudo", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "<BUGS>", "TII", "=", "static_cast", "const", "ARMBaseInstrInfo", "*", ">", "(", "MF", ".", "getTarget", "(", ")", ".", "getInstrInfo", "(", ")", ")", ...
LLVM
ARM
CPP
next_suggestion
CPU
3,179
[ "raw_svector_ostream", "(", "Name", ")", "<<", "DL", "->", "getPrivateGlobalPrefix", "(", ")", "<<", "<STR_LIT>", "SJLJEH", "<STR_LIT>", "<<", "getFunctionNumber", "(", ")", ";" ]
[ "const", "DataLayout", "*", "DL", "=", "TM", ".", "getSubtargetImpl", "(", ")", "->", "getDataLayout", "(", ")", ";", "SmallString", "<", "<NUM_LIT>", ">", "Name", ";" ]
LLVM
AArch64
TD
next_suggestion
CPU
3,180
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Pg", ";" ]
[ "class", "sve_int_pcount_pred", "<", "bits", "<", "<NUM_LIT>", ">", "sz8_64", ",", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "string", "asm", ",", "PPRRegOp", "pprty", ">", ":", "I", "<", "(", "outs", "GPR64", ":", "$", "Rd", ")", ",", "(", "ins", ...
GCC
i386
CPP
stmt_completion
CPU
3,181
[ ",", "_", "_", "m128bh", "_", "_", "A", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m256", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_mask_cvtpbh_ps", "(", "_", "_", "m256", "_", "_", "S",...
GCC
microblaze
MD
stmt_completion
MPU
3,182
[ "]", ")" ]
[ "(", "define_code_iterator", "any_return", "[", "return", "simple_return" ]
LLVM
Hexagon
TD
next_suggestion
DSP
3,183
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_...
LLVM
CJG
CPP
stmt_completion
CPU
3,184
[ ";" ]
[ "InitCJGMCInstrInfo", "(", "X", ")", ";", "return", "X" ]
GCC
i386
CPP
stmt_completion
CPU
3,185
[ "_", "m128d", "_", "_", "A", ",", "_", "_", "m128d", "_", "_", "B", ",", "const", "int", "_", "_", "R", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_mask_sqrt_round_sd", "(", "_", "_", "m128d", "_", "_", "...
LLVM
AArch64
TD
stmt_completion
CPU
3,186
[ "<NUM_LIT>", ";" ]
[ "def", "Hi", ":", "BaseFPMoveImmediate", "<", "FPR16", ",", "fpimm16", ",", "asm", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=" ]
LLVM
ARM
CPP
next_suggestion
CPU
3,187
[ "MIB", ".", "setMemRefs", "(", "MI", "->", "memoperands_begin", "(", ")", ",", "MI", "->", "memoperands_end", "(", ")", ")", ";" ]
[ "BuildMI", "(", "MBB", ",", "MI", ",", "DL", ",", "get", "(", "LoadImmOpc", ")", ",", "Reg", ")", ".", "addGlobalAddress", "(", "GV", ",", "<NUM_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "if", "(", "Subtarget", ".", "isGVIndirectSymbol", "(...
LLVM
Hexagon
CPP
code_generation
DSP
3,188
[ "StringRef", "getPassName", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "Remove sign extends", "<STR_LIT>", ";", "}" ]
[ "getPassName", "-", "Return", "a", "nice", "clean", "name", "for", "a", "pass", "." ]
LLVM
AArch64
TD
stmt_completion
CPU
3,189
[ "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "class", "sve_mem_32b_gld_vi", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "string", "asm", ",", "Operand", "imm_ty", ">", ":", "I", "<", "(", "outs", "Z_s", ":", "$", "Zt", ")", ",", "(", "ins", "PPR3bAny", ":", "$", "Pg", ",", "ZPR32", ":", ...
LLVM
Patmos
CPP
stmt_completion
VLIW
3,190
[ "<STR_LIT>", ">", "<STR_LIT>", ";" ]
[ "std", "::", "string", "tmp", ";", "raw_string_ostream", "s", "(", "tmp", ")", ";", "s", "<<", "<STR_LIT>", "<UNKNOWN-", "<STR_LIT>", "<<", "*", "N", "->", "getType", "(", ")", "<<" ]
LLVM
ARM
CPP
stmt_completion
CPU
3,191
[ ")", "{" ]
[ "addr", "|=", "fieldFromInstruction32", "(", "Insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", "<<", "<NUM_LIT>", ";", "addr", "|=", "Rn", "<<", "<NUM_LIT>", ";", "unsigned", "load", "=", "fieldFromInstruction32", "(", "Insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>"...
GCC
aarch64
MD
program_repair
CPU
3,192
[ "<FIXS>", "<FIXE>", "<FIXS>", "(", "UNSPEC_SSRI", "<STR_LIT>", ")", "(", "UNSPEC_USRI", "<STR_LIT>", ")", "(", "UNSPEC_SQSHL", "<STR_LIT>", ")", "(", "UNSPEC_UQSHL", "<STR_LIT>", ")", "(", "UNSPEC_SQSHLU", "<STR_LIT>", ")", "(", "UNSPEC_SRSHR", "<STR_LIT>", ")", ...
[ "(", "UNSPEC_SQRSHRN", "<STR_LIT>", ")", "(", "UNSPEC_UQRSHRN", "<STR_LIT>", ")", "(", "UNSPEC_SQSHL", "<STR_LIT>", ")", "(", "UNSPEC_UQSHL", "<STR_LIT>", ")", "(", "UNSPEC_SQRSHL", "<STR_LIT>", ")", "(", "UNSPEC_UQRSHL", "<STR_LIT>", ")", "<BUGS>", "(", "UNSPEC_S...
GCC
i386
CPP
next_suggestion
CPU
3,193
[ "}" ]
[ "static", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "always_inline__", ")", ")", "_", "mm_setr_epi32", "(", "int", "_", "_", "q0", ",", "int", "_", "_", "q1", ",", "int", "_", "_", "q2", ",", "int", "_"...
LLVM
Hexagon
TD
next_suggestion
DSP
3,194
[ "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P0", "]", ";", "let", "Defs", "=", "[", "P0", ",",...
GCC
sh
MD
next_suggestion
CPU
3,195
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "use", "(", "match_operand", ":", "PSI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
LLVM
X86
TD
stmt_completion
CPU
3,196
[ ",", "(", "not", "GR32", ":", "$", "src1", ")", ")", "]", ">", ",", "OpSize32", ";" ]
[ "def", "NOT32r", ":", "I", "<", "<NUM_LIT>", ",", "MRM2r", ",", "(", "outs", "GR32", ":", "$", "dst", ")", ",", "(", "ins", "GR32", ":", "$", "src1", ")", ",", "<STR_LIT>", ",", "[", "(", "set", "GR32", ":", "$", "dst" ]
LLVM
X86
CPP
code_generation
CPU
3,197
[ "bool", "OptimizeLEAPass", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "bool", "Changed", "=", "false", ";", "if", "(", "!", "EnableX86LEAOpt", "||", "!", "MF", ".", "getFunction", "(", ")", "->", "optForSize", "(", ")", ")",...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
GCC
sh
CPP
stmt_completion
CPU
3,198
[ "v4hi", ")", "mm", ",", "(", "v4hi", ")", "mn", ")", ";" ]
[ "return", "(", "unsigned", "long", "long", ")", "_", "_", "builtin_sh_media_MCNVS_WB", "(", "(" ]
GCC
frv
CPP
program_repair
VLIW
3,199
[ "<FIXS>", "{", "CODE_FOR_mabshs", ",", "<STR_LIT>", "__MABSHS", "<STR_LIT>", ",", "FRV_BUILTIN_MABSHS", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ",", "{", "CODE_FOR_scutss", ",", "<STR_LIT>", "__SCUTSS", "<STR_LIT>", ",", "FRV_BUILTIN_SCUTSS", ",", "<NUM_LIT>", ",",...
[ "{", "CODE_FOR_munpackh", ",", "<STR_LIT>", "__MUNPACKH", "<STR_LIT>", ",", "FRV_BUILTIN_MUNPACKH", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ",", "{", "CODE_FOR_mbtoh", ",", "<STR_LIT>", "__MBTOH", "<STR_LIT>", ",", "FRV_BUILTIN_MBTOH", ",", "<NUM_LIT>", ",", "<NUM_...