Compiler_Type stringclasses 2 values | Target stringclasses 176 values | Programming Language stringclasses 3 values | Task stringclasses 4 values | Target_Type stringclasses 7 values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | AArch64 | TD | next_suggestion | CPU | 3,200 | [
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"V",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"... |
GCC | i386 | MD | program_repair | CPU | 3,201 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"match_operand",
":",
"SSEMODEF2P",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] |
GCC | vax | MD | next_suggestion | CPU | 3,202 | [
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"label_ref",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"pc",
")",
")",
")",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"plus"... |
GCC | arm | CPP | stmt_completion | CPU | 3,203 | [
"_",
"a",
")",
";"
] | [
"vrecpe_f16",
"(",
"float16x4_t",
"_",
"_",
"a",
")",
"{",
"return",
"_",
"_",
"builtin_neon_vrecpev4hf",
"(",
"_"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 3,204 | [
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Defs",
"=",
"[",
"PC",
"]",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isTaken",
"=",
"Inst",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"isExtentSi... |
LLVM | X86 | TD | program_repair | CPU | 3,205 | [
"<FIXS>",
"def",
":",
"InstRW",
"[",
"HWWriteResGroup131",
"]",
",",
"(",
"instrs",
"LOOPE",
")",
">",
";",
"def",
":",
"InstRW",
"[",
"HWWriteResGroup131",
"]",
",",
"(",
"instrs",
"LOOPNE",
")",
">",
";",
"<FIXE>"
] | [
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";",
"let",
"ResourceCycles",
"=",
"[",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"]",
";",
"}",
"<BUGS>",
"def",
":",
"InstRW",
"[",
"HWWriteResGroup131",
"]",
",",
"(",
"instregex",
"<STR_LIT>",
")",
">",
";",
"def",
":",
"... |
LLVM | SystemZ | TD | next_suggestion | CPU | 3,206 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"V2",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"class",
"InstVRRi",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"op",
",",
"dag",
"outs",
",",
"dag",
"ins",
",",
"string",
"asmstr",
",",
"list",
"<",
"dag",
">",
"pattern",
">",
":",
"InstSystemZ",
"<",
"<NUM_LIT>",
",",
"outs",
",",
"ins",
",",
"asmstr",... |
GCC | sh | CPP | code_generation | CPU | 3,207 | [
"static",
"rtx",
"sh_legitimize_address",
"(",
"rtx",
"x",
",",
"rtx",
"oldx",
",",
"machine_mode",
"mode",
")",
"{",
"if",
"(",
"flag_pic",
")",
"x",
"=",
"legitimize_pic_address",
"(",
"oldx",
",",
"mode",
",",
"NULL_RTX",
")",
";",
"if",
"(",
"TARGET_... | [
"Try",
"to",
"modify",
"an",
"illegitimate",
"address",
"and",
"make",
"it",
"legitimate",
".",
"If",
"we",
"find",
"one",
",",
"return",
"the",
"new",
",",
"valid",
"address",
".",
"Otherwise",
",",
"return",
"the",
"original",
"address",
"."
] |
LLVM | ARM | TD | stmt_completion | CPU | 3,208 | [
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"?",
"}",
">",
"{"
] | [
"def",
"tLDMIA",
":",
"T1I",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"tGPR",
":",
"$",
"Rn",
",",
"pred",
":",
"$",
"p",
",",
"reglist",
":",
"$",
"regs",
",",
"variable_ops",
")",
",",
"IIC_iLoad_m",
",",
"<STR_LIT>",
",",
"[",
"]",
">",
",",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 3,209 | [
"}"
] | [
"for",
"(",
"MachineBasicBlock",
"&",
"MBB",
":",
"MF",
")",
"{",
"MachineBasicBlock",
"*",
"NextMBB",
"=",
"MBB",
".",
"getNextNode",
"(",
")",
";",
"if",
"(",
"NextMBB",
"&&",
"!",
"NextMBB",
"->",
"isEHFuncletEntry",
"(",
")",
")",
"continue",
";",
... |
GCC | arm | CPP | stmt_completion | CPU | 3,210 | [
"_",
"_",
"b",
"}",
";"
] | [
"union",
"{",
"uint32x4x2_t",
"_",
"_",
"i",
";",
"_",
"_",
"builtin_neon_oi",
"_",
"_",
"o",
";",
"}",
"_",
"_",
"bu",
"=",
"{"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 3,211 | [
"}"
] | [
"MachineOperand",
"*",
"InitialValue",
"=",
"nullptr",
";",
"MachineInstr",
"*",
"IV_Phi",
"=",
"MRI",
"->",
"getVRegDef",
"(",
"IVReg",
")",
";",
"MachineBasicBlock",
"*",
"Latch",
"=",
"L",
"->",
"getLoopLatch",
"(",
")",
";",
"for",
"(",
"unsigned",
"i"... |
LLVM | PowerPC | TD | stmt_completion | CPU | 3,212 | [
"v2i64",
"(",
"XXMRGHW",
"$",
"C",
",",
"$",
"C",
")",
")",
")",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"v2f64",
"(",
"PPCsvec2fp",
"v4i32",
":",
"$",
"C",
",",
"<NUM_LIT>",
")",
")",
",",
"(",
"v2f64",
"(",
"XVCVSXWDP",
"("
] |
LLVM | MOS | TD | next_suggestion | MPU | 3,213 | [
"}"
] | [
"def",
"IndirIdx",
":",
"MOSBitwiseBase",
",",
"PseudoInstExpansion",
"<",
"(",
"!",
"cast",
"<",
"Instruction",
">",
"(",
"NAME",
"#",
"<STR_LIT>",
")",
"addr8",
":",
"$",
"addr",
")",
">",
"{",
"let",
"InOperandList",
"=",
"(",
"ins",
"Ac",
":",
"$",... |
LLVM | Patmos | CPP | stmt_completion | VLIW | 3,214 | [
"Changed",
";"
] | [
"FI",
"!=",
"FE",
";",
"++",
"FI",
")",
"Changed",
"|=",
"fillDelaySlots",
"(",
"*",
"FI",
")",
";",
"for",
"(",
"MachineFunction",
"::",
"iterator",
"FI",
"=",
"F",
".",
"begin",
"(",
")",
",",
"FE",
"=",
"F",
".",
"end",
"(",
")",
";",
"FI",
... |
GCC | v850 | CPP | code_generation | MPU | 3,215 | [
"void",
"v850_output_aligned_bss",
"(",
"FILE",
"*",
"file",
",",
"tree",
"decl",
",",
"const",
"char",
"*",
"name",
",",
"unsigned",
"HOST_WIDE_INT",
"size",
",",
"int",
"align",
")",
"{",
"switch",
"(",
"v850_get_data_area",
"(",
"decl",
")",
")",
"{",
... | [
"A",
"version",
"of",
"asm_output_aligned_bss",
"(",
")",
"that",
"copes",
"with",
"the",
"special",
"data",
"areas",
"of",
"the",
"v850",
"."
] |
LLVM | AMDGPU | CPP | code_generation | GPU | 3,216 | [
"void",
"add",
"(",
"SUnit",
"&",
"SU",
")",
"{",
"LLVM_DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"For SchedGroup with mask ",
"<STR_LIT>",
"<<",
"format_hex",
"(",
"(",
"int",
")",
"SGMask",
",",
"<NUM_LIT>",
",",
"true",
")",
"<<",
"<STR_LIT>",
... | [
"Add",
"a",
"string",
"to",
"the",
"builder",
"."
] |
LLVM | X86 | CPP | code_generation | CPU | 3,217 | [
"bool",
"X86InstrInfo",
"::",
"expandPostRAPseudo",
"(",
"MachineBasicBlock",
"::",
"iterator",
"MI",
")",
"const",
"{",
"bool",
"HasAVX",
"=",
"TM",
".",
"getSubtarget",
"<",
"X86Subtarget",
">",
"(",
")",
".",
"hasAVX",
"(",
")",
";",
"MachineInstrBuilder",
... | [
"This",
"function",
"is",
"called",
"for",
"all",
"pseudo",
"instructions",
"that",
"remain",
"after",
"register",
"allocation",
"."
] |
GCC | i386 | MD | program_repair | CPU | 3,218 | [
"<FIXS>",
"(",
"parallel",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
")",
")",
"<FIXE>",
"<FIXS>",
"(",
"parallel",
"[",
"(",
"const_int",
... | [
"(",
"sign_extend",
":",
"V4SI",
"(",
"vec_select",
":",
"V4HI",
"(",
"match_operand",
":",
"V8HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"parallel",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"cons... |
LLVM | Sparc | CPP | stmt_completion | CPU | 3,219 | [
"::",
"i32",
",",
"Expand",
")",
";"
] | [
"setOperationAction",
"(",
"ISD",
"::",
"SIGN_EXTEND_INREG",
",",
"MVT",
"::",
"i8",
",",
"Expand",
")",
";",
"setOperationAction",
"(",
"ISD",
"::",
"SIGN_EXTEND_INREG",
",",
"MVT",
"::",
"i1",
",",
"Expand",
")",
";",
"setOperationAction",
"(",
"ISD",
"::"... |
GCC | i386 | MD | stmt_completion | CPU | 3,220 | [
":",
"CCC"
] | [
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"plus",
":",
"SWI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"]",
")",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 3,221 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Pd4",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Pd4",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 3,222 | [
"}"
] | [
"if",
"(",
"!",
"DefI",
"||",
"!",
"isPredicable",
"(",
"DefI",
")",
")",
"return",
"false",
";",
"DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"Source def: ",
"<STR_LIT>",
"<<",
"*",
"DefI",
")",
";",
"ReferenceMap",
"Uses",
",",
"Defs",
";",
"... |
GCC | arm | CPP | stmt_completion | CPU | 3,223 | [
"_",
"_",
"i",
";"
] | [
"union",
"{",
"bfloat16x8x4_t",
"_",
"_",
"i",
";",
"_",
"_",
"builtin_neon_xi",
"_",
"_",
"o",
";",
"}",
"_",
"_",
"rv",
";",
"_",
"_",
"rv",
".",
"_",
"_",
"o",
"=",
"_",
"_",
"builtin_neon_vld4_dupv8bf",
"(",
"(",
"const",
"_",
"_",
"builtin_n... |
LLVM | X86 | CPP | next_suggestion | CPU | 3,224 | [
"Res13",
"=",
"DAG",
".",
"getBitcast",
"(",
"VT",
",",
"Res13",
")",
";"
] | [
"SDValue",
"Z",
"=",
"DAG",
".",
"getConstant",
"(",
"<NUM_LIT>",
",",
"DL",
",",
"SelVT",
")",
";",
"SDValue",
"C",
"=",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"DL",
",",
"SelVT",
",",
"Z",
",",
"Sel",
")",
";",
"return",... |
LLVM | ARM64 | CPP | next_suggestion | CPU | 3,225 | [
"return",
"true",
";"
] | [
"bool",
"allowsUnalignedMemoryAccesses",
"(",
"EVT",
"VT",
",",
"unsigned",
"AddrSpace",
"=",
"<NUM_LIT>",
",",
"bool",
"*",
"Fast",
"=",
"<NUM_LIT>",
")",
"const",
"override",
"{",
"if",
"(",
"RequireStrictAlign",
")",
"return",
"false",
";",
"if",
"(",
"Fa... |
LLVM | AArch64 | TD | next_suggestion | CPU | 3,226 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"MRm",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"def",
"SQRDMULHhhv_4H",
":",
"NeonI_ScalarXIndexedElemArith",
"<",
"<STR_LIT>",
",",
"<NUM_LIT>",
",",
"<STR_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"FPR16",
",",
"FPR16",
",",
"VPR64Lo",
",",
"neon_uimm2_bare",
">",
"{",
"let",
"Inst"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 3,227 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"II",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"II",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"II",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] |
GCC | arm | MD | stmt_completion | CPU | 3,228 | [
")",
")"
] | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | ARM | TD | program_repair | CPU | 3,229 | [
"<FIXS>",
"def",
"ARMWrapperPIC",
":",
"SDNode",
"<STR_LIT>",
",",
"SDTIntUnaryOp",
">",
";",
"<FIXE>"
] | [
"def",
"ARMWrapper",
":",
"SDNode",
"<STR_LIT>",
",",
"SDTIntUnaryOp",
">",
";",
"def",
"ARMWrapperJT",
":",
"SDNode",
"<STR_LIT>",
",",
"SDTIntBinOp",
">",
";",
"<BUGS>",
"def",
"ARMWrapperPIC",
":",
"SDNode",
"<STR_LIT>",
",",
"SDTIntBinOp",
">",
";",
"<BUGE... |
GCC | i386 | CPP | stmt_completion | CPU | 3,230 | [
"_",
"B",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m256i",
")",
"(",
"(",
"_",
"_",
"v8su",
")",
"_",
"_",
"A",
"-",
"(",
"_",
"_",
"v8su",
")",
"_"
] |
GCC | i386 | MD | next_suggestion | CPU | 3,231 | [
"(",
"const_int",
"<NUM_LIT>",
")"
] | [
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
")",
"(",
"vec_select",
":",
"V8QI",
"(",
"match_operand",
":",
"V8QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"parallel",
"[",
... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 3,232 | [
"DstReg",
"=",
"potentialDuplex",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";"
] | [
"DstReg",
"=",
"potentialDuplex",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"SrcReg",
"=",
"potentialDuplex",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"if",
"(",
"DstReg",
"==",
"SrcReg",
"&&",... |
LLVM | AArch64 | CPP | code_generation | CPU | 3,233 | [
"bool",
"AArch64CallLowering",
"::",
"lowerCall",
"(",
"MachineIRBuilder",
"&",
"MIRBuilder",
",",
"const",
"CallInst",
"&",
"CI",
",",
"unsigned",
"CalleeReg",
",",
"unsigned",
"ResReg",
",",
"ArrayRef",
"<",
"unsigned",
">",
"ArgRegs",
")",
"const",
"{",
"Ma... | [
"This",
"hook",
"must",
"be",
"implemented",
"to",
"lower",
"the",
"given",
"call",
"instruction",
",",
"including",
"argument",
"and",
"return",
"value",
"marshalling",
"."
] |
LLVM | X86 | CPP | next_suggestion | CPU | 3,234 | [
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
",",
"e",
"=",
"Call",
".",
"getNode",
"(",
")",
"->",
"getNumOperands",
"(",
")",
";",
"i",
"!=",
"e",
";",
"++",
"i",
")",
"Ops",
".",
"push_back",
"(",
"Call",
".",
"getOperand",
"(",
"i",
")",
... | [
"CurDAG",
"->",
"UpdateNodeOperands",
"(",
"OrigChain",
".",
"getNode",
"(",
")",
",",
"&",
"Ops",
"[",
"<NUM_LIT>",
"]",
",",
"Ops",
".",
"size",
"(",
")",
")",
";",
"CurDAG",
"->",
"UpdateNodeOperands",
"(",
"Load",
".",
"getNode",
"(",
")",
",",
"... |
LLVM | AArch64 | TD | stmt_completion | CPU | 3,235 | [
",",
"<NUM_LIT>",
",",
"<STR_LIT>",
">",
";"
] | [
"def",
"SM3PARTW2",
":",
"CryptoRRRTied_4S",
"<",
"<NUM_LIT>"
] |
GCC | rs6000 | CPP | next_suggestion | CPU | 3,236 | [
"return",
"(",
"res",
".",
"as_m64",
")",
";"
] | [
"_",
"_",
"vector",
"signed",
"char",
"b",
";",
"b",
"=",
"(",
"_",
"_",
"vector",
"signed",
"char",
")",
"vec_splats",
"(",
"_",
"_",
"b",
")",
";",
"return",
"(",
"_",
"_",
"m64",
")",
"(",
"(",
"_",
"_",
"vector",
"long",
"long",
")",
"b",... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 3,237 | [
"TRI",
"=",
"static_cast",
"<",
"const",
"SIRegisterInfo",
"*",
">",
"(",
"MRI",
"->",
"getTargetRegisterInfo",
"(",
")",
")",
";"
] | [
"bool",
"GCNRewritePartialRegUses",
"::",
"runOnMachineFunction",
"(",
"MachineFunction",
"&",
"MF",
")",
"{",
"MRI",
"=",
"&",
"MF",
".",
"getRegInfo",
"(",
")",
";"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 3,238 | [
";"
] | [
"TmpRemReg",
"=",
"MRI",
".",
"createGenericVirtualRegister",
"(",
"Ty",
")",
";",
"break",
";",
"}",
"}",
"if",
"(",
"Ty",
"==",
"S32",
")",
"legalizeUnsignedDIV_REM32Impl",
"(",
"B",
",",
"TmpDivReg",
",",
"TmpRemReg",
",",
"LHS",
",",
"RHS",
")",
";",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 3,239 | [
"}"
] | [
"class",
"Enc_9fae8a",
":",
"OpcodeHexagon",
"{",
"bits",
"<",
"<NUM_LIT>",
">",
"Ii",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rs32",
";",
"le... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 3,240 | [
"break",
";"
] | [
"break",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"if",
"(",
"!",
"isStoreImmediate",
"(",
"Opc",
")",
")",
"ED",
".",
"Expr",
".",
"Rs",
"=",
"MI",
".",
"getOperand",
"(",
"OpNum",
"-",
"<NUM_LIT>",
")",
";",
"break",
";",
"case",
"<STR_LIT... |
LLVM | BPF | CPP | next_suggestion | Virtual ISA | 3,241 | [
"BTFOffsetReloc",
"OffsetReloc",
";"
] | [
"size_t",
"FirstColon",
"=",
"AccessPattern",
".",
"find_first_of",
"(",
"'",
":",
"'",
")",
";",
"StringRef",
"IndexPattern",
"=",
"AccessPattern",
".",
"substr",
"(",
"FirstDollar",
"+",
"<NUM_LIT>",
")",
";",
"StringRef",
"OffsetStr",
"=",
"AccessPattern",
... |
LLVM | R600 | TD | program_repair | GPU | 3,242 | [
"<FIXS>",
"def",
"VCC_LO",
":",
"SIReg",
"<STR_LIT>",
",",
"<NUM_LIT>",
">",
";",
"def",
"VCC_HI",
":",
"SIReg",
"<STR_LIT>",
",",
"<NUM_LIT>",
">",
";",
"def",
"VCC",
":",
"RegisterWithSubRegs",
"<STR_LIT>",
",",
"[",
"VCC_LO",
",",
"VCC_HI",
"]",
">",
... | [
"}",
"<BUGS>",
"def",
"VCC",
":",
"SIReg",
"<STR_LIT>",
",",
"<NUM_LIT>",
">",
";",
"<BUGE>",
"def",
"EXEC",
":",
"SIReg",
"<STR_LIT>",
",",
"<NUM_LIT>",
">",
";",
"def",
"SCC",
":",
"SIReg",
"<STR_LIT>",
",",
"<NUM_LIT>",
">",
";",
"def",
"M0",
":",
... |
LLVM | AMDGPU | CPP | program_repair | GPU | 3,243 | [
"<FIXS>",
"Intrinsic",
"::",
"ID",
"IID",
"=",
"cast",
"GIntrinsic",
">",
"(",
"MI",
")",
"->",
"getIntrinsicID",
"(",
")",
";",
"switch",
"(",
"IID",
")",
"{",
"<FIXE>"
] | [
"switch",
"(",
"MI",
"->",
"getOpcode",
"(",
")",
")",
"{",
"case",
"AMDGPU",
"::",
"G_INTRINSIC",
":",
"case",
"AMDGPU",
"::",
"G_INTRINSIC_CONVERGENT",
":",
"{",
"<BUGS>",
"switch",
"(",
"cast",
"GIntrinsic",
">",
"(",
"MI",
")",
"->",
"getIntrinsicID",
... |
LLVM | M68k | TD | stmt_completion | MPU | 3,244 | [
"MxEncEAd_1",
",",
"MxExtEmpty",
",",
"MxEncEAe_0",
",",
"MxExtEmpty",
">",
">",
";"
] | [
"def",
"MOV8ed",
":",
"MxMove_MR",
"<",
"MxType8",
".",
"EOp",
",",
"MxType8",
".",
"EPat",
",",
"MxType8d",
",",
"MxMoveEncoding",
"<",
"MxMoveSize8",
","
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 3,245 | [
"Reg",
">=",
"Hexagon",
"::",
"R16",
"&&",
"Reg",
"<=",
"Hexagon",
"::",
"R23",
")",
";"
] | [
"return",
"(",
"Reg",
">=",
"Hexagon",
"::",
"R0",
"&&",
"Reg",
"<=",
"Hexagon",
"::",
"R7",
")",
"||",
"("
] |
GCC | mips | CPP | stmt_completion | CPU | 3,246 | [
",",
"t",
")",
";"
] | [
"return",
"_",
"_",
"builtin_loongson_paddw_s",
"(",
"s"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 3,247 | [
"(",
")",
")",
";"
] | [
"unsigned",
"Hi16",
"=",
"(",
"Imm",
">>",
"<NUM_LIT>",
")",
"&",
"<NUM_LIT>",
";",
"LO16",
"=",
"LO16",
".",
"addImm",
"(",
"Lo16",
")",
";",
"HI16",
"=",
"HI16",
".",
"addImm",
"(",
"Hi16",
")",
";",
"}",
"else",
"if",
"(",
"MO",
".",
"isGlobal... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 3,248 | [
")",
"<<",
"<STR_LIT>",
">",
"<STR_LIT>",
";"
] | [
"if",
"(",
"!",
"StubSym",
".",
"getPointer",
"(",
")",
")",
"StubSym",
"=",
"MachineModuleInfoImpl",
"::",
"StubValueTy",
"(",
"getSymbol",
"(",
"GV",
")",
",",
"!",
"GV",
"->",
"hasInternalLinkage",
"(",
")",
")",
";",
"}",
"else",
"if",
"(",
"GV",
... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 3,249 | [
"(",
")",
";"
] | [
"bool",
"PPCSubtarget",
"::",
"isELFv2ABI",
"(",
")",
"const",
"{",
"return",
"TM",
".",
"isELFv2ABI"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 3,250 | [
"PtrVT",
")",
";"
] | [
"int",
"FrameIdx",
"=",
"MFI",
".",
"CreateStackObject",
"(",
"<NUM_LIT>",
",",
"Align",
"(",
"<NUM_LIT>",
")",
",",
"false",
")",
";",
"EVT",
"PtrVT",
"=",
"getPointerTy",
"(",
"DAG",
".",
"getDataLayout",
"(",
")",
")",
";",
"SDValue",
"FIdx",
"=",
"... |
GCC | i386 | CPP | next_suggestion | CPU | 3,251 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_mask_i32gather_epi32",
"(",
"_",
"_",
"m512i",
"_",
"_"... |
GCC | arm | MD | stmt_completion | CPU | 3,252 | [
"(",
"const_string",
"<STR_LIT>",
")",
")"
] | [
"(",
"define_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 3,253 | [
")",
")",
";"
] | [
"YamlIO",
".",
"mapOptional",
"(",
"<STR_LIT>",
"isEntryFunction",
"<STR_LIT>",
",",
"MFI",
".",
"IsEntryFunction",
",",
"false",
")",
";",
"YamlIO",
".",
"mapOptional",
"(",
"<STR_LIT>",
"noSignedZerosFPMath",
"<STR_LIT>",
",",
"MFI",
".",
"NoSignedZerosFPMath",
... |
GCC | rs6000 | CPP | next_suggestion | CPU | 3,254 | [
"}"
] | [
"rs6000_invalid_builtin",
"(",
"(",
"enum",
"rs6000_builtins",
")",
"code",
")",
";",
"return",
"error_mark_node",
";",
"}",
"return",
"rs6000_builtin_decls",
"[",
"code",
"]",
";"
] |
GCC | ia64 | CPP | program_repair | CPU | 3,255 | [
"<FIXS>",
"emit_insn",
"(",
"gen_rtx_SET",
"(",
"r2",
",",
"plus_constant",
"(",
"Pmode",
",",
"r2",
",",
"rounded_size",
"-",
"size",
")",
")",
")",
";",
"<FIXE>"
] | [
"if",
"(",
"size",
"!=",
"rounded_size",
")",
"{",
"<BUGS>",
"emit_insn",
"(",
"gen_rtx_SET",
"(",
"VOIDmode",
",",
"r2",
",",
"plus_constant",
"(",
"Pmode",
",",
"r2",
",",
"rounded_size",
"-",
"size",
")",
")",
")",
";",
"<BUGE>",
"emit_stack_probe",
"... |
GCC | rs6000 | CPP | stmt_completion | CPU | 3,256 | [
"TOC_REGISTER",
",",
"true",
")",
";"
] | [
"if",
"(",
"TARGET_DEBUG_ADDR",
")",
"{",
"if",
"(",
"SYMBOL_REF_P",
"(",
"symbol",
")",
")",
"fprintf",
"(",
"stderr",
",",
"<STR_LIT>",
"\\ncreate_TOC_reference, (symbol_ref %s)\\n",
"<STR_LIT>",
",",
"XSTR",
"(",
"symbol",
",",
"<NUM_LIT>",
")",
")",
";",
"... |
LLVM | AArch64 | TD | next_suggestion | CPU | 3,257 | [
"let",
"RenderMethod",
"=",
"<STR_LIT>",
";"
] | [
"class",
"SImmOperand",
"<",
"int",
"width",
">",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
"#",
"width",
";",
"let",
"DiagnosticType",
"=",
"<STR_LIT>",
"#",
"width",
";"
] |
GCC | i386 | CPP | stmt_completion | CPU | 3,258 | [
",",
"_",
"_",
"mmask8",
"_",
"_",
"U",
",",
"void",
"const",
"*",
"_",
"_",
"P",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_mask_load_pd",
"(",
"_",
"_",
"m128d",
"_",
"_",
"W"
] |
LLVM | SPIRV | CPP | next_suggestion | Virtual ISA | 3,259 | [
"}"
] | [
"for",
"(",
"auto",
"&",
"MI",
":",
"MBB",
")",
"{",
"if",
"(",
"MI",
".",
"getOpcode",
"(",
")",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"{",
"Register",
"SrcReg",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
... |
LLVM | X86 | TD | program_repair | CPU | 3,260 | [
"<FIXS>",
"def",
":",
"InstRW",
"[",
"SKLWriteResGroup33",
"]",
",",
"(",
"instregex",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
")",
">",
";",
"<FIXE>",
"<FIXS>",
"def",
":",
"InstRW",
"[",
"SKLWriteResGroup34",
"]... | [
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";",
"let",
"ResourceCycles",
"=",
"[",
"<NUM_LIT>",
"]",
";",
"}",
"<BUGS>",
"def",
":",
"InstRW",
"[",
"SKLWriteResGroup33",
"]",
",",
"(",
"instregex",
"<STR_LIT>",
")",
">",
";",
"def",
":",
"InstRW",
"[",
"SKL... |
GCC | arm | CPP | next_suggestion | CPU | 3,261 | [
"if",
"(",
"arm_evpc_neon_vrev",
"(",
"d",
")",
")",
"return",
"true",
";"
] | [
"static",
"bool",
"arm_expand_vec_perm_const_1",
"(",
"struct",
"expand_vec_perm_d",
"*",
"d",
")",
"{",
"if",
"(",
"TARGET_NEON",
")",
"if",
"(",
"arm_evpc_neon_vext",
"(",
"d",
")",
")",
"return",
"true",
";",
"if",
"(",
"d",
"->",
"perm",
"[",
"<NUM_LIT... |
LLVM | MSP430 | CPP | stmt_completion | MPU | 3,262 | [
")",
";"
] | [
"return",
"!",
"MF",
".",
"getFrameInfo",
"(",
")",
".",
"hasVarSizedObjects",
"("
] |
LLVM | X86 | CPP | program_repair | CPU | 3,263 | [
"<FIXS>",
"SDValue",
"Mask",
"=",
"DAG",
".",
"getLoad",
"(",
"LogicVT",
",",
"dl",
",",
"DAG",
".",
"getEntryNode",
"(",
")",
",",
"CPIdx",
",",
"MachinePointerInfo",
"::",
"getConstantPool",
"(",
"DAG",
".",
"getMachineFunction",
"(",
")",
")",
",",
"A... | [
"const",
"TargetLowering",
"&",
"TLI",
"=",
"DAG",
".",
"getTargetLoweringInfo",
"(",
")",
";",
"SDValue",
"CPIdx",
"=",
"DAG",
".",
"getConstantPool",
"(",
"C",
",",
"TLI",
".",
"getPointerTy",
"(",
"DAG",
".",
"getDataLayout",
"(",
")",
")",
")",
";",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 3,264 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
GCC | i386 | CPP | stmt_completion | CPU | 3,265 | [
"_",
"_",
"W",
",",
"_",
"_",
"mmask8",
"_",
"_",
"M",
",",
"_",
"_",
"m128i",
"_",
"_",
"A",
",",
"_",
"_",
"m128i",
"_",
"_",
"B",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_mask_max_epu32",
"(",
"_",
"_",
"m128i"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 3,266 | [
"functions",
"(",
")",
"const",
"{"
] | [
"iterator_range",
"<",
"function_sym_iterator",
">",
"HSACodeObject",
"::"
] |
GCC | i386 | CPP | next_suggestion | CPU | 3,267 | [
"}"
] | [
"for",
"(",
"count",
"=",
"<NUM_LIT>",
";",
";",
"count",
"++",
")",
"{",
"_",
"_",
"cpuid_count",
"(",
"<NUM_LIT>",
",",
"count",
",",
"eax",
",",
"ebx",
",",
"ecx",
",",
"edx",
")",
";",
"switch",
"(",
"eax",
"&",
"<NUM_LIT>",
")",
"{",
"case",... |
LLVM | ARM | CPP | stmt_completion | CPU | 3,268 | [
",",
"MVT",
"::",
"v2i32",
")",
";"
] | [
"addRegisterClass",
"(",
"VT",
",",
"&",
"ARM",
"::",
"DPRRegClass",
")",
";",
"addTypeForNEON",
"(",
"VT",
",",
"MVT",
"::",
"f64"
] |
GCC | rs6000 | MD | next_suggestion | CPU | 3,269 | [
"MEM_VOLATILE_P",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"=",
"<NUM_LIT>"
] | [
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"unspec",
":",
"BLK",
"[",
"(",
"match_dup",
"<NUM_LIT>",
")",
"]",
"UNSPEC_HTM_FENCE",
")",
")",
"]",
")",
"]",
"<STR_LIT>",
"{",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"gen_rtx_MEM",
"(",
"BLKmode",... |
GCC | s390 | CPP | stmt_completion | MPU | 3,270 | [
")",
";"
] | [
"static",
"pad_direction",
"s390_function_arg_padding",
"(",
"machine_mode",
"mode",
",",
"const_tree",
"type",
")",
"{",
"if",
"(",
"s390_function_arg_vector",
"(",
"mode",
",",
"type",
")",
")",
"return",
"PAD_UPWARD",
";",
"return",
"default_function_arg_padding",
... |
LLVM | M88k | CPP | stmt_completion | MPU | 3,271 | [
")",
"const",
"{"
] | [
"bool",
"isVec9",
"("
] |
LLVM | X86 | CPP | stmt_completion | CPU | 3,272 | [
")",
")",
"return",
"Offset",
"+",
"StackSize",
";"
] | [
"if",
"(",
"FI",
"<",
"<NUM_LIT>",
")",
"{",
"return",
"Offset",
"+",
"RegInfo",
"->",
"getSlotSize",
"(",
")",
";",
"}",
"else",
"{",
"assert",
"(",
"(",
"-",
"(",
"Offset",
"+",
"StackSize",
")",
")",
"%",
"MFI",
"->",
"getObjectAlignment",
"(",
... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 3,273 | [
"if",
"(",
"F",
"==",
"Masks",
".",
"end",
"(",
")",
")",
"return",
"false",
";"
] | [
"if",
"(",
"NR",
".",
"Mask",
".",
"none",
"(",
")",
")",
"return",
"true",
";",
"auto",
"F",
"=",
"Masks",
".",
"find",
"(",
"NR",
".",
"Reg",
")",
";"
] |
GCC | i386 | CPP | next_suggestion | CPU | 3,274 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_cvtps_ph",
"(",
"_",
"_",
"m512",
"_",
"_",
"A",
",... |
GCC | gcn | MD | stmt_completion | GPU | 3,275 | [
"\t",
"<NUM_LIT>",
")"
] | [
"(",
"TMA_LO_REG",
"\t",
"\t",
"\t",
"<NUM_LIT>",
")",
"(",
"TMA_HI_REG",
"\t",
"\t",
"\t",
"<NUM_LIT>",
")",
"(",
"TTMP0_REG",
"\t",
"\t",
"\t",
"<NUM_LIT>",
")",
"(",
"TTMP11_REG",
"\t",
"\t",
"\t",
"<NUM_LIT>",
")",
"(",
"M0_REG",
"\t",
"\t",
"\t",
... |
GCC | i386 | CPP | code_generation | CPU | 3,276 | [
"static",
"int",
"decide_alignment",
"(",
"int",
"align",
",",
"enum",
"stringop_alg",
"alg",
",",
"int",
"expected_size",
",",
"machine_mode",
"move_mode",
")",
"{",
"int",
"desired_align",
"=",
"<NUM_LIT>",
";",
"gcc_assert",
"(",
"alg",
"!=",
"no_stringop",
... | [
"Decide",
"on",
"alignment",
".",
"We",
"know",
"that",
"the",
"operand",
"is",
"already",
"aligned",
"to",
"ALIGN",
"(",
"ALIGN",
"can",
"be",
"based",
"on",
"profile",
"feedback",
"and",
"thus",
"it",
"is",
"not",
"100",
"%",
"guaranteed",
")",
"."
] |
LLVM | ARM | CPP | stmt_completion | CPU | 3,277 | [
")",
";"
] | [
"RegisterTargetMachine",
"<",
"ARMBETargetMachine",
">",
"Y",
"(",
"getTheARMBETarget",
"(",
")",
")",
";",
"RegisterTargetMachine",
"<",
"ARMBETargetMachine",
">",
"B",
"(",
"getTheThumbBETarget",
"(",
")",
")",
";",
"PassRegistry",
"&",
"Registry",
"=",
"*",
"... |
GCC | arm | MD | stmt_completion | CPU | 3,278 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | PowerPC | TD | stmt_completion | CPU | 3,279 | [
")",
",",
"<STR_LIT>",
">",
";"
] | [
"def",
"BDNZLAm",
":",
"BForm_1",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"abscondbrtarget",
":",
"$",
"dst"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 3,280 | [
"return",
"true",
";"
] | [
"if",
"(",
"Subtarget",
".",
"hasZeroCycleZeroingFP",
"(",
")",
")",
"{",
"if",
"(",
"Opcode",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
"||",
"Opcode",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
"||",
"Opcode",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"return",
... |
GCC | arm | MD | next_suggestion | CPU | 3,281 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | CellSPU | TD | stmt_completion | MPU | 3,282 | [
"<",
"v4f32",
">",
";"
] | [
"def",
"v4f32",
":",
"LoadDFormVec"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 3,283 | [
"Op",
"->",
"EndLoc",
"=",
"E",
";"
] | [
"Op",
"->",
"Reg",
".",
"TRI",
"=",
"TRI",
";",
"Op",
"->",
"Reg",
".",
"STI",
"=",
"STI",
";",
"Op",
"->",
"Reg",
".",
"Modifiers",
"=",
"-",
"<NUM_LIT>",
";",
"Op",
"->",
"Reg",
".",
"IsForcedVOP3",
"=",
"ForceVOP3",
";",
"Op",
"->",
"StartLoc"... |
LLVM | Hexagon | TD | stmt_completion | DSP | 3,284 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
LLVM | Hexagon | TD | next_suggestion | DSP | 3,285 | [
"}"
] | [
"def",
"A2_addspl",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rss32",
",",
"DoubleRegs",
":",
"$",
"Rtt32",
")",
",",
"<STR_LIT>",
",",
"tc_679309b8",
",",
"TypeALU64",
">",
",",
"... |
LLVM | X86 | TD | stmt_completion | CPU | 3,286 | [
"<STR_LIT>",
",",
"SDTShuff2Op",
">",
";"
] | [
"def",
"X86Movhlps",
":",
"SDNode",
"<"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 3,287 | [
"=",
"<STR_LIT>",
";"
] | [
"def",
"SystemPStateFieldWithImm0_15Operand",
":",
"AsmOperandClass",
"{",
"let",
"Name"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 3,288 | [
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
")",
";"
] | [
"let",
"opExtentBits",
"=",
"!",
"if",
"(",
"!",
"eq",
"(",
"ImmOpStr",
",",
"<STR_LIT>",
")",
",",
"<NUM_LIT>",
",",
"!",
"if",
"(",
"!",
"eq",
"(",
"ImmOpStr",
",",
"<STR_LIT>",
")",
",",
"<NUM_LIT>",
",",
"!",
"if",
"(",
"!",
"eq",
"(",
"ImmOp... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 3,289 | [
"return",
"MCDisassembler",
"::",
"Success",
";"
] | [
"static",
"DecodeStatus",
"s11_2ImmDecoder",
"(",
"MCInst",
"&",
"MI",
",",
"unsigned",
"tmp",
",",
"uint64_t",
",",
"const",
"void",
"*",
"Decoder",
")",
"{",
"uint64_t",
"imm",
"=",
"SignExtend64",
"<",
"<NUM_LIT>",
">",
"(",
"tmp",
")",
";",
"MI",
"."... |
GCC | sparc | MD | stmt_completion | CPU | 3,290 | [
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"udiv",
":",
"SI",
"(",
"match_operand",
":"
] |
GCC | pa | MD | program_repair | CPU | 3,291 | [
"<FIXS>",
"(",
"define_delay",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"(",
"const_string",
"<STR_LIT>",
")",
")",
")",
"<BUGS>",
"(",
"define_delay",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"[",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"nil",
")",
"(",
"nil",
")",
"]",
")",
"(",
"define_delay",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 3,292 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"BaseImmOffset",
";",
"let",
"accessSize",
"=",
"HalfWordAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"isRestrictNoSlot1Store",
"=",
"<NUM_L... |
GCC | rs6000 | MD | program_repair | CPU | 3,293 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"match_operand",
":",
"V4SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_operand",
":",
"V4SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"... |
LLVM | X86 | CPP | program_repair | CPU | 3,294 | [
"<FIXS>",
"{",
"ISD",
"::",
"MUL",
",",
"MVT",
"::",
"v4i32",
",",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"}",
"}",
",",
"{",
"ISD",
"::",
"MUL",
",",
"MVT",
"::",
"v8i16",
",",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"... | [
"return",
"LT",
".",
"first",
"*",
"KindCost",
".",
"value",
"(",
")",
";",
"static",
"const",
"CostKindTblEntry",
"SLMCostTable",
"[",
"]",
"=",
"{",
"<BUGS>",
"{",
"ISD",
"::",
"MUL",
",",
"MVT",
"::",
"v4i32",
",",
"{",
"<NUM_LIT>",
"}",
"}",
",",... |
GCC | i386 | MD | program_repair | CPU | 3,295 | [
"<FIXS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V8HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>",
"<FIXS>",
"(",
"match_operand",
":",
"V8HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"}",
")",
"(",
"define_insn",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V8HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"vec_select",
":",
"V8HI",
"<BUGS>",
"(",
"match_operand",
":",
"V8HI",
"<NUM_LIT>",
"<STR_LIT>"... |
GCC | h8300 | MD | program_repair | MPU | 3,296 | [
"<FIXS>",
"(",
"define_insn_and_split",
"<STR_LIT>",
"<FIXE>"
] | [
"}",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<BUGS>",
"(",
"define_insn",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"truncate",
":",
"HI",
"(",
"udiv",
... |
LLVM | ARM | CPP | next_suggestion | CPU | 3,297 | [
"}"
] | [
"unsigned",
"ExtraBits",
"=",
"<NUM_LIT>",
";",
"unsigned",
"ExtraScale",
"=",
"<NUM_LIT>",
";",
"bool",
"ExtraNeedsCC",
"=",
"false",
";",
"if",
"(",
"DestReg",
"==",
"ARM",
"::",
"SP",
")",
"{",
"if",
"(",
"BaseReg",
"==",
"ARM",
"::",
"SP",
")",
"{"... |
GCC | arm | MD | stmt_completion | CPU | 3,298 | [
"<STR_LIT>",
")",
"(",
"V2SI",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_mode_attr",
"V_innermode",
"[",
"(",
"V8QI",
"<STR_LIT>",
")",
"(",
"V4HI"
] |
GCC | arm | CPP | stmt_completion | CPU | 3,299 | [
",",
"mode",
")",
")",
"return",
"NO_REGS",
";"
] | [
"}",
"if",
"(",
"TARGET_NEON",
"&&",
"(",
"MEM_P",
"(",
"x",
")",
"||",
"GET_CODE",
"(",
"x",
")",
"==",
"CONST_VECTOR",
")",
"&&",
"(",
"GET_MODE_CLASS",
"(",
"mode",
")",
"==",
"MODE_VECTOR_INT",
"||",
"GET_MODE_CLASS",
"(",
"mode",
")",
"==",
"MODE_... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.