Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
arm
MD
stmt_completion
CPU
3,800
[ "<STR_LIT>", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>" ]
GCC
i386
MD
stmt_completion
CPU
3,801
[ "<STR_LIT>", ")" ]
[ "}", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set", "(", "attr", "<STR_LIT>", ")", "(", "if_then_else", "(", "and", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "ior", "(", "match_test", "<STR_LIT>", ")", "(", "match_test", "...
GCC
arm
MD
next_suggestion
CPU
3,802
[ "(", "and", "(", "match_code", "<STR_LIT>", ")" ]
[ "(", "define_constraint", "<STR_LIT>", "<STR_LIT>" ]
GCC
loongarch
MD
next_suggestion
CPU
3,803
[ "return", "loongarch_output_conditional_branch", "(", "insn", ",", "operands", "," ]
[ "(", "if_then_else", "(", "match_operator", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", ":", "FCC", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", "(", "pc", ")", "(", "label_ref", "(", "match_operand", "<NUM...
GCC
msp430
CPP
stmt_completion
MPU
3,804
[ "<NUM_LIT>", ")", ";" ]
[ "return", "gen_rtx_REG", "(", "mode", "," ]
GCC
microblaze
CPP
code_generation
MPU
3,805
[ "void", "microblaze_expand_prologue", "(", "void", ")", "{", "int", "regno", ";", "HOST_WIDE_INT", "fsiz", ";", "const", "char", "*", "arg_name", "=", "<NUM_LIT>", ";", "tree", "fndecl", "=", "current_function_decl", ";", "tree", "fntype", "=", "TREE_TYPE", "(...
[ "Expand", "the", "prologue", "into", "a", "bunch", "of", "separate", "insns", "." ]
LLVM
Hexagon
CPP
next_suggestion
DSP
3,806
[ "if", "(", "SB", "->", "pred_size", "(", ")", "!=", "<NUM_LIT>", ")", "return", ";" ]
[ "if", "(", "FP", ".", "SplitB", "->", "succ_size", "(", ")", "!=", "<NUM_LIT>", ")", "return", ";", "MachineBasicBlock", "*", "SB", "=", "*", "FP", ".", "SplitB", "->", "succ_begin", "(", ")", ";" ]
LLVM
AArch64
CPP
next_suggestion
CPU
3,807
[ "if", "(", "V1", ".", "getValueType", "(", ")", ".", "getSizeInBits", "(", ")", "==", "<NUM_LIT>", ")", "{" ]
[ "EVT", "CastVT", "=", "EVT", "::", "getVectorVT", "(", "*", "DAG", ".", "getContext", "(", ")", ",", "VT", ".", "getVectorElementType", "(", ")", ",", "VT", ".", "getVectorNumElements", "(", ")", "/", "<NUM_LIT>", ")", ";", "if", "(", "SplitV0", ")", ...
LLVM
SystemZ
CPP
code_generation
CPU
3,808
[ "SUnit", "*", "SystemZPostRASchedStrategy", "::", "pickNode", "(", "bool", "&", "IsTopNode", ")", "{", "IsTopNode", "=", "true", ";", "if", "(", "Available", ".", "empty", "(", ")", ")", "return", "nullptr", ";", "if", "(", "Available", ".", "size", "(",...
[ "Pick", "the", "next", "node", "to", "schedule", ",", "or", "return", "NULL", "." ]
GCC
aarch64
MD
stmt_completion
CPU
3,809
[ "VNx2DI", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_mode_iterator", "SME_ZA_I", "[", "VNx16QI", "VNx8HI", "VNx4SI", "VNx2DI", "VNx1TI", "]", ")", "(", "define_mode_iterator", "SME_ZA_SDI", "[", "VNx4SI", "(" ]
GCC
i386
CPP
stmt_completion
CPU
3,810
[ ",", "_", "_", "B", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128h", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_mask_cvtpd_ph", "(", "_", "_", "m128h", "_", "_", "A", ...
GCC
arm
CPP
stmt_completion
CPU
3,811
[ ",", "uint32x4_t", "_", "_", "b", ")", "{" ]
[ "vhaddq_u32", "(", "uint32x4_t", "_", "_", "a" ]
GCC
i386
MD
stmt_completion
CPU
3,812
[ ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SWI48", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SWI48", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "set", "(", "match_dup", "<NUM_LIT>", ")...
LLVM
ARM
CPP
next_suggestion
CPU
3,813
[ "case", "ISD", "::", "DYNAMIC_STACKALLOC", ":" ]
[ "case", "ISD", "::", "SRL_PARTS", ":", "case", "ISD", "::", "SRA_PARTS", ":", "return", "LowerShiftRightParts", "(", "Op", ",", "DAG", ")", ";", "case", "ISD", "::", "CTTZ", ":", "case", "ISD", "::", "CTTZ_ZERO_UNDEF", ":", "return", "LowerCTTZ", "(", "O...
LLVM
X86
CPP
next_suggestion
CPU
3,814
[ "break", ";" ]
[ "break", ";", "case", "<NUM_LIT>", ":", "NopSize", "=", "<NUM_LIT>", ";", "Opc", "=", "X86", "::", "NOOP", ";", "break", ";", "case", "<NUM_LIT>", ":", "NopSize", "=", "<NUM_LIT>", ";", "Opc", "=", "X86", "::", "XCHG16ar", ";", "break", ";", "case", ...
LLVM
X86
CPP
stmt_completion
CPU
3,815
[ "(", ")", ";" ]
[ "SDValue", "Res", "=", "LowerAVXExtend", "(", "Op", ",", "DAG", ",", "Subtarget", ")", ";", "if", "(", "Res", ".", "getNode", "(", ")", ")", "return", "Res", ";", "}", "return", "SDValue" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
3,816
[ "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "internal error", "<STR_LIT>", ")", ";" ]
[ "case", "AMDGPU", "::", "JUMP", ":", "return", "AMDGPU", "::", "IF_PREDICATE_SET", ";", "case", "AMDGPU", "::", "BRANCH_COND_i32", ":", "case", "AMDGPU", "::", "BRANCH_COND_f32", ":", "return", "AMDGPU", "::", "IF_LOGICALZ_f32", ";" ]
GCC
i386
CPP
stmt_completion
CPU
3,817
[ ",", "_", "_", "m128i", "_", "_", "B", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_cmpgt_epi32", "(", "_", "_", "m128i", "_", "_", "A" ]
GCC
aarch64
MD
next_suggestion
CPU
3,818
[ "<STR_LIT>" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SHORT", "<NUM_LIT>", "<STR_LIT>", ")", "(", "ashift", ":", "SHORT", "(", "match_operand", ":", "SHORT", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>",...
LLVM
Hexagon
TD
stmt_completion
DSP
3,819
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", "...
LLVM
ARM
TD
next_suggestion
CPU
3,820
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "MVE_VSHR_immu8", ":", "MVE_VSHR_imm", "<", "<STR_LIT>", ",", "(", "ins", "shr_imm8", ":", "$", "imm", ")", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
rs6000
MD
stmt_completion
CPU
3,821
[ ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AMDGPU
CPP
program_repair
GPU
3,822
[ "<FIXS>", "bool", "canSwizzle", "(", "const", "MachineInstr", "&", "MI", ")", "const", ";", "<FIXE>", "<FIXS>", "const", "std", "::", "vector", "std", "::", "pair", "unsigned", ",", "unsigned", ">>", "&", "RemapChan", ")", "const", ";", "bool", "tryMergeVe...
[ "private", ":", "MachineRegisterInfo", "*", "MRI", ";", "const", "R600InstrInfo", "*", "TII", ";", "<BUGS>", "bool", "canSwizzle", "(", "const", "MachineInstr", "&", ")", "const", ";", "<BUGE>", "bool", "areAllUsesSwizzeable", "(", "unsigned", "Reg", ")", "con...
LLVM
X86
CPP
code_generation
CPU
3,823
[ "Optional", "<", "Value", "*", ">", "X86TTIImpl", "::", "simplifyDemandedUseBitsIntrinsic", "(", "InstCombiner", "&", "IC", ",", "IntrinsicInst", "&", "II", ",", "APInt", "DemandedMask", ",", "KnownBits", "&", "Known", ",", "bool", "&", "KnownBitsComputed", ")",...
[ "Can", "be", "used", "to", "implement", "target-specific", "instruction", "combining", "." ]
GCC
rs6000
MD
next_suggestion
CPU
3,824
[ "DONE" ]
[ "if", "(", "VECTOR_ELT_ORDER_BIG", ")", "emit_insn", "(", "gen_altivec_vmuleuh", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", ")", "else", "emit_insn", "(", "gen_altivec_vmulouh", ...
GCC
mips
MD
stmt_completion
CPU
3,825
[ ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AArch64
CPP
stmt_completion
CPU
3,826
[ ")", ";" ]
[ "Register", "Dst", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "unsigned", "NumElts", "=", "MRI", ".", "getType", "(", "Dst", ")", ".", "getNumElements", "(", ")", ";", "if", "(", "!", "isUZPMask", "(", "Shuffle...
LLVM
AMDGPU
CPP
next_suggestion
GPU
3,827
[ "}" ]
[ "SmallVector", "<", "const", "MachineInstr", "*", ",", "<NUM_LIT>", ">", "Users", ";", "SmallVector", "<", "Register", ",", "<NUM_LIT>", ">", "MoveRegs", ";", "for", "(", "const", "MachineInstr", "&", "I", ":", "MRI", "->", "use_nodbg_instructions", "(", "De...
LLVM
SystemZ
CPP
next_suggestion
CPU
3,828
[ "SDNode", "*", "Res", "=", "CurDAG", "->", "getMachineNode", "(", "Opcode", ",", "DL", ",", "VT", ",", "MVT", "::", "Other", ",", "Ops", ")", ";" ]
[ "EVT", "VT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "if", "(", "Elem", ">=", "VT", ".", "getVectorNumElements", "(", ")", ")", "return", "false", ";", "auto", "*", "Load", "=", "dyn_cast", "<", "LoadSDNode", ">", "(", "N", "->", ...
GCC
i386
CPP
stmt_completion
CPU
3,829
[ "_", "_", "artificial__", ")", ")", "_", "mm_set1_pch", "(", "_", "Float16", "_", "Complex", "_", "_", "A", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128h", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", "," ]
GCC
m68k
MD
stmt_completion
MPU
3,830
[ ")", ")" ]
[ "(", "and", "(", "and", "(", "and", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
3,831
[ ")", ")", ";" ]
[ "return", "getNumCoveredRegs", "(", "getSubRegIndexLaneMask", "(", "SubReg" ]
LLVM
ARM
TD
next_suggestion
CPU
3,832
[ "return", "CurDAG", "-", ">", "getTargetConstant", "(", "(", "uint32_t", ")", "N", "-", ">", "getZExtValue", "(", ")", ">", ">", "<NUM_LIT>", ",", "SDLoc", "(", "N", ")", ",", "MVT", ":", ":", "i32", ")", ";" ]
[ "return", "(", "int32_t", ")", "Imm", ">", "=", "<NUM_LIT>", "&", "&", "(", "int32_t", ")", "Imm", "<", "<NUM_LIT>", ";", "}", "]", ">", ";", "def", "sext_16_node", ":", "PatLeaf", "<", "(", "i32", "GPR", ":", "$", "a", ")", ",", "[", "{", "ret...
LLVM
AArch64
CPP
next_suggestion
CPU
3,833
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":" ]
[ "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<...
LLVM
Hexagon
CPP
stmt_completion
DSP
3,834
[ ")", ";" ]
[ "size_t", "size", "(", ")", "const", "{", "return", "Vector", ".", "size", "(" ]
LLVM
AArch64
TD
next_suggestion
CPU
3,835
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rt", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "L", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "offset", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rt2", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>...
GCC
i386
CPP
next_suggestion
CPU
3,836
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m512h", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_fmul_round_pch", "(", "_", "_", "m512h", "_", "_", "A...
LLVM
SystemZ
CPP
stmt_completion
CPU
3,837
[ "Disp", ",", "SDValue", "&", "Index", ")", "const", "{" ]
[ "bool", "selectLAAddr20Pair", "(", "SDValue", "Addr", ",", "SDValue", "&", "Base", ",", "SDValue", "&" ]
GCC
arm
MD
next_suggestion
CPU
3,838
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "pc", ")", "(", "label_ref", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
3,839
[ "}" ]
[ "assert", "(", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getValueType", "(", ")", "==", "MVT", "::", "Other", "&&", "<STR_LIT>", "Expected chain", "<STR_LIT>", ")", ";", "SDValue", "M0", "=", "Lowering", ".", "copyToM0", "(", "*", "CurDAG", "...
GCC
alpha
MD
next_suggestion
MPU
3,840
[ "{" ]
[ "<STR_LIT>", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_op_dup", "<NUM_LIT>", "[", "(", "match_dup", "<NUM_LIT>", ")", "]", ")", ")", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "unspec", ":", "SF", "[", "(", "match_dup", ...
LLVM
ARM64
TD
stmt_completion
CPU
3,841
[ ">", "Rd", ";" ]
[ "class", "BaseSIMDDifferentThreeVector", "<", "bit", "U", ",", "bits", "<", "<NUM_LIT>", ">", "size", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "RegisterOperand", "outtype", ",", "RegisterOperand", "intype1", ",", "RegisterOperand", "intype2", ",", "str...
LLVM
WebAssembly
CPP
code_generation
Virtual ISA
3,842
[ "void", "WebAssemblyFrameLowering", "::", "writeSPToGlobal", "(", "unsigned", "SrcReg", ",", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "&", "InsertStore", ",", "const", "DebugLoc", "&", "DL", ")...
[ "Write", "SP", "back", "to", "__stack_pointer", "global", "." ]
LLVM
XCore
CPP
next_suggestion
MPU
3,843
[ "printOperand", "(", "MI", ",", "opNum", "+", "<NUM_LIT>", ")", ";" ]
[ "void", "XCoreAsmPrinter", "::", "printMemOperand", "(", "const", "MachineInstr", "*", "MI", ",", "int", "opNum", ")", "{", "printOperand", "(", "MI", ",", "opNum", ")", ";", "if", "(", "MI", "->", "getOperand", "(", "opNum", "+", "<NUM_LIT>", ")", ".", ...
LLVM
X86
CPP
program_repair
CPU
3,844
[ "<FIXS>", "if", "(", "!", "SelectAddr", "(", "LD", ",", "LD", "->", "getBasePtr", "(", ")", ",", "Base", ",", "Scale", ",", "Index", ",", "Disp", ",", "Segment", ")", ")", "<FIXE>" ]
[ "IsLegalToFold", "(", "N", ".", "getOperand", "(", "<NUM_LIT>", ")", ",", "N", ".", "getNode", "(", ")", ",", "Root", ",", "OptLevel", ")", ")", "{", "LoadSDNode", "*", "LD", "=", "cast", "LoadSDNode", ">", "(", "N", ".", "getOperand", "(", "<NUM_LIT...
GCC
aarch64
CPP
next_suggestion
CPU
3,845
[ "return", "result", ";" ]
[ "vabdq_f64", "(", "float64x2_t", "a", ",", "float64x2_t", "b", ")", "{", "float64x2_t", "result", ";", "_", "_", "asm__", "(", "<STR_LIT>", "fabd %0.2d, %1.2d, %2.2d", "<STR_LIT>", ":", "<STR_LIT>", "=w", "<STR_LIT>", "(", "result", ")", ":", "<STR_LIT>", "w",...
GCC
s390
MD
next_suggestion
MPU
3,846
[ "(", "and", ":", "DI", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", ")", "]" ]
[ "[", "(", "set", "(", "reg", "CC_REGNUM", ")", "(", "compare", "(", "ior", ":", "DI", "(", "and", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT...
LLVM
ARM
CPP
stmt_completion
CPU
3,847
[ ")", "<NUM_LIT>", ")", ";" ]
[ "std", "::", "fill", "(", "LastMIs", ",", "LastMIs", "+", "<NUM_LIT>", ",", "(", "MachineInstr", "*" ]
LLVM
WebAssembly
TD
stmt_completion
Virtual ISA
3,848
[ "ATOMIC_STORE_I64", ">", ";" ]
[ "def", ":", "AStorePatExternalSym", "<", "i64", ",", "atomic_store_64", "," ]
GCC
stormy16
CPP
stmt_completion
CPU
3,849
[ "retval", ")", ";" ]
[ "gcc_assert", "(", "MEM_P", "(", "dest", ")", ")", ";", "dest", "=", "XEXP", "(", "dest", ",", "<NUM_LIT>", ")", ";", "if", "(", "!", "CONSTANT_P", "(", "dest", ")", "&&", "!", "REG_P", "(", "dest", ")", ")", "dest", "=", "force_reg", "(", "Pmode...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
3,850
[ "emitExternalDecls", "(", "*", "MMI", "->", "getModule", "(", ")", ")", ";" ]
[ "void", "WebAssemblyAsmPrinter", "::", "emitLinkage", "(", "const", "GlobalValue", "*", "GV", ",", "MCSymbol", "*", "Sym", ")", "const", "{", "AsmPrinter", "::", "emitLinkage", "(", "GV", ",", "Sym", ")", ";", "const_cast", "<", "WebAssemblyAsmPrinter", "*", ...
GCC
i386
CPP
stmt_completion
CPU
3,851
[ "=", "<NUM_LIT>", ";" ]
[ "ix86_incoming_stack_boundary", "=", "ix86_minimum_incoming_stack_boundary", "(", "false", ")", ";", "if", "(", "TARGET_64BIT", "&&", "cfun", "->", "stdarg", "&&", "crtl", "->", "stack_alignment_estimated", "<", "<NUM_LIT>", ")", "crtl", "->", "stack_alignment_estimated...
GCC
powerpcspe
CPP
stmt_completion
CPU
3,852
[ "(", "vec_int4", ")", "(", "a", ")", ")", ")", ")", ";" ]
[ "static", "_", "_", "inline", "qword", "si_sfi", "(", "qword", "a", ",", "int", "b", ")", "{", "return", "(", "(", "qword", ")", "(", "vec_sub", "(", "vec_splat", "(", "(", "vec_int4", ")", "(", "si_from_int", "(", "b", ")", ")", ",", "<NUM_LIT>", ...
LLVM
Hexagon
TD
next_suggestion
DSP
3,853
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "BaseImmOffset", ";", "let", "accessSize", "=", "HalfWordAccess", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "mayLoad", "=", "<NU...
LLVM
X86
CPP
stmt_completion
CPU
3,854
[ "MI", ",", "unsigned", "OpNo", ")", "{" ]
[ "void", "printf80mem", "(", "const", "MachineInstr", "*" ]
GCC
m68k
CPP
stmt_completion
MPU
3,855
[ "ATTRIBUTE_UNUSED", ",", "rtx", "x", ")", "{" ]
[ "static", "bool", "m68k_cannot_force_const_mem", "(", "machine_mode", "mode" ]
LLVM
Mips
TD
stmt_completion
CPU
3,856
[ ",", "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "class", "HADD_U_H_ENC", ":", "MSA_3R_FMT", "<", "<NUM_LIT>" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
3,857
[ "addReg", "(", "SrcReg", ")", ";" ]
[ "}", "else", "if", "(", "DestRC", "==", "PPC", "::", "F4RCRegisterClass", ")", "{", "BuildMI", "(", "MBB", ",", "MI", ",", "DL", ",", "get", "(", "PPC", "::", "FMRS", ")", ",", "DestReg", ")", ".", "addReg", "(", "SrcReg", ")", ";", "}", "else", ...
LLVM
ARM
TD
next_suggestion
CPU
3,858
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "RdaDest", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "RdaDest", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
LLVM
HSAIL
TD
stmt_completion
Virtual ISA
3,859
[ ",", "BrigVal", ",", "Inst_B1_B1_U32_B1_B1", ">", ";" ]
[ "def", "_B1", ":", "HSAILInstLane_ActiveLanePermute", "<", "opName" ]
GCC
rs6000
CPP
program_repair
CPU
3,860
[ "<FIXS>", "if", "(", "(", "TARGET_P9_DFORM_SCALAR", "||", "TARGET_P9_DFORM_VECTOR", ")", "&&", "!", "TARGET_P9_VECTOR", ")", "<FIXE>", "<FIXS>", "rs6000_isa_flags", "&=", "~", "(", "OPTION_MASK_P9_DFORM_SCALAR", "|", "OPTION_MASK_P9_DFORM_VECTOR", ")", ";", "<FIXE>", ...
[ "&&", "!", "(", "rs6000_isa_flags_explicit", "&", "OPTION_MASK_TOC_FUSION", ")", ")", "rs6000_isa_flags", "|=", "OPTION_MASK_TOC_FUSION", ";", "<BUGS>", "if", "(", "TARGET_P9_DFORM", "&&", "!", "TARGET_P9_VECTOR", ")", "<BUGE>", "{", "if", "(", "rs6000_isa_flags_expli...
LLVM
PowerPC
CPP
next_suggestion
CPU
3,861
[ "return", "flags", "|", "<STR_LIT>", "::", "<STR_LIT>", ";" ]
[ "if", "(", "TM", ".", "getRelocationModel", "(", ")", "==", "Reloc", "::", "PIC_", ")", "{", "if", "(", "!", "GV", "->", "hasLocalLinkage", "(", ")", "&&", "GV", "->", "hasDefaultVisibility", "(", ")", ")", "{", "flags", "|=", "<STR_LIT>", "::", "<ST...
LLVM
CellSPU
CPP
code_generation
MPU
3,862
[ "void", "SPURegisterInfo", "::", "eliminateFrameIndex", "(", "MachineBasicBlock", "::", "iterator", "II", ",", "int", "SPAdj", ",", "RegScavenger", "*", "RS", ")", "const", "{", "unsigned", "i", "=", "<NUM_LIT>", ";", "MachineInstr", "&", "MI", "=", "*", "II...
[ "This", "method", "must", "be", "overriden", "to", "eliminate", "abstract", "frame", "indices", "from", "instructions", "which", "may", "use", "them", "." ]
LLVM
Mips
TD
next_suggestion
CPU
3,863
[ "string", "AsmString", "=", "!", "strconcat", "(", "instr_asm", ",", "<STR_LIT>", ")", ";" ]
[ "class", "DAHI_DATI_DESC_BASE", "<", "string", "instr_asm", ",", "RegisterOperand", "GPROpnd", ">", ":", "MMR6Arch", "<", "instr_asm", ">", ",", "MipsR6Inst", "{", "dag", "OutOperandList", "=", "(", "outs", "GPROpnd", ":", "$", "rs", ")", ";", "dag", "InOper...
LLVM
CAHP
CPP
stmt_completion
CPU
3,864
[ "true", ";" ]
[ "bool", "enableMachineScheduler", "(", ")", "const", "override", "{", "return" ]
LLVM
Hexagon
TD
next_suggestion
DSP
3,865
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "J2_jumprgtez", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "b13_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_d9d43ecb", ",", "TypeCR", ">", ",", "Enc_0fa531", "{", "let", "Inst", "{", "<...
GCC
i386
CPP
stmt_completion
CPU
3,866
[ "artificial__", ")", ")", "_", "mm256_reduce_or_epi8", "(", "_", "_", "m256i", "_", "_", "W", ")", "{" ]
[ "extern", "_", "_", "inline", "char", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_" ]
GCC
alpha
MD
stmt_completion
MPU
3,867
[ ")", "]" ]
[ "[", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
GCC
s390
MD
stmt_completion
MPU
3,868
[ ")", "]", ")" ]
[ "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
3,869
[ "glueCopyToM0", "(", "N", ",", "SDValue", "(", "M0Base", ",", "<NUM_LIT>", ")", ")", ";" ]
[ "if", "(", "IntrID", "==", "Intrinsic", "::", "amdgcn_ds_gws_sema_release_all", "&&", "!", "Subtarget", "->", "hasGWSSemaReleaseAll", "(", ")", ")", "{", "SelectCode", "(", "N", ")", ";", "return", ";", "}", "const", "bool", "HasVSrc", "=", "N", "->", "get...
LLVM
Hexagon
TD
next_suggestion
DSP
3,870
[ "let", "isExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "i...
GCC
ia64
CPP
stmt_completion
CPU
3,871
[ "x", ")", ";" ]
[ "static", "void", "ia64_output_dwarf_dtprel", "(", "FILE", "*", "file", ",", "int", "size", ",", "rtx", "x", ")", "{", "gcc_assert", "(", "size", "==", "<NUM_LIT>", "||", "size", "==", "<NUM_LIT>", ")", ";", "if", "(", "size", "==", "<NUM_LIT>", ")", "...
GCC
i386
CPP
stmt_completion
CPU
3,872
[ "mmask32", "_", "_", "U", ",", "_", "_", "m256i", "_", "_", "A", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m256i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_mask_mov_epi8", "(", "_", "_", "m256i", "_", "_", "W"...
GCC
s390
CPP
program_repair
MPU
3,873
[ "<FIXS>", "reg_class_t", "from", ",", "reg_class_t", "to", ")", "<FIXE>" ]
[ "static", "ints390_register_move_cost", "(", "machine_mode", "mode", ",", "<BUGS>", "reg_class_t", "from", ",", "reg_class_t", "to", ")", "<BUGE>", "{" ]
GCC
sparc
CPP
next_suggestion
CPU
3,874
[ "while", "(", "!", "SPARC_SIMM13_P", "(", "vcall_offset", ")", ")", "{" ]
[ "sparc_leaf_function_p", "=", "crtl", "->", "uses_only_leaf_regs", "=", "<NUM_LIT>", ";", "int_arg_first", "=", "SPARC_INCOMING_INT_ARG_FIRST", ";", "}", "else", "{", "sparc_leaf_function_p", "=", "crtl", "->", "uses_only_leaf_regs", "=", "<NUM_LIT>", ";", "int_arg_firs...
LLVM
AArch64
CPP
stmt_completion
CPU
3,875
[ "(", "MF", ")", ";" ]
[ "bool", "AArch64FrameLowering", "::", "producePairRegisters", "(", "MachineFunction", "&", "MF", ")", "const", "{", "return", "produceCompactUnwindFrame", "(", "MF", ")", "||", "homogeneousPrologEpilog" ]
LLVM
Mips
CPP
stmt_completion
CPU
3,876
[ "||", "Opc", "==", "Mips", "::", "B", "||", "Opc", "==", "Mips", "::", "J", ")", "?", "Opc", ":", "<NUM_LIT>", ";" ]
[ "unsigned", "MipsSEInstrInfo", "::", "getAnalyzableBrOpc", "(", "unsigned", "Opc", ")", "const", "{", "return", "(", "Opc", "==", "Mips", "::", "BEQ", "||", "Opc", "==", "Mips", "::", "BNE", "||", "Opc", "==", "Mips", "::", "BGTZ", "||", "Opc", "==", "...
GCC
msp430
CPP
next_suggestion
MPU
3,877
[ "}" ]
[ "else", "if", "(", "startswith", "(", "name", ",", "either_prefix", ")", ")", "name", "+=", "strlen", "(", "either_prefix", ")", ";", "return", "default_section_type_flags", "(", "decl", ",", "name", ",", "reloc", ")", ";" ]
GCC
i386
MD
next_suggestion
CPU
3,878
[ "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "vec_duplicate", ":", "VF_256", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "]" ]
[ "(", "define_insn_and_split", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VF_256", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_select", ":", "VF_256", "(", "match_operand", ":", "VF_256", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "...
GCC
cr16
CPP
code_generation
MPU
3,879
[ "static", "rtx", "cr16_function_arg", "(", "cumulative_args_t", "cum_v", ",", "machine_mode", "mode", ",", "const_tree", "type", ",", "bool", "named", "ATTRIBUTE_UNUSED", ")", "{", "CUMULATIVE_ARGS", "*", "cum", "=", "get_cumulative_args", "(", "cum_v", ")", ";", ...
[ "Implements", "the", "macro", "FUNCTION_ARG", "defined", "in", "cr16.h", "." ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
3,880
[ "}" ]
[ "const", "unsigned", "FractBits", "=", "<NUM_LIT>", ";", "const", "unsigned", "ExpBits", "=", "<NUM_LIT>", ";", "SDValue", "ExpPart", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "SL", ",", "MVT", "::", "i32", ",", "Hi", ",", "DA...
LLVM
AArch64
CPP
stmt_completion
CPU
3,881
[ ")", ";" ]
[ "AU", ".", "addRequired", "<", "DominatorTreeWrapperPass", ">", "(" ]
LLVM
AAP
CPP
next_suggestion
MPU
3,882
[ "}" ]
[ "unsigned", "AAPMCCodeEmitter", "::", "encodeImm6", "(", "const", "MCInst", "&", "MI", ",", "unsigned", "Op", ",", "SmallVectorImpl", "<", "MCFixup", ">", "&", "Fixups", ",", "const", "MCSubtargetInfo", "&", "STI", ")", "const", "{", "return", "encodeImmN", ...
GCC
sparc
MD
next_suggestion
CPU
3,883
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "truncate", ":", "SI", "(", "lshiftrt", ":", "DI", "(", "mult", ":", "DI", "(", "sign_extend", ":", "DI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "sign_extend", ":", "DI", "(", "match_operand", ":", "...
LLVM
VE
TD
stmt_completion
CPU
3,884
[ ":", "$", "vl", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "int_ve_vl_vbrdw_vsl", "i32", ":", "$", "sy", ",", "i32", ":", "$", "vl", ")", ",", "(", "VBRDLrl", "i32", ":", "$", "sy", ",", "i32" ]
LLVM
AArch64
TD
stmt_completion
CPU
3,885
[ ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "def", ":", "RWSysReg", "<", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
3,886
[ "let", "isPredicatedNew", "=", "<NUM_LIT>", ";" ]
[ "def", "J4_cmpgt_tp0_jump_nt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "GeneralSubRegs", ":", "$", "Rs16", ",", "GeneralSubRegs", ":", "$", "Rt16", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_56336eb0", ",", "TypeCJ", ...
LLVM
Hexagon
TD
next_suggestion
DSP
3,887
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ...
GCC
arm
CPP
stmt_completion
CPU
3,888
[ "a", ";" ]
[ "return", "(", "bfloat16x8_t", ")", "_", "_" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
3,889
[ "TotalStallCycles", "+=", "StallCycles", ";" ]
[ "SmallSet", "<", "const", "MachineInstr", "*", ",", "<NUM_LIT>", ">", "Visited", ";", "for", "(", "auto", "&", "MI", ":", "MRI", "->", "use_nodbg_instructions", "(", "SrcReg", ")", ")", "{", "if", "(", "MI", ".", "isBundle", "(", ")", ")", "continue", ...
LLVM
Cpu0
CPP
stmt_completion
CPU
3,890
[ "TargetSize", ")", ")", ";" ]
[ "switch", "(", "(", "unsigned", ")", "Kind", ")", "{", "default", ":", "FullSize", "=", "<NUM_LIT>", ";", "break", ";", "}", "uint64_t", "CurVal", "=", "<NUM_LIT>", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "!=", "NumBytes", ";", ...
LLVM
ARM
TD
next_suggestion
CPU
3,891
[ "}" ]
[ "def", "MVE_VQSHLimmu8", ":", "MVE_VQSHL_imm", "<", "MVE_v16u8", ",", "imm0_7", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
avr
MD
program_repair
MPU
3,892
[ "<FIXS>", "<STR_LIT>", "{", "avr_fix_inputs", "(", "operands", ",", "<NUM_LIT>", "<NUM_LIT>", ",", "regmask", "(", "MODE", ">", "mode", ",", "<NUM_LIT>", ")", ")", "}", ")", "<FIXE>" ]
[ "(", "reg", ":", "ALL4A", "<NUM_LIT>", ")", ")", ")", "(", "set", "(", "match_operand", ":", "ALL4A", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "reg", ":", "ALL4A", "<NUM_LIT>", ")", ")", "]", "<BUGS>", "<STR_LIT>", ")", "<BUGE>", "(", "define_ins...
GCC
rs6000
MD
next_suggestion
CPU
3,893
[ "<STR_LIT>" ]
[ "(", "match_operand", ":", "V2SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "<NUM_LIT>", ")", ")", "(", "set", "(", "reg", ":", "V2SI", "SPE_ACC_REGNO", ")", "(", "unspec", ":", "V2SI", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "<NUM_LIT>", "...
LLVM
PowerPC
CPP
stmt_completion
CPU
3,894
[ "idx", ";" ]
[ "ReturnAddrSaveIndex", "=" ]
LLVM
SystemZ
TD
next_suggestion
CPU
3,895
[ "bits", "<", "<NUM_LIT>", ">", "CCValues", "=", "<NUM_LIT>", ";" ]
[ "let", "Namespace", "=", "<STR_LIT>", ";", "dag", "OutOperandList", "=", "outs", ";", "dag", "InOperandList", "=", "ins", ";", "let", "Size", "=", "size", ";", "let", "Pattern", "=", "pattern", ";", "let", "AsmString", "=", "asmstr", ";", "let", "hasSide...
LLVM
AMDGPU
CPP
next_suggestion
GPU
3,896
[ "}" ]
[ "static", "bool", "isNoUnsignedWrap", "(", "SDValue", "Addr", ")", "{", "return", "(", "Addr", ".", "getOpcode", "(", ")", "==", "ISD", "::", "ADD", "&&", "Addr", "->", "getFlags", "(", ")", ".", "hasNoUnsignedWrap", "(", ")", ")", "||", "Addr", "->", ...
LLVM
SystemZ
TD
next_suggestion
CPU
3,897
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "BD2", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "BD2", ";", "bits", "<", "<NUM_LIT>", ">", "V3", ";", "bits", "<", "<NUM_LIT>", ">", "M4", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "...
LLVM
AArch64
CPP
code_generation
CPU
3,898
[ "SDValue", "AArch64TargetLowering", "::", "LowerCallResult", "(", "SDValue", "Chain", ",", "SDValue", "InFlag", ",", "CallingConv", "::", "ID", "CallConv", ",", "bool", "isVarArg", ",", "const", "SmallVectorImpl", "<", "ISD", "::", "InputArg", ">", "&", "Ins", ...
[ "LowerCallResult", "-", "Lower", "the", "result", "values", "of", "an", "ISD", ":", ":CALL", "into", "the", "appropriate", "copies", "out", "of", "appropriate", "physical", "registers", "." ]
GCC
mips
MD
stmt_completion
CPU
3,899
[ ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]