Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
Hexagon
TD
next_suggestion
DSP
3,900
[ "let", "isCodeGenOnly", "=", "<NUM_LIT>", ";" ]
[ "def", "L2_ploadrifnew_zomap", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pt4", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_44d3da28", ",", "TypeMAPPING", ">", "{", ...
LLVM
AArch64
TD
next_suggestion
CPU
3,901
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op1", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "imm", ";", "let", "Inst", "{", "<NUM...
GCC
aarch64
MD
program_repair
CPU
3,902
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "[", "(", "set", "(", "reg", ":", "DI", "R30_REGNUM", ")", "(", "unspec", ":", "DI", "[", "(", "reg", ":", "DI", "R30_REGNUM", ")", "(", "reg", ":", "DI", "SP_REGNUM", ")", "]", "PAUTH_LR_SP", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", "<BU...
LLVM
X86
CPP
stmt_completion
CPU
3,903
[ "'", ";" ]
[ "const", "bool", "IsATT", "=", "MI", "->", "getInlineAsmDialect", "(", ")", "==", "InlineAsm", "::", "AD_ATT", ";", "switch", "(", "MO", ".", "getType", "(", ")", ")", "{", "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "unknown operand type!", "<STR_...
LLVM
TPC
CPP
next_suggestion
Virtual ISA
3,904
[ "return", "result", ";" ]
[ "if", "(", "NodeCircle", ".", "size", "(", ")", ">", "<NUM_LIT>", ")", "{", "for", "(", "auto", "Node", "=", "NodeCircle", ".", "begin", "(", ")", ";", "Node", "!=", "NodeCircle", ".", "end", "(", ")", ";", "Node", "++", ")", "{", "if", "(", "!...
LLVM
ARM
CPP
next_suggestion
CPU
3,905
[ "MRE", ".", "Word1", "=", "Value", ";" ]
[ "ThumbBit", "=", "<NUM_LIT>", ";", "break", ";", "}", "if", "(", "Type", "==", "macho", "::", "RIT_ARM_HalfDifference", ")", "{", "uint32_t", "OtherHalf", "=", "MovtBit", "?", "(", "FixedValue", "&", "<NUM_LIT>", ")", ":", "(", "(", "FixedValue", "&", "<...
LLVM
Hexagon
TD
next_suggestion
DSP
3,906
[ "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewVal...
LLVM
Sparc
CPP
program_repair
CPU
3,907
[ "<FIXS>", "const", "SmallVectorImpl", "MachineOperand", ">", "&", "Cond", ",", "DebugLoc", "DL", ")", "const", "{", "<FIXE>", "<FIXS>", "BuildMI", "(", "&", "MBB", ",", "DL", ",", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ".", "addMBB", "(", ...
[ "unsignedSparcInstrInfo", "::", "InsertBranch", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "*", "TBB", ",", "MachineBasicBlock", "*", "FBB", ",", "<BUGS>", "const", "SmallVectorImpl", "MachineOperand", ">", "&", "Cond", ")", "const", "{", "Deb...
LLVM
AVR
CPP
program_repair
MPU
3,908
[ "<FIXS>", "namespace", "llvm", "{", "<FIXE>" ]
[ "#", "include", "<STR_LIT>", "AVRTargetStreamer.h", "<STR_LIT>", "<BUGS>", "#", "include", "<STR_LIT>", "llvm/MC/MCELFStreamer.h", "<STR_LIT>", "<BUGE>", "class", "AVRELFStreamer", ":", "public", "AVRTargetStreamer", "{" ]
GCC
aarch64
MD
stmt_completion
CPU
3,909
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
3,910
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "NewMIs", ".", "size", "(", ")", ";", "i", "!=", "e", ";", "++", "i", ")", "MBB", ".", "insert", "(", "MI", ",", "NewMIs", "[", "i", "]", ")", ";" ]
[ "MachineFunction", "&", "MF", "=", "*", "MBB", ".", "getParent", "(", ")", ";", "SmallVector", "<", "MachineInstr", "*", ",", "<NUM_LIT>", ">", "NewMIs", ";", "DebugLoc", "DL", ";", "if", "(", "MI", "!=", "MBB", ".", "end", "(", ")", ")", "DL", "="...
LLVM
AArch64
CPP
next_suggestion
CPU
3,911
[ "AFI", "->", "setIsSplitCSR", "(", "true", ")", ";" ]
[ "void", "AArch64TargetLowering", "::", "initializeSplitCSR", "(", "MachineBasicBlock", "*", "Entry", ")", "const", "{", "AArch64FunctionInfo", "*", "AFI", "=", "Entry", "->", "getParent", "(", ")", "->", "getInfo", "<", "AArch64FunctionInfo", ">", "(", ")", ";" ...
GCC
rs6000
CPP
code_generation
CPU
3,912
[ "static", "void", "rs6000_darwin64_record_arg_flush", "(", "CUMULATIVE_ARGS", "*", "cum", ",", "HOST_WIDE_INT", "bitpos", ",", "rtx", "rvec", "[", "]", ",", "int", "*", "k", ")", "{", "machine_mode", "mode", ";", "unsigned", "int", "regno", ";", "unsigned", ...
[ "A", "subroutine", "of", "rs6000_darwin64_record_arg", ".", "Assign", "the", "bits", "of", "the", "structure", "between", "cum-", ">", "intoffset", "and", "bitpos", "to", "integer", "registers", "." ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
3,913
[ ";" ]
[ "bool", "mayNeedRelaxation", "(", "const", "MCInst", "&", "Inst", ")", "const", "override", "{", "return", "false" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
3,914
[ "}" ]
[ "if", "(", "VT", "==", "MVT", "::", "i16", ")", "{", "MVT", "NVT", "=", "MVT", "::", "i32", ";", "unsigned", "ExtOp", "=", "Signed", "?", "ISD", "::", "SIGN_EXTEND", ":", "ISD", "::", "ZERO_EXTEND", ";", "SDValue", "Tmp1", "=", "DAG", ".", "getNode...
LLVM
ARM
CPP
stmt_completion
CPU
3,915
[ ")", ";" ]
[ "O", "<<", "MI", "->", "getOperand", "(", "OpNum", ")", ".", "getImm", "(" ]
LLVM
Mips
TD
next_suggestion
CPU
3,916
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Inst", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "rt", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ...
LLVM
AMDGPU
CPP
code_generation
GPU
3,917
[ "void", "SIRegisterInfo", "::", "resolveFrameIndex", "(", "MachineInstr", "&", "MI", ",", "Register", "BaseReg", ",", "int64_t", "Offset", ")", "const", "{", "const", "SIInstrInfo", "*", "TII", "=", "ST", ".", "getInstrInfo", "(", ")", ";", "bool", "IsFlat",...
[ "Resolve", "a", "frame", "index", "operand", "of", "an", "instruction", "to", "reference", "the", "indicated", "base", "register", "plus", "offset", "instead", "." ]
GCC
mips
CPP
next_suggestion
CPU
3,918
[ "if", "(", "!", "cfun", "->", "machine", "->", "must_restore_gp_when_clobbered_p", ")", "{" ]
[ "void", "mips_restore_gp_from_cprestore_slot", "(", "rtx", "temp", ")", "{", "gcc_assert", "(", "TARGET_ABICALLS", "&&", "TARGET_OLDABI", "&&", "epilogue_completed", ")", ";" ]
LLVM
Mips
CPP
stmt_completion
CPU
3,919
[ ";" ]
[ "if", "(", "InstTy", "==", "InstType", "::", "Ambiguous", "&&", "OpSize", "==", "<NUM_LIT>", ")", "return", "true", ";", "return", "false" ]
LLVM
MBlaze
CPP
program_repair
MPU
3,920
[ "<FIXS>", "void", "EmitIMM", "(", "const", "MCInst", "&", "MI", ",", "unsigned", "op", ",", "unsigned", "&", "CurByte", ",", "<FIXE>" ]
[ "}", "void", "EmitIMM", "(", "const", "MCOperand", "&", "imm", ",", "unsigned", "&", "CurByte", ",", "raw_ostream", "&", "OS", ")", "const", ";", "<BUGS>", "void", "EmitIMM", "(", "const", "MCInst", "&", "MI", ",", "unsigned", "op", ",", "unsigned", "&...
GCC
rs6000
CPP
next_suggestion
CPU
3,921
[ "}" ]
[ "void", "optimization_options", "(", "int", "level", "ATTRIBUTE_UNUSED", ",", "int", "size", "ATTRIBUTE_UNUSED", ")", "{", "if", "(", "DEFAULT_ABI", "==", "ABI_DARWIN", ")", "flag_errno_math", "=", "<NUM_LIT>", ";", "set_param_value", "(", "<STR_LIT>", "max-grow-cop...
GCC
pdp10
CPP
stmt_completion
MPU
3,922
[ "sizeof", "src", "[", "<NUM_LIT>", "]", ";", "j", "++", ")", "define_insn", "(", "&", "dest", "[", "i", "]", ",", "&", "src", "[", "j", "]", ",", "<STR_LIT>", "*return pdp10_output_halfword_move (insn);", "<STR_LIT>", ")", ";" ]
[ "int", "main", "(", "void", ")", "{", "op", "dest", "[", "]", "=", "{", "{", "<STR_LIT>", "(zero_extract:SI %s\\n\\t\\t\\t (const_int 18)\\n\\t\\t\\t (const_int 0))", "<STR_LIT>", ",", "<STR_LIT>", "SI", "<STR_LIT>", ",", "<STR_LIT>", "reg_or_mem_operand", "<STR_LIT>", ...
GCC
rl78
CPP
stmt_completion
MPU
3,923
[ "file", ",", "<STR_LIT>", "\\t; uses ES register\\n", "<STR_LIT>", ")", ";" ]
[ "fprintf", "(", "file", ",", "<STR_LIT>", "\\t; push %d:", "<STR_LIT>", ",", "cfun", "->", "machine", "->", "framesize_regs", ")", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "<NUM_LIT>", ";", "i", "++", ")", "if", "(", "cfun", "->", "machin...
LLVM
AMDGPU
CPP
next_suggestion
GPU
3,924
[ "return", "AMDGPU", "::", "BUFFER_LOAD_SBYTE_D16_OFFEN", ";" ]
[ "return", "AMDGPU", "::", "BUFFER_LOAD_UBYTE_OFFEN", ";", "case", "AMDGPU", "::", "BUFFER_LOAD_SBYTE_OFFSET", ":", "return", "AMDGPU", "::", "BUFFER_LOAD_SBYTE_OFFEN", ";", "case", "AMDGPU", "::", "BUFFER_LOAD_USHORT_OFFSET", ":", "return", "AMDGPU", "::", "BUFFER_LOAD_...
LLVM
AArch64
CPP
next_suggestion
CPU
3,925
[ "return", "<STR_LIT>", "AArch64ISD::NEON_VDUP", "<STR_LIT>", ";" ]
[ "return", "<STR_LIT>", "AArch64ISD::NEON_BSL", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "AArch64ISD::NEON_MOVIMM", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "AArch64ISD::NEON_MVNIMM",...
GCC
arm
MD
next_suggestion
CPU
3,926
[ ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "reg", ":", "CC_NOOV", "CC_REGNUM", ")", "(", "compare", ":", "CC_NOOV", "(", "minus", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":",...
LLVM
X86
CPP
stmt_completion
CPU
3,927
[ "(", "<NUM_LIT>", ")", ";" ]
[ "bool", "doInitialization", "(", "Module", "&", "M", ")", "override", "{", "SMShadowTracker", ".", "reset" ]
GCC
mips
MD
stmt_completion
CPU
3,928
[ ")", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AArch64
CPP
next_suggestion
CPU
3,929
[ "TokError", "(", "<STR_LIT>", "immediate value expected for prefetch operand", "<STR_LIT>", ")", ";" ]
[ "}", "else", "if", "(", "auto", "Res", "=", "<STR_LIT>", "::", "<STR_LIT>", "(", "N", ")", ")", "return", "Optional", "<", "unsigned", ">", "(", "Res", "->", "Encoding", ")", ";", "return", "Optional", "<", "unsigned", ">", "(", ")", ";", "}", ";",...
LLVM
AArch64
TD
next_suggestion
CPU
3,930
[ "}" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "PredicateMethod", "=", "<STR_LIT>", ";", "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
LLVM
ARM
TD
next_suggestion
CPU
3,931
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rt", ";", "bits", "<", "<NUM_LIT>", ">", "addr", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "addr", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let",...
LLVM
AArch64
TD
stmt_completion
CPU
3,932
[ "SDT_AArch64UnaryVec", ">", ";" ]
[ "def", "AArch64rev64", ":", "SDNode", "<", "<STR_LIT>", "," ]
LLVM
Hexagon
TD
next_suggestion
DSP
3,933
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_vnavgwcr", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rtt32", ",", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_002cb246", ",", "TypeALU64", ">", ",", ...
LLVM
X86
CPP
stmt_completion
CPU
3,934
[ "createX86Disassembler", ")", ";" ]
[ "TargetRegistry", "::", "RegisterMCDisassembler", "(", "getTheX86_64Target", "(", ")", "," ]
LLVM
Sparc
CPP
stmt_completion
CPU
3,935
[ "(", "Reg", ")", ")", ";" ]
[ "unsigned", "Reg", "=", "QFPRegDecoderTable", "[", "RegNo", "]", ";", "if", "(", "Reg", "==", "~", "<NUM_LIT>", "U", ")", "return", "MCDisassembler", "::", "Fail", ";", "Inst", ".", "addOperand", "(", "MCOperand", "::", "createReg" ]
LLVM
X86
CPP
stmt_completion
CPU
3,936
[ "i", ")", "ShuffleMask", ".", "push_back", "(", "i", ")", ";" ]
[ "if", "(", "Imm", "&", "<NUM_LIT>", ")", "return", ";", "unsigned", "HalfSize", "=", "VT", ".", "getVectorNumElements", "(", ")", "/", "<NUM_LIT>", ";", "unsigned", "FstHalfBegin", "=", "(", "Imm", "&", "<NUM_LIT>", ")", "*", "HalfSize", ";", "unsigned", ...
LLVM
Hexagon
TD
next_suggestion
DSP
3,937
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let",...
GCC
nios2
MD
next_suggestion
MPU
3,938
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "<STR_LIT>", "<STR_LIT>" ]
LLVM
Hexagon
TD
stmt_completion
DSP
3,939
[ "tc_44d3da28", ",", "TypeV2LDST", ">", ",", "Enc_a198f6", ",", "AddrModeRel", "{" ]
[ "def", "L2_ploadrhtnew_io", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pt4", ",", "IntRegs", ":", "$", "Rs32", ",", "u31_1Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", "," ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
3,940
[ "let", "OutOfSlotData", "=", "<NUM_LIT>", ";" ]
[ "let", "SrcExtra", "=", "{", "<NUM_LIT>", ",", "addr", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "}", ";", "let", "PredAddress", "=", "pred", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "VectorPred", "=", "!", "eq", "(", "!", "cast", "<", "st...
LLVM
Hexagon
TD
stmt_completion
DSP
3,941
[ "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-" ]
LLVM
M680x0
CPP
stmt_completion
MPU
3,942
[ "<STR_LIT>", ")", ";" ]
[ "bool", "M680x0DAGToDAGISel", "::", "SelectARIPI", "(", "SDNode", "*", "Parent", ",", "SDValue", "N", ",", "SDValue", "&", "Base", ")", "{", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Selecting ARIPI: ", "<STR_LIT>", ")", ";", "LLVM_DEBUG", "("...
GCC
alpha
MD
stmt_completion
MPU
3,943
[ ")", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
arm
CPP
stmt_completion
CPU
3,944
[ "(", "uint32x4_t", ")", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ")", ";" ]
[ "_", "_", "rv", ".", "val", "[", "<NUM_LIT>", "]", "=", "_", "_", "builtin_shuffle", "(", "_", "_", "a", ",", "_", "_", "b", ",", "(", "uint32x4_t", ")", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ")", ";", "_", ...
GCC
arm
CPP
stmt_completion
CPU
3,945
[ "_", "_", "index", ")", ";" ]
[ "vfmlslq_lane_low_u32", "(", "float32x4_t", "_", "_", "r", ",", "float16x8_t", "_", "_", "a", ",", "float16x4_t", "_", "_", "b", ",", "const", "int", "_", "_", "index", ")", "{", "_", "_", "builtin_arm_lane_check", "(", "<NUM_LIT>", "," ]
LLVM
Mips
TD
stmt_completion
CPU
3,946
[ "<NUM_LIT>", ">", ";" ]
[ "class", "DPADD_S_H_ENC", ":", "MSA_3R_FMT", "<", "<NUM_LIT>", ",", "<NUM_LIT>", "," ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
3,947
[ "resetTargetOptions", "(", "F", ")", ";" ]
[ "SmallString", "<", "<NUM_LIT>", ">", "SubtargetKey", "(", "GPU", ")", ";", "SubtargetKey", ".", "append", "(", "FS", ")", ";", "auto", "&", "I", "=", "SubtargetMap", "[", "SubtargetKey", "]", ";", "if", "(", "!", "I", ")", "{" ]
LLVM
AArch64
CPP
stmt_completion
CPU
3,948
[ "const", "override", "{" ]
[ "StringRef", "getPassName", "(", ")" ]
LLVM
AArch64
CPP
next_suggestion
CPU
3,949
[ "int", "UnscaledOffset", "=", "getLdStOffsetOp", "(", "MI", ")", ".", "getImm", "(", ")", "*", "TII", "->", "getMemScale", "(", "MI", ")", ";" ]
[ "}", "if", "(", "TII", "->", "hasUnscaledLdStOffset", "(", "MI", ".", "getOpcode", "(", ")", ")", ")", "return", "false", ";", "Update", "=", "findMatchingUpdateInsnBackward", "(", "MBBI", ",", "UpdateLimit", ")", ";", "if", "(", "Update", "!=", "E", ")"...
LLVM
ARM
CPP
stmt_completion
CPU
3,950
[ ")", ";" ]
[ "CurDAG", "->", "RepositionNode", "(", "N", ".", "getNode", "(", ")", "->", "getIterator", "(", ")", ",", "M", ".", "getNode", "(", ")", ")", ";", "ReplaceUses", "(", "N", ",", "M" ]
GCC
gcn
MD
next_suggestion
GPU
3,951
[ "<STR_LIT>" ]
[ "(", "gtu", ":", "DI", "(", "minus", ":", "V_SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
GCC
i386
CPP
stmt_completion
CPU
3,952
[ "_", "_", "m128d", "_", "_", "B", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_frcz_sd", "(", "_", "_", "m128d", "_", "_", "A", "," ]
LLVM
Hexagon
CPP
program_repair
DSP
3,953
[ "<FIXS>", "Taken", "=", "getEdgeProbability", "(", "Src", ",", "SB", ")", "OneHalf", ";", "<FIXE>" ]
[ "for", "(", "const", "MachineBasicBlock", "*", "SB", ":", "B", ".", "successors", "(", ")", ")", "{", "if", "(", "!", "B", ".", "isLayoutSuccessor", "(", "SB", ")", ")", "continue", ";", "<BUGS>", "Taken", "=", "MBPI", "->", "getEdgeProbability", "(", ...
LLVM
ARM
CPP
next_suggestion
CPU
3,954
[ "case", "Intrinsic", "::", "arm_neon_vld4", ":" ]
[ "case", "ISD", "::", "STORE", ":", "return", "PerformSTORECombine", "(", "N", ",", "DCI", ")", ";", "case", "ISD", "::", "BUILD_VECTOR", ":", "return", "PerformBUILD_VECTORCombine", "(", "N", ",", "DCI", ")", ";", "case", "ISD", "::", "INSERT_VECTOR_ELT", ...
LLVM
X86
CPP
code_generation
CPU
3,955
[ "bool", "X86DAGToDAGISel", "::", "SelectInlineAsmMemoryOperand", "(", "const", "SDValue", "&", "Op", ",", "unsigned", "ConstraintID", ",", "std", "::", "vector", "<", "SDValue", ">", "&", "OutOps", ")", "{", "SDValue", "Op0", ",", "Op1", ",", "Op2", ",", "...
[ "SelectInlineAsmMemoryOperand", "-", "Select", "the", "specified", "address", "as", "a", "target", "addressing", "mode", ",", "according", "to", "the", "specified", "constraint", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
3,956
[ "let", "isCompare", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isFP", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "USR", "]", ";" ]
GCC
i386
MD
stmt_completion
CPU
3,957
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
3,958
[ ")", ";" ]
[ "while", "(", "getLexer", "(", ")", ".", "is", "(", "AsmToken", "::", "EndOfStatement", ")", ")", "Lex", "(", ")", ";", "if", "(", "getLexer", "(", ")", ".", "isNot", "(", "AsmToken", "::", "Identifier", ")", ")", "return", "TokError", "(", "<STR_LIT...
GCC
powerpcspe
MD
stmt_completion
CPU
3,959
[ ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
Mips
CPP
program_repair
CPU
3,960
[ "<FIXS>", "ATUsed", "=", "expandRegLargeImmPair", "(", "SP", ",", "-", "StackSize", ",", "NewReg", ",", "NewImm", ",", "MBB", ",", "MBBI", ")", ";", "BuildMI", "(", "MBB", ",", "MBBI", ",", "dl", ",", "TII", ".", "get", "(", "ADDiu", ")", ",", "SP"...
[ "MachineLocation", "DstML", ",", "SrcML", ";", "<BUGS>", "ATUsed", "=", "expandRegLargeImmPair", "(", "Mips", "::", "SP", ",", "-", "StackSize", ",", "NewReg", ",", "NewImm", ",", "MBB", ",", "MBBI", ")", ";", "BuildMI", "(", "MBB", ",", "MBBI", ",", "...
LLVM
Hexagon
TD
next_suggestion
DSP
3,961
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "def", "J4_cmpeqi_fp1_jump_nt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "GeneralSubRegs", ":", "$", "Rs16", ",", "u5_0Imm", ":", "$", "II", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_3d495a39", ",", "TypeCJ", ">", ...
LLVM
AArch64
TD
stmt_completion
CPU
3,962
[ ";" ]
[ "def", "simm4s2", ":", "Operand", "<", "i64", ">", ",", "ImmLeaf", "<", "i64", ",", "[", "{", "return", "Imm", ">", "=", "-", "<NUM_LIT>", "&", "&", "Imm", "<", "=", "<NUM_LIT>", "&", "&", "(", "Imm", "%", "<NUM_LIT>", ")", "=", "=", "<NUM_LIT>",...
LLVM
Hexagon
TD
stmt_completion
DSP
3,963
[ "<NUM_LIT>", ";" ]
[ "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_LIT>", ";", "let", "isExtentSigned", "=" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
3,964
[ ",", "ParamTy", ",", "Offset", ")", ";" ]
[ "const", "Function", "&", "F", "=", "MF", ".", "getFunction", "(", ")", ";", "const", "DataLayout", "&", "DL", "=", "F", ".", "getParent", "(", ")", "->", "getDataLayout", "(", ")", ";", "PointerType", "*", "PtrTy", "=", "PointerType", "::", "get", "...
LLVM
Mips
CPP
code_generation
CPU
3,965
[ "bool", "Mips16HardFloat", "::", "runOnModule", "(", "Module", "&", "M", ")", "{", "DEBUG", "(", "errs", "(", ")", "<<", "<STR_LIT>", "Run on Module Mips16HardFloat\\n", "<STR_LIT>", ")", ";", "bool", "Modified", "=", "false", ";", "for", "(", "Module", "::"...
[ "runOnModule", "-", "Virtual", "method", "overriden", "by", "subclasses", "to", "process", "the", "module", "being", "operated", "on", "." ]
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
3,966
[ "I64_TRUNC_U_F64", ")", ";" ]
[ "case", "WebAssembly", "::", "FP_TO_SINT_I32_F64", ":", "return", "LowerFPToInt", "(", "MI", ",", "DL", ",", "BB", ",", "TII", ",", "false", ",", "false", ",", "true", ",", "WebAssembly", "::", "I32_TRUNC_S_F64", ")", ";", "case", "WebAssembly", "::", "FP_...
GCC
i386
MD
stmt_completion
CPU
3,967
[ "<STR_LIT>", ")", ")" ]
[ "(", "if_then_else", "(", "match_test", "<STR_LIT>", ")", "(", "ior", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>" ]
GCC
nds32
CPP
stmt_completion
CPU
3,968
[ "target", ",", "op0", ",", "op1", ")", ";" ]
[ "rtx", "op1", "=", "nds32_read_argument", "(", "exp", ",", "<NUM_LIT>", ")", ";", "int", "op0_num", "=", "return_p", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";", "int", "op1_num", "=", "return_p", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";", "if", "(", "return_p",...
GCC
i386
MD
program_repair
CPU
3,969
[ "<FIXS>", "(", "match_operand", ":", "V8HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "[", "(", "set", "(", "match_operand", ":", "V8HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_select", ":", "V8HI", "(", "vec_concat", ":", "V16HI", "<BUGS>", "(", "match_operand", ":", "V8HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", ...
GCC
mips
MD
stmt_completion
CPU
3,970
[ ")", ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>" ]
GCC
rs6000
MD
next_suggestion
CPU
3,971
[ "(", "V2DI", "<STR_LIT>", ")", "]", ")" ]
[ "(", "DI", "<STR_LIT>", ")", "(", "V16QI", "<STR_LIT>", ")", "(", "V8HI", "<STR_LIT>", ")", "(", "V4SI", "<STR_LIT>", ")" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
3,972
[ "nextOffset", "+=", "StackOffset", ";" ]
[ "SDValue", "ArgGPR", "=", "DAG", ".", "getConstant", "(", "FuncInfo", "->", "getVarArgsNumGPR", "(", ")", ",", "dl", ",", "MVT", "::", "i32", ")", ";", "SDValue", "ArgFPR", "=", "DAG", ".", "getConstant", "(", "FuncInfo", "->", "getVarArgsNumFPR", "(", "...
GCC
nds32
CPP
code_generation
CPU
3,973
[ "bool", "nds32_n13_last_two_load_to_e1_p", "(", "rtx_insn", "*", "producer", ",", "rtx_insn", "*", "consumer", ")", "{", "rtx", "last_two_def_reg", "=", "extract_nth_access_reg", "(", "producer", ",", "-", "<NUM_LIT>", ")", ";", "if", "(", "last_two_def_reg", "=="...
[ "Check", "dependencies", "from", "LMW", "(", "N", ",", "N-1", ")", "to", "E2", "." ]
LLVM
ARM64
TD
stmt_completion
CPU
3,974
[ "DwarfRegNum", "<", "[", "<NUM_LIT>", "]", ">", ";" ]
[ "def", "B14", ":", "ARM64Reg", "<", "<NUM_LIT>", ",", "<STR_LIT>", ">", "," ]
GCC
ia64
MD
stmt_completion
CPU
3,975
[ ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "match_code", "<STR_LIT>" ]
LLVM
Hexagon
TD
stmt_completion
DSP
3,976
[ "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
3,977
[ "}" ]
[ "for", "(", "unsigned", "N", "=", "<NUM_LIT>", ";", "N", "<", "NumRegs", ";", "++", "N", ")", "if", "(", "LRM", "->", "checkInterference", "(", "*", "Intervals", "[", "N", "]", ",", "StartReg", "+", "N", ")", ")", "return", "false", ";", "for", "...
LLVM
ARM
TD
stmt_completion
CPU
3,978
[ "QPR", ":", "$", "Vd", ")", ",", "(", "ResTy", "(", "IntOp", "(", "ResTy", "QPR", ":", "$", "src1", ")", ",", "(", "OpTy", "DPR", ":", "$", "Vn", ")", ",", "(", "OpTy", "(", "NEONvduplane", "(", "OpTy", "DPR_VFP2", ":", "$", "Vm", ")", ",", ...
[ "class", "N3VLInt3SL", "<", "bit", "op24", ",", "bits", "<", "<NUM_LIT>", ">", "op21_20", ",", "bits", "<", "<NUM_LIT>", ">", "op11_8", ",", "InstrItinClass", "itin", ",", "string", "OpcodeStr", ",", "string", "Dt", ",", "ValueType", "ResTy", ",", "ValueTy...
GCC
loongarch
MD
next_suggestion
CPU
3,979
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "ILASX", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "minus", ":", "ILASX", "(", "match_operand", ":", "ILASX", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ...
GCC
i386
CPP
stmt_completion
CPU
3,980
[ "W", ",", "_", "_", "mmask8", "_", "_", "U", ",", "_", "_", "m128i", "_", "_", "A", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_mask_mov_epi16", "(", "_", "_", "m128i", "_", "_" ]
LLVM
AArch64
TD
stmt_completion
CPU
3,981
[ "}", "=", "ll", ";" ]
[ "class", "ExceptionGeneration", "<", "bits", "<", "<NUM_LIT>", ">", "op1", ",", "bits", "<", "<NUM_LIT>", ">", "ll", ",", "string", "asm", ">", ":", "I", "<", "(", "outs", ")", ",", "(", "ins", "i32_imm0_65535", ":", "$", "imm", ")", ",", "asm", ",...
LLVM
SystemZ
TD
stmt_completion
CPU
3,982
[ "<STR_LIT>", ",", "[", "]", ">", ";" ]
[ "def", "Align", ":", "InstVRX", "<", "opcode", ",", "(", "outs", "VR128", ":", "$", "V1", ")", ",", "(", "ins", "bdxaddr12only", ":", "$", "XBD2", ",", "imm32zx4", ":", "$", "M3", ")", ",", "mnemonic", "#" ]
LLVM
M680x0
CPP
stmt_completion
MPU
3,983
[ "Bhi8", ";" ]
[ "return", "M680x0", "::", "Bne8", ";", "case", "M680x0", "::", "COND_LT", ":", "return", "M680x0", "::", "Blt8", ";", "case", "M680x0", "::", "COND_LE", ":", "return", "M680x0", "::", "Ble8", ";", "case", "M680x0", "::", "COND_GT", ":", "return", "M680x0...
LLVM
Mips
CPP
program_repair
CPU
3,984
[ "<FIXS>", "InspectMemInstr", "(", "bool", "ForbidMemInstr_", ")", ":", "ForbidMemInstr", "(", "ForbidMemInstr_", ")", "{", "}", "virtual", "~", "InspectMemInstr", "(", ")", "=", "default", ";", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "bool", "OrigSeenLoad", "=",...
[ "class", "InspectMemInstr", "{", "public", ":", "<BUGS>", "InspectMemInstr", "(", "bool", "ForbidMemInstr_", ")", ":", "OrigSeenLoad", "(", "false", ")", ",", "OrigSeenStore", "(", "false", ")", ",", "SeenLoad", "(", "false", ")", ",", "SeenStore", "(", "fal...
GCC
arm
MD
stmt_completion
CPU
3,985
[ ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
3,986
[ "]", ")", "{" ]
[ "for", "(", "GlobalVariable", "*", "GV", ":", "Sorted", ")", "{", "OptimizedStructLayoutField", "F", "(", "GV", ",", "DL", ".", "getTypeAllocSize", "(", "GV", "->", "getValueType", "(", ")", ")", ",", "AMDGPU", "::", "getAlign", "(", "DL", ",", "GV", "...
LLVM
Hexagon
TD
next_suggestion
DSP
3,987
[ "let", "isCompare", "=", "<NUM_LIT>", ";" ]
[ "def", "A4_cmphgt", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_85d5d03f", ",", "TypeS_3op", ">", ",", "Enc_c2b48e",...
LLVM
Hexagon
TD
stmt_completion
DSP
3,988
[ "<NUM_LIT>", ";" ]
[ "let", "addrMode", "=", "BaseLongOffset", ";", "let", "accessSize", "=", "HalfWordAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "isExtended", "=", "<NUM_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "DecoderNamespace", "=", "<ST...
LLVM
Hexagon
TD
next_suggestion
DSP
3,989
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "def", "L2_loadbsw2_io", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "s31_1Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_17e0d2cd", ",", "TypeLD", ">", ",", "Enc_de0214"...
LLVM
Hexagon
TD
stmt_completion
DSP
3,990
[ "<NUM_LIT>", ";" ]
[ "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Ins...
GCC
powerpcspe
CPP
stmt_completion
CPU
3,991
[ "(", "vec_short8", ")", "(", "b", ")", ")", ")", ")", ";" ]
[ "return", "(", "(", "qword", ")", "(", "vec_mulo", "(", "(", "vec_short8", ")", "(", "a", ")", "," ]
LLVM
Hexagon
TD
stmt_completion
DSP
3,992
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "isFP", "=" ]
GCC
rs6000
CPP
next_suggestion
CPU
3,993
[ "typemap", "*", "entry", "=", "(", "typemap", "*", ")", "bsearch", "(", "tok", ",", "type_map", ",", "sizeof", "type_map", "/", "sizeof", "type_map", "[", "<NUM_LIT>", "]", ",", "sizeof", "(", "typemap", ")", ",", "typemap_cmp", ")", ";" ]
[ "static", "void", "write_type_node", "(", "char", "*", "tok", ",", "bool", "indent", ")", "{", "if", "(", "indent", ")", "fprintf", "(", "init_file", ",", "<STR_LIT>", " ", "<STR_LIT>", ")", ";" ]
LLVM
AArch64
CPP
next_suggestion
CPU
3,994
[ "BaseOp", "=", "&", "LdSt", ".", "getOperand", "(", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "(", "!", "LdSt", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "isReg", "(", ")", "&&", "!", "LdSt", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "isFI", "(", ")", ")", "||", "!", "LdSt", ".", "getOperand", "(", "<NUM_LIT>", ")", "...
LLVM
AMDGPU
TD
stmt_completion
GPU
3,995
[ "=", "<NUM_LIT>", ";" ]
[ "let", "comp_mask", "=", "mask", ";", "let", "burst_count", "=", "<NUM_LIT>", ";", "let", "vpm", "=", "<NUM_LIT>", ";", "let", "cf_inst", "=", "cfinst", ";", "let", "mark", "=", "<NUM_LIT>", ";", "let", "barrier", "=", "<NUM_LIT>", ";", "let", "Inst", ...
GCC
i386
MD
stmt_completion
CPU
3,996
[ "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "reg", ")", ")" ]
[ "rtx", "reg", "=", "gen_reg_rtx", "(", "<", "MODE", ">", "mode", ")", "emit_insn", "(", "gen_neg", "<", "mode", ">", "<NUM_LIT>", "(", "reg", ",", "operands", "[", "<NUM_LIT>", "]", ")", ")", "emit_insn", "(", "gen_xop_vrotl", "<", "mode", ">", "<NUM_L...
LLVM
AMDGPU
CPP
stmt_completion
GPU
3,997
[ "Offset", ")", ";" ]
[ "unsigned", "Value", "=", "(", "InstrMode", ".", "Mode", ">>", "Offset", ")", "&", "(", "(", "<NUM_LIT>", "<<", "Width", ")", "-", "<NUM_LIT>", ")", ";", "BuildMI", "(", "MBB", ",", "MI", ",", "<NUM_LIT>", ",", "TII", "->", "get", "(", "AMDGPU", ":...
LLVM
Hexagon
TD
next_suggestion
DSP
3,998
[ "}" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isPseudo", "=", "<NUM_LIT>", ";" ]
LLVM
ARM
TD
stmt_completion
CPU
3,999
[ "cde_cx_params_single_noacc", ">", ";" ]
[ "def", "CDE_CX3", ":", "CDE_CX3_Instr", "<", "<STR_LIT>", "," ]