Compiler_Type stringclasses 2 values | Target stringclasses 176 values | Programming Language stringclasses 3 values | Task stringclasses 4 values | Target_Type stringclasses 7 values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | AArch64 | CPP | stmt_completion | CPU | 3,700 | [
"new",
"AArch64TargetStreamer",
"(",
"S",
")",
";"
] | [
"IsILP32",
"=",
"Options",
".",
"getABIName",
"(",
")",
"==",
"<STR_LIT>",
"ilp32",
"<STR_LIT>",
";",
"MCAsmParserExtension",
"::",
"Initialize",
"(",
"Parser",
")",
";",
"MCStreamer",
"&",
"S",
"=",
"getParser",
"(",
")",
".",
"getStreamer",
"(",
")",
";"... |
LLVM | ARM | CPP | program_repair | CPU | 3,701 | [
"<FIXS>",
"FeatureBitset",
"ToggleFeatures",
"=",
"EnableFeature",
"?",
"(",
"~",
"STI",
".",
"getFeatureBits",
"(",
")",
"&",
"Extension",
".",
"Features",
")",
":",
"(",
"STI",
".",
"getFeatureBits",
"(",
")",
"&",
"Extension",
".",
"Features",
")",
";",... | [
"return",
"false",
";",
"}",
"<BUGS>",
"uint64_t",
"ToggleFeatures",
"=",
"EnableFeature",
"?",
"(",
"~",
"STI",
".",
"getFeatureBits",
"(",
")",
"&",
"Extension",
".",
"Features",
")",
":",
"(",
"STI",
".",
"getFeatureBits",
"(",
")",
"&",
"Extension",
... |
LLVM | ARM64 | TD | stmt_completion | CPU | 3,702 | [
"label",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opc",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"V",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_L... |
LLVM | VE | CPP | stmt_completion | CPU | 3,703 | [
";"
] | [
"printRegName",
"(",
"O",
",",
"MO",
".",
"getReg",
"(",
")",
")",
";",
"return",
";",
"}",
"if",
"(",
"MO",
".",
"isImm",
"(",
")",
")",
"{",
"switch",
"(",
"MI",
"->",
"getOpcode",
"(",
")",
")",
"{",
"default",
":",
"int32_t",
"TruncatedImm",
... |
GCC | i386 | MD | program_repair | CPU | 3,704 | [
"<FIXS>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>"
] | [
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<BUGE>",
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 3,705 | [
"DEBUG",
"(",
"{"
] | [
"bool",
"X86DAGToDAGISel",
"::",
"matchAddressRecursively",
"(",
"SDValue",
"N",
",",
"X86ISelAddressMode",
"&",
"AM",
",",
"unsigned",
"Depth",
")",
"{",
"SDLoc",
"dl",
"(",
"N",
")",
";"
] |
GCC | sparc | CPP | next_suggestion | CPU | 3,706 | [
"}"
] | [
"d_add_builtin_version",
"(",
"<STR_LIT>",
"SPARC_HardFloat",
"<STR_LIT>",
")",
";",
"}",
"else",
"{",
"d_add_builtin_version",
"(",
"<STR_LIT>",
"D_SoftFloat",
"<STR_LIT>",
")",
";",
"d_add_builtin_version",
"(",
"<STR_LIT>",
"SPARC_SoftFloat",
"<STR_LIT>",
")",
";"
] |
GCC | bfin | CPP | code_generation | DSP | 3,707 | [
"static",
"reg_class_t",
"bfin_secondary_reload",
"(",
"bool",
"in_p",
",",
"rtx",
"x",
",",
"reg_class_t",
"rclass_i",
",",
"machine_mode",
"mode",
",",
"secondary_reload_info",
"*",
"sri",
")",
"{",
"enum",
"reg_class",
"default_class",
"=",
"GET_MODE_SIZE",
"("... | [
"Inform",
"reload",
"about",
"cases",
"where",
"moving",
"X",
"with",
"a",
"mode",
"MODE",
"to",
"a",
"register",
"in",
"RCLASS",
"requires",
"an",
"extra",
"scratch",
"register",
".",
"Return",
"the",
"class",
"needed",
"for",
"the",
"scratch",
"register",
... |
GCC | sparc | MD | next_suggestion | CPU | 3,708 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"neg",
":",
"SF",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 3,709 | [
"Value",
"*",
"Div",
"=",
"Builder",
".",
"CreateAdd",
"(",
"IQ",
",",
"JQ",
")",
";"
] | [
"Value",
"*",
"RCP",
"=",
"Builder",
".",
"CreateFDiv",
"(",
"ConstantFP",
"::",
"get",
"(",
"F32Ty",
",",
"<NUM_LIT>",
")",
",",
"FB",
")",
";",
"Value",
"*",
"FQM",
"=",
"Builder",
".",
"CreateFMul",
"(",
"FA",
",",
"RCP",
")",
";",
"CallInst",
"... |
GCC | mep | CPP | program_repair | CPU | 3,710 | [
"<FIXS>",
"(",
"OPTIONAL_CP_INSN",
"ivc2",
"-",
"p1",
"-",
"isa",
"(",
"SLOTS",
"P1",
")",
"(",
"INTRINSIC",
"<STR_LIT>",
"cpsadua1_h",
"<STR_LIT>",
")",
"(",
"CPTYPE",
"V4HI",
")",
"VOLATILE",
")",
"<FIXE>"
] | [
";",
"<NUM_LIT>",
"<NUM_LIT>",
"qqqqq",
"ppppp",
"<NUM_LIT>",
"cpsadua1",
".",
"h",
"crqp",
",",
"crpp",
"(",
"p0_1",
")",
"(",
"dni",
"cpsadua1_h_P1",
"<STR_LIT>",
"cpsadua1.h $crqp,$crpp Pn",
"<STR_LIT>",
"<BUGS>",
"(",
"OPTIONAL_CP_INSN",
"ivc2",
"-",
"p1",
"... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 3,711 | [
"let",
"HasImm",
"=",
"!",
"isa",
"<",
"Operand",
">",
"(",
"Src",
")",
";"
] | [
"let",
"OutOperandList",
"=",
"(",
"outs",
"Rdst",
":",
"$",
"dest",
")",
";",
"let",
"InOperandList",
"=",
"(",
"ins",
"Src",
":",
"$",
"src",
",",
"i8imm",
":",
"$",
"flavor",
",",
"SwitchSet",
":",
"$",
"sw",
",",
"Rdst",
":",
"$",
"income",
"... |
LLVM | Hexagon | TD | stmt_completion | DSP | 3,712 | [
",",
"P3",
",",
"PC",
",",
"USR",
"]",
";"
] | [
"let",
"Uses",
"=",
"[",
"LC0",
",",
"LC1",
",",
"SA0",
",",
"SA1",
"]",
";",
"let",
"Defs",
"=",
"[",
"LC0",
",",
"LC1"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 3,713 | [
"return",
"IsGlobalInSmallSectionImpl",
"(",
"GO",
",",
"TM",
")",
"&&",
"(",
"Kind",
".",
"isData",
"(",
")",
"||",
"Kind",
".",
"isBSS",
"(",
")",
"||",
"Kind",
".",
"isCommon",
"(",
")",
"||",
"Kind",
".",
"isReadOnly",
"(",
")",
")",
";"
] | [
"bool",
"MipsTargetObjectFile",
"::",
"IsGlobalInSmallSection",
"(",
"const",
"GlobalObject",
"*",
"GO",
",",
"const",
"TargetMachine",
"&",
"TM",
",",
"SectionKind",
"Kind",
")",
"const",
"{"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 3,714 | [
"SDValue",
"FFBX",
"=",
"DAG",
".",
"getNode",
"(",
"Opc",
",",
"DL",
",",
"MVT",
"::",
"i32",
",",
"Op",
")",
";"
] | [
"EVT",
"LegalVT",
"=",
"getTypeToTransformTo",
"(",
"*",
"DAG",
".",
"getContext",
"(",
")",
",",
"VT",
")",
";",
"if",
"(",
"LegalVT",
"!=",
"MVT",
"::",
"i32",
"&&",
"(",
"Subtarget",
"->",
"has16BitInsts",
"(",
")",
"&&",
"LegalVT",
"!=",
"MVT",
"... |
LLVM | ARM | CPP | stmt_completion | CPU | 3,715 | [
"end",
"(",
")",
";"
] | [
"JTI",
"=",
"(",
"(",
"ARMTargetMachine",
"&",
")",
"MF",
".",
"getTarget",
"(",
")",
")",
".",
"getJITInfo",
"(",
")",
";",
"II",
"=",
"(",
"(",
"const",
"ARMTargetMachine",
"&",
")",
"MF",
".",
"getTarget",
"(",
")",
")",
".",
"getInstrInfo",
"("... |
GCC | i386 | CPP | stmt_completion | CPU | 3,716 | [
"v4di",
")",
"_",
"mm256_setzero_si256",
"(",
")",
",",
"(",
"_",
"_",
"mmask8",
")",
"_",
"_",
"U",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m256i",
")",
"_",
"_",
"builtin_ia32_prolq256_mask",
"(",
"(",
"_",
"_",
"v4di",
")",
"_",
"_",
"A",
",",
"_",
"_",
"B",
",",
"(",
"_",
"_"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 3,717 | [
")",
")",
"{"
] | [
"MachineRegisterInfo",
"&",
"MRI",
"=",
"MF",
"->",
"getRegInfo",
"(",
")",
";",
"MRI",
".",
"constrainRegClass",
"(",
"DestReg",
",",
"&",
"AMDGPU",
"::",
"SReg_32_XM0RegClass",
")",
";",
"}",
"FrameInfo",
".",
"setStackID",
"(",
"FrameIndex",
",",
"<NUM_LI... |
GCC | mmix | MD | next_suggestion | CPU | 3,718 | [
"<STR_LIT>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"xor",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DI"... |
GCC | visium | CPP | code_generation | Virtual ISA | 3,719 | [
"int",
"gr5_hazard_bypass_p",
"(",
"rtx_insn",
"*",
"out_insn",
",",
"rtx_insn",
"*",
"in_insn",
")",
"{",
"rtx",
"out_set",
",",
"in_set",
",",
"dest",
",",
"memexpr",
";",
"unsigned",
"int",
"out_reg",
",",
"in_reg",
";",
"if",
"(",
"GET_CODE",
"(",
"o... | [
"This",
"is",
"called",
"with",
"OUT_INSN",
"an",
"instruction",
"setting",
"a",
"(",
"base",
")",
"register",
"and",
"IN_INSN",
"a",
"read",
"or",
"a",
"write",
".",
"Return",
"1",
"if",
"these",
"instructions",
"together",
"constitute",
"a",
"pipeline",
... |
GCC | frv | CPP | stmt_completion | VLIW | 3,720 | [
"<NUM_LIT>",
";"
] | [
"}",
"break",
";",
"default",
":",
"if",
"(",
"next_io",
"->",
"var_address",
")",
"not",
"e_stores",
"(",
"insn",
",",
"frv_io_check_address",
",",
"&",
"next_io",
"->",
"var_address",
")",
";",
"set",
"=",
"PATTERN",
"(",
"insn",
")",
";",
"if",
"(",... |
LLVM | Mips | CPP | next_suggestion | CPU | 3,721 | [
"if",
"(",
"TopCPUSavedRegOff",
">=",
"<NUM_LIT>",
")",
"MipsFI",
"->",
"setCPUTopSavedRegOff",
"(",
"TopCPUSavedRegOff",
"-",
"StackOffset",
")",
";"
] | [
"if",
"(",
"i",
">=",
"MinCSFI",
"&&",
"i",
"<=",
"MaxCSFI",
")",
"continue",
";",
"if",
"(",
"MFI",
"->",
"isDeadObjectIndex",
"(",
"i",
")",
")",
"continue",
";",
"unsigned",
"Offset",
"=",
"StackOffset",
"+",
"MFI",
"->",
"getObjectOffset",
"(",
"i"... |
GCC | powerpcspe | CPP | code_generation | CPU | 3,722 | [
"static",
"rtx",
"altivec_expand_vec_init_builtin",
"(",
"tree",
"type",
",",
"tree",
"exp",
",",
"rtx",
"target",
")",
"{",
"machine_mode",
"tmode",
"=",
"TYPE_MODE",
"(",
"type",
")",
";",
"machine_mode",
"inner_mode",
"=",
"GET_MODE_INNER",
"(",
"tmode",
")... | [
"Expand",
"vec_init",
"builtin",
"."
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 3,723 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"imm",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"shift",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opc",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",... |
LLVM | Mips | TD | stmt_completion | CPU | 3,724 | [
">",
",",
"FJ",
"<",
"<NUM_LIT>",
">",
",",
"AdditionalRequires",
"<",
"[",
"RelocStatic",
"]",
">",
",",
"IsBranch",
";"
] | [
"def",
"J",
":",
"MMRel",
",",
"JumpFJ",
"<",
"jmptarget",
",",
"<STR_LIT>",
",",
"br",
",",
"bb",
",",
"<STR_LIT>"
] |
LLVM | ARM | TD | program_repair | CPU | 3,725 | [
"<FIXS>",
"def",
"TCRETURNriND",
":",
"AInoP",
"(",
"outs",
")",
",",
"(",
"ins",
"tcGPR",
":",
"$",
"dst",
",",
"variable_ops",
")",
",",
"<FIXE>"
] | [
"Pseudo",
",",
"IIC_Br",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"[",
"]",
">",
",",
"Requires",
"[",
"IsNotDarwin",
"]",
">",
";",
"<BUGS>",
"def",
"TCRETURNriND",
":",
"AInoP",
"(",
"outs",
")",
",",
"(",
"ins",
"tGPR",
":",
"$",
"dst",
",",
"va... |
GCC | arm | MD | next_suggestion | CPU | 3,726 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
GCC | mcore | CPP | code_generation | MPU | 3,727 | [
"int",
"mcore_num_ones",
"(",
"HOST_WIDE_INT",
"mask",
")",
"{",
"mask",
"=",
"(",
"mask",
">>",
"<NUM_LIT>",
"&",
"<NUM_LIT>",
")",
"+",
"(",
"mask",
"&",
"<NUM_LIT>",
")",
";",
"mask",
"=",
"(",
"(",
"mask",
">>",
"<NUM_LIT>",
")",
"&",
"<NUM_LIT>",
... | [
"Count",
"the",
"number",
"of",
"ones",
"in",
"mask",
"."
] |
LLVM | ARM64 | TD | next_suggestion | CPU | 3,728 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"Q",
";"
] | [
"class",
"BaseSIMDThreeSameVector",
"<",
"bit",
"Q",
",",
"bit",
"U",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"size",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"opcode",
",",
"RegisterOperand",
"regtype",
",",
"string",
"asm",
",",
"string",
"kind",
",",
"list",
"... |
LLVM | AVR | CPP | code_generation | MPU | 3,729 | [
"AVRTargetLowering",
"::",
"ConstraintWeight",
"AVRTargetLowering",
"::",
"getSingleConstraintMatchWeight",
"(",
"AsmOperandInfo",
"&",
"info",
",",
"const",
"char",
"*",
"constraint",
")",
"const",
"{",
"ConstraintWeight",
"weight",
"=",
"CW_Invalid",
";",
"Value",
"... | [
"Examine",
"constraint",
"string",
"and",
"operand",
"type",
"and",
"determine",
"a",
"weight",
"value",
"."
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 3,730 | [
",",
"SL",
",",
"MVT",
"::",
"i32",
")",
")",
";"
] | [
"if",
"(",
"RHSVal",
"==",
"<NUM_LIT>",
")",
"{",
"SDValue",
"Hi",
"=",
"getHiHalf64",
"(",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
",",
"DAG",
")",
";",
"SDValue",
"NewShift",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"SRA",
",",
"SL",
... |
LLVM | CSKY | TD | stmt_completion | CPU | 3,731 | [
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"usdef",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"cpid",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"usdef",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>"
] |
GCC | arm | MD | program_repair | CPU | 3,732 | [
"<FIXS>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"<FIXE>"
] | [
"VOIDmode",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"const0_rtx",
")",
"}",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"<BUGE>",
")",
"(",
"define_insn_and_split",
"<STR_LIT>"
] |
GCC | i386 | MD | program_repair | CPU | 3,733 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"sign_extend",
":",
"V4SI",
"(",
"match_operand",
":",
"V4HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
")",
"]",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"set_attr",
"<STR_LIT>",... |
GCC | nds32 | MD | stmt_completion | CPU | 3,734 | [
")",
")"
] | [
"(",
"define_special_predicate",
"<STR_LIT>",
"(",
"match_code",
"<STR_LIT>"
] |
LLVM | Z80 | CPP | stmt_completion | MPU | 3,735 | [
"CodeModel",
"::",
"Model",
"CM",
",",
"CodeGenOpt",
"::",
"Level",
"OL",
")",
"{"
] | [
"static",
"MCCodeGenInfo",
"*",
"createZ80MCCodeGenInfo",
"(",
"StringRef",
"TT",
",",
"Reloc",
"::",
"Model",
"RM",
","
] |
LLVM | ARM | TD | next_suggestion | CPU | 3,736 | [
"}"
] | [
"bit",
"bit_20",
";",
"dag",
"oops",
";",
"dag",
"iops",
";",
"string",
"ops",
";",
"string",
"cstr",
";"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 3,737 | [
";"
] | [
"MachineFunction",
"::",
"iterator",
"It",
"=",
"++",
"BB",
".",
"getIterator",
"(",
")",
";",
"MF",
"->",
"insert",
"(",
"It",
",",
"loop1MBB",
")",
";",
"MF",
"->",
"insert",
"(",
"It",
",",
"loop2MBB",
")",
";",
"MF",
"->",
"insert",
"(",
"It",
... |
GCC | iq2000 | MD | stmt_completion | CPU | 3,738 | [
"]",
")"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"\t",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"\t",
"<STR_LIT>",
")"
] |
GCC | i386 | CPP | stmt_completion | CPU | 3,739 | [
"(",
"_",
"_",
"mmask8",
")",
"_",
"_",
"U",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_maskz_cvttpd_epu32",
"(",
"_",
"_",
"mmask8",
"_",
"_",... |
GCC | i386 | MD | stmt_completion | CPU | 3,740 | [
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
")",
"]"
] | [
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_operand",
":",
"<",
"avx512fmaskmode",
">"
] |
GCC | c6x | CPP | stmt_completion | VLIW | 3,741 | [
"<NUM_LIT>",
"]",
",",
"VOIDmode",
")",
";"
] | [
"FOR_EACH_BB_FN",
"(",
"bb",
",",
"cfun",
")",
"{",
"rtx_insn",
"*",
"insn",
",",
"*",
"next",
";",
"rtx_insn",
"*",
"slot",
"[",
"<NUM_LIT>",
"]",
";",
"int",
"n_filled",
"=",
"<NUM_LIT>",
";",
"int",
"first_slot",
"=",
"<NUM_LIT>",
";",
"for",
"(",
... |
GCC | h8300 | MD | next_suggestion | MPU | 3,742 | [
"[",
"(",
"parallel",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
":",
"SI",
"(",
"lshiftrt",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")"... |
GCC | h8300 | CPP | program_repair | MPU | 3,743 | [
"<FIXS>",
"if",
"(",
"satisfies_constraint_G",
"(",
"src",
")",
")",
"<FIXE>"
] | [
"if",
"(",
"REG_P",
"(",
"src",
")",
")",
"return",
"<NUM_LIT>",
";",
"<BUGS>",
"if",
"(",
"CONST_DOUBLE_OK_FOR_LETTER_P",
"(",
"src",
",",
"'",
"G",
"'",
")",
")",
"<BUGE>",
"return",
"<NUM_LIT>",
";",
"return",
"<NUM_LIT>",
";"
] |
LLVM | ARM | CPP | code_generation | CPU | 3,744 | [
"StringRef",
"getPassName",
"(",
")",
"const",
"override",
"{",
"return",
"<STR_LIT>",
"ARM MLA / MLS expansion pass",
"<STR_LIT>",
";",
"}"
] | [
"getPassName",
"-",
"Return",
"a",
"nice",
"clean",
"name",
"for",
"a",
"pass",
"."
] |
LLVM | X86 | CPP | stmt_completion | CPU | 3,745 | [
">",
"<NUM_LIT>",
")",
"{"
] | [
"SDValue",
"BC",
"=",
"peekThroughBitcasts",
"(",
"V",
")",
";",
"if",
"(",
"(",
"V",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"BUILD_VECTOR",
"&&",
"V",
".",
"hasOneUse",
"(",
")",
")",
"||",
"(",
"V",
".",
"getOpcode",
"(",
")",
"==",
"IS... |
LLVM | LoongArch | CPP | stmt_completion | CPU | 3,746 | [
",",
"DL",
",",
"ResTy",
")",
";"
] | [
"EVT",
"ResTy",
"=",
"Node",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
";",
"auto",
"*",
"CImm",
"=",
"cast",
"<",
"ConstantSDNode",
">",
"(",
"Node",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
";",
"if",
"(",
"!",
"isUInt",
"<",
"N",
">",
... |
GCC | ia64 | MD | next_suggestion | CPU | 3,747 | [
"rtx",
"rh",
"=",
"gen_highpart",
"(",
"DImode",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")"
] | [
"<STR_LIT>",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
"{",
"HOST_WIDE_INT",
"shift",
"=",
"INTVAL",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"rtx",
"rl",
"=",
"gen_lowpart",
"(",
"DImode",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")"
] |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 3,748 | [
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
";"
] | [
"let",
"OperandType",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"sw",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"OperandType",
"{",
"<NUM_LIT>",
"}",
"=",
"sw",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"Switches",
"{",
"<NUM_LIT>",
"-",
"<NUM_LI... |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 3,749 | [
"<NUM_LIT>",
";"
] | [
"def",
"SwitchVal",
"{",
"bits",
"<",
"<NUM_LIT>",
">",
"SW_DOUBLE_AND_ROUND32",
"=",
"<NUM_LIT>",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"SW_ACC_FP32",
"=",
"<NUM_LIT>",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"SW_UPPER32",
"=",
"<NUM_LIT>",
";",
"bits",
"<",
"<NU... |
LLVM | BPF | CPP | stmt_completion | Virtual ISA | 3,750 | [
"BPFISD::Wrapper",
"<STR_LIT>",
";"
] | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<STR_LIT>",
"BPFISD::RET_FLAG",
"<STR_LIT>",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<STR_LIT>",
"BPFISD::CALL",
"<STR_LIT>",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"... |
GCC | i386 | CPP | stmt_completion | CPU | 3,751 | [
"_",
"m256d",
"_",
"_",
"A",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_cvttpd_epi32",
"(",
"_"
] |
GCC | s390 | CPP | stmt_completion | MPU | 3,752 | [
";"
] | [
"if",
"(",
"GENERAL_REGNO_P",
"(",
"new",
"_",
"reg",
")",
"&&",
"!",
"call_used_regs",
"[",
"new",
"_",
"reg",
"]",
"&&",
"cfun_gpr_save_slot",
"(",
"new",
"_",
"reg",
")",
"==",
"SAVE_SLOT_NONE",
")",
"return",
"false",
";",
"return",
"true"
] |
GCC | i386 | CPP | stmt_completion | CPU | 3,753 | [
",",
"_",
"_",
"m128d",
"_",
"_",
"B",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_cmpord_sd",
"(",
"_",
"_",
"m128d",
"_",
"_",
"A"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 3,754 | [
"}"
] | [
"void",
"addMem256Operands",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"N",
")",
"const",
"{",
"addMemOperands",
"(",
"Inst",
",",
"N",
")",
";"
] |
GCC | m68k | MD | next_suggestion | MPU | 3,755 | [
"<STR_LIT>",
")"
] | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
GCC | rs6000 | CPP | program_repair | CPU | 3,756 | [
"<FIXS>",
"&&",
"(",
"ALTIVEC_OR_VSX_VECTOR_MODE",
"(",
"elt_mode",
")",
"<FIXE>",
"<FIXS>",
"if",
"(",
"USE_ALTIVEC_FOR_ARG_P",
"(",
"cum",
",",
"elt_mode",
",",
"named",
")",
")",
"<FIXE>",
"<FIXS>",
"cum",
"->",
"vregno",
"+=",
"n_elts",
";",
"<FIXE>"
] | [
"#",
"endifif",
"(",
"TARGET_ALTIVEC_ABI",
"<BUGS>",
"&&",
"(",
"ALTIVEC_OR_VSX_VECTOR_MODE",
"(",
"mode",
")",
"<BUGE>",
"||",
"(",
"type",
"&&",
"TREE_CODE",
"(",
"type",
")",
"==",
"VECTOR_TYPE",
"&&",
"int_size_in_bytes",
"(",
"type",
")",
"==",
"<NUM_LIT>... |
GCC | tilepro | MD | stmt_completion | VLIW | 3,757 | [
")",
")",
")"
] | [
"if",
"(",
"memory_operand",
"(",
"op",
",",
"mode",
")",
")",
"return",
"nonautoinc_operand",
"(",
"XEXP",
"(",
"op",
",",
"<NUM_LIT>",
")",
",",
"GET_MODE",
"(",
"XEXP",
"(",
"op",
",",
"<NUM_LIT>"
] |
LLVM | ARM | TD | program_repair | CPU | 3,758 | [
"<FIXS>",
"(",
"COPY_TO_REGCLASS",
"(",
"VCVTBDH",
"(",
"IMPLICIT_DEF",
")",
",",
"DPR",
":",
"$",
"Dm",
")",
",",
"HPR",
")",
">",
",",
"<FIXE>",
"<FIXS>",
"(",
"i32",
"(",
"COPY_TO_REGCLASS",
"(",
"VCVTBDH",
"(",
"IMPLICIT_DEF",
")",
",",
"DPR",
":",... | [
"}",
"def",
":",
"FullFP16Pat",
"(",
"f16",
"(",
"fpround",
"DPR",
":",
"$",
"Dm",
")",
")",
",",
"<BUGS>",
"(",
"COPY_TO_REGCLASS",
"(",
"VCVTBDH",
"DPR",
":",
"$",
"Dm",
")",
",",
"HPR",
")",
">",
",",
"<BUGE>",
"Requires",
"[",
"HasFPARMv8",
","... |
GCC | rs6000 | CPP | code_generation | CPU | 3,759 | [
"void",
"rs6000_emit_swdiv",
"(",
"rtx",
"dst",
",",
"rtx",
"n",
",",
"rtx",
"d",
",",
"bool",
"not",
"e_p",
")",
"{",
"machine_mode",
"mode",
"=",
"GET_MODE",
"(",
"dst",
")",
";",
"rtx",
"one",
",",
"x0",
",",
"e0",
",",
"x1",
",",
"xprev",
","... | [
"Newton-Raphson",
"approximation",
"of",
"floating",
"point",
"divide",
"DST",
"=",
"N/D",
".",
"If",
"NOTE_P",
",",
"add",
"a",
"reg_note",
"saying",
"that",
"this",
"was",
"a",
"division",
".",
"Support",
"both",
"scalar",
"and",
"vector",
"divide",
".",
... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 3,760 | [
"(",
")",
"-",
"NumElements",
";"
] | [
"allocateSpecialEntryInputVGPRs",
"(",
"CCInfo",
",",
"MF",
",",
"*",
"TRI",
",",
"*",
"Info",
")",
";",
"allocateHSAUserSGPRs",
"(",
"CCInfo",
",",
"MF",
",",
"*",
"TRI",
",",
"*",
"Info",
")",
";",
"}",
"if",
"(",
"IsKernel",
")",
"{",
"analyzeFormal... |
LLVM | Hexagon | TD | stmt_completion | DSP | 3,761 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"prefersSl... |
LLVM | ARM | CPP | next_suggestion | CPU | 3,762 | [
"case",
"ARM",
"::",
"fixup_t2_ldst_pcrel_12",
":"
] | [
"return",
"<NUM_LIT>",
";",
"case",
"FK_Data_2",
":",
"return",
"<NUM_LIT>",
";",
"case",
"FK_Data_4",
":",
"return",
"<NUM_LIT>",
";",
"case",
"ARM",
"::",
"fixup_arm_thumb_bcc",
":",
"case",
"ARM",
"::",
"fixup_arm_thumb_cp",
":",
"case",
"ARM",
"::",
"fixup... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 3,763 | [
"::",
"DIVW",
")",
",",
"Div",
")",
".",
"addReg",
"(",
"ActualNegSizeReg",
")",
".",
"addReg",
"(",
"ScratchReg",
")",
";"
] | [
"const",
"bool",
"isPPC64",
"=",
"Subtarget",
".",
"isPPC64",
"(",
")",
";",
"MachineFunction",
"*",
"MF",
"=",
"MBB",
"->",
"getParent",
"(",
")",
";",
"const",
"TargetInstrInfo",
"*",
"TII",
"=",
"Subtarget",
".",
"getInstrInfo",
"(",
")",
";",
"DebugL... |
GCC | aarch64 | CPP | stmt_completion | CPU | 3,764 | [
")",
")",
")",
"return",
"PAD_DOWNWARD",
";"
] | [
"if",
"(",
"!",
"BYTES_BIG_ENDIAN",
")",
"return",
"PAD_UPWARD",
";",
"if",
"(",
"type",
"?",
"(",
"INTEGRAL_TYPE_P",
"(",
"type",
")",
"||",
"SCALAR_FLOAT_TYPE_P",
"(",
"type",
")",
"||",
"POINTER_TYPE_P",
"(",
"type",
")",
")",
":",
"(",
"SCALAR_INT_MODE... |
LLVM | X86 | CPP | next_suggestion | CPU | 3,765 | [
"return",
"SDValue",
"(",
")",
";"
] | [
"if",
"(",
"N",
"->",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"SRA",
")",
"if",
"(",
"SDValue",
"V",
"=",
"combineShiftRightArithmetic",
"(",
"N",
",",
"DAG",
")",
")",
"return",
"V",
";",
"if",
"(",
"N",
"->",
"getOpcode",
"(",
")",
"==",
"ISD... |
LLVM | PowerPC | TD | stmt_completion | CPU | 3,766 | [
"=",
"<STR_LIT>",
";"
] | [
"def",
"memrix16",
":",
"Operand",
"<",
"iPTR",
">",
"{",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"dispRIX16",
":",
"$",
"imm",
",",
"ptr_rc_nor0",
":",
"$",
"reg",
")",
";",
"let",
"EncoderMethod",
"=",
"<... |
LLVM | MOS | CPP | stmt_completion | MPU | 3,767 | [
")",
";"
] | [
"TargetRegistry",
"::",
"RegisterMCInstrInfo",
"(",
"getTheMOSTarget",
"(",
")",
",",
"createMOSMCInstrInfo",
")",
";",
"TargetRegistry",
"::",
"RegisterMCRegInfo",
"(",
"getTheMOSTarget",
"(",
")",
",",
"createMOSMCRegisterInfo",
")",
";",
"TargetRegistry",
"::",
"Re... |
LLVM | AArch64 | TD | next_suggestion | CPU | 3,768 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"idx",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"idx",
";"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 3,769 | [
"}"
] | [
"bool",
"ARMLowOverheadLoops",
"::",
"RevertLoopDec",
"(",
"MachineInstr",
"*",
"MI",
")",
"const",
"{",
"LLVM_DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"ARM Loops: Reverting to sub: ",
"<STR_LIT>",
"<<",
"*",
"MI",
")",
";",
"MachineBasicBlock",
"*",
"M... |
GCC | rs6000 | MD | next_suggestion | CPU | 3,770 | [
"rs6000_scale_v2df",
"(",
"op0",
",",
"op0",
",",
"-",
"scale",
")"
] | [
"emit_insn",
"(",
"gen_vsx_xvcvuxddp",
"(",
"op0",
",",
"op1",
")",
")",
"if",
"(",
"scale",
"!",
"=",
"<NUM_LIT>",
")"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 3,771 | [
"}"
] | [
"MachineFunction",
"&",
"MF",
"=",
"*",
"MI",
".",
"getMF",
"(",
")",
";",
"for",
"(",
"unsigned",
"i",
"=",
"MI",
".",
"getDesc",
"(",
")",
".",
"getNumOperands",
"(",
")",
"+",
"MI",
".",
"getDesc",
"(",
")",
".",
"getNumImplicitUses",
"(",
")",
... |
GCC | i386 | MD | stmt_completion | CPU | 3,772 | [
"<STR_LIT>",
")"
] | [
"[",
"(",
"QI",
"<STR_LIT>",
")",
"(",
"HI"
] |
GCC | rs6000 | MD | stmt_completion | CPU | 3,773 | [
"]",
")"
] | [
"(",
"define_mode_iterator",
"VI2",
"[",
"V4SI",
"V8HI",
"V16QI",
"V2DI"
] |
GCC | msp430 | CPP | next_suggestion | MPU | 3,774 | [
"}"
] | [
"char",
"*",
"msp430_dirname",
"(",
"char",
"*",
"path",
")",
"{",
"int",
"last_elem",
"=",
"strlen",
"(",
"path",
")",
"-",
"<NUM_LIT>",
";",
"int",
"i",
"=",
"last_elem",
"-",
"(",
"IS_DIR_SEPARATOR",
"(",
"path",
"[",
"last_elem",
"]",
")",
"?",
"... |
GCC | arm | CPP | next_suggestion | CPU | 3,775 | [
"param_sched_autopref_queue_depth",
"=",
"max_insn_queue_index",
"+",
"<NUM_LIT>",
";"
] | [
"if",
"(",
"arm_fp16_inst",
")",
"{",
"if",
"(",
"arm_fp16_format",
"==",
"ARM_FP16_FORMAT_ALTERNATIVE",
")",
"error",
"(",
"<STR_LIT>",
"selected fp16 options are incompatible",
"<STR_LIT>",
")",
";",
"arm_fp16_format",
"=",
"ARM_FP16_FORMAT_IEEE",
";",
"}",
"arm_ld_sc... |
LLVM | Hexagon | TD | next_suggestion | DSP | 3,776 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P0",
"]",
... |
GCC | rs6000 | MD | stmt_completion | CPU | 3,777 | [
")",
"]",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V2DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"float_extend",
":",
"V2DF",
"(",
"vec_select",
":",
"V2SF",
"(",
"match_operand",
":",
"V4SF",
"<NUM_LIT>",
"<STR_LIT>",
"<ST... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 3,778 | [
"RegBankInfo",
".",
"reset",
"(",
"RBI",
")",
";"
] | [
"InlineAsmLoweringInfo",
".",
"reset",
"(",
"new",
"InlineAsmLowering",
"(",
"getTargetLowering",
"(",
")",
")",
")",
";",
"Legalizer",
".",
"reset",
"(",
"new",
"AArch64LegalizerInfo",
"(",
"*",
"this",
")",
")",
";",
"auto",
"*",
"RBI",
"=",
"new",
"AArc... |
GCC | mips | CPP | stmt_completion | CPU | 3,779 | [
"=",
"x",
";"
] | [
"static",
"void",
"mips_multi_set_operand",
"(",
"unsigned",
"int",
"i",
",",
"unsigned",
"int",
"op",
",",
"rtx",
"x",
")",
"{",
"mips_multi_members",
"[",
"i",
"]",
".",
"operands",
"[",
"op",
"]"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 3,780 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"imm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
GCC | m32r | CPP | stmt_completion | MPU | 3,781 | [
"X",
"'",
":"
] | [
"case",
"'",
"H",
"'",
":",
"case",
"'",
"L",
"'",
":",
"if",
"(",
"GET_CODE",
"(",
"x",
")",
"==",
"REG",
")",
"{",
"if",
"(",
"(",
"WORDS_BIG_ENDIAN",
"!=",
"<NUM_LIT>",
")",
"^",
"(",
"code",
"==",
"'",
"L",
"'",
")",
")",
"fputs",
"(",
... |
GCC | i386 | MD | stmt_completion | CPU | 3,782 | [
"<NUM_LIT>",
")",
","
] | [
"int",
"mask",
"=",
"INTVAL",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"emit_insn",
"(",
"gen_avx2_pshufhw_1",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"GEN_INT",
"(",
"(",
"(",
"mask",
">",
">",
"<NUM_LIT>... |
LLVM | PTX | CPP | next_suggestion | GPU | 3,783 | [
"}"
] | [
"if",
"(",
"MI",
"->",
"getOpcode",
"(",
")",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"{",
"RegIndex",
"=",
"<NUM_LIT>",
";",
"OpIndex",
"=",
"<NUM_LIT>",
";",
"}",
"else",
"{",
"RegIndex",
"=",
"MI",
"->",
"getNumOperands",
"(",
")",
"-",
"<NUM_LIT... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 3,784 | [
")",
";"
] | [
"MachineBasicBlock",
"::",
"iterator",
"MBBI",
"=",
"*",
"MI",
";",
"return",
"(",
"std",
"::",
"prev",
"(",
"MBBI",
")",
"==",
"PrevPushedMBBI"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 3,785 | [
"}"
] | [
"StringRef",
"getPassName",
"(",
")",
"const",
"override",
"{",
"return",
"<STR_LIT>",
"Hexagon Hardware Loop Fixup",
"<STR_LIT>",
";"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 3,786 | [
",",
"<STR_LIT>",
"]",
">",
",",
"DwarfRegAlias",
"<",
"B1",
">",
";"
] | [
"def",
"Q1",
":",
"AArch64Reg",
"<",
"<NUM_LIT>",
",",
"<STR_LIT>",
",",
"[",
"D1",
"]",
",",
"[",
"<STR_LIT>"
] |
GCC | mips | CPP | next_suggestion | CPU | 3,787 | [
"}"
] | [
"case",
"ACC_REGS",
":",
"return",
"<NUM_LIT>",
";",
"case",
"FP_REGS",
":",
"return",
"<NUM_LIT>",
";",
"case",
"COP0_REGS",
":",
"case",
"COP2_REGS",
":",
"case",
"COP3_REGS",
":",
"return",
"<NUM_LIT>",
";",
"default",
":",
"return",
"<NUM_LIT>",
";",
"}"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 3,788 | [
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"J4_cmpgti_tp0_jump_nt",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"GeneralSubRegs",
":",
"$",
"Rs16",
",",
"u5_0Imm",
":",
"$",
"II",
",",
"b30_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_3d495a39",
",",
"TypeCJ",
">",
... |
GCC | i386 | CPP | stmt_completion | CPU | 3,789 | [
"_",
"A",
",",
"_",
"_",
"M",
")",
";"
] | [
"_",
"_",
"builtin_ia32_pmovsdb256mem_mask",
"(",
"(",
"unsigned",
"long",
"long",
"*",
")",
"_",
"_",
"P",
",",
"(",
"_",
"_",
"v8si",
")",
"_"
] |
GCC | msp430 | MD | stmt_completion | MPU | 3,790 | [
")",
"]"
] | [
"(",
"match_operand",
":",
"PSI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 3,791 | [
":"
] | [
"}",
"SDValue",
"OpLHS",
",",
"OpRHS",
";",
"OpLHS",
"=",
"GeneratePerfectShuffle",
"(",
"PerfectShuffleTable",
"[",
"LHSID",
"]",
",",
"LHS",
",",
"RHS",
",",
"DAG",
",",
"dl",
")",
";",
"OpRHS",
"=",
"GeneratePerfectShuffle",
"(",
"PerfectShuffleTable",
"[... |
GCC | i386 | CPP | next_suggestion | CPU | 3,792 | [
"return",
"(",
"c2",
".",
"dispatch_priority",
"-",
"c1",
".",
"dispatch_priority",
")",
";"
] | [
"unsigned",
"int",
"dispatch_priority",
";",
"}",
"function_version_info",
";",
"const",
"function_version_info",
"c1",
"=",
"*",
"(",
"const",
"function_version_info",
"*",
")",
"v1",
";",
"const",
"function_version_info",
"c2",
"=",
"*",
"(",
"const",
"function_... |
LLVM | TPC | CPP | stmt_completion | Virtual ISA | 3,793 | [
")",
"{"
] | [
"~",
"ValueReplacer",
"("
] |
LLVM | CellSPU | TD | stmt_completion | MPU | 3,794 | [
"$",
"rB",
")",
")",
")",
")",
"]",
">",
";"
] | [
"class",
"ANDCVecInst",
"<",
"ValueType",
"vectype",
",",
"PatFrag",
"vnot_frag",
"=",
"vnot",
">",
":",
"ANDCInst",
"<",
"(",
"outs",
"VECREG",
":",
"$",
"rT",
")",
",",
"(",
"ins",
"VECREG",
":",
"$",
"rA",
",",
"VECREG",
":",
"$",
"rB",
")",
","... |
GCC | bpf | CPP | stmt_completion | Virtual ISA | 3,795 | [
";"
] | [
"static",
"inline",
"int",
"search_builtin_data",
"(",
"builtin_local_data_compare_fn",
"callback",
",",
"struct",
"cr_builtins",
"*",
"elem",
")",
"{",
"unsigned",
"int",
"i",
";",
"if",
"(",
"builtins_data",
"!=",
"NULL",
")",
"for",
"(",
"i",
"=",
"<NUM_LIT... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 3,796 | [
"if",
"(",
"ImmedCmp",
")",
"return",
"{",
"ImmedCmp",
",",
"P",
"}",
";"
] | [
"LLT",
"CmpTy",
"=",
"MRI",
".",
"getType",
"(",
"LHS",
".",
"getReg",
"(",
")",
")",
";",
"assert",
"(",
"(",
"CmpTy",
".",
"isScalar",
"(",
")",
"||",
"CmpTy",
".",
"isPointer",
"(",
")",
")",
"&&",
"<STR_LIT>",
"Expected scalar or pointer",
"<STR_LI... |
GCC | lm32 | CPP | next_suggestion | MPU | 3,797 | [
"}"
] | [
"return",
"<NUM_LIT>",
";",
"}",
"size",
"=",
"int_size_in_bytes",
"(",
"type",
")",
";",
"if",
"(",
"size",
">=",
"<NUM_LIT>",
"&&",
"size",
"<=",
"UNITS_PER_WORD",
")",
"{",
"return",
"<NUM_LIT>",
";"
] |
GCC | rs6000 | MD | next_suggestion | CPU | 3,798 | [
"}",
")"
] | [
"{",
"emit_insn",
"(",
"gen_vector_select_",
"<",
"mode",
">",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"gen_lowpart",
"(",
"<",
"MODE",
">",
"mode",
",",
"operands",
"["... |
GCC | ia64 | MD | stmt_completion | CPU | 3,799 | [
")",
")",
")",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"and",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"not",
"(",
"match_code",
"<STR_LIT>"
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.