Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
R600
TD
stmt_completion
GPU
613,000
[ "<", "<NUM_LIT>", ">", ",", "SDTCisInt", "<", "<NUM_LIT>", ">", "]", ">", ";" ]
[ "def", "ExportType", ":", "SDTypeProfile", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "[", "SDTCisFP" ]
LLVM
AMDGPU
CPP
program_repair
GPU
613,001
[ "<FIXS>", "return", "handleAssignments", "(", "B", ",", "SplitRetInfos", ",", "RetHandler", ",", "CC", ",", "F", ".", "isVarArg", "(", ")", ")", ";", "<FIXE>" ]
[ "CCAssignFn", "*", "AssignFn", "=", "TLI", ".", "CCAssignFnForReturn", "(", "CC", ",", "F", ".", "isVarArg", "(", ")", ")", ";", "AMDGPUOutgoingValueHandler", "RetHandler", "(", "B", ",", "*", "MRI", ",", "Ret", ",", "AssignFn", ")", ";", "<BUGS>", "retu...
LLVM
PowerPC
CPP
stmt_completion
CPU
613,002
[ "(", ")", ";" ]
[ "if", "(", "Reg", "<", "MinGPR", ")", "{", "MinGPR", "=", "Reg", ";", "}", "}", "else", "if", "(", "PPC", "::", "G8RCRegClass", ".", "contains", "(", "Reg", ")", ")", "{", "HasG8SaveArea", "=", "true", ";", "G8Regs", ".", "push_back", "(", "CSI", ...
GCC
loongarch
CPP
stmt_completion
CPU
613,003
[ ")", "_", "<NUM_LIT>", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "_", "m128i", "_", "_", "lsx_vssub_wu", "(", "_", "_", "m128i", "_", "<NUM_LIT>...
GCC
aarch64
MD
program_repair
CPU
613,004
[ "<FIXS>", "{", "operands", "[", "<NUM_LIT>", "]", "=", "GEN_INT", "(", "ENDIAN_LANE_N", "(", "MODE", ">", "mode", ",", "INTVAL", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", ")", "return", "<STR_LIT>", "}", "<FIXE>" ]
[ "(", "parallel", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", ")", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", "<BUGE>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
GCC
pa
MD
stmt_completion
CPU
613,005
[ ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "match_code", "<STR_LIT>" ]
LLVM
MBlaze
CPP
program_repair
MPU
613,006
[ "<FIXS>", "if", "(", "RA", "==", "UNSUPPORTED", "||", "RB", "==", "UNSUPPORTED", ")", "return", "false", ";", "instr", ".", "addOperand", "(", "MCOperand", "::", "CreateReg", "(", "RA", ")", ")", ";", "instr", ".", "addOperand", "(", "MCOperand", "::", ...
[ "break", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "<BUGS>", "instr", ".", "addOperand", "(", "MCOperand", "::", "CreateReg", "(", "getRA", "(", "insn", ")", ")", ")", ";", "instr", ".", "addOperand", "(", "MCOperand", "::", "CreateReg", "(", "ge...
LLVM
ARM
CPP
program_repair
CPU
613,007
[ "<FIXS>", "for", "(", "MachineBasicBlock", "&", "MBB", ":", "*", "MF", ")", "{", "<FIXE>", "<FIXS>", "for", "(", "MachineInstr", "&", "I", ":", "MBB", ")", "{", "if", "(", "I", ".", "isDebugValue", "(", ")", ")", "<FIXE>", "<FIXS>", "unsigned", "Opc"...
[ "adjustBBOffsetsAfter", "(", "&", "MF", "->", "front", "(", ")", ")", ";", "<BUGS>", "for", "(", "MachineFunction", "::", "iterator", "MBBI", "=", "MF", "->", "begin", "(", ")", ",", "E", "=", "MF", "->", "end", "(", ")", ";", "MBBI", "!=", "E", ...
LLVM
SPIRV
CPP
next_suggestion
Virtual ISA
613,008
[ "}" ]
[ "if", "(", "getConstantStringInfo", "(", "C", ",", "Str", ")", ")", "Anno", "=", "Str", ";", "}", "if", "(", "auto", "*", "C", "=", "dyn_cast_or_null", "<", "Constant", ">", "(", "OptAnnoVal", ")", ";", "C", "&&", "C", "->", "getNumOperands", "(", ...
LLVM
AArch64
TD
next_suggestion
CPU
613,009
[ "}" ]
[ "let", "PredicateMethod", "=", "<STR_LIT>", ";", "let", "DiagnosticType", "=", "<STR_LIT>", ";", "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
LLVM
Mips
CPP
next_suggestion
CPU
613,010
[ "Opc", "=", "Mips", "::", "SDC1", ";" ]
[ "Opc", "=", "Mips", "::", "SH", ";", "break", ";", "case", "MVT", "::", "i32", ":", "Opc", "=", "Mips", "::", "SW", ";", "break", ";", "case", "MVT", "::", "f32", ":", "Opc", "=", "Mips", "::", "SWC1", ";", "break", ";", "case", "MVT", "::", ...
GCC
aarch64
CPP
stmt_completion
CPU
613,011
[ "int", "_", "_", "b", ")", "{" ]
[ "vrshr_n_u32", "(", "uint32x2_t", "_", "_", "a", ",", "const" ]
LLVM
ARM
CPP
stmt_completion
CPU
613,012
[ ")", ")", "return", "MCDisassembler", "::", "Fail", ";" ]
[ "Rn", "|=", "fieldFromInstruction32", "(", "Insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", "<<", "<NUM_LIT>", ";", "unsigned", "Rm", "=", "fieldFromInstruction32", "(", "Insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "Rm", "|=", "fieldFromInstruction32", ...
LLVM
Mips
CPP
code_generation
CPU
613,013
[ "SDValue", "MipsTargetLowering", "::", "LowerFormalArguments", "(", "SDValue", "Chain", ",", "CallingConv", "::", "ID", "CallConv", ",", "bool", "IsVarArg", ",", "const", "SmallVectorImpl", "<", "ISD", "::", "InputArg", ">", "&", "Ins", ",", "SDLoc", "DL", ","...
[ "This", "hook", "must", "be", "implemented", "to", "lower", "the", "incoming", "(", "formal", ")", "arguments", ",", "described", "by", "the", "Ins", "array", ",", "into", "the", "specified", "DAG", "." ]
GCC
i386
CPP
stmt_completion
CPU
613,014
[ ",", "_", "_", "B", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m256", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_mask_cvtxph_ps", "(", "_", "_", "m256", "_", "_", "A",...
GCC
c6x
CPP
program_repair
VLIW
613,015
[ "<FIXS>", "emit_insn", "(", "gen_rtx_SET", "(", "cmp", ",", "gen_rtx_fmt_ee", "(", "code", ",", "SImode", ",", "op0", ",", "op1", ")", ")", ")", ";", "<FIXE>" ]
[ "cmp", "=", "gen_reg_rtx", "(", "SImode", ")", ";", "if", "(", "c6x_force_op_for_comparison_p", "(", "code", ",", "op1", ")", ")", "op1", "=", "force_reg", "(", "SImode", ",", "op1", ")", ";", "<BUGS>", "emit_insn", "(", "gen_rtx_SET", "(", "VOIDmode", "...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
613,016
[ ")", ";" ]
[ "SmallVector", "<", "MachineBasicBlock", "*", ",", "<NUM_LIT>", ">", "Succs", "(", "MBB", ".", "successors", "(", ")", ")", ";", "for", "(", "auto", "*", "Succ", ":", "Succs", ")", "if", "(", "!", "Succ", "->", "isEHPad", "(", ")", ")", "MBB", ".",...
GCC
i386
MD
program_repair
CPU
613,017
[ "<FIXS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set", "(", "attr", "<STR...
LLVM
ARM
CPP
stmt_completion
CPU
613,018
[ "*", "Subreg", ")", ";" ]
[ "SmallVector", "<", "unsigned", ",", "<NUM_LIT>", ">", "LocalUses", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "MI", "->", "getNumOperands", "(", ")", ";", "i", "!=", "e", ";", "++", "i", ")", "{", "MachineOperand", "&", "MO",...
LLVM
AArch64
TD
stmt_completion
CPU
613,019
[ "zext", ",", "VPR64", ",", "v4i32", ",", "v4i16", ">", ";" ]
[ "def", "_4s4h", ":", "NeonI_3VDW", "<", "<NUM_LIT>", ",", "u", ",", "<NUM_LIT>", ",", "opcode", ",", "asmop", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "opnode", "," ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
613,020
[ "bits", "<", "<NUM_LIT>", ">", "dest", ";" ]
[ "class", "VpuInst_MovFromHWRegG", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "RegisterClass", "Rdst", ",", "string", "asmstr", ",", "Operand", "Pred", ">", ":", "VectorInstShort", "<", "opc", ",", "asmstr", ">", "{", "let", "OutOperandList", "=", "(", ...
LLVM
ARM
TD
program_repair
CPU
613,021
[ "<FIXS>", "InstrStage", "<NUM_LIT>", ",", "[", "A9_NPipe", "]", ",", "<NUM_LIT>", ">", ",", "InstrStage", "<NUM_LIT>", ",", "[", "A9_LSUnit", "]", ">", "]", ",", "<FIXE>" ]
[ "InstrStage", "<NUM_LIT>", ",", "[", "A9_MUX0", "]", ",", "<NUM_LIT>", ">", ",", "InstrStage", "<NUM_LIT>", ",", "[", "A9_DRegsN", "]", ",", "<NUM_LIT>", ",", "Required", ">", ",", "InstrStage", "<NUM_LIT>", ",", "[", "A9_DRegsVFP", "]", ",", "<NUM_LIT>", ...
LLVM
WDC65816
CPP
stmt_completion
MPU
613,022
[ "const", "TargetMachine", "&", "TM", ")", "const", "{" ]
[ "virtual", "const", "MCSection", "*", "getExplicitSectionGlobal", "(", "const", "GlobalValue", "*", "GV", ",", "SectionKind", "Kind", ",", "Mangler", "*", "Mang", "," ]
GCC
cris
MD
stmt_completion
MPU
613,023
[ "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "minus", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>" ]
GCC
arm
MD
stmt_completion
CPU
613,024
[ ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
SystemZ
TD
next_suggestion
CPU
613,025
[ "}" ]
[ "field", "bits", "<", "<NUM_LIT>", ">", "SoftFail", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "BD2", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", ...
LLVM
AArch64
TD
next_suggestion
CPU
613,026
[ "}" ]
[ "def", "Srrr", ":", "BaseThreeOperandFPData", "<", "isNegated", ",", "isSub", ",", "FPR32", ",", "asm", ",", "[", "(", "set", "FPR32", ":", "$", "Rd", ",", "(", "node", "(", "f32", "FPR32", ":", "$", "Rn", ")", ",", "(", "f32", "FPR32", ":", "$",...
GCC
nios2
MD
stmt_completion
MPU
613,027
[ ")", ")" ]
[ "(", "ior", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
613,028
[ "BT", ".", "put", "(", "BitTracker", "::", "RegisterRef", "(", "NewR", ")", ",", "RC", ")", ";" ]
[ "unsigned", "SW", "=", "SC", ".", "width", "(", ")", ";", "if", "(", "SW", "<", "RW", "||", "(", "SW", "%", "RW", ")", "!=", "<NUM_LIT>", ")", "continue", ";", "unsigned", "Off", "=", "<NUM_LIT>", ";", "while", "(", "Off", "<=", "SW", "-", "Len...
GCC
i386
MD
next_suggestion
CPU
613,029
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "reg", "FLAGS_REG", ")", "(", "compare", "(", "not", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "set", "(", "match_operand", ":",...
GCC
ia64
MD
next_suggestion
CPU
613,030
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "neg", ":", "XF", "(", "match_operand", ":", "XF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
LLVM
CellSPU
TD
stmt_completion
MPU
613,031
[ ",", "<STR_LIT>", ",", "IntegerOp", ",", "pattern", ">", ";" ]
[ "class", "CLZInst", "<", "dag", "OOL", ",", "dag", "IOL", ",", "list", "<", "dag", ">", "pattern", ">", ":", "RRForm_1", "<", "<NUM_LIT>", ",", "OOL", ",", "IOL" ]
GCC
rs6000
MD
stmt_completion
CPU
613,032
[ "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V8HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_select", ":", "V8HI", "(", "vec_concat", ":", "V16HI", "(", "match_operand", ":", "V8HI", "<NUM_LIT>", "<STR_LIT>", "<STR...
LLVM
ARM64
TD
stmt_completion
CPU
613,033
[ "outkind", "#", "<STR_LIT>", ",", "<STR_LIT>", ",", "pattern", ">", ",", "Sched", "<", "[", "WriteV", "]", ">", "{" ]
[ "class", "BaseSIMDMixedTwoVectorTied", "<", "bit", "Q", ",", "bit", "U", ",", "bits", "<", "<NUM_LIT>", ">", "size", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "RegisterOperand", "inreg", ",", "RegisterOperand", "outreg", ",", "string", "asm", ",", ...
LLVM
MOS
CPP
stmt_completion
MPU
613,034
[ "::", "Asm", ":" ]
[ "switch", "(", "PrintHexStyle", ")", "{", "case", "HexStyle", "::", "C", ":", "return", "format", "(", "<STR_LIT>", "$%", "<STR_LIT>", "PRIx64", ",", "Value", ")", ";", "case", "HexStyle" ]
GCC
rs6000
CPP
stmt_completion
CPU
613,035
[ "as_m64", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m64", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_set_pi32", "(", "int", "_", "_", "i1", ",", "int", "_", ...
LLVM
ARM
CPP
stmt_completion
CPU
613,036
[ "LaneIndex", "<=", "<NUM_LIT>", ";" ]
[ "if", "(", "!", "isSingleSpacedVectorIndexed", "(", ")", ")", "return", "false", ";", "return", "VectorList", ".", "Count", "==", "<NUM_LIT>", "&&", "VectorList", "." ]
LLVM
PowerPC
CPP
stmt_completion
CPU
613,037
[ ";" ]
[ "SmallSet", "<", "MachineBasicBlock", "*", ",", "<NUM_LIT>", ">", "Visited", ";", "SmallVector", "<", "MachineBasicBlock", "*", ",", "<NUM_LIT>", ">", "Preds", ";", "bool", "CheckPreds", ";", "if", "(", "I", "==", "MBB", "->", "begin", "(", ")", ")", "{"...
GCC
iq2000
MD
next_suggestion
CPU
613,038
[ "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "]", ")" ]
[ "(", "not", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")" ]
GCC
h8300
MD
stmt_completion
MPU
613,039
[ "]", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ashift", ":", "SI", "(", "zero_extend", ":", "SI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "const_int", "<NUM...
LLVM
AArch64
TD
stmt_completion
CPU
613,040
[ "Imm1_32Operand", ";" ]
[ "def", "vecshiftR64Narrow", ":", "Operand", "<", "i32", ">", ",", "ImmLeaf", "<", "i32", ",", "[", "{", "return", "(", "(", "(", "uint32_t", ")", "Imm", ")", ">", "<NUM_LIT>", ")", "&", "&", "(", "(", "(", "uint32_t", ")", "Imm", ")", "<", "<NUM_...
GCC
mips
CPP
next_suggestion
CPU
613,041
[ "}" ]
[ "if", "(", "mode", "!=", "MAX_MACHINE_MODE", "&&", "MSA_SUPPORTED_MODE_P", "(", "mode", ")", ")", "return", "<NUM_LIT>", ";", "return", "mips_symbol_insns_1", "(", "type", ",", "mode", ")", "*", "(", "TARGET_MIPS16", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ")", ...
GCC
alpha
MD
stmt_completion
MPU
613,042
[ "match_code", "<STR_LIT>", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "if_then_else", "(" ]
LLVM
Mips
CPP
stmt_completion
CPU
613,043
[ ")", "const", "{" ]
[ "bool", "MipsInstructionSelector", "::", "isRegInGprb", "(", "Register", "Reg", ",", "MachineRegisterInfo", "&", "MRI" ]
GCC
arm
MD
next_suggestion
CPU
613,044
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "float", ":", "SF", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
GCC
alpha
MD
next_suggestion
MPU
613,045
[ "<STR_LIT>", ")" ]
[ "(", "sign_extend", ":", "DI", "(", "plus", ":", "SI", "(", "ashift", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_oper...
GCC
i386
CPP
program_repair
CPU
613,046
[ "<FIXS>", "ix86_function_value_1", "(", "const_tree", "valtype", ",", "const_tree", "fntype_or_decl", ",", "<FIXE>", "<FIXS>", "const_tree", "fn", ",", "fntype", ";", "<FIXE>" ]
[ "}", "static", "rtx", "<BUGS>", "ix86_function_value_1", "(", "tree", "valtype", ",", "tree", "fntype_or_decl", ",", "<BUGE>", "enum", "machine_mode", "or", "ig_mode", ",", "enum", "machine_mode", "mode", ")", "{", "<BUGS>", "tree", "fn", ",", "fntype", ";", ...
GCC
i386
CPP
next_suggestion
CPU
613,047
[ "return", "_", "mm_cvtpi16_ps", "(", "_", "_", "A", ")", ";" ]
[ "_", "_", "sign", "=", "_", "_", "builtin_ia32_pcmpgtb", "(", "(", "_", "_", "v8qi", ")", "<NUM_LIT>", "LL", ",", "(", "_", "_", "v8qi", ")", "_", "_", "A", ")", ";", "_", "_", "A", "=", "(", "_", "_", "m64", ")", "_", "_", "builtin_ia32_punp...
GCC
alpha
MD
next_suggestion
MPU
613,048
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI...
LLVM
AAP
CPP
stmt_completion
MPU
613,049
[ ";" ]
[ "addPass", "(", "createAAPISelDag", "(", "getAAPTargetMachine", "(", ")", ",", "getOptLevel", "(", ")", ")", ")", ";", "return", "false" ]
LLVM
ARM
CPP
stmt_completion
CPU
613,050
[ "&&", "<STR_LIT>", "Unsupported operand size", "<STR_LIT>", ")", ";" ]
[ "StructType", "*", "RetTy", "=", "StructType", "::", "get", "(", "Ctx", ",", "{", "ArgTy", ",", "ArgTy", "}", ",", "true", ")", ";", "Register", "RetRegs", "[", "]", "=", "{", "MRI", ".", "createGenericVirtualRegister", "(", "LLT", "::", "scalar", "(",...
LLVM
Hexagon
TD
stmt_completion
DSP
613,051
[ "=", "<NUM_LIT>", ";" ]
[ "def", "J4_cmpgtn1_f_jumpnv_t", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Ns8", ",", "n1Const", ":", "$", "n1", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_bd8382d1", ",", "TypeNCJ", ">", ",", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
613,052
[ "BV", ",", "unsigned", "Reg", ")", "{" ]
[ "static", "void", "addRegUnits", "(", "const", "SIRegisterInfo", "&", "TRI", ",", "BitVector", "&" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
613,053
[ "auto", "next", "=", "MakeALUClause", "(", "MBB", ",", "I", ")", ";" ]
[ "bool", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "override", "{", "const", "R600Subtarget", "&", "ST", "=", "MF", ".", "getSubtarget", "<", "R600Subtarget", ">", "(", ")", ";", "TII", "=", "ST", ".", "getInstrInfo", "(", ")", ";", ...
GCC
mips
MD
next_suggestion
CPU
613,054
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "minus", ":", "ANYF", "(", "mult", ":", "ANYF", "(", "match_operand", ":", "ANYF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "ANYF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "ANYF", "<NUM_L...
LLVM
AMDGPU
CPP
program_repair
GPU
613,055
[ "<FIXS>", "if", "(", "Size", ">=", "maxSizeForAddrSpace", "(", "ST", ",", "AddrSpace", ",", "Opc", ")", ")", "<FIXE>" ]
[ "return", "false", ";", "unsigned", "AddrSpace", "=", "Query", ".", "Types", "[", "<NUM_LIT>", "]", ".", "getAddressSpace", "(", ")", ";", "<BUGS>", "if", "(", "Size", ">=", "maxSizeForAddrSpace", "(", "AddrSpace", ",", "true", ")", ")", "<BUGE>", "return"...
LLVM
GBZ80
CPP
stmt_completion
MPU
613,056
[ "{" ]
[ "unsigned", "getCalleeSavedFrameSize", "(", ")" ]
LLVM
Sparc
TD
stmt_completion
CPU
613,057
[ "$", "T", ",", "f32", ":", "$", "F", ",", "imm", ":", "$", "Cond", ")", ")", "]", ">", ";" ]
[ "def", "SELECT_CC_FP_FCC", ":", "Pseudo", "<", "(", "outs", "FPRegs", ":", "$", "dst", ")", ",", "(", "ins", "FPRegs", ":", "$", "T", ",", "FPRegs", ":", "$", "F", ",", "i32imm", ":", "$", "Cond", ")", ",", "<STR_LIT>", ",", "[", "(", "set", "f...
GCC
i386
MD
next_suggestion
CPU
613,058
[ "DONE" ]
[ "{", "if", "(", "CONST_INT_P", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", "ix86_expand_vector_set", "(", "TARGET_MMX_WITH_SSE", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "INTVAL", "(", "operands", "[", "<NUM_...
LLVM
Patmos
CPP
next_suggestion
VLIW
613,059
[ "}" ]
[ "virtual", "const", "TargetFrameLowering", "*", "getFrameLowering", "(", ")", "const", "{", "return", "&", "FrameLowering", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
613,060
[ "return", "true", ";" ]
[ "SMLoc", "S", "=", "Parser", ".", "getTok", "(", ")", ".", "getLoc", "(", ")", ";", "if", "(", "getLexer", "(", ")", ".", "getKind", "(", ")", "==", "AsmToken", "::", "String", ")", "{", "Val", "=", "Parser", ".", "getTok", "(", ")", ".", "getS...
LLVM
Hexagon
CPP
stmt_completion
DSP
613,061
[ ";" ]
[ "if", "(", "II", "&&", "(", "II", "->", "getIntrinsicID", "(", ")", "==", "Intrinsic", "::", "hexagon_V6_hi", "||", "II", "->", "getIntrinsicID", "(", ")", "==", "Intrinsic", "::", "hexagon_V6_lo", ")", ")", "{", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<...
LLVM
ARM
TD
stmt_completion
CPU
613,062
[ ",", "<NUM_LIT>", ">", "]", ">", ";" ]
[ "def", "SDTARMVMULL", ":", "SDTypeProfile", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "[", "SDTCisInt", "<", "<NUM_LIT>", ">", ",", "SDTCisInt", "<", "<NUM_LIT>", ">", ",", "SDTCisSameAs", "<", "<NUM_LIT>" ]
LLVM
Hexagon
CPP
program_repair
DSP
613,063
[ "<FIXS>", "std", "::", "string", "R1", "=", "r", "+", "utostr", "(", "RegPairNum", "+", "<NUM_LIT>", ")", ";", "<FIXE>", "<FIXS>", "std", "::", "string", "R2", "=", "r", "+", "utostr", "(", "RegPairNum", ")", ";", "<FIXE>" ]
[ "case", "Hexagon", "::", "A2_tfrpf", ":", "{", "MCOperand", "&", "MO", "=", "Inst", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "unsigned", "int", "RegPairNum", "=", "RI", "->", "getEncodingValue", "(", "MO", ".", "getReg", "(", ")", ")", ";", "<BUG...
LLVM
ARM
TD
stmt_completion
CPU
613,064
[ "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "lane", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Rn", "{", "<NUM_LIT>" ]
GCC
i386
CPP
program_repair
CPU
613,065
[ "<FIXS>", "if", "(", "ix86_static_chain_on_stack", ")", "red_offset", "-=", "UNITS_PER_WORD", ";", "<FIXE>" ]
[ "else", "if", "(", "stack_realign_fp", ")", "red_offset", "-=", "crtl", "->", "stack_alignment_needed", "/", "BITS_PER_UNIT", "<BUGS>", "UNITS_PER_WORD", ";", "<BUGE>", "if", "(", "frame_pointer_needed", ")", "red_offset", "-=", "UNITS_PER_WORD", ";" ]
GCC
rs6000
MD
next_suggestion
CPU
613,066
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "parallel", "[", "(", "set", "(", "match_operand", ":", "VI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "unspec", "[", "(", "const_int", "<NUM_LIT>", ")", "]...
LLVM
PowerPC
TD
program_repair
CPU
613,067
[ "<FIXS>", "def", "ADJCALLSTACKDOWN", ":", "Pseudo", "(", "outs", ")", ",", "(", "ins", "u16imm", ":", "$", "amt", ")", ",", "<STR_LIT>", ",", "<FIXE>", "<FIXS>", "def", "ADJCALLSTACKUP", ":", "Pseudo", "(", "outs", ")", ",", "(", "ins", "u16imm", ":", ...
[ "let", "hasCtrlDep", "=", "<NUM_LIT>", "in", "{", "let", "Defs", "=", "[", "R1", "]", ",", "Uses", "=", "[", "R1", "]", "in", "{", "<BUGS>", "def", "ADJCALLSTACKDOWN", ":", "Pseudo", "(", "outs", ")", ",", "(", "ins", "u16imm", ":", "$", "amt", "...
GCC
m32c
MD
stmt_completion
MPU
613,068
[ ")", "]" ]
[ "(", "div", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR...
GCC
sparc
CPP
code_generation
CPU
613,069
[ "static", "void", "sparc_print_operand_address", "(", "FILE", "*", "file", ",", "machine_mode", ",", "rtx", "x", ")", "{", "rtx", "base", ",", "index", "=", "<NUM_LIT>", ";", "int", "offset", "=", "<NUM_LIT>", ";", "rtx", "addr", "=", "x", ";", "if", "...
[ "Implement", "TARGET_PRINT_OPERAND_ADDRESS", "." ]
LLVM
SystemZ
TD
stmt_completion
CPU
613,070
[ "=", "I2", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "I2", ";", "bits", "<", "<NUM_LIT>", ">", "I3", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}...
GCC
arm
CPP
next_suggestion
CPU
613,071
[ "}" ]
[ "vld3_lane_bf16", "(", "const", "bfloat16_t", "*", "_", "_", "a", ",", "bfloat16x4x3_t", "_", "_", "b", ",", "const", "int", "_", "_", "c", ")", "{", "union", "{", "bfloat16x4x3_t", "_", "_", "i", ";", "_", "_", "builtin_neon_ei", "_", "_", "o", ";...
LLVM
ARM
CPP
stmt_completion
CPU
613,072
[ ";" ]
[ "Base", "=", "N", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "}", "else", "{", "Base", "=", "N", ";", "}", "OffImm", "=", "CurDAG", "->", "getTargetConstant", "(", "<NUM_LIT>", ",", "SDLoc", "(", "N", ")", ",", "MVT", "::", "i32", ")", ";", "...
GCC
s390
CPP
code_generation
MPU
613,073
[ "static", "rtx", "restore_gprs", "(", "rtx", "base", ",", "int", "offset", ",", "int", "first", ",", "int", "last", ")", "{", "rtx", "addr", ",", "insn", ";", "addr", "=", "plus_constant", "(", "Pmode", ",", "base", ",", "offset", ")", ";", "addr", ...
[ "Generate", "insn", "to", "restore", "registers", "FIRST", "to", "LAST", "from", "the", "register", "save", "area", "located", "at", "offset", "OFFSET", "relative", "to", "register", "BASE", "." ]
LLVM
GBZ80
CPP
stmt_completion
MPU
613,074
[ "MVT", "::", "i16", ")", ";" ]
[ "int", "FI", "=", "cast", "<", "FrameIndexSDNode", ">", "(", "Op", ")", "->", "getIndex", "(", ")", ";", "SDValue", "Result", "=", "DAG", ".", "getTargetFrameIndex", "(", "FI", "," ]
GCC
rs6000
MD
stmt_completion
CPU
613,075
[ "V16QI", "<STR_LIT>", ")" ]
[ "(", "define_mode_attr", "VSX_EXTRACT_PREDICATE", "[", "(" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
613,076
[ "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getImm", "(", ")", ")", ";" ]
[ "static", "MCInst", "lowerRIHigh", "(", "const", "MachineInstr", "*", "MI", ",", "unsigned", "Opcode", ")", "{", "if", "(", "MI", "->", "isCompare", "(", ")", ")", "return", "MCInstBuilder", "(", "Opcode", ")", ".", "addReg", "(", "<STR_LIT>", "::", "<ST...
LLVM
ARM
CPP
stmt_completion
CPU
613,077
[ ",", "TRI", ")", ";" ]
[ "if", "(", "ARM", "::", "QQPRRegClass", ".", "hasSubClassEq", "(", "RC", ")", ")", "{", "if", "(", "Align", ">=", "<NUM_LIT>", "&&", "getRegisterInfo", "(", ")", ".", "canRealignStack", "(", "MF", ")", ")", "{", "AddDefaultPred", "(", "BuildMI", "(", "...
LLVM
AArch64
CPP
program_repair
CPU
613,078
[ "<FIXS>", "MVT", "RetVT", "=", "VT", ";", "if", "(", "I", "->", "hasOneUse", "(", ")", ")", "{", "if", "(", "const", "auto", "*", "ZE", "=", "dyn_cast", "ZExtInst", ">", "(", "I", "->", "use_begin", "(", ")", "->", "getUser", "(", ")", ")", ")"...
[ "return", "false", ";", "bool", "WantZExt", "=", "true", ";", "<BUGS>", "if", "(", "I", "->", "hasOneUse", "(", ")", "&&", "isa", "SExtInst", ">", "(", "I", "->", "use_begin", "(", ")", "->", "getUser", "(", ")", ")", ")", "WantZExt", "=", "false",...
LLVM
ARM
TD
stmt_completion
CPU
613,079
[ "WriteVST4", "]", ">", ";" ]
[ "def", "VST2q32Pseudo", ":", "VSTQQPseudo", "<", "IIC_VST2x2", ">", ",", "Sched", "<", "[" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
613,080
[ "}" ]
[ "MachineBasicBlock", "&", "getBlock", "(", ")", "const", "{", "return", "Block", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
613,081
[ "&", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "Mask", "[", "<NUM_LIT>", "]", "==", "-", "<NUM_LIT>", "||", "Mask", "[", "<NUM_LIT>", "]", "==", "-", "<NUM_LIT>", ")", "return", "true", ";", "return", "(", "Mask", "[", "<NUM_LIT>", "]", "&", "<NUM_LIT>", ")", "==", "(", "Mask", "[", ...
GCC
arm
MD
stmt_completion
CPU
613,082
[ "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(" ]
GCC
i386
MD
stmt_completion
CPU
613,083
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "float", ":", "SF", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", ...
LLVM
Hexagon
TD
next_suggestion
DSP
613,084
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
613,085
[ "<STR_LIT>", ":", "SSNs", "[", "RMW", "->", "getSyncScopeID", "(", ")", "]", ";" ]
[ "Ctx", ".", "getSyncScopeNames", "(", "SSNs", ")", ";", "StringRef", "MemScope", "=", "SSNs", "[", "RMW", "->", "getSyncScopeID", "(", ")", "]", ".", "empty", "(", ")", "?", "<STR_LIT>", "system" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
613,086
[ "}" ]
[ "if", "(", "auto", "FI", "=", "dyn_cast", "<", "FrameIndexSDNode", ">", "(", "N", ")", ")", "{", "SDValue", "TFI", "=", "CurDAG", "->", "getTargetFrameIndex", "(", "FI", "->", "getIndex", "(", ")", ",", "FI", "->", "getValueType", "(", "<NUM_LIT>", ")"...
LLVM
AMDGPU
CPP
stmt_completion
GPU
613,087
[ "]", "=", "PtrMapping", ";" ]
[ "const", "ValueMapping", "*", "ValMapping", ";", "const", "ValueMapping", "*", "PtrMapping", ";", "const", "RegisterBank", "*", "PtrBank", "=", "getRegBank", "(", "PtrReg", ",", "MRI", ",", "*", "TRI", ")", ";", "if", "(", "PtrBank", "==", "&", "AMDGPU", ...
LLVM
Hexagon
TD
next_suggestion
DSP
613,088
[ "let", "isExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
GCC
ia64
MD
stmt_completion
CPU
613,089
[ "<STR_LIT>", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "and", "(", "match_operand", "<NUM_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
613,090
[ ")", ")", ".", "addReg", "(", "MFI", "->", "getStackPtrOffsetReg", "(", ")", ")", ".", "addImm", "(", "<NUM_LIT>", ")", ".", "addMemOperand", "(", "MMO", ")", ";" ]
[ "MachineMemOperand", "*", "MMO", "=", "MF", "->", "getMachineMemOperand", "(", "PtrInfo", ",", "MachineMemOperand", "::", "MOStore", ",", "Size", ",", "Align", ")", ";", "unsigned", "SpillSize", "=", "TRI", "->", "getSpillSize", "(", "*", "RC", ")", ";", "...
LLVM
SystemZ
TD
next_suggestion
CPU
613,091
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "M5", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "I4", ";", "let", "Inst", "{", "<NUM_L...
LLVM
Mips
CPP
next_suggestion
CPU
613,092
[ "}" ]
[ "unsigned", "SType", "=", "<NUM_LIT>", ";", "SDLoc", "DL", "(", "Op", ")", ";", "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "MVT", "::", "Other", ",", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ",", "DAG...
LLVM
AArch64
TD
stmt_completion
CPU
613,093
[ "$", "Rt", ",", "sub_32", ")", ",", "GPR64sp", ":", "$", "Rn", ",", "GPR64", ":", "$", "Rm", ",", "ro", ".", "Xext", ":", "$", "extend", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "storeop", "GPR64", ":", "$", "Rt", ",", "(", "ro", ".", "Xpat", "GPR64sp", ":", "$", "Rn", ",", "GPR64", ":", "$", "Rm", ",", "ro", ".", "Xext", ":", "$", "extend", ")", ")", ",", "(", "STRX", "(", "EXTRACT_SUBRE...
LLVM
X86
TD
stmt_completion
CPU
613,094
[ "<NUM_LIT>", ",", "i16", ">", "]", ">", ";" ]
[ "def", "SDTX86Ret", ":", "SDTypeProfile", "<", "<NUM_LIT>", ",", "-", "<NUM_LIT>", ",", "[", "SDTCisVT", "<" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
613,095
[ ",", "PM", ")", ";" ]
[ "TargetPassConfig", "*", "HexagonTargetMachine", "::", "createPassConfig", "(", "PassManagerBase", "&", "PM", ")", "{", "return", "new", "HexagonPassConfig", "(", "*", "this" ]
GCC
arm
CPP
next_suggestion
CPU
613,096
[ "}" ]
[ "vmvnq_u16", "(", "uint16x8_t", "_", "_", "a", ")", "{", "return", "~", "_", "_", "a", ";" ]
GCC
rs6000
CPP
program_repair
CPU
613,097
[ "<FIXS>", "bytes_to_compare", "-=", "cmp_bytes", ";", "}", "if", "(", "equality_compare_rest", ")", "{", "src1", "=", "adjust_address", "(", "or", "ig_src1", ",", "load_mode", ",", "offset", ")", ";", "src2", "=", "adjust_address", "(", "or", "ig_src2", ",",...
[ "JUMP_LABEL", "(", "j", ")", "=", "dst_label", ";", "LABEL_NUSES", "(", "dst_label", ")", "+=", "<NUM_LIT>", ";", "offset", "+=", "cmp_bytes", ";", "<BUGS>", "bytes", "-=", "cmp_bytes", ";", "<BUGE>", "}", "if", "(", "cleanup_label", ")" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
613,098
[ "}" ]
[ "if", "(", "IsPositionIndependent", ")", "{", "SDValue", "GOT", "=", "LowerGLOBAL_OFFSET_TABLE", "(", "Sym", ",", "DAG", ")", ";", "Sym", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "dl", ",", "PtrVT", ",", "GOT", ",", "Sym", ")", ";", ...
LLVM
Hexagon
TD
next_suggestion
DSP
613,099
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewVal...