Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
Mips
CPP
next_suggestion
CPU
613,400
[ "return", "expandUlw", "(", "Inst", ",", "IDLoc", ",", "Instructions", ")", ";" ]
[ "case", "Mips", "::", "JalTwoReg", ":", "return", "expandJalWithRegs", "(", "Inst", ",", "IDLoc", ",", "Instructions", ")", ";", "case", "Mips", "::", "BneImm", ":", "case", "Mips", "::", "BeqImm", ":", "return", "expandBranchImm", "(", "Inst", ",", "IDLoc...
LLVM
Hexagon
TD
next_suggestion
DSP
613,401
[ "let", "isPredicatedNew", "=", "<NUM_LIT>", ";" ]
[ "def", "A4_pzxtbfnew", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_1ae57e39", ",", "TypeALU32_2op", ">", ",", "Enc_f...
GCC
arm
CPP
stmt_completion
CPU
613,402
[ "_", "_", "b", ",", "(", "int32x2_t", ")", "_", "_", "c", ")", ";" ]
[ "return", "(", "uint32x2_t", ")", "_", "_", "builtin_neon_vmlsv2si", "(", "(", "int32x2_t", ")", "_", "_", "a", ",", "(", "int32x2_t", ")" ]
GCC
ia64
MD
next_suggestion
CPU
613,403
[ "else", "if", "(", "MEM_P", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")" ]
[ "{", "if", "(", "REG_P", "(", "operands", "[", "<NUM_LIT>", "]", ")", "&", "&", "FR_REGNO_P", "(", "REGNO", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", ")", "operands", "[", "<NUM_LIT>", "]", "=", "gen_rtx_REG", "(", "V2SFmode", ",", "REGNO", "...
LLVM
Hexagon
TD
next_suggestion
DSP
613,404
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "n1", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "n1", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NU...
GCC
m68k
MD
next_suggestion
MPU
613,405
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
msp430
CPP
stmt_completion
MPU
613,406
[ "(", "ATTR_WAKEUP", ",", "decl", ")", ";" ]
[ "return", "is_interrupt_func", "(", "decl", ")", "&&", "has_attr" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
613,407
[ "}" ]
[ "case", "Intrinsic", "::", "amdgcn_workitem_id_z", ":", "knownBitsForWorkitemID", "(", "*", "getSubtarget", "(", ")", ",", "KB", ",", "Known", ",", "<NUM_LIT>", ")", ";", "break", ";", "case", "Intrinsic", "::", "amdgcn_mbcnt_lo", ":", "case", "Intrinsic", "::...
GCC
aarch64
CPP
stmt_completion
CPU
613,408
[ "AARCH64_FUSE_NOTHING", ";" ]
[ "return", "aarch64_tune_params", "->", "fuseable_ops", "!=" ]
GCC
rs6000
MD
stmt_completion
CPU
613,409
[ "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "CCUNS", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "compare", ":", "CCUNS", "(", "match_operand", ":", "SI" ]
LLVM
ARM
TD
stmt_completion
CPU
613,410
[ "i32imm", ":", "$", "idx", ")", ";" ]
[ "let", "ParserMatchClass", "=", "VecListOneDHWordIndexAsmOperand", ";", "let", "MIOperandInfo", "=", "(", "ops", "DPR", ":", "$", "Vd", "," ]
LLVM
X86
CPP
next_suggestion
CPU
613,411
[ "MI", "=", "BuildMI", "(", "MBB", ",", "MBBI", ",", "DL", ",", "TII", ".", "get", "(", "Opc", ")", ",", "StackPtr", ")", ".", "addReg", "(", "StackPtr", ")", ".", "addImm", "(", "ThisVal", ")", ";" ]
[ "}", "uint64_t", "ThisVal", "=", "(", "Offset", ">", "Chunk", ")", "?", "Chunk", ":", "Offset", ";", "if", "(", "ThisVal", "==", "(", "Is64BitTarget", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ")", ")", "{", "unsigned", "Reg", "=", "isSub", "?", "(", "unsi...
LLVM
AArch64
CPP
program_repair
CPU
613,412
[ "<FIXS>", "BuildMI", "(", "MF", ",", "MIMetadata", "(", "Root", ")", ",", "TII", "->", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ",", "NewVR", ")", "<FIXE>" ]
[ "RC", "=", "&", "<STR_LIT>", "::", "<STR_LIT>", ";", "Register", "NewVR", "=", "MRI", ".", "createVirtualRegister", "(", "RC", ")", ";", "MachineInstrBuilder", "MIB1", "=", "<BUGS>", "BuildMI", "(", "MF", ",", "Root", ".", "getDebugLoc", "(", ")", ",", "...
LLVM
AArch64
CPP
stmt_completion
CPU
613,413
[ ")", ";" ]
[ "const", "TargetInstrInfo", "*", "TII", "=", "Subtarget", "->", "getInstrInfo", "(", ")", ";", "MachineRegisterInfo", "&", "MRI", "=", "MF", "->", "getRegInfo", "(", ")", ";", "Register", "SP", "=", "MRI", ".", "createVirtualRegister", "(", "&", "<STR_LIT>",...
GCC
alpha
MD
next_suggestion
MPU
613,414
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "unspec", ":", "DI", "[", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")"...
LLVM
BPF
CPP
stmt_completion
Virtual ISA
613,415
[ "this", ",", "PM", ")", ";" ]
[ "return", "new", "BPFPassConfig", "(", "*" ]
LLVM
Mips
CPP
stmt_completion
CPU
613,416
[ "BranchOffset", "<<", "<NUM_LIT>", ")", ";" ]
[ "static", "DecodeStatus", "DecodeBranchTargetMM", "(", "MCInst", "&", "Inst", ",", "unsigned", "Offset", ",", "uint64_t", "Address", ",", "const", "void", "*", "Decoder", ")", "{", "unsigned", "BranchOffset", "=", "Offset", "&", "<NUM_LIT>", ";", "BranchOffset",...
LLVM
X86
CPP
program_repair
CPU
613,417
[ "<FIXS>", "OutStreamer", ".", "EmitBytes", "(", "OS", ".", "str", "(", ")", ")", ";", "<FIXE>" ]
[ "OS", "<<", "<STR_LIT>", ",data", "<STR_LIT>", ";", "}", "<BUGS>", "OS", ".", "flush", "(", ")", ";", "OutStreamer", ".", "EmitBytes", "(", "Directive", ")", ";", "<BUGE>", "}", "void", "X86AsmPrinter", "::", "EmitEndOfAsmFile", "(", "Module", "&", "M", ...
GCC
arm
MD
stmt_completion
CPU
613,418
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
613,419
[ "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>", ";" ]
[ "def", "J4_cmpgtn1_t_jumpnv_nt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Ns8", ",", "n1Const", ":", "$", "n1", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_bd8382d1", ",", "TypeNCJ", ">", ",", ...
LLVM
X86
CPP
code_generation
CPU
613,420
[ "void", "X86FrameLowering", "::", "emitEpilogue", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ")", "const", "{", "const", "MachineFrameInfo", "*", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "X86MachineFunctionInfo", "*", ...
[ "Insert", "epilog", "code", "into", "the", "function", "." ]
LLVM
X86
CPP
code_generation
CPU
613,421
[ "void", "X86DAGToDAGISel", "::", "PreprocessISelDAG", "(", ")", "{", "for", "(", "SelectionDAG", "::", "allnodes_iterator", "I", "=", "CurDAG", "->", "allnodes_begin", "(", ")", ",", "E", "=", "CurDAG", "->", "allnodes_end", "(", ")", ";", "I", "!=", "E", ...
[ "PreprocessISelDAG", "-", "This", "hook", "allows", "targets", "to", "hack", "on", "the", "graph", "before", "instruction", "selection", "starts", "." ]
LLVM
X86
CPP
stmt_completion
CPU
613,422
[ "<STR_LIT>", ")", ";" ]
[ "MCSymbol", "*", "DoneSym", "=", "Ctx", ".", "CreateTempSymbol", "(", ")", ";", "const", "MCExpr", "*", "DoneExpr", "=", "MCSymbolRefExpr", "::", "Create", "(", "DoneSym", ",", "Ctx", ")", ";", "EmitInstruction", "(", "Out", ",", "MCInstBuilder", "(", "X86...
LLVM
Hexagon
TD
next_suggestion
DSP
613,423
[ "let", "mayLoad", "=", "<NUM_LIT>", ";" ]
[ "def", "L2_ploadrbf_pi", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ",", "IntRegs", ":", "$", "Rx32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pt4", ",", "IntRegs", ":", "$", "Rx32in", ",", "s4_0Imm", ":", "$", "Ii", ")", ",...
LLVM
DLX
CPP
stmt_completion
CPU
613,424
[ "getValue", "(", ")", ";" ]
[ "bool", "isLoImm16Signed", "(", ")", "{", "if", "(", "!", "isImm", "(", ")", ")", "return", "false", ";", "if", "(", "const", "MCConstantExpr", "*", "ConstExpr", "=", "dyn_cast", "<", "MCConstantExpr", ">", "(", "Imm", ".", "Value", ")", ")", "{", "i...
LLVM
Sparc
CPP
program_repair
CPU
613,425
[ "<FIXS>", "SparcAsmBackend", "(", "const", "Target", "&", "T", ")", ":", "MCAsmBackend", "(", ")", ",", "TheTarget", "(", "T", ")", ",", "IsLittleEndian", "(", "StringRef", "(", "TheTarget", ".", "getName", "(", ")", ")", "==", "<STR_LIT>", "sparcel", "<...
[ "namespace", "{", "class", "SparcAsmBackend", ":", "public", "MCAsmBackend", "{", "const", "Target", "&", "TheTarget", ";", "public", ":", "<BUGS>", "SparcAsmBackend", "(", "const", "Target", "&", "T", ")", ":", "MCAsmBackend", "(", ")", ",", "TheTarget", "(...
LLVM
AArch64
TD
next_suggestion
CPU
613,426
[ "}" ]
[ "class", "PrefetchLiteral", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "bit", "V", ",", "string", "asm", ",", "list", "<", "dag", ">", "pat", ">", ":", "I", "<", "(", "outs", ")", ",", "(", "ins", "prfop", ":", "$", "Rt", ",", "am_ldrlit", ...
LLVM
R600
CPP
next_suggestion
GPU
613,427
[ "}" ]
[ "LoopLandInfoMap", "::", "const_iterator", "It", "=", "LLInfoMap", ".", "find", "(", "LoopRep", ")", ";", "if", "(", "It", "==", "LLInfoMap", ".", "end", "(", ")", ")", "return", "nullptr", ";", "return", "(", "*", "It", ")", ".", "second", ";" ]
GCC
vax
CPP
stmt_completion
CPU
613,428
[ "<STR_LIT>", ";" ]
[ "case", "NE", ":", "return", "<STR_LIT>", "neq", "<STR_LIT>", ";", "case", "EQ", ":", "return", "<STR_LIT>", "eql", "<STR_LIT>", ";", "case", "GE", ":", "return", "<STR_LIT>", "geq", "<STR_LIT>", ";", "case", "GT", ":", "return", "<STR_LIT>", "gtr", "<STR_...
LLVM
X86
CPP
next_suggestion
CPU
613,429
[ "VRM", "->", "assignVirt2Shape", "(", "VirtReg", ",", "Shape", ")", ";" ]
[ "case", "X86", "::", "COPY", ":", "{", "Register", "SrcReg", "=", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "ShapeT", "Shape", "=", "getTileShape", "(", "SrcReg", ",", "VRM", ",", "MRI", ")", ";", "VRM", "->", "...
LLVM
ARM
TD
stmt_completion
CPU
613,430
[ "addr", ",", "rGPR", ":", "$", "offset", ",", "QQPR", ":", "$", "src", ")", ",", "itin", ",", "<STR_LIT>", ">", ";" ]
[ "class", "VSTQQWBregisterPseudo", "<", "InstrItinClass", "itin", ">", ":", "PseudoNLdSt", "<", "(", "outs", "GPR", ":", "$", "wb", ")", ",", "(", "ins", "addrmode6", ":", "$" ]
GCC
arm
CPP
stmt_completion
CPU
613,431
[ ",", "int16x4_t", "_", "_", "b", ")", "{" ]
[ "vqrshl_s16", "(", "int16x4_t", "_", "_", "a" ]
LLVM
ARM64
TD
next_suggestion
CPU
613,432
[ "}" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "DiagnosticType", "=", "<STR_LIT>", ";" ]
LLVM
AArch64
CPP
next_suggestion
CPU
613,433
[ "setIndexedLoadAction", "(", "im", ",", "VT", ",", "Legal", ")", ";" ]
[ "setOperationAction", "(", "ISD", "::", "FCOPYSIGN", ",", "VT", ",", "Custom", ")", ";", "}", "setOperationAction", "(", "ISD", "::", "EXTRACT_VECTOR_ELT", ",", "VT", ",", "Custom", ")", ";", "setOperationAction", "(", "ISD", "::", "INSERT_VECTOR_ELT", ",", ...
LLVM
ARM64
TD
next_suggestion
CPU
613,434
[ "let", "DiagnosticType", "=", "<STR_LIT>", ";" ]
[ "def", "MemoryIndexed64Operand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";" ]
GCC
visium
MD
next_suggestion
Virtual ISA
613,435
[ "<STR_LIT>" ]
[ "(", "const_int", "<NUM_LIT>", ")", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]" ]
LLVM
Mips
TD
stmt_completion
CPU
613,436
[ "MSA128WOpnd", ",", "GPR32Opnd", ">", ";" ]
[ "class", "FILL_W_DESC", ":", "MSA_2R_FILL_DESC_BASE", "<", "<STR_LIT>", ",", "v4i32", ",", "vsplati32", "," ]
LLVM
X86
CPP
next_suggestion
CPU
613,437
[ "Value", "*", "IntrVec4", "=", "Builder", ".", "CreateShuffleVector", "(", "Matrix", "[", "<NUM_LIT>", "]", ",", "Matrix", "[", "<NUM_LIT>", "]", ",", "Mask", ")", ";" ]
[ "Value", "*", "IntrVec1", "=", "Builder", ".", "CreateShuffleVector", "(", "Matrix", "[", "<NUM_LIT>", "]", ",", "Matrix", "[", "<NUM_LIT>", "]", ",", "Mask", ")", ";", "Value", "*", "IntrVec2", "=", "Builder", ".", "CreateShuffleVector", "(", "Matrix", "[...
GCC
csky
MD
next_suggestion
CPU
613,438
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "reg", ":", "CC", "CSKY_CC_REGNUM", ")", "(", "gt", ":", "CC", "(", "match_operand", ":", "F3ANY", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "F3ANY", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ...
LLVM
X86
CPP
stmt_completion
CPU
613,439
[ "addMemOperand", "(", "MMO", ")", ";" ]
[ "if", "(", "TID", ".", "mayStore", "(", ")", ")", "Flags", "|=", "MachineMemOperand", "::", "MOStore", ";", "MachineMemOperand", "MMO", "(", "PseudoSourceValue", "::", "getFixedStack", "(", "FI", ")", ",", "Flags", ",", "MFI", ".", "getObjectOffset", "(", ...
GCC
arm
CPP
next_suggestion
CPU
613,440
[ "}" ]
[ "_", "_", "arm_vldrhq_u16", "(", "uint16_t", "const", "*", "_", "_", "base", ")", "{", "return", "_", "_", "builtin_mve_vldrhq_uv8hi", "(", "(", "_", "_", "builtin_neon_hi", "*", ")", "_", "_", "base", ")", ";" ]
GCC
rs6000
CPP
program_repair
CPU
613,441
[ "<FIXS>", "const", "char", "*", "const", "symbol_", "=", "(", "SYMBOL", ")", ";", "\\", "<FIXE>" ]
[ "#", "define", "GEN_LOCAL_LABEL_FOR_SYMBOL", "(", "BUF", ",", "SYMBOL", ",", "LENGTH", ",", "N", ")", "\\", "do", "{", "\\", "<BUGS>", "const", "char", "*", "symbol_", "=", "(", "SYMBOL", ")", ";", "\\", "<BUGE>", "char", "*", "buffer_", "=", "(", "B...
GCC
i386
MD
stmt_completion
CPU
613,442
[ "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "AVX512ZEXTMASK", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "zero_extend", ":", "AVX512ZEXTMASK", "(", "unspec", ":", "<", "VI1248_AVX512VLBW", ":", "avx512fmaskmode", ">", "[", "(", "match_operand", ":", "VI124...
GCC
rs6000
MD
stmt_completion
CPU
613,443
[ "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "DI", "[", "(", "match_operand", ":", "VSX_MM4", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand"...
LLVM
Hexagon
CPP
stmt_completion
DSP
613,444
[ ",", "Offset", ")", ";" ]
[ "BuildMI", "(", "MBB", ",", "At", ",", "DL", ",", "CFID", ")", ".", "addCFIIndex", "(", "MF", ".", "addFrameInst", "(", "DefCfa", ")", ")", ";", "auto", "OffR31", "=", "MCCFIInstruction", "::", "createOffset", "(", "FrameLabel", ",", "DwRAReg", ",", "-...
LLVM
ARM64
TD
stmt_completion
CPU
613,445
[ "<STR_LIT>", ";" ]
[ "def", "FPImmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "let", "ParserMethod", "=" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
613,446
[ "true", ";" ]
[ "unsigned", "Count", "=", "<NUM_LIT>", ";", "std", "::", "set", "<", "unsigned", ">", "FormingGroup", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "DAGSize", ";", "i", "!=", "e", ";", "++", "i", ")", "{", "SUnit", "*", "SU", ...
LLVM
X86
CPP
next_suggestion
CPU
613,447
[ "X86FI", "->", "setGlobalBaseReg", "(", "GlobalBaseReg", ")", ";" ]
[ "MachineRegisterInfo", "&", "RegInfo", "=", "MF", "->", "getRegInfo", "(", ")", ";", "GlobalBaseReg", "=", "RegInfo", ".", "createVirtualRegister", "(", "&", "X86", "::", "GR32_NOSPRegClass", ")", ";" ]
GCC
i386
MD
program_repair
CPU
613,448
[ "<FIXS>", "(", "define_subst_attr", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "(", "define_subst_attr", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_subst_attr", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_subst_attr", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "defin...
LLVM
Hexagon
TD
stmt_completion
DSP
613,449
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=" ]
GCC
arm
CPP
next_suggestion
CPU
613,450
[ "return", "_", "_", "builtin_neon_vfmsl_lane_highv2sf", "(", "_", "_", "r", ",", "_", "_", "a", ",", "_", "_", "b", ",", "_", "_", "index", ")", ";" ]
[ "vfmlsl_lane_high_u32", "(", "float32x2_t", "_", "_", "r", ",", "float16x4_t", "_", "_", "a", ",", "float16x4_t", "_", "_", "b", ",", "const", "int", "_", "_", "index", ")", "{", "_", "_", "builtin_arm_lane_check", "(", "<NUM_LIT>", ",", "_", "_", "ind...
GCC
aarch64
CPP
code_generation
CPU
613,451
[ "static", "void", "aarch64_setup_incoming_varargs", "(", "cumulative_args_t", "cum_v", ",", "const", "function_arg_info", "&", "arg", ",", "int", "*", "pretend_size", "ATTRIBUTE_UNUSED", ",", "int", "no_rtl", ")", "{", "CUMULATIVE_ARGS", "*", "cum", "=", "get_cumula...
[ "Implement", "TARGET_SETUP_INCOMING_VARARGS", "." ]
GCC
i386
CPP
stmt_completion
CPU
613,452
[ "_", "_", "A", ")", ";" ]
[ "return", "_", "_", "builtin_ia32_vcvtph2uqq128_mask", "(", "_", "_", "B", ",", "_", "mm_setzero_si128", "(", ")", "," ]
LLVM
Hexagon
TD
next_suggestion
DSP
613,453
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "n1", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Ns8", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ns8", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "n1", ";" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
613,454
[ "isExpr", "(", ")", "&&", "<STR_LIT>", "Expecting expression", "<STR_LIT>", ")", ";" ]
[ "void", "HexagonInstPrinter", "::", "printJumpTable", "(", "MCInst", "const", "*", "MI", ",", "unsigned", "OpNo", ",", "raw_ostream", "&", "O", ")", "const", "{", "assert", "(", "MI", "->", "getOperand", "(", "OpNo", ")", "." ]
LLVM
X86
TD
next_suggestion
CPU
613,455
[ "}" ]
[ "def", ":", "WriteRes", "<", "WriteVecExtractSt", ",", "[", "SKXPort4", ",", "SKXPort5", ",", "SKXPort237", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
GCC
rs6000
CPP
next_suggestion
CPU
613,456
[ "}" ]
[ "b", "=", "(", "_", "_", "vector", "signed", "short", ")", "vec_splats", "(", "_", "_", "m2", ")", ";", "c", "=", "vec_adds", "(", "a", ",", "b", ")", ";", "return", "(", "_", "_", "builtin_unpack_vector_int128", "(", "(", "_", "_", "vector", "_"...
LLVM
AArch64
TD
next_suggestion
CPU
613,457
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "V", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "...
GCC
i386
MD
stmt_completion
CPU
613,458
[ ")", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
s390
MD
stmt_completion
MPU
613,459
[ "UNSPEC_CC_TO_INT", ")", ")", "]" ]
[ "(", "compare", ":", "CCVIHU", "(", "match_operand", ":", "VI_HW", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VI_HW", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "set", "(", "match_operand", ":", "VI_HW", "<NUM_LIT>"...
LLVM
SystemZ
TD
next_suggestion
CPU
613,460
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "V2", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "V3", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NU...
GCC
visium
MD
next_suggestion
Virtual ISA
613,461
[ "XEXP", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ")", "=", "copy_to_mode_reg", "(", "Pmode", ",", "XEXP", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ")", ")" ]
[ "(", "call", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "use", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "clobber", "(", "...
LLVM
AMDGPU
CPP
next_suggestion
GPU
613,462
[ "unsigned", "Align", "=", "MinAlign", "(", "KernArgBaseAlign", ",", "ArgOffset", ")", ";" ]
[ "CCState", "CCInfo", "(", "F", ".", "getCallingConv", "(", ")", ",", "F", ".", "isVarArg", "(", ")", ",", "MF", ",", "ArgLocs", ",", "F", ".", "getContext", "(", ")", ")", ";", "if", "(", "Info", "->", "hasPrivateSegmentBuffer", "(", ")", ")", "{",...
LLVM
ARM64
TD
stmt_completion
CPU
613,463
[ "imm", ";" ]
[ "def", "v16i8_shift", ":", "BaseSIMDVectorShift", "<", "<NUM_LIT>", ",", "U", ",", "opc", ",", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "?", ",", "?", ",", "?", "}", ",", "V128", ",", "V128", ",", "vecshiftL8", ",", ...
LLVM
ARM
CPP
next_suggestion
CPU
613,464
[ "static_cast", "<", "MachineInstr", "*", ">", "(", "MIB", ")", "->", "setPhysRegsDeadExcept", "(", "UsedRegs", ",", "TRI", ")", ";" ]
[ "ArgVTs", ".", "reserve", "(", "I", "->", "getNumOperands", "(", ")", ")", ";", "ArgFlags", ".", "reserve", "(", "I", "->", "getNumOperands", "(", ")", ")", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "<", "I", "->", "getNumOperands...
LLVM
PowerPC
CPP
stmt_completion
CPU
613,465
[ "[", "<NUM_LIT>", "]", ")", ";" ]
[ "MI", ".", "setDesc", "(", "get", "(", "PPC", "::", "BCLR", ")", ")", ";", "MachineInstrBuilder", "(", "*", "MI", ".", "getParent", "(", ")", "->", "getParent", "(", ")", ",", "MI", ")", ".", "add", "(", "Pred", "[", "<NUM_LIT>", "]", ")", ";", ...
LLVM
Hexagon
TD
stmt_completion
DSP
613,466
[ "P0", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
AArch64
TD
next_suggestion
CPU
613,467
[ "}" ]
[ "def", "pstatefield4_op", ":", "Operand", "<", "i32", ">", "{", "let", "ParserMatchClass", "=", "SystemPStateFieldWithImm0_15Operand", ";", "let", "PrintMethod", "=", "<STR_LIT>", ";" ]
LLVM
ARM
CPP
stmt_completion
CPU
613,468
[ "GEPPtr", ";" ]
[ "return", "nullptr", ";", "}", "Offsets", "=", "GEP", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "unsigned", "OffsetsElemCount", "=", "cast", "<", "FixedVectorType", ">", "(", "Offsets", "->", "getType", "(", ")", ")", "->", "getNumElements", "(", ")"...
LLVM
AMDGPU
CPP
next_suggestion
GPU
613,469
[ "assert", "(", "OpN", "<", "array_lengthof", "(", "NewOps", ")", ")", ";" ]
[ "EffectiveFI", "=", "SDValue", "(", "*", "It", ",", "<NUM_LIT>", ")", ";", "It", "=", "EffectiveFI", "->", "use_begin", "(", ")", ";", "}", "for", "(", "auto", "It", "=", "EffectiveFI", "->", "use_begin", "(", ")", ";", "!", "It", ".", "atEnd", "("...
LLVM
Nyuzi
CPP
stmt_completion
GPU
613,470
[ "true", ";" ]
[ "if", "(", "Type", "==", "ELF", "::", "R_NYUZI_GOT", ")", "return" ]
GCC
s390
MD
program_repair
MPU
613,471
[ "<FIXS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "reg", "CC_REGNUM", ")" ]
GCC
bfin
CPP
stmt_completion
DSP
613,472
[ "x", ")", ";" ]
[ "if", "(", "x", "!=", "const0_rtx", ")", "return", "x", ";", "x", "=", "gen_reg_rtx", "(", "SImode", ")", ";", "emit_insn", "(", "gen_movsi", "(", "x", ",", "CONST0_RTX", "(", "SImode", ")", ")", ")", ";", "return", "gen_lowpart", "(", "mode", "," ]
LLVM
Hexagon
TD
next_suggestion
DSP
613,473
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
613,474
[ "if", "(", "CMovVT", "!=", "DstVT", ")", "CMov", "=", "DAG", ".", "getNode", "(", "ISD", "::", "TRUNCATE", ",", "DL", ",", "DstVT", ",", "CMov", ")", ";" ]
[ "SDValue", "N1", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "EVT", "ExtraVT", "=", "cast", "<", "VTSDNode", ">", "(", "N1", ")", "->", "getVT", "(", ")", ";", "if", "(", "ExtraVT", "!=", "MVT", "::", "i8", "&&", "ExtraVT", "!=", "M...
LLVM
MBlaze
CPP
next_suggestion
MPU
613,475
[ "}" ]
[ "virtual", "const", "DataLayout", "*", "getDataLayout", "(", ")", "const", "{", "return", "&", "DL", ";" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
613,476
[ "IP", "=", "BB", "->", "end", "(", ")", ";", "--", "IP", ";" ]
[ "break", ";", "}", "}", "if", "(", "!", "HasVectorVReg", ")", "return", ";", "unsigned", "InVRSAVE", "=", "RegInfo", "->", "createVirtualRegister", "(", "&", "PPC", "::", "GPRCRegClass", ")", ";", "unsigned", "UpdatedVRSAVE", "=", "RegInfo", "->", "createVir...
GCC
aarch64
MD
next_suggestion
CPU
613,477
[ "<STR_LIT>" ]
[ "(", "unspec_volatile", ":", "DI", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "UNSPEC_TTEST", ")", ")", "(", "clobber", "(", "mem", ":", "BLK", "(", "scratch", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
X86
CPP
next_suggestion
CPU
613,478
[ "if", "(", "Offset", "!=", "<NUM_LIT>", ")", "Result", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "dl", ",", "PtrVT", ",", "Result", ",", "DAG", ".", "getConstant", "(", "Offset", ",", "dl", ",", "PtrVT", ")", ")", ";" ]
[ "Result", "=", "DAG", ".", "getTargetGlobalAddress", "(", "GV", ",", "dl", ",", "PtrVT", ",", "Offset", ")", ";", "Offset", "=", "<NUM_LIT>", ";", "}", "else", "{", "Result", "=", "DAG", ".", "getTargetGlobalAddress", "(", "GV", ",", "dl", ",", "PtrVT"...
GCC
i386
MD
next_suggestion
CPU
613,479
[ "(", "exclusion_set", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
PowerPC
TD
stmt_completion
CPU
613,480
[ ",", "(", "fneg", "f64", ":", "$", "XTi", ")", ")", ")", "]", ">", ",", "RegConstraint", "<", "<STR_LIT>", ">", ",", "NoEncode", "<", "<STR_LIT>", ">", ",", "AltVSXFMARel", ";" ]
[ "def", "XSMSUBADP", ":", "XX3Form", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", "vsfrc", ":", "$", "XT", ")", ",", "(", "ins", "vsfrc", ":", "$", "XTi", ",", "vsfrc", ":", "$", "XA", ",", "vsfrc", ":", "$", "XB", ")", ",", "<STR_LIT>", ...
GCC
nios2
MD
next_suggestion
MPU
613,481
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mem", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "set", "(", "match_operand", ":", "SI", "<NUM...
LLVM
Mips
CPP
next_suggestion
CPU
613,482
[ "if", "(", "Type", "==", "ELF", "::", "R_MICROMIPS_GOT16", ")", "return", "ELF", "::", "R_MICROMIPS_LO16", ";" ]
[ "if", "(", "Type", "==", "ELF", "::", "R_MIPS_HI16", ")", "return", "ELF", "::", "R_MIPS_LO16", ";", "if", "(", "Type", "==", "ELF", "::", "R_MICROMIPS_HI16", ")", "return", "ELF", "::", "R_MICROMIPS_LO16", ";", "if", "(", "Type", "==", "ELF", "::", "R...
LLVM
ARM64
TD
next_suggestion
CPU
613,483
[ "let", "ParserMatchClass", "=", "Imm1_8Operand", ";" ]
[ "}", "]", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
LLVM
Mips
CPP
stmt_completion
CPU
613,484
[ ")", ";" ]
[ "DebugLoc", "DL", "=", "MBBI", "!=", "MBB", ".", "end", "(", ")", "?", "MBBI", "->", "getDebugLoc", "(", ")", ":", "DebugLoc", "(", ")", ";", "MipsABIInfo", "ABI", "=", "STI", ".", "getABI", "(", ")", ";", "unsigned", "SP", "=", "ABI", ".", "GetS...
GCC
rs6000
MD
stmt_completion
CPU
613,485
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "reg", ":", "CC", "CR6_REGNO", ")", "(", "unspec", ":", "CC", "[", "(", "gt", ":", "CC", "(", "match_operand", ":", "VSX_F", "<NUM_LIT>" ]
GCC
i386
CPP
stmt_completion
CPU
613,486
[ "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_mask_sub_epi16", "(", "_", "_", "m128i", "_", "_", "W", ...
LLVM
ARM
CPP
next_suggestion
CPU
613,487
[ "AU", ".", "addPreserved", "<", "LoopInfoWrapperPass", ">", "(", ")", ";" ]
[ "AU", ".", "addRequired", "<", "TargetPassConfig", ">", "(", ")", ";", "AU", ".", "addRequired", "<", "TargetTransformInfoWrapperPass", ">", "(", ")", ";" ]
GCC
arm
CPP
next_suggestion
CPU
613,488
[ "}" ]
[ "vst3_f16", "(", "float16_t", "*", "_", "_", "a", ",", "float16x4x3_t", "_", "_", "b", ")", "{", "union", "{", "float16x4x3_t", "_", "_", "i", ";", "_", "_", "builtin_neon_ei", "_", "_", "o", ";", "}", "_", "_", "bu", "=", "{", "_", "_", "b", ...
LLVM
ARM
CPP
next_suggestion
CPU
613,489
[ "SDValue", "Add", "=", "DAG", ".", "getNode", "(", "NewOpcode", ",", "dl", ",", "MVT", "::", "i32", ",", "DAG", ".", "getSExtOrTrunc", "(", "Op", "->", "getOperand", "(", "<NUM_LIT>", ")", ",", "dl", ",", "MVT", "::", "i32", ")", ",", "DAG", ".", ...
[ "break", ";", "}", "break", ";", "case", "MVT", "::", "i16", ":", "switch", "(", "Op", "->", "getOpcode", "(", ")", ")", "{", "case", "ISD", "::", "UADDSAT", ":", "NewOpcode", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "break", ";", "case", "ISD", "...
LLVM
Mips
CPP
program_repair
CPU
613,490
[ "<FIXS>", "<FIXE>", "<FIXS>", "using", "TypeID", "=", "Type", "::", "TypeID", ";", "<FIXE>" ]
[ "return", "NoFPRet", ";", "}", "<BUGS>", "<BUGE>", "enum", "FPParamVariant", "{", "FSig", ",", "FFSig", ",", "FDSig", ",", "DSig", ",", "DDSig", ",", "DFSig", ",", "NoSig", "}", ";", "<BUGS>", "typedef", "Type", "::", "TypeID", "TypeID", ";", "<BUGE>", ...
LLVM
AMDGPU
CPP
program_repair
GPU
613,491
[ "<FIXS>", "if", "(", "TII", "->", "convertToThreeAddress", "(", "MBBI", ",", "*", "Def", ",", "nullptr", ")", ")", "<FIXE>" ]
[ "MachineFunction", "::", "iterator", "MBBI", "=", "Def", "->", "getParent", "(", ")", "->", "getIterator", "(", ")", ";", "<BUGS>", "if", "(", "MachineInstr", "*", "NewMI", "=", "TII", "->", "convertToThreeAddress", "(", "MBBI", ",", "*", "Def", ",", "nu...
LLVM
Hexagon
TD
next_suggestion
DSP
613,492
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
[ "def", "A4_pzxthf", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_5a2711e5", ",", "TypeALU32_2op", ">", ",", "Enc_fb65...
GCC
arm
MD
stmt_completion
CPU
613,493
[ "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", "," ]
[ "(", "match_operand", ":", "<", "V_widen", ">", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VMDI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "<", "V_elem", ">", "<NUM_LIT>", "<STR_LIT>", ")", "]", "<STR_LIT>", "{", "rtx", "tmp"...
LLVM
Patmos
CPP
program_repair
VLIW
613,494
[ "<FIXS>", "EquivalenceClasses", "*", "EQ", ";", "MachineRegisterInfo", "*", "RI", ";", "MachineLoopInfo", "*", "LI", ";", "std", "::", "map", "unsigned", ",", "Register", ">", "vreg_map", ";", "<FIXE>" ]
[ "const", "PatmosSubtarget", "&", "STC", ";", "const", "PatmosInstrInfo", "*", "TII", ";", "const", "PatmosRegisterInfo", "*", "TRI", ";", "<BUGS>", "void", "doReduceFunction", "(", "MachineFunction", "&", "MF", ")", ";", "<BUGE>", "void", "applyPredicates", "(",...
LLVM
M68k
CPP
stmt_completion
MPU
613,495
[ ";" ]
[ "assert", "(", "MIB", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", "==", "Reg", "&&", "MIB", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", "==", "Reg", "&&", "<STR_LIT>", "Misplaced operand", "<STR_LIT>", ")",...
LLVM
Hexagon
TD
stmt_completion
DSP
613,496
[ "<NUM_LIT>", ";" ]
[ "let", "isIndirectBranch", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ...
GCC
visium
CPP
code_generation
Virtual ISA
613,497
[ "static", "rtx", "single_set_and_flags", "(", "rtx_insn", "*", "insn", ")", "{", "if", "(", "multiple_sets", "(", "insn", ")", ")", "{", "rtx", "pat", "=", "PATTERN", "(", "insn", ")", ";", "if", "(", "XVECLEN", "(", "pat", ",", "<NUM_LIT>", ")", "==...
[ "Wrapper", "around", "single_set", "which", "returns", "the", "first", "SET", "of", "a", "pair", "if", "the", "second", "SET", "is", "to", "the", "flags", "register", "." ]
LLVM
CellSPU
CPP
program_repair
MPU
613,498
[ "<FIXS>", "const", "int", "minDForm2Offset", "=", "-", "(", "<NUM_LIT>", "<<", "<NUM_LIT>", ")", ";", "const", "int", "maxDForm2Offset", "=", "(", "<NUM_LIT>", "<<", "<NUM_LIT>", ")", "-", "<NUM_LIT>", ";", "return", "DFormAddressPredicate", "(", "Op", ",", ...
[ "boolSPUDAGToDAGISel", "::", "SelectDForm2Addr", "(", "SDOperand", "Op", ",", "SDOperand", "N", ",", "SDOperand", "&", "Disp", ",", "SDOperand", "&", "Base", ")", "{", "<BUGS>", "return", "DFormAddressPredicate", "(", "Op", ",", "N", ",", "Disp", ",", "Base"...
LLVM
X86
CPP
stmt_completion
CPU
613,499
[ ")", ";" ]
[ "MCAsmParser", "&", "Parser", "=", "getParser", "(", ")", ";", "if", "(", "getLexer", "(", ")", ".", "is", "(", "AsmToken", "::", "LCurly", ")", ")", "{", "const", "SMLoc", "consumedToken", "=", "consumeToken", "(", ")", ";", "if", "(", "getLexer", "...