Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
PowerPC
CPP
stmt_completion
CPU
613,300
[ "(", ")", ";" ]
[ "CSIIndex", "=", "i", ";", "continue", ";", "}", "else", "if", "(", "Reg", "==", "PPC", "::", "CR3", ")", "{", "CR3Spilled", "=", "true", ";", "continue", ";", "}", "else", "if", "(", "Reg", "==", "PPC", "::", "CR4", ")", "{", "CR4Spilled", "=", ...
LLVM
X86
CPP
stmt_completion
CPU
613,301
[ ";" ]
[ "if", "(", "NumLanes", ">", "<NUM_LIT>", ")", "return", "false", ";", "unsigned", "NumElemsInLane", "=", "NumElems", "/", "NumLanes", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "<", "NumElemsInLane", ";", "++", "i", ")", "{", "SDValue"...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
613,302
[ "IRB", ".", "SetInsertPoint", "(", "ElseBB1", ")", ";" ]
[ "Value", "*", "ThrewValueCmp", "=", "IRB", ".", "CreateICmpNE", "(", "ThrewValue", ",", "IRB", ".", "getInt32", "(", "<NUM_LIT>", ")", ")", ";", "Value", "*", "Cmp1", "=", "IRB", ".", "CreateAnd", "(", "ThrewCmp", ",", "ThrewValueCmp", ",", "<STR_LIT>", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
613,303
[ ";" ]
[ "GISelChangeObserver", "&", "Observer", "=", "Helper", ".", "Observer", ";", "Observer", ".", "changingInstr", "(", "MI", ")", ";", "MI", ".", "setDesc", "(", "ST", ".", "getInstrInfo", "(", ")", "->", "get", "(", "getDSFPAtomicOpcode", "(", "IID", ")", ...
GCC
mips
MD
stmt_completion
CPU
613,304
[ "<STR_LIT>", ")", ")" ]
[ "(", "define_attr", "<STR_LIT>", "<STR_LIT>", "(", "const_string" ]
GCC
rs6000
CPP
next_suggestion
CPU
613,305
[ "}" ]
[ "static", "_", "_", "inline", "qword", "si_andhi", "(", "qword", "a", ",", "signed", "short", "b", ")", "{", "return", "(", "(", "qword", ")", "(", "vec_and", "(", "(", "vec_short8", ")", "(", "a", ")", ",", "vec_splat", "(", "(", "vec_short8", ")"...
LLVM
ARM
TD
stmt_completion
CPU
613,306
[ "<", "[", "WriteVST3", "]", ">", ";" ]
[ "def", "VST3d32Pseudo", ":", "VSTQQPseudo", "<", "IIC_VST3", ">", ",", "Sched" ]
LLVM
XCore
CPP
stmt_completion
MPU
613,307
[ ">", "(", ")", ";" ]
[ "return", "getTM", "<", "XCoreTargetMachine" ]
GCC
arm
CPP
stmt_completion
CPU
613,308
[ "_", "_", "b", ",", "_", "_", "p", ")", ";" ]
[ "_", "_", "arm_vmulq_x_f16", "(", "float16x8_t", "_", "_", "a", ",", "float16x8_t", "_", "_", "b", ",", "mve_pred16_t", "_", "_", "p", ")", "{", "return", "_", "_", "builtin_mve_vmulq_m_fv8hf", "(", "_", "_", "arm_vuninitializedq_f16", "(", ")", ",", "_"...
GCC
i386
MD
next_suggestion
CPU
613,309
[ "#", "else" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "unspec_volatile", "[", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPECV_ALIGN", ")", "]", "<STR_LIT>", "{", "#", "ifdef", "ASM_OUTPUT_MAX_SKIP_ALIGN", "ASM_OUTPUT_MAX_SKIP_ALIGN", "(", "asm_out...
GCC
arm
CPP
program_repair
CPU
613,310
[ "<FIXS>", "<FIXE>", "<FIXS>", "{", "rtx", "src", "=", "rval", ";", "if", "(", "!", "satisfies_constraint_L", "(", "oldval", ")", ")", "{", "gcc_assert", "(", "satisfies_constraint_J", "(", "oldval", ")", ")", ";", "emit_move_insn", "(", "neg_bval", ",", "r...
[ "}", "else", "{", "<BUGS>", "emit_move_insn", "(", "neg_bval", ",", "const1_rtx", ")", ";", "<BUGE>", "cond", "=", "gen_rtx_NE", "(", "VOIDmode", ",", "rval", ",", "oldval", ")", ";", "if", "(", "thumb1_cmpneg_operand", "(", "oldval", ",", "SImode", ")", ...
LLVM
ARM64
CPP
stmt_completion
CPU
613,311
[ "upper", "(", ")", ";" ]
[ "StringRef", "Name", "=", "<STR_LIT>", "::", "<STR_LIT>", "(", ")", ".", "toString", "(", "Val", ",", "Valid", ")", ";", "if", "(", "Valid", ")", "O", "<<", "StringRef", "(", "Name", ".", "str", "(", ")", ")", "." ]
LLVM
Mips
CPP
stmt_completion
CPU
613,312
[ ")", ";" ]
[ "MipsDelaySlotFiller", "(", ")", ":", "MachineFunctionPass", "(", "ID", ")", "{", "initializeMipsDelaySlotFillerPass", "(", "*", "PassRegistry", "::", "getPassRegistry", "(", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
613,313
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Pe4", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rtt32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rxx32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rxx32", "{", "<NUM_LIT>", "-"...
GCC
avr
MD
next_suggestion
MPU
613,314
[ "(", "const_int", "<NUM_LIT>", ")" ]
[ "<STR_LIT>", "{", "HOST_WIDE_INT", "bitnumber", "bitnumber", "=", "exact_log2", "(", "GET_MODE_MASK", "(", "<", "MODE", ">", "mode", ")", "&", "INTVAL", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", "operands", "[", "<NUM_LIT>", "]", "=", "GEN_INT", "(...
GCC
alpha
MD
next_suggestion
MPU
613,315
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Hexagon
TD
stmt_completion
DSP
613,316
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Uses", "=", "[", "P0", "]", ";", "let", "Defs", "=", "[", "P0", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let",...
LLVM
Z80old
CPP
next_suggestion
MPU
613,317
[ "return", "SDValue", "(", ")", ";" ]
[ "SDLoc", "DL", "(", "N", ")", ";", "EVT", "VT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "SDValue", "Val", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";" ]
LLVM
SystemZ
TD
stmt_completion
CPU
613,318
[ "SDT_ZVecBinary", ">", ";" ]
[ "def", "z_merge_high", ":", "SDNode", "<", "<STR_LIT>", "," ]
LLVM
ARM
CPP
program_repair
CPU
613,319
[ "<FIXS>", "bool", "ARMAsmParser", "::", "MaybeParseRegister", "(", "ARMOperand", "&", "Op", ",", "bool", "ParseWriteBack", ")", "{", "<FIXE>" ]
[ "}", "<BUGS>", "bool", "ARMAsmParser", "::", "ParseRegister", "(", "ARMOperand", "&", "Op", ")", "{", "<BUGE>", "const", "AsmToken", "&", "Tok", "=", "getLexer", "(", ")", ".", "getTok", "(", ")", ";", "assert", "(", "Tok", ".", "is", "(", "AsmToken", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
613,320
[ "if", "(", "ST", ".", "getGeneration", "(", ")", ">=", "AMDGPUSubtarget", "::", "GFX9", "&&", "(", "CC", "==", "CallingConv", "::", "AMDGPU_HS", "||", "CC", "==", "CallingConv", "::", "AMDGPU_GS", ")", ")", "ArgInfo", ".", "PrivateSegmentWaveByteOffset", "="...
[ "WavesPerEU", "=", "ST", ".", "getWavesPerEU", "(", "F", ")", ";", "Occupancy", "=", "ST", ".", "computeOccupancy", "(", "F", ",", "getLDSSize", "(", ")", ")", ";", "CallingConv", "::", "ID", "CC", "=", "F", ".", "getCallingConv", "(", ")", ";", "con...
GCC
s390
CPP
stmt_completion
MPU
613,321
[ "true", ";" ]
[ "enum", "rtx_code", "code1", "=", "GET_CODE", "(", "op1", ")", ";", "if", "(", "code0", "==", "REG", "||", "code0", "==", "UNSPEC", ")", "{", "if", "(", "code1", "==", "REG", "||", "code1", "==", "UNSPEC", ")", "{", "indx", "=", "op0", ";", "base...
LLVM
PowerPC
CPP
next_suggestion
CPU
613,322
[ "if", "(", "!", "isMASSVFunc", "(", "Func", ".", "getName", "(", ")", ")", ")", "continue", ";" ]
[ "auto", "&", "TM", "=", "TPC", "->", "getTM", "<", "PPCTargetMachine", ">", "(", ")", ";", "const", "PPCSubtarget", "*", "Subtarget", ";", "for", "(", "Function", "&", "Func", ":", "M", ")", "{", "if", "(", "!", "Func", ".", "isDeclaration", "(", "...
LLVM
CellSPU
TD
stmt_completion
MPU
613,323
[ "(", "vectype", "VECREG", ":", "$", "rT", ")", ",", "(", "SPUshlquad_l_bits", "(", "vectype", "VECREG", ":", "$", "rA", ")", ",", "R32C", ":", "$", "rB", ")", ")", "]", ">", ";" ]
[ "class", "SHLQBIVecInst", "<", "ValueType", "vectype", ">", ":", "SHLQBIInst", "<", "(", "outs", "VECREG", ":", "$", "rT", ")", ",", "(", "ins", "VECREG", ":", "$", "rA", ",", "R32C", ":", "$", "rB", ")", ",", "[", "(", "set" ]
GCC
arm
CPP
stmt_completion
CPU
613,324
[ ",", "(", "uint32x2_t", ")", "{", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ")", ";" ]
[ "float32x2x2_t", "_", "_", "rv", ";", "_", "_", "rv", ".", "val", "[", "<NUM_LIT>", "]", "=", "_", "_", "builtin_shuffle", "(", "_", "_", "a", ",", "_", "_", "b", ",", "(", "uint32x2_t", ")", "{", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ")", ";", "...
LLVM
Alpha
CPP
code_generation
MPU
613,325
[ "void", "AlphaRegisterInfo", "::", "eliminateCallFramePseudoInstr", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ")", "const", "{", "if", "(", "hasFP", "(", "MF", ")", ")", "{", "Mach...
[ "This", "method", "is", "called", "during", "prolog/epilog", "code", "insertion", "to", "eliminate", "call", "frame", "setup", "and", "destroy", "pseudo", "instructions", "(", "but", "only", "if", "the", "Target", "is", "using", "them", ")", "." ]
LLVM
X86
CPP
next_suggestion
CPU
613,326
[ "scaleShuffleMask", "<", "int", ">", "(", "Scale", ",", "SubMask", ",", "ScaledSubMask", ")", ";" ]
[ "unsigned", "NumElts", "=", "VT", ".", "getVectorNumElements", "(", ")", ";", "unsigned", "NumSizeInBits", "=", "VT", ".", "getSizeInBits", "(", ")", ";", "unsigned", "NumBitsPerElt", "=", "VT", ".", "getScalarSizeInBits", "(", ")", ";", "if", "(", "(", "N...
GCC
i386
CPP
stmt_completion
CPU
613,327
[ "(", "_", "_", "v2df", ")", "_", "_", "v1", ",", "_", "_", "scale", ")", ";" ]
[ "_", "_", "builtin_ia32_scatterdiv2df", "(", "_", "_", "addr", ",", "_", "_", "mask", ",", "(", "_", "_", "v2di", ")", "_", "_", "index", "," ]
LLVM
PowerPC
CPP
next_suggestion
CPU
613,328
[ "}" ]
[ "case", "ISD", "::", "INTRINSIC_WO_CHAIN", ":", "{", "switch", "(", "cast", "<", "ConstantSDNode", ">", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", "->", "getZExtValue", "(", ")", ")", "{", "default", ":", "break", ";", "case", "Intrinsic",...
LLVM
Hexagon
TD
next_suggestion
DSP
613,329
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "class", "Enc_14d27a", ":", "OpcodeHexagon", "{", "bits", "<", "<NUM_LIT>", ">", "II", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "II", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let"...
LLVM
Hexagon
TD
stmt_completion
DSP
613,330
[ "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Cs32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rd32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd32", "{", "<NUM_LIT>" ]
LLVM
X86
CPP
stmt_completion
CPU
613,331
[ "CR0", "+", "index", ";", "\\", "case", "TYPE_BNDR", ":", "\\", "if", "(", "index", ">", "<NUM_LIT>", ")", "\\", "*", "valid", "=", "<NUM_LIT>", ";", "\\", "return", "prefix", "#", "#", "_", "BND0", "+", "index", ";", "\\", "case", "TYPE_MVSIBX", "...
[ "static", "uint16_t", "name", "(", "struct", "InternalInstruction", "*", "insn", ",", "OperandType", "type", ",", "\\", "uint8_t", "index", ",", "uint8_t", "*", "valid", ")", "{", "\\", "*", "valid", "=", "<NUM_LIT>", ";", "\\", "switch", "(", "type", ")...
GCC
i386
CPP
stmt_completion
CPU
613,332
[ "_", "P", ")", ";" ]
[ "static", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "always_inline__", ")", ")", "_", "mm_loadl_epi64", "(", "_", "_", "m128i", "const", "*", "_", "_", "P", ")", "{", "return", "_", "mm_set_epi64", "(", "("...
LLVM
X86
CPP
stmt_completion
CPU
613,333
[ "(", ")", "==", "<NUM_LIT>", ")", "{" ]
[ "assert", "(", "N", ".", "getOpcode", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "SDValue", "Segment", "=", "N", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "if", "(", "AM", ".", "Segment", ".", "getNode" ]
LLVM
ARM
TD
stmt_completion
CPU
613,334
[ "<STR_LIT>", ",", "v2i32", ",", "v2i32", ",", "int_arm_neon_vpminu", ",", "<NUM_LIT>", ">", ";" ]
[ "def", "VPMINu32", ":", "N3VDInt", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "N3RegFrm", ",", "IIC_VSUBi4D", ",", "<STR_LIT>", "," ]
LLVM
Hexagon
TD
next_suggestion
DSP
613,335
[ "}" ]
[ "def", "A2_pandf", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_4c5ba658", ",", ...
LLVM
Hexagon
TD
next_suggestion
DSP
613,336
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rs32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rs32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Ru32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>"...
LLVM
ARM
TD
program_repair
CPU
613,337
[ "<FIXS>", "Requires", "[", "IsThumb2", ",", "HasDSP", "]", ">", "{", "<FIXE>" ]
[ "def", "WT", ":", "T2ThreeReg", "(", "outs", "rGPR", ":", "$", "Rd", ")", ",", "(", "ins", "rGPR", ":", "$", "Rn", ",", "rGPR", ":", "$", "Rm", ")", ",", "IIC_iMUL16", ",", "!", "strconcat", "(", "opc", ",", "<STR_LIT>", ")", ",", "<STR_LIT>", ...
GCC
sh
CPP
code_generation
CPU
613,338
[ "static", "bool", "sh_hard_regno_mode_ok", "(", "unsigned", "int", "regno", ",", "machine_mode", "mode", ")", "{", "if", "(", "SPECIAL_REGISTER_P", "(", "regno", ")", ")", "return", "mode", "==", "SImode", ";", "if", "(", "regno", "==", "FPUL_REG", ")", "r...
[ "Return", "true", "if", "hard", "register", "REGNO", "can", "hold", "a", "value", "of", "machine-mode", "MODE", ".", "We", "can", "allow", "any", "mode", "in", "any", "general", "register", ".", "The", "special", "registers", "only", "allow", "SImode", "."...
LLVM
AMDGPU
TD
program_repair
GPU
613,339
[ "<FIXS>", "def", ":", "OpSelBinOpClampPat", "saddsat", ",", "V_ADD_I16_e64", ">", ";", "def", ":", "OpSelBinOpClampPat", "ssubsat", ",", "V_SUB_I16_e64", ">", ";", "<FIXE>" ]
[ "(", "inst", "$", "src0_modifiers", ",", "$", "src0", ",", "$", "src1_modifiers", ",", "$", "src1", ",", "DSTCLAMP", ".", "ENABLE", ",", "<NUM_LIT>", ")", ">", ";", "<BUGS>", "def", ":", "OpSelBinOpClampPat", "saddsat", ",", "V_ADD_I16", ">", ";", "def",...
GCC
nds32
MD
next_suggestion
CPU
613,340
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "[", "(", "unspec_volatile", ":", "SI", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "UNSPEC_VOLATILE_CCTL_L1D_WBALL_ONE_LVL", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
LLVM
Hexagon
CPP
code_generation
DSP
613,341
[ "void", "HexagonInstrInfo", "::", "copyPhysReg", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ",", "DebugLoc", "DL", ",", "unsigned", "DestReg", ",", "unsigned", "SrcReg", ",", "bool", "KillSrc", ")", "const", "{", "if...
[ "}", "Branch", "Analysis", "&", "Modification" ]
GCC
v850
CPP
program_repair
MPU
613,342
[ "<FIXS>", "output_address", "(", "GET_MODE", "(", "x", ")", ",", "gen_rtx_PLUS", "(", "SImode", ",", "gen_rtx_REG", "(", "SImode", ",", "<NUM_LIT>", ")", ",", "<FIXE>", "<FIXS>", "output_address", "(", "GET_MODE", "(", "x", ")", ",", "XEXP", "(", "x", ",...
[ "{", "case", "MEM", ":", "if", "(", "GET_CODE", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ")", "==", "CONST_INT", ")", "<BUGS>", "output_address", "(", "gen_rtx_PLUS", "(", "SImode", ",", "gen_rtx_REG", "(", "SImode", ",", "<NUM_LIT>", ")", ",", "<...
LLVM
SystemZ
CPP
next_suggestion
CPU
613,343
[ "}" ]
[ "void", "SystemZInstPrinter", "::", "printPCRelOperand", "(", "const", "MCInst", "*", "MI", ",", "int", "OpNum", ",", "raw_ostream", "&", "O", ")", "{", "const", "MCOperand", "&", "MO", "=", "MI", "->", "getOperand", "(", "OpNum", ")", ";", "if", "(", ...
LLVM
ARM
TD
program_repair
CPU
613,344
[ "<FIXS>", "StMiscFrm", ",", "IIC_iStore_bh_ru", ",", "<FIXE>" ]
[ "def", "STRHT", ":", "AI3sthpo", "(", "outs", "GPR", ":", "$", "base_wb", ")", ",", "(", "ins", "GPR", ":", "$", "src", ",", "GPR", ":", "$", "base", ",", "am3offset", ":", "$", "offset", ")", ",", "<BUGS>", "StMiscFrm", ",", "IIC_iStoreru", ",", ...
LLVM
ARM64
TD
next_suggestion
CPU
613,345
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "scale", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
VE
CPP
next_suggestion
CPU
613,346
[ "case", "AtomicOrdering", "::", "Acquire", ":" ]
[ "case", "AtomicOrdering", "::", "NotAtomic", ":", "case", "AtomicOrdering", "::", "Unordered", ":", "llvm_unreachable", "(", "<STR_LIT>", "Invalid fence: unordered/not-atomic", "<STR_LIT>", ")", ";", "case", "AtomicOrdering", "::", "Monotonic", ":", "case", "AtomicOrder...
LLVM
Mips
CPP
code_generation
CPU
613,347
[ "void", "MipsSEFrameLowering", "::", "emitEpilogue", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ")", "const", "{", "MachineBasicBlock", "::", "iterator", "MBBI", "=", "MBB", ".", "getFirstTerminator", "(", ")", ";", "MachineFrameInfo"...
[ "Insert", "epilog", "code", "into", "the", "function", "." ]
GCC
aarch64
MD
next_suggestion
CPU
613,348
[ "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "ior", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
613,349
[ "SDValue", "CRBit", "=", "SDValue", "(", "CurDAG", "->", "getMachineNode", "(", "TargetOpcode", "::", "EXTRACT_SUBREG", ",", "dl", ",", "MVT", "::", "i1", ",", "CR0Reg", ",", "SRIdxVal", ",", "WideOp", ".", "getValue", "(", "<NUM_LIT>", ")", ")", ",", "<...
[ "SDValue", "WideOp", ";", "SDValue", "OpToConvToRecForm", ";", "if", "(", "IsBitwiseNegate", "&&", "LoweredLogical", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getMachineOpcode", "(", ")", "==", "PPC", "::", "INSERT_SUBREG", ")", "OpToConvToRecForm", "=", "...
LLVM
ARM
CPP
stmt_completion
CPU
613,350
[ "MatchOperand_Success", ";" ]
[ "return", "MatchOperand_ParseFail", ";", "}", "const", "MCConstantExpr", "*", "CE", "=", "dyn_cast", "<", "MCConstantExpr", ">", "(", "LaneIndex", ")", ";", "if", "(", "!", "CE", ")", "{", "Error", "(", "Loc", ",", "<STR_LIT>", "lane index must be empty or an ...
LLVM
Mips
CPP
stmt_completion
CPU
613,351
[ "=", "Op", "->", "getOperand", "(", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "fitsRegularPattern", "<", "int", ">", "(", "Begin", ",", "<NUM_LIT>", ",", "Mid", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ")", "Wt", "=", "Op", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "else", "if", "(", "fitsRegularPattern", "<", "...
LLVM
AMDGPU
CPP
stmt_completion
GPU
613,352
[ "Unsupported synchronization scope", "<STR_LIT>", ")", ";" ]
[ "bool", "Changed", "=", "false", ";", "if", "(", "MOI", ".", "isAtomic", "(", ")", ")", "{", "if", "(", "MOI", ".", "getSSID", "(", ")", "==", "SyncScope", "::", "System", "||", "MOI", ".", "getSSID", "(", ")", "==", "MMI", "->", "getAgentSSID", ...
LLVM
ARM
CPP
next_suggestion
CPU
613,353
[ "CurDAG", "->", "UpdateNodeOperands", "(", "&", "N", ",", "N0", ",", "N1", ")", ";" ]
[ "SDValue", "CPTmp1", ";", "SDValue", "CPTmp2", ";", "if", "(", "isThumb2", ")", "{", "if", "(", "SelectImmShifterOperand", "(", "N0", ",", "CPTmp0", ",", "CPTmp1", ")", ")", "continue", ";", "}", "else", "{", "if", "(", "SelectImmShifterOperand", "(", "N...
LLVM
X86
CPP
next_suggestion
CPU
613,354
[ "}" ]
[ "int", "FI", "=", "MFI", "->", "CreateFixedObject", "(", "Bytes", ",", "VA", ".", "getLocMemOffset", "(", ")", ",", "isImmutable", ")", ";", "return", "DAG", ".", "getFrameIndex", "(", "FI", ",", "getPointerTy", "(", ")", ")", ";", "}", "else", "{", ...
LLVM
AArch64
TD
stmt_completion
CPU
613,355
[ ";" ]
[ "let", "Name", "=", "<STR_LIT>", "#", "width", ";", "let", "DiagnosticType", "=", "<STR_LIT>", "#", "width", ";", "let", "RenderMethod", "=", "<STR_LIT>" ]
LLVM
MOS
CPP
next_suggestion
MPU
613,356
[ "}" ]
[ "bool", "EnableOpt", "=", "MF", ".", "getTarget", "(", ")", ".", "getOptLevel", "(", ")", "!=", "CodeGenOpt", "::", "None", "&&", "!", "skipFunction", "(", "F", ")", ";", "GISelKnownBits", "*", "KB", "=", "&", "getAnalysis", "<", "GISelKnownBitsAnalysis", ...
GCC
arm
CPP
stmt_completion
CPU
613,357
[ "a", ";" ]
[ "vreinterpretq_p64_u8", "(", "uint8x16_t", "_", "_", "a", ")", "{", "return", "(", "poly64x2_t", ")", "_", "_" ]
LLVM
Hexagon
TD
stmt_completion
DSP
613,358
[ "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "def", "M2_mpyd_acc_hl_s0", ":", "T_M2_mpyd_acc", "<", "<NUM_LIT>", "," ]
LLVM
AArch64
TD
stmt_completion
CPU
613,359
[ ",", "GIComplexPatternEquiv", "<", "am_unscaled32", ">", ";" ]
[ "def", "gi_am_unscaled32", ":", "GIComplexOperandMatcher", "<", "s64", ",", "<STR_LIT>", ">" ]
LLVM
AArch64
TD
stmt_completion
CPU
613,360
[ ";" ]
[ "def", "uimm5s4", ":", "Operand", "<", "i64", ">", ",", "ImmLeaf", "<", "i64", ",", "[", "{", "return", "Imm", ">", "=", "<NUM_LIT>", "&", "&", "Imm", "<", "(", "<NUM_LIT>", "*", "<NUM_LIT>", ")", "&", "&", "(", "(", "Imm", "%", "<NUM_LIT>", ")",...
LLVM
AMDGPU
CPP
next_suggestion
GPU
613,361
[ "break", ";" ]
[ "static", "unsigned", "getFlatScratchSpillOpcode", "(", "const", "SIInstrInfo", "*", "TII", ",", "unsigned", "LoadStoreOp", ",", "unsigned", "EltSize", ")", "{", "bool", "IsStore", "=", "TII", "->", "get", "(", "LoadStoreOp", ")", ".", "mayStore", "(", ")", ...
GCC
arm
CPP
stmt_completion
CPU
613,362
[ ",", "_", "_", "bu", ".", "_", "_", "o", ")", ";" ]
[ "union", "{", "int64x1x3_t", "_", "_", "i", ";", "_", "_", "builtin_neon_ei", "_", "_", "o", ";", "}", "_", "_", "bu", "=", "{", "_", "_", "b", "}", ";", "_", "_", "builtin_neon_vst1_x3di", "(", "(", "_", "_", "builtin_neon_di", "*", ")", "_", ...
LLVM
AArch64
TD
stmt_completion
CPU
613,363
[ ",", "DwarfRegAlias", "<", "B20", ">", ";" ]
[ "def", "S20", ":", "AArch64Reg", "<", "<NUM_LIT>", ",", "<STR_LIT>", ",", "[", "H20", "]", ">" ]
GCC
arm
CPP
stmt_completion
CPU
613,364
[ "_", "_", "b", ";" ]
[ "return", "_", "_", "a", "-" ]
LLVM
Mips
TD
stmt_completion
CPU
613,365
[ "(", "vsplati16", "node", ":", "$", "i", ")", ",", "node", ":", "$", "v", ",", "node", ":", "$", "v", ")", ">", ";" ]
[ "def", "vsplati16_elt", ":", "PatFrag", "<", "(", "ops", "node", ":", "$", "v", ",", "node", ":", "$", "i", ")", ",", "(", "MipsVSHF" ]
LLVM
MMIX
CPP
next_suggestion
CPU
613,366
[ "}" ]
[ "void", "MMIXFrameLowering", "::", "determineCalleeSaves", "(", "MachineFunction", "&", "MF", ",", "BitVector", "&", "SavedRegs", ",", "RegScavenger", "*", "RS", ")", "const", "{", "TargetFrameLowering", "::", "determineCalleeSaves", "(", "MF", ",", "SavedRegs", "...
GCC
xtensa
MD
stmt_completion
MPU
613,367
[ ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
Hexagon
TD
stmt_completion
DSP
613,368
[ "<NUM_LIT>", ";" ]
[ "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ...
LLVM
AVR
CPP
program_repair
MPU
613,369
[ "<FIXS>", ":", "AVRGenSubtargetInfo", "(", "TT", ",", "CPU", ",", "FS", ")", ",", "ELFArch", "(", "<NUM_LIT>", ")", ",", "<FIXE>" ]
[ "AVRSubtarget", "::", "AVRSubtarget", "(", "const", "Triple", "&", "TT", ",", "const", "std", "::", "string", "&", "CPU", ",", "const", "std", "::", "string", "&", "FS", ",", "const", "AVRTargetMachine", "&", "TM", ")", "<BUGS>", ":", "AVRGenSubtargetInfo"...
LLVM
ARM
CPP
next_suggestion
CPU
613,370
[ "}" ]
[ "ARMFunctionInfo", "*", "AFI", "=", "MF", ".", "getInfo", "<", "ARMFunctionInfo", ">", "(", ")", ";", "int", "Off", "=", "Offset", ";", "unsigned", "i", "=", "<NUM_LIT>", ";", "assert", "(", "!", "AFI", "->", "isThumb1OnlyFunction", "(", ")", "&&", "<S...
LLVM
AArch64
TD
next_suggestion
CPU
613,371
[ "let", "Constraints", "=", "<STR_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Imm", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Imm", ";" ]
GCC
gcn
MD
stmt_completion
GPU
613,372
[ "match_code", "<STR_LIT>", ")" ]
[ "(", "define_constraint", "<STR_LIT>", "<STR_LIT>", "(", "and", "(" ]
LLVM
X86
CPP
next_suggestion
CPU
613,373
[ "SDValue", "V", "=", "insertSubVector", "(", "DAG", ".", "getUNDEF", "(", "VT", ")", ",", "V1", ",", "<NUM_LIT>", ",", "DAG", ",", "dl", ",", "SubVectorWidth", ")", ";" ]
[ "static", "SDValue", "concatSubVectors", "(", "SDValue", "V1", ",", "SDValue", "V2", ",", "SelectionDAG", "&", "DAG", ",", "const", "SDLoc", "&", "dl", ")", "{", "assert", "(", "V1", ".", "getValueType", "(", ")", "==", "V2", ".", "getValueType", "(", ...
GCC
ia64
MD
stmt_completion
CPU
613,374
[ ")", "]", ")" ]
[ "[", "(", "cond_exec", "(", "ne", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "cond_exec", "(", "eq", "(", "match_dup", ...
GCC
mips
CPP
program_repair
CPU
613,375
[ "<FIXS>", "if", "(", "!", "TARGET_PAIRED_SINGLE_FLOAT", "&&", "!", "TARGET_DSP", ")", "<FIXE>", "<FIXS>", "if", "(", "TARGET_PAIRED_SINGLE_FLOAT", ")", "{", "V2SF_type_node", "=", "build_vector_type_for_mode", "(", "float_type_node", ",", "V2SFmode", ")", ";", "<FIX...
[ "const", "struct", "bdesc_map", "*", "m", ";", "tree", "types", "[", "(", "int", ")", "MIPS_MAX_FTYPE_MAX", "]", ";", "tree", "V2SF_type_node", ";", "unsigned", "int", "offset", ";", "<BUGS>", "if", "(", "!", "TARGET_PAIRED_SINGLE_FLOAT", ")", "<BUGE>", "ret...
LLVM
TPC
TD
next_suggestion
Virtual ISA
613,376
[ "let", "PredPolarity", "=", "pred", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "OperandType", "=", "optype", ";", "let", "Switches", "=", "sw", ";", "bit", "Src1IsSRF", "=", "!", "eq", "(", "!", "cast", "<", "string", ">", "(", "Rsrc1", ")", ",", "<STR_LIT>", ")", ";", "bit", "Src2IsSRF", "=", "!", "eq", "(", "!", "c...
GCC
pa
CPP
next_suggestion
CPU
613,377
[ "}" ]
[ "delta", "=", "GEN_INT", "(", "mod", ")", ";", "insn", "=", "emit_insn", "(", "gen_post_store", "(", "basereg", ",", "srcreg", ",", "delta", ")", ")", ";", "if", "(", "DO_FRAME_NOTES", ")", "{", "RTX_FRAME_RELATED_P", "(", "insn", ")", "=", "<NUM_LIT>", ...
GCC
tilegx
CPP
stmt_completion
VLIW
613,378
[ "false", ";" ]
[ "fprintf", "(", "file", ",", "<STR_LIT>", "\\t{\\n", "<STR_LIT>", "<STR_LIT>", "\\tmove\\tr10, lr\\n", "<STR_LIT>", "<STR_LIT>", "\\tjal\\t%s\\n", "<STR_LIT>", "<STR_LIT>", "\\t}\\n", "<STR_LIT>", ",", "MCOUNT_NAME", ")", ";", "}", "tilegx_in_bundle", "=" ]
GCC
pa
CPP
next_suggestion
CPU
613,379
[ "return", "CEIL", "(", "size", ",", "UNITS_PER_WORD", ")", ";" ]
[ "HOST_WIDE_INT", "pa_function_arg_size", "(", "machine_mode", "mode", ",", "const_tree", "type", ")", "{", "HOST_WIDE_INT", "size", ";", "size", "=", "mode", "!=", "BLKmode", "?", "GET_MODE_SIZE", "(", "mode", ")", ":", "int_size_in_bytes", "(", "type", ")", "...
LLVM
XCore
CPP
next_suggestion
MPU
613,380
[ "}" ]
[ "unsigned", "XCoreInstrInfo", "::", "RemoveBranch", "(", "MachineBasicBlock", "&", "MBB", ")", "const", "{", "MachineBasicBlock", "::", "iterator", "I", "=", "MBB", ".", "end", "(", ")", ";", "if", "(", "I", "==", "MBB", ".", "begin", "(", ")", ")", "r...
LLVM
AArch64
TD
next_suggestion
CPU
613,381
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "size2", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-",...
LLVM
PowerPC
CPP
program_repair
CPU
613,382
[ "<FIXS>", "PM", ".", "add", "(", "AsmPrinterCtor", "(", "errs", "(", ")", ",", "*", "this", ",", "OptLevel", ",", "true", ")", ")", ";", "<FIXE>", "<FIXS>", "bool", "PPCTargetMachine", "::", "addSimpleCodeEmitter", "(", "PassManagerBase", "&", "PM", ",", ...
[ "if", "(", "DumpAsm", ")", "{", "assert", "(", "AsmPrinterCtor", "&&", "<STR_LIT>", "AsmPrinter was not linked in", "<STR_LIT>", ")", ";", "if", "(", "AsmPrinterCtor", ")", "<BUGS>", "PM", ".", "add", "(", "AsmPrinterCtor", "(", "errs", "(", ")", ",", "*", ...
LLVM
ARM
TD
next_suggestion
CPU
613,383
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "rot", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rn", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd", ";", "let", "Inst", "{",...
LLVM
X86
CPP
stmt_completion
CPU
613,384
[ "CSR_32_AllRegs_SSE_RegMask", ";" ]
[ "if", "(", "HasAVX", ")", "return", "CSR_64_RT_AllRegs_AVX_RegMask", ";", "return", "CSR_64_RT_AllRegs_RegMask", ";", "case", "CallingConv", "::", "CXX_FAST_TLS", ":", "if", "(", "Is64Bit", ")", "return", "CSR_64_TLS_Darwin_RegMask", ";", "break", ";", "case", "Call...
LLVM
X86
CPP
next_suggestion
CPU
613,385
[ "if", "(", "SupportedVectorShiftWithBaseAmnt", "(", "VT", ",", "Subtarget", ",", "Op", ".", "getOpcode", "(", ")", ")", ")", "return", "DAG", ".", "getNode", "(", "X86OpcV", ",", "dl", ",", "VT", ",", "R", ",", "Op", ".", "getOperand", "(", "<NUM_LIT>"...
[ "(", "Opcode", "==", "ISD", "::", "SRL", ")", "?", "<STR_LIT>", "::", "<STR_LIT>", ":", "<STR_LIT>", "::", "<STR_LIT>", ";", "unsigned", "X86OpcV", "=", "(", "Opcode", "==", "ISD", "::", "SHL", ")", "?", "<STR_LIT>", "::", "<STR_LIT>", ":", "(", "Opcod...
LLVM
AArch64
TD
next_suggestion
CPU
613,386
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
[ "return", "(", "(", "(", "uint32_t", ")", "Imm", ")", "<", "<NUM_LIT>", ")", ";", "}", "]", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";" ]
LLVM
AArch64
CPP
stmt_completion
CPU
613,387
[ ";" ]
[ "void", "AArch64AsmPrinter", "::", "emitStartOfAsmFile", "(", "Module", "&", "M", ")", "{", "if", "(", "!", "TM", ".", "getTargetTriple", "(", ")", ".", "isOSBinFormatELF", "(", ")", ")", "return", ";", "unsigned", "Flags", "=", "<NUM_LIT>", ";", "if", "...
GCC
s390
MD
next_suggestion
MPU
613,388
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "unspec", ":", "V2DF", "[", "(", "match_operand", ":", "V2DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ...
GCC
mips
CPP
program_repair
CPU
613,389
[ "<FIXS>", "if", "(", "TARGET_ABSOLUTE_JUMPS", ")", "output_asm_insn", "(", "MIPS_ABSOLUTE_JUMP", "(", "<STR_LIT>", "j\\t%0%/", "<STR_LIT>", ")", ",", "&", "taken", ")", ";", "<FIXE>", "<FIXS>", "mips_output_load_label", "(", "taken", ")", ";", "<FIXE>" ]
[ "}", "<BUGS>", "if", "(", "length", "<=", "<NUM_LIT>", ")", "output_asm_insn", "(", "<STR_LIT>", "j\\t%0%/", "<STR_LIT>", ",", "&", "taken", ")", ";", "<BUGE>", "else", "{", "<BUGS>", "output_asm_insn", "(", "mips_output_load_label", "(", ")", ",", "&", "tak...
GCC
arm
MD
next_suggestion
CPU
613,390
[ "(", "match_operand", ":", "HF", "<NUM_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "match_operand", ":", "HF", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "HF", "<NUM_LIT>", "<STR_LIT>", ")" ]
LLVM
Mips
CPP
next_suggestion
CPU
613,391
[ "return", "true", ";" ]
[ "for", "(", "IterTy", "I", "=", "Begin", ";", "I", "!=", "End", ";", ")", "{", "IterTy", "CurrI", "=", "I", ";", "++", "I", ";", "if", "(", "CurrI", "->", "isDebugValue", "(", ")", ")", "continue", ";", "if", "(", "terminateSearch", "(", "*", "...
LLVM
AArch64
CPP
next_suggestion
CPU
613,392
[ "}" ]
[ "bool", "isShiftOrExtend", "(", ")", "const", "{", "return", "Kind", "==", "k_ShiftExtend", ";" ]
LLVM
rvex
CPP
stmt_completion
VLIW
613,393
[ "(", ")", ";" ]
[ "unsigned", "rvexRegisterInfo", "::", "getFrameRegister", "(", "const", "MachineFunction", "&", "MF", ")", "const", "{", "const", "TargetFrameLowering", "*", "TFI", "=", "MF", ".", "getTarget", "(", ")", ".", "getFrameLowering" ]
GCC
rs6000
MD
next_suggestion
CPU
613,394
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
sh
MD
stmt_completion
CPU
613,395
[ "<STR_LIT>", ")" ]
[ "(", "define_cpu_unit", "<STR_LIT>" ]
GCC
arm
CPP
code_generation
CPU
613,396
[ "static", "void", "thumb_exit", "(", "FILE", "*", "f", ",", "int", "reg_containing_return_addr", ")", "{", "unsigned", "regs_available_for_popping", ";", "unsigned", "regs_to_pop", ";", "int", "pops_needed", ";", "unsigned", "available", ";", "unsigned", "required",...
[ "Generate", "code", "to", "return", "from", "a", "thumb", "function", ".", "If", "'reg_containing_return_addr", "'", "is", "-1", ",", "then", "the", "return", "address", "is", "actually", "on", "the", "stack", ",", "at", "the", "stack", "pointer", "." ]
LLVM
SystemZ
TD
next_suggestion
CPU
613,397
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "enc", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "class", "DirectiveInsnVRV", "<", "dag", "outs", ",", "dag", "ins", ",", "string", "asmstr", ",", "list", "<", "dag", ">", "pattern", ">", ":", "InstVRV", "<", "<NUM_LIT>", ",", "outs", ",", "ins", ",", "asmstr", ",", "pattern", ">", "{", "bits", "<"...
LLVM
ARM
CPP
next_suggestion
CPU
613,398
[ "case", "ARM", "::", "t2ADDspImm", ":" ]
[ "case", "ARM", "::", "tLDRpci", ":", "case", "ARM", "::", "t2MOVi16", ":", "case", "ARM", "::", "t2MOVTi16", ":", "SrcReg", "=", "~", "<NUM_LIT>", "U", ";", "DstReg", "=", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";",...
LLVM
CellSPU
TD
stmt_completion
MPU
613,399
[ "<", "v16i8", ">", ";" ]
[ "class", "StoreDFormVec", "<", "ValueType", "vectype", ">", ":", "RI10Form", "<", "<NUM_LIT>", ",", "(", "outs", ")", ",", "(", "ins", "VECREG", ":", "$", "rT", ",", "dformaddr", ":", "$", "src", ")", ",", "<STR_LIT>", ",", "LoadStore", ",", "[", "("...