Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | i386 | CPP | stmt_completion | CPU | 613,200 | [
"(",
"_",
"_",
"v16si",
")",
"_",
"mm512_setzero_si512",
"(",
")",
",",
"(",
"_",
"_",
"mmask16",
")",
"_",
"_",
"U",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m512i",
")",
"_",
"_",
"builtin_ia32_pabsd512_mask",
"(",
"(",
"_",
"_",
"v16si",
")",
"_",
"_",
"A",
","
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 613,201 | [
"}"
] | [
"return",
"(",
"(",
"uint64_t",
")",
"Imm",
")",
"<",
"<NUM_LIT>",
";",
"}",
"]",
">",
"{",
"let",
"ParserMatchClass",
"=",
"Imm0_3Operand",
";"
] |
LLVM | SNES | CPP | code_generation | DSP | 613,202 | [
"void",
"SNESTargetLowering",
"::",
"ReplaceNodeResults",
"(",
"SDNode",
"*",
"N",
",",
"SmallVectorImpl",
"<",
"SDValue",
">",
"&",
"Results",
",",
"SelectionDAG",
"&",
"DAG",
")",
"const",
"{",
"SDLoc",
"DL",
"(",
"N",
")",
";",
"switch",
"(",
"N",
"->... | [
"ReplaceNodeResults",
"-",
"Replace",
"the",
"results",
"of",
"node",
"with",
"an",
"illegal",
"result",
"type",
"with",
"new",
"values",
"built",
"out",
"of",
"custom",
"code",
"."
] |
LLVM | AArch64 | CPP | code_generation | CPU | 613,203 | [
"bool",
"AArch64InstrInfo",
"::",
"areMemAccessesTriviallyDisjoint",
"(",
"MachineInstr",
"&",
"MIa",
",",
"MachineInstr",
"&",
"MIb",
",",
"AliasAnalysis",
"*",
"AA",
")",
"const",
"{",
"const",
"TargetRegisterInfo",
"*",
"TRI",
"=",
"&",
"getRegisterInfo",
"(",
... | [
"Sometimes",
",",
"it",
"is",
"possible",
"for",
"the",
"target",
"to",
"tell",
",",
"even",
"without",
"aliasing",
"information",
",",
"that",
"two",
"MIs",
"access",
"different",
"memory",
"addresses",
"."
] |
GCC | sparc | MD | stmt_completion | CPU | 613,204 | [
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 613,205 | [
"}"
] | [
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P0",
"]",
";",
"let",
"Defs",
"=",
"[",
"P0",
",",
"PC",
"]",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isTaken",
"=",
"Inst",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"i... |
LLVM | Hexagon | TD | next_suggestion | DSP | 613,206 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewVal... |
GCC | mips | MD | stmt_completion | CPU | 613,207 | [
"<STR_LIT>",
")"
] | [
"(",
"define_automaton"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 613,208 | [
"let",
"opExtentAlign",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Uses",
"=",
"[",
"P0",
"]",
";",
"let",
"Defs",
"=",
"[",
"P0",
",",
"PC",
"]",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isTaken",
"=",
"Inst",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",... |
LLVM | Hexagon | TD | stmt_completion | DSP | 613,209 | [
"InstrItinClass",
";"
] | [
"def",
"tc_4837eefb",
":"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 613,210 | [
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
LLVM | SystemZ | CPP | stmt_completion | CPU | 613,211 | [
"Addr",
",",
"Base",
",",
"Disp",
",",
"Index",
")",
";"
] | [
"return",
"selectBDXAddr",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
","
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 613,212 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_vmaxb",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rtt32",
",",
"DoubleRegs",
":",
"$",
"Rss32",
")",
",",
"<STR_LIT>",
",",
"tc_779080bf",
",",
"TypeALU64",
">",
",",
"E... |
GCC | i386 | MD | next_suggestion | CPU | 613,213 | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | SPIRV | CPP | next_suggestion | Virtual ISA | 613,214 | [
"ResTy",
"=",
"Op",
"->",
"getType",
"(",
")",
"->",
"isVectorTy",
"(",
")",
"?",
"COp",
"->",
"getType",
"(",
")",
":",
"B",
".",
"getInt32Ty",
"(",
")",
";"
] | [
"for",
"(",
"const",
"auto",
"&",
"Op",
":",
"I",
"->",
"operands",
"(",
")",
")",
"{",
"Constant",
"*",
"AggrConst",
"=",
"nullptr",
";",
"Type",
"*",
"ResTy",
"=",
"nullptr",
";",
"if",
"(",
"auto",
"*",
"COp",
"=",
"dyn_cast",
"<",
"ConstantVect... |
LLVM | Mips | TD | stmt_completion | CPU | 613,215 | [
"<",
"<NUM_LIT>",
">",
";"
] | [
"class",
"EVP_ENC",
":",
"COP0_EVP_DVP_FM"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 613,216 | [
"unsigned",
"ConstPoolIdx",
"=",
"MCP",
"->",
"getConstantPoolIndex",
"(",
"NegC",
",",
"Alignment",
")",
";"
] | [
"default",
":",
"return",
";",
"}",
"MachineInstr",
"*",
"ConstDefInstr",
"=",
"MRI",
"->",
"getVRegDef",
"(",
"ConstReg",
")",
";",
"const",
"Constant",
"*",
"C",
"=",
"getConstantFromConstantPool",
"(",
"ConstDefInstr",
")",
";",
"assert",
"(",
"isa",
"<",... |
GCC | rs6000 | CPP | stmt_completion | CPU | 613,217 | [
")",
";"
] | [
"set_conv_libfunc",
"(",
"sext_optab",
",",
"TDmode",
",",
"mode",
",",
"<STR_LIT>",
"__dpd_extendtdkf2",
"<STR_LIT>",
")",
";",
"set_conv_libfunc",
"(",
"sfix_optab",
",",
"SImode",
",",
"mode",
",",
"<STR_LIT>",
"__fixkfsi",
"<STR_LIT>",
")",
";",
"set_conv_libf... |
GCC | powerpcspe | CPP | next_suggestion | CPU | 613,218 | [
"}"
] | [
"if",
"(",
"misalignment",
"==",
"-",
"<NUM_LIT>",
")",
"{",
"if",
"(",
"rs6000_vector_alignment_reachable",
"(",
"type",
",",
"is_packed",
")",
")",
"{",
"int",
"element_size",
"=",
"TREE_INT_CST_LOW",
"(",
"TYPE_SIZE",
"(",
"type",
")",
")",
";",
"if",
"... |
GCC | m68k | MD | next_suggestion | MPU | 613,219 | [
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"FP",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"sqrt",
":",
"FP",
"(",
"match_operand",
":",
"FP",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>"
] |
GCC | tilepro | CPP | next_suggestion | VLIW | 613,220 | [
"}"
] | [
"same_section_as_entry",
"=",
"!",
"same_section_as_entry",
";",
"continue",
";",
"}",
"if",
"(",
"same_section_as_entry",
")",
"continue",
";",
"if",
"(",
"!",
"(",
"INSN_P",
"(",
"insn",
")",
"&&",
"GET_CODE",
"(",
"PATTERN",
"(",
"insn",
")",
")",
"!=",... |
GCC | arm | CPP | stmt_completion | CPU | 613,221 | [
"b",
",",
"_",
"_",
"index",
")",
";"
] | [
"vcmlaq_rot90_laneq_f16",
"(",
"float16x8_t",
"_",
"_",
"r",
",",
"float16x8_t",
"_",
"_",
"a",
",",
"float16x8_t",
"_",
"_",
"b",
",",
"const",
"int",
"_",
"_",
"index",
")",
"{",
"return",
"_",
"_",
"builtin_neon_vcmla_lane90v8hf",
"(",
"_",
"_",
"r",
... |
GCC | stormy16 | CPP | program_repair | CPU | 613,222 | [
"<FIXS>",
"branch",
"=",
"gen_rtx_SET",
"(",
"pc_rtx",
",",
"<FIXE>"
] | [
"condition_rtx",
"=",
"gen_rtx_fmt_ee",
"(",
"code",
",",
"mode",
",",
"op0",
",",
"op1",
")",
";",
"loc_ref",
"=",
"gen_rtx_LABEL_REF",
"(",
"VOIDmode",
",",
"loc",
")",
";",
"<BUGS>",
"branch",
"=",
"gen_rtx_SET",
"(",
"VOIDmode",
",",
"pc_rtx",
",",
"... |
GCC | i386 | CPP | next_suggestion | CPU | 613,223 | [
"predicate_chain",
"=",
"nreverse",
"(",
"predicate_chain",
")",
";"
] | [
"arg_str",
"=",
"<STR_LIT>",
"bdver2",
"<STR_LIT>",
";",
"priority",
"=",
"P_PROC_FMA",
";",
"break",
";",
"case",
"PROCESSOR_BDVER3",
":",
"arg_str",
"=",
"<STR_LIT>",
"bdver3",
"<STR_LIT>",
";",
"priority",
"=",
"P_PROC_FMA",
";",
"break",
";",
"case",
"PROC... |
LLVM | X86 | CPP | stmt_completion | CPU | 613,224 | [
"NotSrc",
")",
";"
] | [
"MVT",
"VT",
"=",
"N",
"->",
"getSimpleValueType",
"(",
"<NUM_LIT>",
")",
";",
"unsigned",
"NumBits",
"=",
"VT",
".",
"getScalarSizeInBits",
"(",
")",
";",
"unsigned",
"NumElts",
"=",
"SrcVT",
".",
"getVectorNumElements",
"(",
")",
";",
"if",
"(",
"ISD",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 613,225 | [
":",
"$",
"Rt",
",",
"GPR64sp",
":",
"$",
"addr",
",",
"simm9",
":",
"$",
"off",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"pre_store",
"(",
"v2f64",
"FPR128",
":",
"$",
"Rt",
")",
",",
"GPR64sp",
":",
"$",
"addr",
",",
"simm9",
":",
"$",
"off",
")",
",",
"(",
"STRQpre",
"FPR128"
] |
LLVM | AArch64 | CPP | program_repair | CPU | 613,226 | [
"<FIXS>",
"TPOff",
"=",
"LowerELFTLSDescCallSeq",
"(",
"SymAddr",
",",
"DL",
",",
"DAG",
")",
";",
"<FIXE>"
] | [
"DAG",
".",
"getTargetGlobalAddress",
"(",
"GV",
",",
"DL",
",",
"PtrVT",
",",
"<NUM_LIT>",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"<BUGS>",
"TPOff",
"=",
"LowerELFTLSDescCall",
"(",
"SymAddr",
",",
"DescAddr",
",",
"DL",
",",
"DAG",
")",
";",
"<... |
GCC | i386 | CPP | stmt_completion | CPU | 613,227 | [
"-",
"<NUM_LIT>",
")",
")",
")",
";"
] | [
"emit_move_insn",
"(",
"high",
"[",
"<NUM_LIT>",
"]",
",",
"low",
"[",
"<NUM_LIT>",
"]",
")",
";",
"emit_insn",
"(",
"gen_ashr3",
"(",
"high",
"[",
"<NUM_LIT>",
"]",
",",
"high",
"[",
"<NUM_LIT>",
"]",
",",
"GEN_INT",
"(",
"half_width",
"-",
"<NUM_LIT>",... |
LLVM | Mips | TD | stmt_completion | CPU | 613,228 | [
"NAME",
")",
"VT",
":",
"$",
"lhs",
",",
"VT",
":",
"$",
"rhs",
")",
",",
"ZEROReg",
")",
">",
";"
] | [
"def",
":",
"MipsPat",
"<",
"(",
"setune",
"VT",
":",
"$",
"lhs",
",",
"VT",
":",
"$",
"rhs",
")",
",",
"(",
"NOROp",
"(",
"!",
"cast",
"<",
"Instruction",
">",
"(",
"<STR_LIT>",
"#"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 613,229 | [
"false",
";"
] | [
"if",
"(",
"VT",
".",
"getVectorElementType",
"(",
")",
"==",
"MVT",
"::",
"i32",
"&&",
"VT",
".",
"getVectorElementCount",
"(",
")",
".",
"getKnownMinValue",
"(",
")",
">=",
"<NUM_LIT>",
"&&",
"!",
"VT",
".",
"isFixedLengthVector",
"(",
")",
")",
"retur... |
GCC | h8300 | CPP | code_generation | MPU | 613,230 | [
"const",
"char",
"*",
"output_simode_bld",
"(",
"int",
"bild",
",",
"rtx",
"operands",
"[",
"]",
")",
"{",
"int",
"clear_first",
"=",
"(",
"REG_P",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"&&",
"REG_P",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",... | [
"Output",
"a",
"single-bit",
"extraction",
"."
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 613,231 | [
"}"
] | [
"bool",
"getMergeForward",
"(",
")",
"const",
"{",
"return",
"MergeForward",
";"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 613,232 | [
";"
] | [
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT... |
GCC | arm | CPP | stmt_completion | CPU | 613,233 | [
"=",
"false",
";"
] | [
"CUMULATIVE_ARGS",
"*",
"pcum",
"=",
"get_cumulative_args",
"(",
"pcum_v",
")",
";",
"int",
"nregs",
";",
"if",
"(",
"arg",
".",
"end_marker_p",
"(",
")",
")",
"return",
"const0_rtx",
";",
"if",
"(",
"pcum",
"->",
"pcs_variant",
"<=",
"ARM_PCS_AAPCS_LOCAL",
... |
LLVM | BPF | CPP | next_suggestion | Virtual ISA | 613,234 | [
"RetOps",
".",
"push_back",
"(",
"DAG",
".",
"getRegister",
"(",
"VA",
".",
"getLocReg",
"(",
")",
",",
"VA",
".",
"getLocVT",
"(",
")",
")",
")",
";"
] | [
"SDValue",
"Glue",
";",
"SmallVector",
"<",
"SDValue",
",",
"<NUM_LIT>",
">",
"RetOps",
"(",
"<NUM_LIT>",
",",
"Chain",
")",
";",
"for",
"(",
"size_t",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"!=",
"RVLocs",
".",
"size",
"(",
")",
";",
"++",
"i",
")",
"{"... |
LLVM | Alpha | CPP | stmt_completion | MPU | 613,235 | [
")",
";"
] | [
"FunctionPass",
"*",
"llvm",
"::",
"createAlphaBranchSelectionPass",
"(",
")",
"{",
"return",
"new",
"AlphaBSel",
"("
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 613,236 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
LLVM | ARM | CPP | program_repair | CPU | 613,237 | [
"<FIXS>",
"bool",
"Changes",
"=",
"MatchSMLAD",
"(",
"F",
")",
";",
"<FIXE>"
] | [
"return",
"false",
";",
"}",
"<BUGS>",
"Changes",
"=",
"MatchSMLAD",
"(",
"F",
")",
";",
"<BUGE>",
"return",
"Changes",
";",
"}",
"}",
";"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 613,238 | [
"<NUM_LIT>",
";"
] | [
"def",
"L2_ploadritnew_io",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pt4",
",",
"IntRegs",
":",
"$",
"Rs32",
",",
"u30_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_44d3da28",
... |
GCC | vax | CPP | program_repair | CPU | 613,239 | [
"<FIXS>",
"REAL_VALUE_TYPE",
"r",
",",
"s",
";",
"<FIXE>",
"<FIXS>",
"<FIXE>"
] | [
"register",
"rtx",
"c",
";",
"{",
"register",
"enum",
"machine_mode",
"mode",
";",
"<BUGS>",
"#",
"if",
"HOST_FLOAT_FORMAT",
"==",
"VAX_FLOAT_FORMAT",
"<BUGE>",
"int",
"i",
";",
"<BUGS>",
"union",
"{",
"double",
"d",
";",
"int",
"i",
"[",
"<NUM_LIT>",
"]",... |
GCC | m68k | MD | program_repair | MPU | 613,240 | [
"<FIXS>",
"}",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>",
"<FIXS>",
"(",
"define_insn",
"<STR_LIT>",
"<FIXE>"
] | [
"{",
"CC_STATUS_INITreturn",
"<STR_LIT>",
"<BUGS>",
"}",
")",
"<BUGE>",
"<BUGS>",
"(",
"define_insn",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"ior",
":",
"QI",
"(",
"subreg",
"... |
LLVM | PowerPC | TD | next_suggestion | CPU | 613,241 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"BO",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"at",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"BI",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"BD",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"BO",
"{",
"<NUM_LI... |
GCC | m68k | MD | stmt_completion | MPU | 613,242 | [
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 613,243 | [
"(",
")",
";"
] | [
"if",
"(",
"Subtarget",
"->",
"hasMVEIntegerOps",
"(",
")",
")",
"return",
"MVEMaxSupportedInterleaveFactor",
";",
"return",
"TargetLoweringBase",
"::",
"getMaxSupportedInterleaveFactor"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 613,244 | [
"(",
")",
")",
";"
] | [
"return",
"AMDGPU",
"::",
"IsaInfo",
"::",
"getSGPREncodingGranule",
"(",
"MCSubtargetInfo",
"::",
"getFeatureBits"
] |
GCC | avr | CPP | next_suggestion | MPU | 613,245 | [
"return",
"<STR_LIT>",
"<STR_LIT>",
";"
] | [
"if",
"(",
"dest",
"!=",
"src",
"+",
"<NUM_LIT>",
")",
"avr_asm_len",
"(",
"<STR_LIT>",
"mov %A0,%C1",
"<STR_LIT>",
",",
"op",
",",
"plen",
",",
"<NUM_LIT>",
")",
";",
"return",
"avr_asm_len",
"(",
"<STR_LIT>",
"clr %B0",
"<STR_LIT>",
"CR_TAB",
"<STR_LIT>",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 613,246 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"J4_cmpeqi_t_jumpnv_nt",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Ns8",
",",
"u5_0Imm",
":",
"$",
"II",
",",
"b30_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_bd8382d1",
",",
"TypeNCJ",
">",
",",
... |
GCC | lm32 | CPP | code_generation | MPU | 613,247 | [
"int",
"lm32_expand_block_move",
"(",
"rtx",
"*",
"operands",
")",
"{",
"if",
"(",
"(",
"GET_CODE",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"==",
"CONST_INT",
")",
"&&",
"(",
"INTVAL",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"<=",
"<NUM_LIT>",
... | [
"Expand",
"string/block",
"move",
"operations",
".",
"operands",
"[",
"0",
"]",
"is",
"the",
"pointer",
"to",
"the",
"destination",
".",
"operands",
"[",
"1",
"]",
"is",
"the",
"pointer",
"to",
"the",
"source",
".",
"operands",
"[",
"2",
"]",
"is",
"th... |
GCC | rs6000 | CPP | stmt_completion | CPU | 613,248 | [
",",
"neg_b",
")",
",",
"mask",
")",
")",
")",
";"
] | [
"static",
"_",
"_",
"inline",
"qword",
"si_rothmi",
"(",
"qword",
"a",
",",
"int",
"b",
")",
"{",
"vec_ushort8",
"neg_b",
";",
"vec_ushort8",
"mask",
";",
"neg_b",
"=",
"vec_splat",
"(",
"(",
"vec_ushort8",
")",
"(",
"si_from_int",
"(",
"-",
"b",
")",
... |
GCC | fr30 | MD | next_suggestion | DSP | 613,249 | [
"(",
"mem",
":",
"SI",
"(",
"post_inc",
":",
"SI",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
")",
")",
")"
] | [
"(",
"define_peephole",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"mem",
":",
"SI",
"(",
"post_inc",
":",
"SI",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
")",
")",
")",
"(",
"set",
"(",
"match_o... |
LLVM | ARM | CPP | stmt_completion | CPU | 613,250 | [
"{"
] | [
"if",
"(",
"RetVT",
"!=",
"MVT",
"::",
"isVoid",
")",
"{",
"SmallVector",
"<",
"CCValAssign",
",",
"<NUM_LIT>",
">",
"RVLocs",
";",
"CCState",
"CCInfo",
"(",
"CC",
",",
"isVarArg",
",",
"*",
"FuncInfo",
".",
"MF",
",",
"RVLocs",
",",
"*",
"Context",
... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 613,251 | [
")",
";"
] | [
"return",
"TargetTransformInfo",
"(",
"HexagonTTIImpl",
"(",
"this",
",",
"F",
")",
")",
";",
"}"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 613,252 | [
"(",
")",
")",
";"
] | [
"unsigned",
"NumPieces",
"=",
"Unmerge",
"->",
"getNumOperands",
"(",
")",
"-",
"<NUM_LIT>",
";",
"for",
"(",
"unsigned",
"PieceIdx",
"=",
"<NUM_LIT>",
";",
"PieceIdx",
"!=",
"NumPieces",
";",
"++",
"PieceIdx",
")",
"{",
"Register",
"UnmergePiece",
"=",
"Unm... |
LLVM | AMDGPU | CPP | program_repair | GPU | 613,253 | [
"<FIXS>",
"static",
"VectorType",
"*",
"arrayTypeToVecType",
"(",
"ArrayType",
"*",
"ArrayTy",
")",
"{",
"return",
"VectorType",
"::",
"get",
"(",
"ArrayTy",
"->",
"getElementType",
"(",
")",
",",
"ArrayTy",
"->",
"getNumElements",
"(",
")",
")",
";",
"<FIXE... | [
"return",
"CI",
";",
"}",
"<BUGS>",
"static",
"VectorType",
"*",
"arrayTypeToVecType",
"(",
"Type",
"*",
"ArrayTy",
")",
"{",
"return",
"VectorType",
"::",
"get",
"(",
"ArrayTy",
"->",
"getArrayElementType",
"(",
")",
",",
"ArrayTy",
"->",
"getArrayNumElements... |
LLVM | ARM | CPP | stmt_completion | CPU | 613,254 | [
"Opc",
")",
";"
] | [
"return",
"Opc",
"==",
"ARM",
"::",
"LDRi12",
"||",
"isT1i32Load",
"(",
"Opc",
")",
"||",
"isT2i32Load",
"("
] |
GCC | pa | CPP | next_suggestion | CPU | 613,255 | [
"if",
"(",
"!",
"TARGET_LONG_CALLS",
"&&",
"distance",
"<",
"<NUM_LIT>",
")",
"return",
"<NUM_LIT>",
";"
] | [
"if",
"(",
"distance",
"<",
"total",
")",
"distance",
"=",
"-",
"<NUM_LIT>",
";",
"}",
"if",
"(",
"TARGET_64BIT",
")",
"{",
"if",
"(",
"!",
"TARGET_LONG_CALLS",
"&&",
"distance",
"<",
"<NUM_LIT>",
")",
"return",
"<NUM_LIT>",
";",
"return",
"<NUM_LIT>",
"... |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 613,256 | [
"SwitchBothDivModAsmOperand",
";"
] | [
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"ParserMatchClass",
"="
] |
GCC | arm | CPP | stmt_completion | CPU | 613,257 | [
"_",
"_",
"a",
",",
"_",
"_",
"p",
")",
";"
] | [
"return",
"_",
"_",
"builtin_mve_vdupq_m_n_sv4si",
"(",
"_",
"_",
"arm_vuninitializedq_s32",
"(",
")",
","
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 613,258 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"imm",
";"
] | [
"def",
"v16i8_shift",
":",
"BaseSIMDVectorShiftTied",
"<",
"<NUM_LIT>",
",",
"U",
",",
"opc",
",",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"?",
",",
"?",
",",
"?",
"}",
",",
"V128",
",",
"V128",
",",
"vecshiftR16Narro... |
GCC | aarch64 | MD | stmt_completion | CPU | 613,259 | [
")",
"]",
"UNSPECV_BTI_NOARG",
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"unspec_volatile",
"[",
"(",
"const_int",
"<NUM_LIT>"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 613,260 | [
"MachineMemOperand",
"*",
"MMO",
"=",
"*",
"LastLoad",
"->",
"memoperands_begin",
"(",
")",
";"
] | [
"bool",
"Changed",
"=",
"false",
";",
"for",
"(",
"auto",
"&",
"[",
"SS",
",",
"LI",
"]",
":",
"*",
"LS",
")",
"{",
"for",
"(",
"const",
"LiveRange",
"::",
"Segment",
"&",
"Segment",
":",
"LI",
".",
"segments",
")",
"{",
"if",
"(",
"Segment",
"... |
GCC | nios2 | CPP | code_generation | MPU | 613,261 | [
"void",
"nios2_set_return_address",
"(",
"rtx",
"address",
",",
"rtx",
"scratch",
")",
"{",
"nios2_compute_frame_layout",
"(",
")",
";",
"if",
"(",
"cfun",
"->",
"machine",
"->",
"save_mask",
"&",
"(",
"<NUM_LIT>",
"<<",
"RA_REGNO",
")",
")",
"{",
"unsigned"... | [
"Emit",
"code",
"to",
"change",
"the",
"current",
"function",
"'s",
"return",
"address",
"to",
"ADDRESS",
".",
"SCRATCH",
"is",
"available",
"as",
"a",
"scratch",
"register",
",",
"if",
"needed",
".",
"ADDRESS",
"and",
"SCRATCH",
"are",
"both",
"word-mode",
... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 613,262 | [
"if",
"(",
"Offset1",
">",
"<NUM_LIT>",
"||",
"Offset1",
"<",
"-",
"<NUM_LIT>",
")",
"return",
"false",
";"
] | [
"unsigned",
"FirstOpc",
"=",
"FirstLdSt",
".",
"getOpcode",
"(",
")",
";",
"unsigned",
"SecondOpc",
"=",
"SecondLdSt",
".",
"getOpcode",
"(",
")",
";",
"if",
"(",
"!",
"canPairLdStOpc",
"(",
"FirstOpc",
",",
"SecondOpc",
")",
")",
"return",
"false",
";",
... |
LLVM | SPIRV | CPP | next_suggestion | Virtual ISA | 613,263 | [
"if",
"(",
"TypeStr",
".",
"consume_front",
"(",
"<STR_LIT>",
" vector[",
"<STR_LIT>",
")",
")",
"{"
] | [
"Ty",
"=",
"parseBasicTypeName",
"(",
"TypeStr",
",",
"Ctx",
")",
";",
"if",
"(",
"!",
"Ty",
")",
"return",
"nullptr",
";",
"auto",
"SpirvTy",
"=",
"getOrCreateSPIRVType",
"(",
"Ty",
",",
"MIRBuilder",
",",
"AQ",
")",
";",
"if",
"(",
"TypeStr",
".",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 613,264 | [
"SDValue",
"NewSubusLHS",
"=",
"DAG",
".",
"getZExtOrTrunc",
"(",
"SubusLHS",
",",
"SDLoc",
"(",
"SubusLHS",
")",
",",
"ShrinkedType",
")",
";"
] | [
"else",
"if",
"(",
"MinRHS",
"==",
"Op0",
")",
"SubusRHS",
"=",
"MinLHS",
";",
"else",
"return",
"SDValue",
"(",
")",
";",
"}",
"else",
"return",
"SDValue",
"(",
")",
";",
"if",
"(",
"VT",
"!=",
"MVT",
"::",
"v8i32",
"&&",
"VT",
"!=",
"MVT",
"::"... |
LLVM | XCore | CPP | program_repair | MPU | 613,265 | [
"<FIXS>",
"BuildMI",
"(",
"MBB",
",",
"I",
",",
"get",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
")",
".",
"addReg",
"(",
"SrcReg",
",",
"false",
",",
"false",
",",
"isKill",
")",
".",
"addFrameIndex",
"(",
"FrameIndex",
")",
".",
"addImm",
"(",
"<NU... | [
"unsigned",
"SrcReg",
",",
"bool",
"isKill",
",",
"int",
"FrameIndex",
",",
"const",
"TargetRegisterClass",
"*",
"RC",
")",
"const",
"{",
"<BUGS>",
"BuildMI",
"(",
"MBB",
",",
"I",
",",
"get",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
")",
".",
"addReg",... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 613,266 | [
"}"
] | [
"unsigned",
"Register",
"=",
"PPRDecoderTable",
"[",
"RegNo",
"]",
";",
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"createReg",
"(",
"Register",
")",
")",
";",
"return",
"Success",
";"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 613,267 | [
"<STR_LIT>",
";"
] | [
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"PredicateMethod",
"="
] |
GCC | xtensa | MD | stmt_completion | MPU | 613,268 | [
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"if_then_else",
"(",
"match_operator",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"zero_extract",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"match_operand",
":",
"SI"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 613,269 | [
"case",
"ISD",
"::",
"OR",
":",
"FPOpcode",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"break",
";"
] | [
"SDValue",
"N0",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"EVT",
"VT",
"=",
"N",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
";",
"if",
"(",
"VT",
"==",
"MVT",
"::",
"x86mmx",
"&&",
"N0",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
... |
LLVM | AMDGPU | CPP | program_repair | GPU | 613,270 | [
"<FIXS>",
"return",
"CreatedBB",
";",
"<FIXE>"
] | [
"}",
"}",
"<BUGS>",
"return",
";",
"<BUGE>",
"}"
] |
LLVM | X86 | TD | next_suggestion | CPU | 613,271 | [
"}"
] | [
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";",
"let",
"ResourceCycles",
"=",
"[",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"]",
";"
] |
GCC | rx | MD | program_repair | CPU | 613,272 | [
"<FIXS>",
"(",
"UNSPEC_CPYMEM",
"<NUM_LIT>",
")",
"<FIXE>"
] | [
"(",
"UNSPEC_CONST",
"<NUM_LIT>",
")",
"(",
"UNSPEC_MOVSTR",
"<NUM_LIT>",
")",
"<BUGS>",
"(",
"UNSPEC_MOVMEM",
"<NUM_LIT>",
")",
"<BUGE>",
"(",
"UNSPEC_SETMEM",
"<NUM_LIT>",
")",
"(",
"UNSPEC_STRLEN",
"<NUM_LIT>",
")",
"(",
"UNSPEC_CMPSTRN",
"<NUM_LIT>",
")"
] |
LLVM | X86 | TD | program_repair | CPU | 613,273 | [
"<FIXS>",
"defm",
"VCVTSS2USIZ",
":",
"avx512_cvt_s_int_round_aliases",
"<NUM_LIT>",
",",
"f32x_info",
",",
"i32x_info",
",",
"<FIXE>",
"<FIXS>",
"defm",
"VCVTSS2USI64Z",
":",
"avx512_cvt_s_int_round_aliases",
"<NUM_LIT>",
",",
"f32x_info",
",",
"i64x_info",
",",
"<FIXE... | [
"defm",
"VCVTSS2SI64Z",
":",
"avx512_cvt_s_int_round",
"<NUM_LIT>",
",",
"f32x_info",
",",
"i64x_info",
",",
"X86cvts2si",
",",
"SSE_CVT_SS2SI_64",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
">",
",",
"XS",
",",
"VEX_W",
",",
"EVEX_CD8",
"<NUM_LIT>",
",",
"CD8VT1",
">"... |
GCC | pa | CPP | code_generation | CPU | 613,274 | [
"static",
"int",
"compute_clrmem_length",
"(",
"rtx_insn",
"*",
"insn",
")",
"{",
"rtx",
"pat",
"=",
"PATTERN",
"(",
"insn",
")",
";",
"unsigned",
"int",
"align",
"=",
"INTVAL",
"(",
"XEXP",
"(",
"XVECEXP",
"(",
"pat",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",... | [
"Count",
"the",
"number",
"of",
"insns",
"necessary",
"to",
"handle",
"this",
"block",
"move",
".",
"Basic",
"structure",
"is",
"the",
"same",
"as",
"emit_block_move",
",",
"except",
"that",
"we",
"count",
"insns",
"rather",
"than",
"emit",
"them",
"."
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 613,275 | [
"}"
] | [
"return",
"(",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
"<",
"<NUM_LIT>",
")",
";",
"}",
"]",
">",
"{",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";",
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";",
"let",
"ParserMatchClass",
"=",
"Imm0_63Operand",
";"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 613,276 | [
"if",
"(",
"Idx",
">=",
"(",
"int",
")",
"NumElts",
")",
"Idx",
"-=",
"NumElts",
"-",
"NumLaneElts",
";"
] | [
"if",
"(",
"!",
"isUndefOrInRange",
"(",
"Start",
",",
"l",
",",
"l",
"+",
"NumLaneElts",
")",
"&&",
"!",
"isUndefOrInRange",
"(",
"Start",
",",
"l",
"+",
"NumElts",
",",
"l",
"+",
"NumElts",
"+",
"NumLaneElts",
")",
")",
"return",
"false",
";",
"if"... |
LLVM | AArch64 | TD | program_repair | CPU | 613,277 | [
"<FIXS>",
"def",
":",
"SVE_1_Op_Imm_Arith_All_Active",
"nxv16i8",
",",
"nxv16i1",
",",
"op",
",",
"ZPR8",
",",
"i32",
",",
"SVEArithSImmPat32",
",",
"!",
"cast",
"Instruction",
">",
"(",
"NAME",
"#",
"_B",
")",
">",
";",
"def",
":",
"SVE_1_Op_Imm_Arith_All_A... | [
"def",
"_S",
":",
"sve_int_arith_imm",
"<NUM_LIT>",
",",
"{",
"<NUM_LIT>",
",",
"opc",
"}",
",",
"asm",
",",
"ZPR32",
",",
"simm8",
">",
";",
"def",
"_D",
":",
"sve_int_arith_imm",
"<NUM_LIT>",
",",
"{",
"<NUM_LIT>",
",",
"opc",
"}",
",",
"asm",
",",
... |
GCC | i386 | MD | next_suggestion | CPU | 613,278 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"
] |
GCC | i386 | MD | stmt_completion | CPU | 613,279 | [
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"VI8_AVX2_AVX512BW",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"VI8_AVX2_AVX512BW",
"[",
"(",
"match_operand",
":",
"<",
"ssebytemode",
">",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match... |
LLVM | ARM | TD | next_suggestion | CPU | 613,280 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Qm",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"bits_21_20",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Qn",
"{",
"<NUM_LIT>",
"-",
"<N... |
LLVM | ARM64 | TD | stmt_completion | CPU | 613,281 | [
"<",
"<NUM_LIT>",
">",
";"
] | [
"def",
"PseudoFrm",
":",
"Format"
] |
GCC | i386 | CPP | next_suggestion | CPU | 613,282 | [
"else",
"if",
"(",
"IN_RANGE",
"(",
"offset",
",",
"-",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
")",
"len",
"=",
"<NUM_LIT>",
";"
] | [
"int",
"len",
"=",
"<NUM_LIT>",
";",
"if",
"(",
"offset",
"==",
"<NUM_LIT>",
")",
"{",
"len",
"=",
"(",
"regno",
"==",
"BP_REG",
"||",
"regno",
"==",
"R13_REG",
")",
";",
"}"
] |
LLVM | TeeRISC | CPP | next_suggestion | CPU | 613,283 | [
"return",
"CurDAG",
"->",
"getRegister",
"(",
"GlobalBaseReg",
",",
"TLI",
"->",
"getPointerTy",
"(",
")",
")",
".",
"getNode",
"(",
")",
";"
] | [
"SDNode",
"*",
"TeeRISCDAGToDAGISel",
"::",
"getGlobalBaseReg",
"(",
")",
"{",
"unsigned",
"GlobalBaseReg",
"=",
"TM",
".",
"getInstrInfo",
"(",
")",
"->",
"getGlobalBaseReg",
"(",
"MF",
")",
";"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 613,284 | [
"if",
"(",
"const",
"auto",
"*",
"BaseGEP",
"=",
"dyn_cast",
"<",
"GetElementPtrInst",
">",
"(",
"Base",
")",
")",
"{"
] | [
"InstructionCost",
"X86TTIImpl",
"::",
"getPointersChainCost",
"(",
"ArrayRef",
"<",
"const",
"Value",
"*",
">",
"Ptrs",
",",
"const",
"Value",
"*",
"Base",
",",
"const",
"TTI",
"::",
"PointersChainInfo",
"&",
"Info",
",",
"Type",
"*",
"AccessTy",
",",
"TTI"... |
LLVM | AMDGPU | CPP | program_repair | GPU | 613,285 | [
"<FIXS>",
"BuildMI",
"(",
"MBB",
",",
"ElsePt",
",",
"DL",
",",
"TII",
"->",
"get",
"(",
"AMDGPU",
"::",
"S_XOR_B64_term",
")",
",",
"AMDGPU",
"::",
"EXEC",
")",
"<FIXE>",
"<FIXS>",
"<FIXE>",
"<FIXS>",
"BuildMI",
"(",
"MBB",
",",
"ElsePt",
",",
"DL",
... | [
"}",
"MachineInstr",
"*",
"Xor",
"=",
"<BUGS>",
"BuildMI",
"(",
"MBB",
",",
"ElsePt",
",",
"DL",
",",
"TII",
"->",
"get",
"(",
"AMDGPU",
"::",
"S_XOR_B64",
")",
",",
"AMDGPU",
"::",
"EXEC",
")",
"<BUGE>",
".",
"addReg",
"(",
"AMDGPU",
"::",
"EXEC",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 613,286 | [
"let",
"Defs",
"=",
"[",
"P0",
",",
"PC",
"]",
";"
] | [
"def",
"J4_cmpeq_tp0_jump_nt",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"GeneralSubRegs",
":",
"$",
"Rs16",
",",
"GeneralSubRegs",
":",
"$",
"Rt16",
",",
"b30_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_56336eb0",
",",
"TypeCJ",
... |
GCC | m68k | MD | next_suggestion | MPU | 613,287 | [
"<STR_LIT>"
] | [
"(",
"rotatert",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 613,288 | [
"=",
"<STR_LIT>",
";"
] | [
"def",
"neon_uimm64_mask",
":",
"Operand",
"<",
"i32",
">",
",",
"ImmLeaf",
"<",
"i32",
",",
"[",
"{",
"(",
"void",
")",
"Imm",
";",
"return",
"true",
";",
"}",
"]",
">",
"{",
"let",
"ParserMatchClass",
"=",
"neon_uimm64_mask_asmoperand",
";",
"let",
"... |
GCC | s390 | MD | program_repair | MPU | 613,289 | [
"<FIXS>",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"GEN_INT",
"(",
"GPR",
":",
"bitsize",
">",
"-",
"BITS_PER_UNIT",
")",
"<FIXE>"
] | [
"{",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"adjust_address",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"BLKmode",
",",
"<NUM_LIT>",
")",
"set_mem_size",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"GET_MODE_SIZE",
"(",
"QImode",
")",
")",
"<BUGS>",
"... |
GCC | sh | CPP | program_repair | CPU | 613,290 | [
"<FIXS>",
"#",
"define",
"SCHED_REORDER",
"(",
"READY",
",",
"N_READY",
")",
"\\",
"do",
"\\",
"{",
"\\",
"if",
"(",
"(",
"N_READY",
")",
"==",
"<NUM_LIT>",
")",
"\\",
"swap_reorder",
"(",
"READY",
",",
"N_READY",
")",
";",
"\\",
"else",
"if",
"(",
... | [
"a",
"[",
"i",
"+",
"<NUM_LIT>",
"]",
"=",
"insn",
";",
"}",
"<BUGS>",
"#",
"define",
"SCHED_REORDER",
"(",
"READY",
",",
"N_READY",
")",
"do",
"{",
"if",
"(",
"(",
"N_READY",
")",
"==",
"<NUM_LIT>",
")",
"swap_reorder",
"(",
"READY",
",",
"N_READY",... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 613,291 | [
"O",
")",
";"
] | [
"void",
"HexagonInstPrinter",
"::",
"printExtOperand",
"(",
"MCInst",
"const",
"*",
"MI",
",",
"unsigned",
"OpNo",
",",
"raw_ostream",
"&",
"O",
")",
"const",
"{",
"printOperand",
"(",
"MI",
",",
"OpNo",
","
] |
GCC | rs6000 | MD | program_repair | CPU | 613,292 | [
"<FIXS>",
"[",
"(",
"clobber",
"(",
"reg",
":",
"P",
"LR_REGNO",
")",
")",
"<FIXE>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"match_parallel",
"<NUM_LIT>",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"clobber",
"(",
"reg",
":",
"P",
"<NUM_LIT>",
")",
")",
"<BUGE>",
"(",
"use",
"(",
"match_operand",
":",
"P",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 613,293 | [
";"
] | [
"N",
"->",
"PTy",
"=",
"GepI",
"->",
"getSourceElementType",
"(",
")",
";",
"N",
"->",
"Flags",
"|=",
"GepNode",
"::",
"Pointer",
";",
"N",
"->",
"Idx",
"=",
"*",
"GepI",
"->",
"idx_begin",
"(",
")",
";",
"UseSet",
"Us",
";",
"for",
"(",
"Value",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 613,294 | [
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
... |
GCC | arm | CPP | stmt_completion | CPU | 613,295 | [
"b",
")",
";"
] | [
"return",
"_",
"_",
"builtin_neon_vmulfv8hf",
"(",
"_",
"_",
"a",
",",
"_",
"_"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 613,296 | [
"}"
] | [
"def",
"roX",
":",
"BasePrefetchRO",
"<",
"sz",
",",
"V",
",",
"opc",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"prfop",
":",
"$",
"Rt",
",",
"GPR64sp",
":",
"$",
"Rn",
",",
"GPR64",
":",
"$",
"Rm",
",",
"ro_Xextend64",
":",
"$",
"extend",
")",
... |
GCC | aarch64 | MD | program_repair | CPU | 613,297 | [
"<FIXS>",
"[",
"(",
"set",
"(",
"reg",
":",
"CC_NZV",
"CC_REGNUM",
")",
"(",
"compare",
":",
"CC_NZV",
"<FIXE>"
] | [
")",
"(",
"define_insn",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set",
"(",
"reg",
":",
"CC_NZ",
"CC_REGNUM",
")",
"(",
"compare",
":",
"CC_NZ",
"<BUGE>",
"(",
"and",
":",
"GPI",
"(",
"not",
":",
"GPI",
"(",
"SHIFT",
":",
"GPI",
"(",
"match_operand",
":",
... |
LLVM | ARM | TD | next_suggestion | CPU | 613,298 | [
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"GPRnopc",
":",
"$",
"base",
",",
"MQPR",
":",
"$",
"offsreg",
")",
";"
] | [
"class",
"mve_addr_rq_shift",
"<",
"int",
"shift",
">",
":",
"MemOperand",
"{",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
"#",
"shift",
"#",
"<STR_LIT>",
";",
"let",
"ParserMatchClass",
"=",
"!",
"cast",
"<",
"Asm... |
LLVM | ARM64 | TD | stmt_completion | CPU | 613,299 | [
",",
"GPR64",
",",
"am_indexed64simm7",
",",
"<STR_LIT>",
">",
";"
] | [
"def",
"STNPXi",
":",
"StorePairNoAlloc",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>"
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.