Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
rx
CPP
next_suggestion
CPU
614,900
[ "first_push", "=", "SET_DEST", "(", "first_push", ")", ";" ]
[ "gcc_assert", "(", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", "==", "PARALLEL", ")", ";", "last_reg", "=", "XVECLEN", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ")", "-", "(", "is_popm", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ")...
LLVM
Mips
CPP
next_suggestion
CPU
614,901
[ "ReverseIter", "End", "=", "MBB", "->", "rend", "(", ")", ";" ]
[ "void", "MipsBranchExpansion", "::", "initMBBInfo", "(", ")", "{", "for", "(", "auto", "&", "MBB", ":", "*", "MFp", ")", "splitMBB", "(", "&", "MBB", ")", ";", "MFp", "->", "RenumberBlocks", "(", ")", ";", "MBBInfos", ".", "clear", "(", ")", ";", "...
LLVM
X86
CPP
program_repair
CPU
614,902
[ "<FIXS>", "BuildMI", "(", "*", "FuncInfo", ".", "MBB", ",", "FuncInfo", ".", "InsertPt", ",", "DL", ",", "TII", ".", "get", "(", "AdjStackDown", ")", ")", ".", "addImm", "(", "NumBytes", ")", ";", "<FIXE>" ]
[ "unsigned", "AdjStackDown", "=", "TM", ".", "getRegisterInfo", "(", ")", "->", "getCallFrameSetupOpcode", "(", ")", ";", "<BUGS>", "BuildMI", "(", "MBB", ",", "DL", ",", "TII", ".", "get", "(", "AdjStackDown", ")", ")", ".", "addImm", "(", "NumBytes", ")...
GCC
i386
CPP
stmt_completion
CPU
614,903
[ ",", "_", "_", "R", ")", ";" ]
[ "_", "mm512_cvt_roundpd_ps", "(", "_", "_", "m512d", "_", "_", "A", ",", "const", "int", "_", "_", "R", ")", "{", "return", "(", "_", "_", "m256", ")", "_", "_", "builtin_ia32_cvtpd2ps512_mask", "(", "(", "_", "_", "v8df", ")", "_", "_", "A", ","...
LLVM
X86
CPP
next_suggestion
CPU
614,904
[ "}" ]
[ "addRegOffset", "(", "BuildMI", "(", "MBB", ",", "MBBI", ",", "DL", ",", "TII", ".", "get", "(", "MOVmr", ")", ")", ",", "StackPtr", ",", "true", ",", "<NUM_LIT>", ")", ".", "addReg", "(", "Establisher", ")", ".", "setMIFlag", "(", "MachineInstr", ":...
GCC
i386
MD
stmt_completion
CPU
614,905
[ "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_mode_attr", "g", "[", "(", "QI", "<STR_LIT>", ")", "(", "HI", "<STR_LIT>", ")", "(", "SI", "<STR_LIT>", ")", "(", "DI" ]
GCC
m68k
CPP
next_suggestion
MPU
614,906
[ "}" ]
[ "enum", "m68k_function_kind", "kind", ";", "if", "(", "CALL_EXPR_STATIC_CHAIN", "(", "exp", ")", ")", "return", "false", ";", "if", "(", "!", "VOID_TYPE_P", "(", "TREE_TYPE", "(", "DECL_RESULT", "(", "cfun", "->", "decl", ")", ")", ")", ")", "{", "rtx", ...
GCC
alpha
CPP
program_repair
MPU
614,907
[ "<FIXS>", "if", "(", "GET_CODE", "(", "x", ")", "==", "CONST_INT", ")", "{", "HOST_WIDE_INT", "value", "=", "INTVAL", "(", "x", ")", ";", "if", "(", "value", "==", "<NUM_LIT>", ")", "{", "fputc", "(", "'", "b", "'", ",", "file", ")", ";", "break"...
[ "case", "'", "U", "'", ":", "<BUGS>", "if", "(", "GET_CODE", "(", "x", ")", "==", "CONST_INT", "&&", "INTVAL", "(", "x", ")", "==", "<NUM_LIT>", ")", "fprintf", "(", "file", ",", "<STR_LIT>", "b", "<STR_LIT>", ")", ";", "else", "if", "(", "GET_CODE...
LLVM
Hexagon
TD
next_suggestion
DSP
614,908
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";" ]
GCC
alpha
MD
next_suggestion
MPU
614,909
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "<STR_LIT>", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
614,910
[ "let", "cofRelax2", "=", "<NUM_LIT>", ";" ]
[ "def", "J4_cmpeq_fp1_jump_t", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "GeneralSubRegs", ":", "$", "Rs16", ",", "GeneralSubRegs", ":", "$", "Rt16", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_56336eb0", ",", "TypeCJ", ...
LLVM
SNES
CPP
next_suggestion
DSP
614,911
[ "}" ]
[ "static", "void", "parseFunctionArgs", "(", "const", "Function", "*", "F", ",", "const", "DataLayout", "*", "TD", ",", "SmallVectorImpl", "<", "unsigned", ">", "&", "Out", ")", "{", "for", "(", "Argument", "const", "&", "Arg", ":", "F", "->", "args", "...
LLVM
X86
CPP
stmt_completion
CPU
614,912
[ "MVT", "::", "i64", ";" ]
[ "if", "(", "Size", ">=", "<NUM_LIT>", "&&", "(", "!", "Subtarget", ".", "isUnalignedMem16Slow", "(", ")", "||", "(", "(", "DstAlign", "==", "<NUM_LIT>", "||", "DstAlign", ">=", "<NUM_LIT>", ")", "&&", "(", "SrcAlign", "==", "<NUM_LIT>", "||", "SrcAlign", ...
LLVM
Hexagon
TD
next_suggestion
DSP
614,913
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewVal...
LLVM
Hexagon
TD
stmt_completion
DSP
614,914
[ "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
GCC
i386
CPP
stmt_completion
CPU
614,915
[ ",", "unsigned", "int", "_", "_", "C", ")", "{" ]
[ "extern", "_", "_", "inline", "void", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_mwaitx", "(", "unsigned", "int", "_", "_", "E", ",", "unsigned", "i...
GCC
rs6000
CPP
program_repair
CPU
614,916
[ "<FIXS>", "ret", "=", "<NUM_LIT>", ";", "<FIXE>" ]
[ "break", ";", "case", "ABI_NT", ":", "<BUGS>", "ret", "=", "<NUM_LIT>", ";", "<BUGE>", "break", ";", "}" ]
GCC
sparc
MD
next_suggestion
CPU
614,917
[ "(", "define_reservation", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_reservation", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_reservation", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
m32c
CPP
code_generation
MPU
614,918
[ "unsigned", "int", "m32c_push_rounding", "(", "int", "n", ")", "{", "if", "(", "TARGET_R8C", "||", "TARGET_M16C", ")", "return", "n", ";", "return", "(", "n", "+", "<NUM_LIT>", ")", "&", "~", "<NUM_LIT>", ";", "}" ]
[ "Implements", "PUSH_ROUNDING", ".", "The", "R8C", "and", "M16C", "have", "byte", "stacks", ",", "the", "M32C", "has", "word", "stacks", "." ]
GCC
i386
CPP
stmt_completion
CPU
614,919
[ ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m256h", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_setzero_ph", "(", "void", ")", "{", "return", "_", "m...
LLVM
PowerPC
TD
stmt_completion
CPU
614,920
[ "A", ",", "<NUM_LIT>", ")", ">", ",", "Requires", "<", "[", "IsPPC4xx", "]", ">", ";" ]
[ "def", ":", "InstAlias", "<", "<STR_LIT>", ",", "(", "TLBRE2", "gprc", ":", "$", "RS", ",", "gprc", ":", "$" ]
GCC
i386
CPP
stmt_completion
CPU
614,921
[ ";" ]
[ "scale", "=", "INTVAL", "(", "tmp", ")", ";", "if", "(", "(", "unsigned", "HOST_WIDE_INT", ")", "scale", ">", "<NUM_LIT>", ")", "return", "false", ";", "scale", "=", "<NUM_LIT>", "<<", "scale", ";", "break", ";", "case", "ZERO_EXTEND", ":", "op", "=", ...
LLVM
Hexagon
TD
next_suggestion
DSP
614,922
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
GCC
sh
MD
program_repair
CPU
614,923
[ "<FIXS>", "(", "clobber", "(", "reg", ":", "SI", "R20_REG", ")", ")", "(", "clobber", "(", "reg", ":", "SI", "R21_REG", ")", ")", "(", "clobber", "(", "reg", ":", "SI", "R22_REG", ")", ")", "<FIXE>" ]
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "udiv", ":", ...
LLVM
Alpha
CPP
stmt_completion
MPU
614,924
[ ")", "const", "{" ]
[ "bool", "AlphaTargetLowering", "::", "isOffsetFoldingLegal", "(", "const", "GlobalAddressSDNode", "*", "GA" ]
GCC
nios2
MD
next_suggestion
MPU
614,925
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "set", "(", "mem", ":", "SI", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "-", "<NUM_LIT>", ")", ")", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "set", "(", "mem"...
GCC
tilepro
CPP
next_suggestion
VLIW
614,926
[ "opnds", "[", "<NUM_LIT>", "]", "=", "XVECEXP", "(", "unspec", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";" ]
[ "rtx", "pattern", "=", "PATTERN", "(", "insn", ")", ";", "rtx", "set_src", ";", "rtx", "high", ";", "rtx", "unspec", ";", "rtx", "opnds", "[", "<NUM_LIT>", "]", ";", "bool", "first_insn_p", ";", "gcc_assert", "(", "GET_CODE", "(", "pattern", ")", "==",...
LLVM
X86
CPP
stmt_completion
CPU
614,927
[ "(", "X86", "::", "Mode32Bit", ")", ")", ")", "return", "false", ";" ]
[ "if", "(", "OS", ".", "getAssembler", "(", ")", ".", "isBundlingEnabled", "(", ")", ")", "return", "false", ";", "if", "(", "!", "(", "STI", ".", "hasFeature", "(", "X86", "::", "Mode64Bit", ")", "||", "STI", ".", "hasFeature" ]
GCC
i386
MD
stmt_completion
CPU
614,928
[ ")", "]" ]
[ "(", "unspec", ":", "V2DI", "[", "(", "match_operand", ":", "V2DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V2DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>" ]
GCC
arm
MD
stmt_completion
CPU
614,929
[ ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
Mips
CPP
next_suggestion
CPU
614,930
[ "}" ]
[ "inline", "bool", "AreGprs64bit", "(", ")", "const", "{", "return", "IsN32", "(", ")", "||", "IsN64", "(", ")", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
614,931
[ ">", "(", "INST", "#", "UXDr", ")", "$", "Rn", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "i64", "(", "round", "f64", ":", "$", "Rn", ")", ")", ",", "(", "!", "cast", "<", "Instruction" ]
LLVM
TPC
CPP
stmt_completion
Virtual ISA
614,932
[ "<NUM_LIT>", ")", ")", "||", "(", "(", "consumer", ".", "the_slotID", "==", "e_issue_slot_spu", ")", "&&", "(", "consumer", ".", "the_opCode", "==", "<NUM_LIT>", ")", ")", "||", "(", "(", "consumer", ".", "the_slotID", "==", "e_issue_slot_spu", ")", "&&", ...
[ "bool", "consumerPartOfE1Bypass", "=", "(", "(", "consumer", ".", "the_slotID", "==", "e_issue_slot_load", ")", ")", "||", "(", "(", "consumer", ".", "the_slotID", "==", "e_issue_slot_store", ")", ")", "||", "(", "(", "consumer", ".", "the_slotID", "==", "e_...
GCC
avr
MD
stmt_completion
MPU
614,933
[ "]", ")" ]
[ "return", "avr_out_ashlpsi3", "(", "insn", ",", "operands", ",", "NULL", ")", "}", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
TGSI
CPP
stmt_completion
Virtual ISA
614,934
[ ".", "getInstrInfo", "(", ")", ")", ";" ]
[ "MachineBasicBlock", "::", "iterator", "mbbi", "=", "mbb", ".", "getLastNonDebugInstr", "(", ")", ";", "MachineFrameInfo", "&", "mfi", "=", "mf", ".", "getFrameInfo", "(", ")", ";", "const", "TGSIInstrInfo", "&", "tii", "=", "*", "static_cast", "<", "const",...
LLVM
Hexagon
TD
next_suggestion
DSP
614,935
[ "let", "Uses", "=", "[", "USR", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isFP", "=", "<NUM_LIT>", ";" ]
GCC
arm
MD
next_suggestion
CPU
614,936
[ "t1", "=", "gen_rtx_PARALLEL", "(", "<", "MODE", ">", "mode", ",", "v", ")" ]
[ "rtvec", "v", "=", "rtvec_alloc", "(", "<", "V_mode_nunits", ">", "/", "<NUM_LIT>", ")", "rtx", "t1", "int", "i", "for", "(", "i", "=", "<NUM_LIT>", "RTVEC_ELT", "(", "v", ",", "i", ")", "=", "GEN_INT", "(", "<", "V_mode_nunits", ">", "/", "<NUM_LIT>...
LLVM
AArch64
CPP
next_suggestion
CPU
614,937
[ "}" ]
[ "unsigned", "Rn", "=", "fieldFromInstruction", "(", "Insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "unsigned", "IsToVec", "=", "fieldFromInstruction", "(", "Insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "if", "(", "IsToVec", ")", "{", "DecodeFP...
LLVM
PowerPC
TD
next_suggestion
CPU
614,938
[ "}" ]
[ "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "MIOperandInfo", "=", "(", "ops", "i32imm", ":", "$", "bibo", ",", "crrc", ":", "$", "reg", ")", ";" ]
LLVM
ARM64
CPP
code_generation
CPU
614,939
[ "SDValue", "ARM64TargetLowering", "::", "LowerCallResult", "(", "SDValue", "Chain", ",", "SDValue", "InFlag", ",", "CallingConv", "::", "ID", "CallConv", ",", "bool", "isVarArg", ",", "const", "SmallVectorImpl", "<", "ISD", "::", "InputArg", ">", "&", "Ins", "...
[ "LowerCallResult", "-", "Lower", "the", "result", "values", "of", "an", "ISD", ":", ":CALL", "into", "the", "appropriate", "copies", "out", "of", "appropriate", "physical", "registers", "." ]
GCC
aarch64
CPP
stmt_completion
CPU
614,940
[ "a", ")", "{" ]
[ "vcvtnh_u16_f16", "(", "float16_t", "_", "_" ]
LLVM
AGC
CPP
code_generation
MPU
614,941
[ "const", "char", "*", "AGCTargetLowering", "::", "getTargetNodeName", "(", "unsigned", "Opcode", ")", "const", "{", "switch", "(", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", "Opcode", ")", "{", "default", ":", "break", ";", "case", "<STR_LIT>", "::", "<STR_LI...
[ "getTargetNodeName", "-", "This", "method", "returns", "the", "name", "of", "a", "target", "specific" ]
GCC
ia64
CPP
next_suggestion
CPU
614,942
[ "pos", "--", ";" ]
[ "insn", "=", "next_insn", ")", "{", "gcc_assert", "(", "important_for_bundling_p", "(", "insn", ")", ")", ";", "type", "=", "ia64_safe_type", "(", "insn", ")", ";", "next_insn", "=", "get_next_important_insn", "(", "NEXT_INSN", "(", "insn", ")", ",", "tail",...
GCC
alpha
CPP
stmt_completion
MPU
614,943
[ "memh", ",", "addr", ")", ")", ";" ]
[ "if", "(", "GET_CODE", "(", "mema", ")", "==", "LO_SUM", ")", "mema", "=", "force_reg", "(", "Pmode", ",", "mema", ")", ";", "tmp", "=", "change_address", "(", "mem", ",", "DImode", ",", "gen_rtx_AND", "(", "DImode", ",", "plus_constant", "(", "DImode"...
LLVM
Hexagon
TD
next_suggestion
DSP
614,944
[ "let", "isExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "InputType", "=", "<STR_LIT>", ...
LLVM
Hexagon
TD
next_suggestion
DSP
614,945
[ "}" ]
[ "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";", "let", "i...
LLVM
Sparc
CPP
next_suggestion
CPU
614,946
[ "}" ]
[ "SDValue", "FrameAddr", "=", "getFRAMEADDR", "(", "depth", "-", "<NUM_LIT>", ",", "Op", ",", "DAG", ",", "Subtarget", ")", ";", "unsigned", "Offset", "=", "(", "Subtarget", "->", "is64Bit", "(", ")", ")", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";", "SDValue...
LLVM
TPC
TD
next_suggestion
Virtual ISA
614,947
[ "let", "PredPolarity", "=", "pred", "{", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "pred", ";", "let", "Switches", "=", "sw", ";", "let", "SrcA", "=", "<NUM_LIT>", ";", "let", "SrcB", "=", "addr", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "SrcExtra", "=", "src", ";", "let", "VectorPred", "=...
LLVM
X86
TD
next_suggestion
CPU
614,948
[ "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";" ]
[ "def", "HWWriteResGroup68", ":", "SchedWriteRes", "<", "[", "HWPort4", ",", "HWPort23", ",", "HWPort237", ",", "HWPort0156", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
LLVM
ARM
CPP
next_suggestion
CPU
614,949
[ "MIB", ".", "add", "(", "Reg0Op", ")", ".", "add", "(", "Reg1Op", ")", ".", "addReg", "(", "BaseOp", ".", "getReg", "(", ")", ",", "RegState", "::", "Define", ")", ";" ]
[ "int", "Offset", ";", "MachineBasicBlock", "::", "iterator", "MergeInstr", "=", "findIncDecBefore", "(", "MBBI", ",", "Base", ",", "Pred", ",", "PredReg", ",", "Offset", ")", ";", "unsigned", "NewOpc", ";", "if", "(", "Offset", "==", "<NUM_LIT>", "||", "Of...
LLVM
AMDGPU
TD
program_repair
GPU
614,950
[ "<FIXS>", "FeatureMADIntraFwdBug", ",", "FeaturePrivEnabledTrap2NopBug", "]", ")", ">", ";", "<FIXE>" ]
[ "[", "FeatureMSAALoadDstSelBug", ",", "FeatureVALUTransUseHazard", ",", "FeatureUserSGPRInit16Bug", ",", "FeatureRequiresCOV6", "]", ")", ">", ";", "def", "FeatureISAVersion11_0_Common", ":", "FeatureSet", "!", "listconcat", "(", "FeatureISAVersion11_Common", ".", "Features...
GCC
i386
CPP
stmt_completion
CPU
614,951
[ "flag_split_stack", ")", ";" ]
[ "if", "(", "cfun", "->", "machine", "->", "split_stack_varargs_pointer", "!=", "NULL_RTX", ")", "{", "gcc_assert", "(" ]
LLVM
Mips
CPP
stmt_completion
CPU
614,952
[ "RefCount", "++", ";" ]
[ "if", "(", "isCPEntryInRange", "(", "UserMI", ",", "UserOffset", ",", "CPE", ".", "CPEMI", ",", "U", ".", "getMaxDisp", "(", ")", ",", "U", ".", "NegOk", ")", ")", "{", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Replacing CPE#", "<STR_LIT...
LLVM
X86
TD
program_repair
CPU
614,953
[ "<FIXS>", "(", "v8f32", "immAllZerosV", ")", ")", ",", "<FIXE>" ]
[ "def", ":", "Pat", "(", "vselect", "VK8WM", ":", "$", "mask", ",", "(", "bc_v8f32", "(", "v4f64", "(", "X86SubVBroadcast", "(", "loadv2f64", "addr", ":", "$", "src", ")", ")", ")", ")", ",", "<BUGS>", "(", "bc_v8f32", "(", "v8i32", "immAllZerosV", ")...
GCC
mips
CPP
stmt_completion
CPU
614,954
[ ",", "size", ",", "align", ",", "true", ")", ";" ]
[ "switch_to_section", "(", "readonly_data_section", ")", ";", "ASM_OUTPUT_ALIGN", "(", "stream", ",", "floor_log2", "(", "align", "/", "BITS_PER_UNIT", ")", ")", ";", "mips_declare_object", "(", "stream", ",", "name", ",", "<STR_LIT>", "<STR_LIT>", ",", "<STR_LIT>"...
LLVM
Hexagon
CPP
code_generation
DSP
614,955
[ "const", "BitTracker", "::", "RegisterCell", "&", "lookup", "(", "unsigned", "VR", ")", "{", "unsigned", "RInd", "=", "Register", "::", "virtReg2Index", "(", "VR", ")", ";", "if", "(", "RInd", ">=", "CVect", ".", "size", "(", ")", ")", "CVect", ".", ...
[ "This", "method", "finds", "the", "value", "with", "the", "given", "Name", "in", "the", "the", "symbol", "table", "." ]
LLVM
PowerPC
TD
stmt_completion
CPU
614,956
[ "=", "PPCRegG8RCNoX0AsmOperand", ";" ]
[ "let", "ParserMatchClass" ]
LLVM
X86
CPP
stmt_completion
CPU
614,957
[ ";" ]
[ "SDValue", "Res", "=", "LowerEXTRACT_VECTOR_ELT_SSE4", "(", "Op", ",", "DAG", ")", ";", "if", "(", "Res", ".", "getNode", "(", ")", ")", "return", "Res", ";", "}", "MVT", "VT", "=", "Op", ".", "getValueType", "(", ")", ".", "getSimpleVT", "(", ")", ...
GCC
sparc
CPP
next_suggestion
CPU
614,958
[ "}" ]
[ "return", "Pmode", ";", "}", "if", "(", "GET_MODE_CLASS", "(", "mode", ")", "==", "MODE_INT", "&&", "GET_MODE_SIZE", "(", "mode", ")", "<", "UNITS_PER_WORD", ")", "return", "word_mode", ";", "return", "mode", ";" ]
LLVM
AMDGPU
CPP
code_generation
GPU
614,959
[ "SDValue", "AMDGPUTargetLowering", "::", "SplitVectorLoad", "(", "const", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "LoadSDNode", "*", "Load", "=", "cast", "<", "LoadSDNode", ">", "(", "Op", ")", ";", "EVT", "VT", "=", "Op", "....
[ "Split", "a", "vector", "load", "into", "2", "loads", "of", "half", "the", "vector", "." ]
LLVM
SystemZ
TD
next_suggestion
CPU
614,960
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "BDL1", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "field", "bits", "<", "<NUM_LIT>", ">", "SoftFail", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "BDL1", ";", "bits", "<", "<NUM_LIT>", ">", "BD2", ";", "bits", "<", "<NUM_LIT>", ">", "I3", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>...
GCC
arm
MD
stmt_completion
CPU
614,961
[ "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_code_attr", "arith_shift_insn", "[", "(", "plus", "<STR_LIT>", ")", "(", "minus", "<STR_LIT>", ")", "(", "ior", "<STR_LIT>", ")", "(", "xor", "<STR_LIT>", ")", "(", "and" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
614,962
[ "?", "AMDGPUAS", "::", "PRIVATE_ADDRESS", ":", "AMDGPUAS", "::", "GLOBAL_ADDRESS", ";" ]
[ "if", "(", "ExtType", "==", "ISD", "::", "NON_EXTLOAD", "&&", "MemVT", ".", "getSizeInBits", "(", ")", "<", "<NUM_LIT>", ")", "{", "SDValue", "Chain", "=", "Load", "->", "getChain", "(", ")", ";", "SDValue", "BasePtr", "=", "Load", "->", "getBasePtr", ...
GCC
ia64
MD
stmt_completion
CPU
614,963
[ "<NUM_LIT>", "]", ")", ")" ]
[ "[", "(", "match_operand", ":", "V2SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V4HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V4HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "<STR_LIT>", "{...
LLVM
AArch64
CPP
program_repair
CPU
614,964
[ "<FIXS>", "bool", "IsUnscaled", "=", "TII", "->", "isUnscaledLdSt", "(", "*", "FirstMI", ")", ";", "<FIXE>" ]
[ "bool", "MayLoad", "=", "FirstMI", "->", "mayLoad", "(", ")", ";", "<BUGS>", "bool", "IsUnscaled", "=", "TII", "->", "isUnscaledLdSt", "(", "FirstMI", ")", ";", "<BUGE>", "unsigned", "Reg", "=", "getLdStRegOp", "(", "FirstMI", ")", ".", "getReg", "(", ")...
LLVM
TPC
CPP
stmt_completion
Virtual ISA
614,965
[ ".", "getConstant", "(", "I", ",", "DL", ",", "MVT", "::", "i32", ")", ")", ";" ]
[ "for", "(", "unsigned", "I", "=", "<NUM_LIT>", ";", "I", "<", "<NUM_LIT>", ";", "++", "I", ")", "{", "if", "(", "I", ")", "{", "Ptr", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "DL", ",", "Ptr", ".", "getValueType", "(", ")", "...
GCC
rs6000
MD
next_suggestion
CPU
614,966
[ "UNSPEC_VADDEUQM", ")", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "V1TI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "V1TI", "[", "(", "match_operand", ":", "V1TI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V1TI", "<NUM_LIT>", "<...
LLVM
SystemZ
CPP
program_repair
CPU
614,967
[ "<FIXS>", ".", "addImm", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ".", "addImm", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ".", "addMBB", "(", "DoneMBB", ")", ";", "<FIXE>" ]
[ "BuildMI", "(", "MBB", ",", "DL", ",", "TII", "->", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ".", "addReg", "(", "Dest", ")", ".", "addReg", "(", "RetryCmpVal", ")", ";", "BuildMI", "(", "MBB", ",", "DL", ",", "TII", "->", "get", "("...
LLVM
X86
CPP
next_suggestion
CPU
614,968
[ "}" ]
[ "inline", "static", "bool", "MaskRegClassContains", "(", "unsigned", "Reg", ")", "{", "return", "X86", "::", "VK8RegClass", ".", "contains", "(", "Reg", ")", "||", "X86", "::", "VK16RegClass", ".", "contains", "(", "Reg", ")", "||", "X86", "::", "VK1RegCla...
LLVM
PowerPC
CPP
stmt_completion
CPU
614,969
[ ",", "Tmp4", ",", "Tmp6", ",", "ISD", "::", "SETLE", ")", ";" ]
[ "SDValue", "Hi", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "Amt", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "EVT", "AmtVT", "=", "Amt", ".", "getValueType", "(", ")", ";", "SDValue", "Tmp1", "=", "DAG", ".",...
GCC
avr
MD
next_suggestion
MPU
614,970
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mult", ":", "HI", "(", "not", ":", "HI", "(", "zero_extend", ":", "HI", "(", "not", ":", "QI", "(", "match_operand", ":...
GCC
rs6000
MD
stmt_completion
CPU
614,971
[ ")", "]" ]
[ "(", "minus", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mult", ":", "SI", "(", "ashiftrt", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_L...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
614,972
[ ")", ")", ";" ]
[ "return", "selectOperator", "(", "I", ",", "I", "->", "getOpcode", "(" ]
LLVM
TPC
CPP
stmt_completion
Virtual ISA
614,973
[ "&", "getAuxVector", "(", ")", "{" ]
[ "const", "std", "::", "vector", "<", "TensorInfo", ">" ]
LLVM
SystemZ
CPP
next_suggestion
CPU
614,974
[ "Odd", "=", "SDValue", "(", "Reg1", ",", "<NUM_LIT>", ")", ";" ]
[ "SDValue", "Result", "=", "DAG", ".", "getNode", "(", "Opcode", ",", "DL", ",", "MVT", "::", "Untyped", ",", "SDValue", "(", "In128", ",", "<NUM_LIT>", ")", ",", "Op1", ")", ";", "bool", "Is32Bit", "=", "is32Bit", "(", "VT", ")", ";", "SDValue", "S...
LLVM
Sparc
CPP
next_suggestion
CPU
614,975
[ "}" ]
[ "std", "::", "pair", "<", "unsigned", ",", "const", "TargetRegisterClass", "*", ">", "SparcTargetLowering", "::", "getRegForInlineAsmConstraint", "(", "const", "std", "::", "string", "&", "Constraint", ",", "EVT", "VT", ")", "const", "{", "if", "(", "Constrain...
LLVM
AMDGPU
CPP
next_suggestion
GPU
614,976
[ "}" ]
[ "AMDGPUTargetMachine", "::", "AMDGPUTargetMachine", "(", "const", "Target", "&", "T", ",", "const", "Triple", "&", "TT", ",", "StringRef", "CPU", ",", "StringRef", "FS", ",", "TargetOptions", "Options", ",", "Optional", "<", "Reloc", "::", "Model", ">", "RM"...
GCC
arm
MD
stmt_completion
CPU
614,977
[ "<STR_LIT>", ")", "]" ]
[ "[", "(", "match_operand", ":", "<", "V_elem", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VQI", "<NUM_LIT>", "<STR_LIT>" ]
GCC
nds32
MD
stmt_completion
CPU
614,978
[ ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
M68k
CPP
stmt_completion
MPU
614,979
[ ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "M68kISD::XOR", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "M68kISD::AND", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR...
LLVM
CJG
CPP
stmt_completion
CPU
614,980
[ "CJGELFObjectWriter: invalid fixup kind", "<STR_LIT>", ")", ";" ]
[ "unsigned", "CJGELFObjectWriter", "::", "getRelocType", "(", "MCContext", "&", "Ctx", ",", "const", "MCValue", "&", "Target", ",", "const", "MCFixup", "&", "Fixup", ",", "bool", "IsPCRel", ")", "const", "{", "llvm_unreachable", "(", "<STR_LIT>" ]
GCC
arm
CPP
stmt_completion
CPU
614,981
[ "_", "_", "a", ")", ";" ]
[ "return", "(", "poly8x8_t", ")", "_", "_", "builtin_neon_vreinterpretv8qiv4hi", "(" ]
LLVM
VE
TD
stmt_completion
CPU
614,982
[ ":", "$", "vz", ",", "i32", ":", "$", "vl", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "int_ve_vl_vmaxswzx_vsvl", "i32", ":", "$", "sy", ",", "v256f64", ":", "$", "vz", ",", "i32", ":", "$", "vl", ")", ",", "(", "VMAXSWZXrvl", "i32", ":", "$", "sy", ",", "v256f64" ]
LLVM
MSP430
CPP
program_repair
MPU
614,983
[ "<FIXS>", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "#", "include", "<STR_LIT>", "llvm/Constants.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "llvm/DerivedTypes.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "llvm/Function.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "ll...
[ "#", "include", "<STR_LIT>", "MSP430.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "MSP430TargetMachine.h", "<STR_LIT>", "<BUGS>", "#", "include", "<STR_LIT>", "llvm/DerivedTypes.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "llvm/Function.h", "<STR_LIT>", "#", "include",...
GCC
avr
CPP
program_repair
MPU
614,984
[ "<FIXS>", "}", "<FIXE>", "<FIXS>", "{", "if", "(", "GET_CODE", "(", "addr", ")", "!=", "PLUS", ")", "fatal_insn", "(", "<STR_LIT>", "bad address, not (reg+disp):", "<STR_LIT>", ",", "addr", ")", ";", "<FIXE>", "<FIXS>", "avr_print_operand", "(", "file", ",", ...
[ "fprintf", "(", "stderr", ",", "<STR_LIT>", "\\n", "<STR_LIT>", ")", ";", "}", "output_addr_const", "(", "file", ",", "addr", ")", ";", "<BUGS>", "}", "<BUGE>", "else", "if", "(", "code", "==", "'", "i", "'", ")", "{", "avr_print_operand", "(", "file",...
LLVM
MSP430
CPP
next_suggestion
MPU
614,985
[ "if", "(", "Offset", "==", "<NUM_LIT>", ")", "return", ";" ]
[ "assert", "(", "SPAdj", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Unexpected", "<STR_LIT>", ")", ";", "MachineInstr", "&", "MI", "=", "*", "II", ";", "MachineBasicBlock", "&", "MBB", "=", "*", "MI", ".", "getParent", "(", ")", ";", "MachineFunction", "&", "...
GCC
arm
MD
stmt_completion
CPU
614,986
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>" ]
GCC
nds32
MD
stmt_completion
CPU
614,987
[ ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
sparc
CPP
next_suggestion
CPU
614,988
[ "}" ]
[ "case", "PROCESSOR_HYPERSPARC", ":", "case", "PROCESSOR_SPARCLITE86X", ":", "case", "PROCESSOR_V9", ":", "case", "PROCESSOR_NIAGARA4", ":", "case", "PROCESSOR_NIAGARA7", ":", "return", "<NUM_LIT>", ";", "case", "PROCESSOR_NIAGARA", ":", "case", "PROCESSOR_NIAGARA2", ":"...
LLVM
TPC
TD
stmt_completion
Virtual ISA
614,989
[ "<NUM_LIT>", ";" ]
[ "let", "TSFlags", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "endBit", ";", "bits", "<", "<NUM_LIT>", ">", "immOpNum", "=", "<NUM_LIT>", ";", "let", "TSFlags", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "immOpNum", ";", "let", "TSFlags", "{", "<NUM...
LLVM
ARM64
TD
stmt_completion
CPU
614,990
[ "BranchTarget14Operand", ";" ]
[ "def", "am_tbrcond", ":", "Operand", "<", "OtherVT", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=" ]
LLVM
M680x0
CPP
stmt_completion
MPU
614,991
[ ":" ]
[ "case", "M680x0", "::", "CMP8di", ":", "case", "M680x0", "::", "CMP8dj", ":", "case", "M680x0", "::", "CMP8dp", ":", "case", "M680x0", "::", "CMP16dd", ":", "case", "M680x0", "::", "CMP16df", ":", "case", "M680x0", "::", "CMP16di", ":", "case", "M680x0",...
LLVM
AMDGPU
TD
program_repair
GPU
614,992
[ "<FIXS>", "class", "VOP3_DPP8e_Fields", "{", "bits", "<NUM_LIT>", ">", "src0", ";", "bits", "<NUM_LIT>", ">", "dpp8", ";", "bits", "<NUM_LIT>", ">", "fi", ";", "}", "class", "VOP_DPP8_Base", "string", "OpName", ",", "VOPProfile", "P", ",", "dag", "InsDPP8", ...
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "dpp8", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "}", "<BUGS>", "class", "VOP_DPP8", "string", "OpName", ",", "VOPProfile", "P", ">", ":", "InstSI", "P", ".", "OutsDPP8", ",", "P", ".", ...
LLVM
AArch64
TD
stmt_completion
CPU
614,993
[ "(", "v2i32", "V64", ":", "$", "Rn", ")", ",", "(", "v2i32", "V64", ":", "$", "Rm", ")", ")", ")", "]", ">", ";" ]
[ "def", "v2i32", ":", "BaseSIMDThreeSameVectorTied", "<", "<NUM_LIT>", ",", "U", ",", "<NUM_LIT>", ",", "opc", ",", "V64", ",", "asm", ",", "<STR_LIT>", ",", "[", "(", "set", "(", "v2i32", "V64", ":", "$", "dst", ")", ",", "(", "OpNode", "(", "v2i32",...
LLVM
ARM
CPP
stmt_completion
CPU
614,994
[ "<STR_LIT>", ")", ";" ]
[ "static", "MachineBasicBlock", "*", "OtherSucc", "(", "MachineBasicBlock", "*", "MBB", ",", "MachineBasicBlock", "*", "Succ", ")", "{", "for", "(", "MachineBasicBlock", "::", "succ_iterator", "I", "=", "MBB", "->", "succ_begin", "(", ")", ",", "E", "=", "MBB...
LLVM
Mips
CPP
next_suggestion
CPU
614,995
[ "BuildMI", "(", "*", "BB", ",", "I", ",", "DL", ",", "TII", "->", "get", "(", "Mips", "::", "FILL_W", ")", ")", ".", "addDef", "(", "Dest", ")", ".", "addUse", "(", "LoadFull", ")", ";" ]
[ "MachineRegisterInfo", "&", "MRI", "=", "MF", "->", "getRegInfo", "(", ")", ";", "const", "TargetInstrInfo", "*", "TII", "=", "Subtarget", ".", "getInstrInfo", "(", ")", ";", "const", "bool", "IsLittle", "=", "Subtarget", ".", "isLittle", "(", ")", ";", ...
LLVM
SystemZ
CPP
next_suggestion
CPU
614,996
[ "End", "=", "<NUM_LIT>", "-", "LSB", ";" ]
[ "if", "(", "Mask", "==", "<NUM_LIT>", "||", "Mask", "==", "Used", ")", "return", "false", ";", "unsigned", "LSB", ",", "Length", ";", "if", "(", "isStringOfOnes", "(", "Mask", ",", "LSB", ",", "Length", ")", ")", "{", "Start", "=", "<NUM_LIT>", "-", ...
GCC
sparc
CPP
program_repair
CPU
614,997
[ "<FIXS>", "case", "E_SFmode", ":", "<FIXE>", "<FIXS>", "case", "E_DFmode", ":", "<FIXE>" ]
[ "case", "FLOAT_TRUNCATE", ":", "switch", "(", "GET_MODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", "{", "<BUGS>", "case", "SFmode", ":", "<BUGE>", "func", "=", "<STR_LIT>", "_Qp_qtos", "<STR_LIT>", ";", "break", ";", "<BUGS>", "case", "DFmode", ":...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
614,998
[ "DebugLoc", "DL", ";" ]
[ "assert", "(", "!", "hasFP", "(", "MF", ")", "&&", "<STR_LIT>", "Functions needing frame pointers not yet supported", "<STR_LIT>", ")", ";", "uint64_t", "StackSize", "=", "MFI", "->", "getStackSize", "(", ")", ";", "if", "(", "!", "StackSize", "&&", "(", "!", ...
LLVM
AArch64
TD
stmt_completion
CPU
614,999
[ ")", ")", ",", "(", "INST", "FPR64", ":", "$", "Rn", ",", "imm", ":", "$", "Imm", ")", ">", ";" ]
[ "class", "Neon_ScalarShiftImm_cvtf_v1f64_pattern", "<", "SDPatternOperator", "opnode", ",", "Instruction", "INST", ">", ":", "Pat", "<", "(", "v1f64", "(", "opnode", "(", "v1i64", "FPR64", ":", "$", "Rn", ")", ",", "(", "i32", "shr_imm64", ":", "$", "Imm", ...