Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | AArch64 | CPP | stmt_completion | CPU | 614,700 | [
")",
";"
] | [
"if",
"(",
"this",
"->",
"Options",
".",
"TLSSize",
"==",
"<NUM_LIT>",
")",
"this",
"->",
"Options",
".",
"TLSSize",
"=",
"<NUM_LIT>",
";",
"if",
"(",
"(",
"getCodeModel",
"(",
")",
"==",
"CodeModel",
"::",
"Small",
"||",
"getCodeModel",
"(",
")",
"=="... |
LLVM | NMX | CPP | stmt_completion | VLIW | 614,701 | [
"Parser",
";"
] | [
"MCAsmParser",
"&",
"getParser",
"(",
")",
"const",
"{",
"return"
] |
GCC | rs6000 | CPP | program_repair | CPU | 614,702 | [
"<FIXS>",
"mem",
"=",
"gen_rtx_MEM",
"(",
"(",
"TARGET_HARD_FLOAT",
"&&",
"TARGET_DOUBLE_FLOAT",
")",
"?",
"DFmode",
":",
"SFmode",
",",
"plus_constant",
"(",
"save_area",
",",
"off",
")",
")",
";",
"MEM_NOTRAP_P",
"(",
"mem",
")",
"=",
"<NUM_LIT>",
";",
"... | [
"fregno",
"<=",
"FP_ARG_V4_MAX_REG",
"&&",
"nregs",
"cfun",
"->",
"va_list_fpr_size",
";",
"fregno",
"++",
",",
"off",
"+=",
"UNITS_PER_FP_WORD",
",",
"nregs",
"++",
")",
"{",
"<BUGS>",
"mem",
"=",
"gen_rtx_MEM",
"(",
"DFmode",
",",
"plus_constant",
"(",
"sa... |
LLVM | ARM64 | TD | stmt_completion | CPU | 614,703 | [
":",
"$",
"Rm",
")",
")",
")",
")",
")",
"]",
">",
";"
] | [
"def",
"v2i32_v2i64",
":",
"BaseSIMDDifferentThreeVectorTied",
"<",
"U",
",",
"<NUM_LIT>",
",",
"opc",
",",
"V128",
",",
"V64",
",",
"V64",
",",
"asm",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"[",
"(",
"set",
"(",
"v2i64",
"V128",
":",... |
GCC | mips | MD | stmt_completion | CPU | 614,704 | [
"]",
")"
] | [
"(",
"match_operand",
":",
"IMSA",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_operand",
":",
"IMSA",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"and",
":",
"IMSA",
"(",
"match_operand",
":",
"IMSA",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_... |
LLVM | X86 | CPP | code_generation | CPU | 614,705 | [
"bool",
"doInitialization",
"(",
"Module",
"&",
"M",
")",
"override",
"{",
"SMShadowTracker",
".",
"reset",
"(",
"<NUM_LIT>",
")",
";",
"SM",
".",
"reset",
"(",
")",
";",
"return",
"AsmPrinter",
"::",
"doInitialization",
"(",
"M",
")",
";",
"}"
] | [
"Set",
"up",
"the",
"AsmPrinter",
"when",
"we",
"are",
"working",
"on",
"a",
"new",
"module",
"."
] |
LLVM | VideoCore4 | TD | stmt_completion | DSP | 614,706 | [
",",
"(",
"LEA_PC_LI",
"tglobaladdr",
":",
"$",
"addr",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"GlobalWrapper",
"tglobaladdr",
":",
"$",
"addr",
")"
] |
LLVM | J2 | CPP | code_generation | MPU | 614,707 | [
"void",
"relaxInstruction",
"(",
"const",
"MCInst",
"&",
"Inst",
",",
"const",
"MCSubtargetInfo",
"&",
"STI",
",",
"MCInst",
"&",
"Res",
")",
"const",
"override",
"{",
"llvm_unreachable",
"(",
"<STR_LIT>",
"RelaxInstruction() unimplemented",
"<STR_LIT>",
")",
";",... | [
"Relax",
"the",
"instruction",
"in",
"the",
"given",
"fragment",
"to",
"the",
"next",
"wider",
"instruction",
"."
] |
LLVM | ARM | CPP | next_suggestion | CPU | 614,708 | [
"}"
] | [
"if",
"(",
"!",
"TargetRegisterInfo",
"::",
"canRealignStack",
"(",
"MF",
")",
")",
"return",
"false",
";",
"if",
"(",
"!",
"MRI",
"->",
"canReserveReg",
"(",
"STI",
".",
"getFramePointerReg",
"(",
")",
")",
")",
"return",
"false",
";",
"if",
"(",
"TFI... |
LLVM | XCore | TD | next_suggestion | MPU | 614,709 | [
"def",
"immUsNeg",
":",
"PatLeaf",
"<",
"(",
"imm",
")",
",",
"[",
"{"
] | [
"return",
"getI32Imm",
"(",
"<NUM_LIT>",
"-",
"value",
",",
"SDLoc",
"(",
"N",
")",
")",
";",
"}",
"]",
">",
";",
"def",
"div4neg_xform",
":",
"SDNodeXForm",
"<",
"imm",
",",
"[",
"{",
"uint32_t",
"value",
"=",
"N",
"-",
">",
"getZExtValue",
"(",
"... |
LLVM | VE | CPP | stmt_completion | CPU | 614,710 | [
")",
",",
"Function",
"->",
"getAddressSpace",
"(",
")",
")",
";"
] | [
"assert",
"(",
"isPositionIndependent",
"(",
")",
")",
";",
"SDLoc",
"DL",
"(",
"Table",
")",
";",
"Function",
"*",
"Function",
"=",
"&",
"DAG",
".",
"getMachineFunction",
"(",
")",
".",
"getFunction",
"(",
")",
";",
"assert",
"(",
"Function",
"!=",
"n... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 614,711 | [
"true",
";"
] | [
"case",
"WebAssembly",
"::",
"TEE_F64_S",
":",
"case",
"WebAssembly",
"::",
"TEE_V128",
":",
"case",
"WebAssembly",
"::",
"TEE_V128_S",
":",
"case",
"WebAssembly",
"::",
"TEE_FUNCREF",
":",
"case",
"WebAssembly",
"::",
"TEE_FUNCREF_S",
":",
"case",
"WebAssembly",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 614,712 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"isExtended",
"=",
"<NUM_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"DecoderNamespace",
"=",
"<STR_LIT>",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"opExtendable",
"=",
"<NUM_LI... |
LLVM | Cpu0 | CPP | stmt_completion | CPU | 614,713 | [
"UseSmallSection",
";"
] | [
"bool",
"useSmallSection",
"(",
")",
"const",
"{",
"return"
] |
LLVM | MOS | CPP | next_suggestion | MPU | 614,714 | [
"case",
"VK_MOS_ADDR24_SEGMENT_HI",
":"
] | [
"case",
"VK_MOS_ADDR8",
":",
"Kind",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"break",
";",
"case",
"VK_MOS_ADDR16_HI",
":",
"Kind",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"break",
";",
"case",
"VK_MOS_ADDR16_LO",
":",
"Kind",
"=",
"<STR_LIT>",
"::",
"<S... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 614,715 | [
"UpdateLimit",
")",
";"
] | [
"if",
"(",
"Update",
"!=",
"E",
")",
"{",
"MBBI",
"=",
"mergeUpdateInsn",
"(",
"MBBI",
",",
"Update",
",",
"false",
")",
";",
"return",
"true",
";",
"}",
"if",
"(",
"TII",
"->",
"hasUnscaledLdStOffset",
"(",
"MI",
".",
"getOpcode",
"(",
")",
")",
"... |
GCC | ia64 | CPP | code_generation | CPU | 614,716 | [
"static",
"int",
"ia64_unspec_may_trap_p",
"(",
"const_rtx",
"x",
",",
"unsigned",
"flags",
")",
"{",
"switch",
"(",
"XINT",
"(",
"x",
",",
"<NUM_LIT>",
")",
")",
"{",
"case",
"UNSPEC_LDA",
":",
"case",
"UNSPEC_LDS",
":",
"case",
"UNSPEC_LDSA",
":",
"case"... | [
"Implement",
"targetm.unspec_may_trap_p",
"hook",
"."
] |
LLVM | MOS | CPP | next_suggestion | MPU | 614,717 | [
"}"
] | [
"case",
"G_SELECT",
":",
"return",
"legalizeSelect",
"(",
"Helper",
",",
"MRI",
",",
"MI",
")",
";",
"case",
"G_ABS",
":",
"return",
"legalizeAbs",
"(",
"Helper",
",",
"MRI",
",",
"MI",
")",
";",
"case",
"G_PTR_ADD",
":",
"return",
"legalizePtrAdd",
"(",... |
LLVM | X86 | CPP | next_suggestion | CPU | 614,718 | [
"return",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"dl",
",",
"MVT",
"::",
"Other",
",",
"RetOps",
")",
";"
] | [
"assert",
"(",
"VA",
".",
"getLocInfo",
"(",
")",
"!=",
"CCValAssign",
"::",
"FPExt",
"&&",
"<STR_LIT>",
"Unexpected FP-extend for return value.",
"<STR_LIT>",
")",
";",
"if",
"(",
"(",
"ValVT",
"==",
"MVT",
"::",
"f32",
"||",
"ValVT",
"==",
"MVT",
"::",
"... |
LLVM | X86 | CPP | stmt_completion | CPU | 614,719 | [
",",
"Subtarget",
",",
"Builder",
")",
";"
] | [
"bool",
"X86TargetLowering",
"::",
"lowerInterleavedLoad",
"(",
"LoadInst",
"*",
"LI",
",",
"ArrayRef",
"<",
"ShuffleVectorInst",
"*",
">",
"Shuffles",
",",
"ArrayRef",
"<",
"unsigned",
">",
"Indices",
",",
"unsigned",
"Factor",
")",
"const",
"{",
"assert",
"(... |
LLVM | ARM | TD | stmt_completion | CPU | 614,720 | [
"}",
"=",
"<NUM_LIT>",
";"
] | [
"class",
"MVE_VMINMAXNM",
"<",
"string",
"iname",
",",
"string",
"suffix",
",",
"bit",
"sz",
",",
"bit",
"bit_21",
",",
"list",
"<",
"dag",
">",
"pattern",
"=",
"[",
"]",
">",
":",
"MVE_comp",
"<",
"NoItinerary",
",",
"iname",
",",
"suffix",
",",
"<S... |
LLVM | ARM | CPP | stmt_completion | CPU | 614,721 | [
";"
] | [
"const",
"char",
"*",
"getPassName",
"(",
")",
"const",
"override",
"{",
"return",
"<STR_LIT>",
"ARM pre- register allocation load / store optimization pass",
"<STR_LIT>"
] |
GCC | s390 | MD | stmt_completion | MPU | 614,722 | [
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr"... |
GCC | visium | CPP | stmt_completion | Virtual ISA | 614,723 | [
"type",
")",
"==",
"VECTOR_TYPE",
")",
";"
] | [
"static",
"bool",
"visium_pass_by_reference",
"(",
"cumulative_args_t",
"ca",
"ATTRIBUTE_UNUSED",
",",
"machine_mode",
"mode",
"ATTRIBUTE_UNUSED",
",",
"const_tree",
"type",
",",
"bool",
"named",
"ATTRIBUTE_UNUSED",
")",
"{",
"return",
"type",
"&&",
"(",
"AGGREGATE_TY... |
LLVM | X86 | TD | program_repair | CPU | 614,724 | [
"<FIXS>",
"(",
"memop",
"addr",
":",
"$",
"src",
")",
")",
")",
"]",
">",
";",
"<FIXE>"
] | [
"def",
"Int_CVTPD2PSrm",
":",
"PDI",
"<NUM_LIT>",
",",
"MRMSrcReg",
",",
"(",
"outs",
"VR128",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"f128mem",
":",
"$",
"src",
")",
",",
"<STR_LIT>",
",",
"[",
"(",
"set",
"VR128",
":",
"$",
"dst",
",",
"(",
"in... |
LLVM | Hexagon | TD | next_suggestion | DSP | 614,725 | [
"let",
"Uses",
"=",
"[",
"P0",
"]",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"... |
GCC | frv | MD | stmt_completion | VLIW | 614,726 | [
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | sparc | MD | next_suggestion | CPU | 614,727 | [
"<STR_LIT>"
] | [
"(",
"udiv",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | Mips | TD | next_suggestion | CPU | 614,728 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"funct",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"index",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Inst",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"index",
";",
"let",
... |
GCC | i386 | MD | stmt_completion | CPU | 614,729 | [
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"[",
"(",
"set",
"(",
"reg",
"<NUM_LIT>",
")",
"(",
"compare",
"(",
"xor",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 614,730 | [
"getAddrNonPIC",
"(",
"Op",
",",
"DAG",
")",
";"
] | [
"lowerJumpTable",
"(",
"SDValue",
"Op",
",",
"SelectionDAG",
"&",
"DAG",
")",
"const",
"{",
"if",
"(",
"getTargetMachine",
"(",
")",
".",
"getRelocationModel",
"(",
")",
"!=",
"Reloc",
"::",
"PIC_",
"&&",
"!",
"IsN64",
")",
"return"
] |
LLVM | ARM | CPP | program_repair | CPU | 614,731 | [
"<FIXS>",
"Triple",
"TT",
"(",
"TM",
".",
"getTargetTriple",
"(",
")",
")",
";",
"if",
"(",
"TT",
".",
"isOSBinFormatMachO",
"(",
")",
")",
"{",
"<FIXE>"
] | [
"void",
"ARMAsmPrinter",
"::",
"EmitEndOfAsmFile",
"(",
"Module",
"&",
"M",
")",
"{",
"<BUGS>",
"if",
"(",
"Subtarget",
"->",
"isTargetMachO",
"(",
")",
")",
"{",
"<BUGE>",
"const",
"TargetLoweringObjectFileMachO",
"&",
"TLOFMacho",
"=",
"static_cast",
"const",
... |
LLVM | SystemZ | CPP | next_suggestion | CPU | 614,732 | [
"emitSPUpdate",
"(",
"MBB",
",",
"MBBI",
",",
"NumBytes",
",",
"TII",
")",
";"
] | [
"while",
"(",
"MBBI",
"!=",
"MBB",
".",
"begin",
"(",
")",
")",
"{",
"MachineBasicBlock",
"::",
"iterator",
"PI",
"=",
"prior",
"(",
"MBBI",
")",
";",
"--",
"MBBI",
";",
"if",
"(",
"!",
"PI",
"->",
"getDesc",
"(",
")",
".",
"isTerminator",
"(",
"... |
LLVM | AArch64 | TD | next_suggestion | CPU | 614,733 | [
"let",
"ParserMatchClass",
"=",
"Imm1_16Operand",
";"
] | [
"}",
"]",
">",
"{",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";",
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] |
GCC | m68k | MD | program_repair | MPU | 614,734 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"truncate",
":",
"SI",
"(",
"ashift",
":",
"DI",
"(",
"mult",
":",
"DI",
"(",
"sign_extend",
":",
"DI",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"(",
"sign_extend",
":",
"DI",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"(",
"const_int",
"<NUM... |
LLVM | PowerPC | TD | next_suggestion | CPU | 614,735 | [
"return",
"getI64Imm",
"(",
"N",
"-",
">",
"getSExtValue",
"(",
")",
",",
"SDLoc",
"(",
"N",
")",
")",
";"
] | [
"return",
"convertToNonDenormSingle",
"(",
"APFloatOfN",
")",
"&",
"&",
"!",
"N",
"-",
">",
"isExactlyValue",
"(",
"+",
"<NUM_LIT>",
".",
"<NUM_LIT>",
")",
";",
"}",
"]",
">",
";",
"def",
"getFPAs32BitInt",
":",
"SDNodeXForm",
"<",
"fpimm",
",",
"[",
"{"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 614,736 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rd32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NU... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 614,737 | [
"RegNo",
",",
"Addr",
",",
"Decoder",
")",
";"
] | [
"return",
"DecodeGPRSeqPairsClassRegisterClass",
"(",
"Inst",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
","
] |
LLVM | Mips | CPP | stmt_completion | CPU | 614,738 | [
"Mips",
"::",
"GPR32RegClass",
")",
";"
] | [
"assert",
"(",
"TLI",
".",
"getValueType",
"(",
"DL",
",",
"AI",
"->",
"getType",
"(",
")",
",",
"true",
")",
"==",
"MVT",
"::",
"i32",
"&&",
"<STR_LIT>",
"Alloca should always return a pointer.",
"<STR_LIT>",
")",
";",
"DenseMap",
"<",
"const",
"AllocaInst"... |
LLVM | ARM | CPP | next_suggestion | CPU | 614,739 | [
"}"
] | [
"MachineMemOperand",
"*",
"MMO",
"=",
"MF",
".",
"getMachineMemOperand",
"(",
"MachinePointerInfo",
"::",
"getFixedStack",
"(",
"MF",
",",
"FI",
")",
",",
"MachineMemOperand",
"::",
"MOStore",
",",
"MFI",
".",
"getObjectSize",
"(",
"FI",
")",
",",
"MFI",
"."... |
LLVM | AArch64 | TD | next_suggestion | CPU | 614,740 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rn",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"V",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"... |
LLVM | AArch64 | TD | next_suggestion | CPU | 614,741 | [
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";"
] | [
"def",
"neon_uimm4_bare",
":",
"Operand",
"<",
"i64",
">",
",",
"ImmLeaf",
"<",
"i64",
",",
"[",
"{",
"return",
"Imm",
"<",
"<NUM_LIT>",
";",
"}",
"]",
">",
"{",
"let",
"ParserMatchClass",
"=",
"uimm4_asmoperand",
";"
] |
GCC | mips | MD | stmt_completion | CPU | 614,742 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | SPIRV | CPP | stmt_completion | Virtual ISA | 614,743 | [
"F",
",",
"ArgIdx",
")",
";"
] | [
"static",
"std",
"::",
"vector",
"<",
"<STR_LIT>",
"::",
"<STR_LIT>",
"::",
"Decoration",
">",
"getKernelArgTypeQual",
"(",
"const",
"Function",
"&",
"F",
",",
"unsigned",
"ArgIdx",
")",
"{",
"MDString",
"*",
"ArgAttribute",
"=",
"getOCLKernelArgTypeQual",
"("
] |
GCC | i386 | MD | next_suggestion | CPU | 614,744 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"
] |
GCC | i386 | CPP | stmt_completion | CPU | 614,745 | [
"_",
"_",
"v4sf",
")",
"_",
"_",
"B",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m128",
")",
"_",
"_",
"builtin_ia32_cmpeqps",
"(",
"(",
"_",
"_",
"v4sf",
")",
"_",
"_",
"A",
",",
"("
] |
GCC | tilegx | MD | stmt_completion | VLIW | 614,746 | [
"<STR_LIT>",
")",
")",
")",
"]"
] | [
"(",
"match_operand",
":",
"V4HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"V4HI",
"<NUM_LIT>",
"<STR_LIT>"
] |
GCC | aarch64 | MD | next_suggestion | CPU | 614,747 | [
"(",
"match_test",
"<STR_LIT>",
")",
")",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")"
] |
LLVM | Mips | TD | next_suggestion | CPU | 614,748 | [
"string",
"AsmString",
"=",
"!",
"strconcat",
"(",
"instr_asm",
",",
"<STR_LIT>",
")",
";"
] | [
"dag",
"OutOperandList",
"=",
"(",
"outs",
"GPROpnd",
":",
"$",
"rd",
")",
";",
"dag",
"InOperandList",
"=",
"(",
"ins",
"GPROpnd",
":",
"$",
"rs",
",",
"GPROpnd",
":",
"$",
"rt",
",",
"ImmOpnd",
":",
"$",
"bp",
")",
";"
] |
GCC | i386 | MD | next_suggestion | CPU | 614,749 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"const_string",
"<STR_LIT>",
")",
"(",
"const_string",
"<STR_LIT>",
")",
")",
"]",
"(",
"const_string",
"<STR_LIT>",
")",
")",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | PowerPC | CPP | program_repair | CPU | 614,750 | [
"<FIXS>",
"if",
"(",
"VT",
".",
"getSizeInBits",
"(",
")",
"==",
"<NUM_LIT>",
")",
"setOperationAction",
"(",
"ISD",
"::",
"ABS",
",",
"VT",
",",
"Custom",
")",
";",
"<FIXE>"
] | [
"setOperationAction",
"(",
"ISD",
"::",
"ADD",
",",
"VT",
",",
"Legal",
")",
";",
"setOperationAction",
"(",
"ISD",
"::",
"SUB",
",",
"VT",
",",
"Legal",
")",
";",
"<BUGS>",
"setOperationAction",
"(",
"ISD",
"::",
"ABS",
",",
"VT",
",",
"Custom",
")",
... |
LLVM | SystemZ | CPP | next_suggestion | CPU | 614,751 | [
"}"
] | [
"assert",
"(",
"isUInt",
"<",
"<NUM_LIT>",
">",
"(",
"Value",
")",
"&&",
"<STR_LIT>",
"Invalid u8imm argument",
"<STR_LIT>",
")",
";",
"O",
"<<",
"Value",
";"
] |
GCC | ia64 | MD | next_suggestion | CPU | 614,752 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"RF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"float",
":",
"RF",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>"
] |
GCC | sh | MD | stmt_completion | CPU | 614,753 | [
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"SF",
"[",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_FSRRA",
")... |
LLVM | X86 | CPP | next_suggestion | CPU | 614,754 | [
"}"
] | [
"SDValue",
"MaskNode",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"BUILD_VECTOR",
",",
"DL",
",",
"MaskVecVT",
",",
"VPermMask",
")",
";",
"if",
"(",
"isSingleInputShuffleMask",
"(",
"Mask",
")",
")",
"return",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
... |
GCC | mep | MD | program_repair | CPU | 614,755 | [
"<FIXS>",
"(",
"unspec_volatile",
":",
"SI",
"[",
"<FIXE>",
"<FIXS>",
"<FIXE>",
"<FIXS>",
"(",
"unspec_volatile",
":",
"SI",
"[",
"<FIXE>",
"<FIXS>",
"<FIXE>",
"<FIXS>",
"(",
"unspec_volatile",
":",
"SI",
"[",
"<FIXE>",
"<FIXS>",
"<FIXE>",
"<FIXS>",
"(",
"un... | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
"<BUGS>",
"(",
"unspec",
":",
"SI",
"[",
"<BUGE>",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DI",
"<... |
GCC | i386 | MD | stmt_completion | CPU | 614,756 | [
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"match_code",
"<STR_LIT>",
")"
] |
GCC | aarch64 | MD | stmt_completion | CPU | 614,757 | [
"VNx4SF",
"]",
")"
] | [
"VNx2DI",
"VNx2DF",
"VNx4QI",
"VNx4HI",
"VNx4HF",
"VNx4BF",
"VNx4SI"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 614,758 | [
"case",
"Intrinsic",
"::",
"memset",
":",
"{"
] | [
"unsigned",
"DestReg",
";",
"unsigned",
"Depth",
"=",
"cast",
"<",
"ConstantInt",
">",
"(",
"I",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
"->",
"getZExtValue",
"(",
")",
";",
"while",
"(",
"Depth",
"--",
")",
"{",
"DestReg",
"=",
"createResultReg",... |
LLVM | ARM | TD | stmt_completion | CPU | 614,759 | [
"{",
"<NUM_LIT>",
"}",
";"
] | [
"def",
"VMOVv4i16",
":",
"N1ModImm",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"?",
",",
"<NUM_LIT>",
"}",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
"DPR",
":",
"$",
... |
GCC | i386 | MD | next_suggestion | CPU | 614,760 | [
"<STR_LIT>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"not",
":",
"QI",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]"
] |
GCC | rs6000 | CPP | next_suggestion | CPU | 614,761 | [
"if",
"(",
"reg_offset_p",
"&&",
"legitimate_lo_sum_address_p",
"(",
"mode",
",",
"x",
",",
"reg_ok_strict",
")",
")",
"return",
"<NUM_LIT>",
";"
] | [
"static",
"bool",
"rs6000_legitimate_address_p",
"(",
"machine_mode",
"mode",
",",
"rtx",
"x",
",",
"bool",
"reg_ok_strict",
")",
"{",
"bool",
"reg_offset_p",
"=",
"reg_offset_addressing_ok_p",
"(",
"mode",
")",
";",
"if",
"(",
"VECTOR_MEM_ALTIVEC_P",
"(",
"mode",... |
LLVM | SystemZ | TD | stmt_completion | CPU | 614,762 | [
">",
";"
] | [
"def",
"CondVariantNM",
":",
"CondVariant",
"<",
"<NUM_LIT>",
",",
"<STR_LIT>",
",",
"<NUM_LIT>"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 614,763 | [
";"
] | [
"InThumbMode",
"=",
"false",
";",
"UseSoftFloat",
"=",
"false",
";",
"HasThumb2",
"=",
"false",
";",
"NoARM",
"=",
"false",
";",
"ReserveR9",
"=",
"false",
";",
"NoMovt",
"=",
"false",
";",
"SupportsTailCall",
"=",
"false",
";",
"HasFP16",
"=",
"false",
... |
GCC | h8300 | MD | program_repair | MPU | 614,764 | [
"<FIXS>",
"&",
"&",
"GET_CODE",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"!",
"=",
"CONST_INT",
"&",
"&",
"!",
"optimize",
")",
"<FIXE>"
] | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"zero_extend",
... |
LLVM | MCS51 | CPP | next_suggestion | MPU | 614,765 | [
"return",
"Count",
";"
] | [
"return",
"<NUM_LIT>",
";",
"}",
"unsigned",
"Count",
"=",
"<NUM_LIT>",
";",
"<STR_LIT>",
"::",
"<STR_LIT>",
"CC",
"=",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"Cond",
"[",
"<NUM_LIT>",
"]",
".",
"getImm",
"(",
")",
";",
"auto",
"&",
"CondMI",
"=",
"... |
GCC | arm | CPP | stmt_completion | CPU | 614,766 | [
")",
"{"
] | [
"vmvnq_u32",
"(",
"uint32x4_t",
"_",
"_",
"a"
] |
GCC | rs6000 | MD | next_suggestion | CPU | 614,767 | [
"<STR_LIT>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"VIlong",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"VIlong",
"[",
"(",
"match_operand",
":",
"VIlong",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_o... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 614,768 | [
"return",
"true",
";"
] | [
"Offset",
"=",
"CurDAG",
"->",
"getTargetConstant",
"(",
"EncodedOffset",
",",
"SL",
",",
"MVT",
"::",
"i32",
")",
";",
"}",
"else",
"{",
"SDValue",
"C32Bit",
"=",
"CurDAG",
"->",
"getTargetConstant",
"(",
"ByteOffset",
",",
"SL",
",",
"MVT",
"::",
"i32"... |
GCC | vax | MD | next_suggestion | CPU | 614,769 | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"call",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>... |
LLVM | AMDGPU | TD | next_suggestion | GPU | 614,770 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"!",
"if",
"(",
"ps",
".",
"has_slc",
",",
"slc",
",",
"?",
")",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"!",
"if",
"(",
"ps",
".",
"has_vaddr",
",",
"vaddr",
",",
"?",
")",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"!",
"if",
"(",
"ps",
".",
"has_vdata",
",",
"vdat... |
GCC | i386 | MD | next_suggestion | CPU | 614,771 | [
"<STR_LIT>"
] | [
"(",
"ss_truncate",
":",
"<",
"ssehalfvecmode",
">",
"(",
"match_operand",
":",
"<",
"sseunpackmode",
">",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"ss_truncate",
":",
"<",
"ssehalfvecmode",
">",
"(",
"match_operand",
":",
"<",
"sseunpackmode",
">... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 614,772 | [
";"
] | [
"if",
"(",
"STM",
".",
"isAmdHsaOS",
"(",
")",
")",
"{",
"getSIProgramInfo",
"(",
"KernelInfo",
",",
"*",
"MF",
")"
] |
GCC | arm | MD | next_suggestion | CPU | 614,773 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] | [
"int",
"regno",
"=",
"REGNO",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"if",
"(",
"lane",
">",
"=",
"max",
"/",
"<NUM_LIT>",
")",
"{",
"lane",
"-",
"=",
"max",
"/",
"<NUM_LIT>",
"regno",
"+",
"=",
"<NUM_LIT>",
"operands",
"[",
"<NUM_LIT>",
"]",
... |
LLVM | TriCore | CPP | stmt_completion | MPU | 614,774 | [
"unsigned",
"v",
")",
"{"
] | [
"static",
"int",
"getFFS",
"("
] |
GCC | nds32 | CPP | next_suggestion | CPU | 614,775 | [
"return",
"n8_consumed_by_addr_in_p",
"(",
"consumer",
",",
"last_def_reg",
")",
";"
] | [
"if",
"(",
"last_def_reg",
"==",
"NULL_RTX",
")",
"return",
"false",
";",
"gcc_assert",
"(",
"REG_P",
"(",
"last_def_reg",
")",
"||",
"GET_CODE",
"(",
"last_def_reg",
")",
"==",
"SUBREG",
")",
";"
] |
LLVM | AArch64 | CPP | code_generation | CPU | 614,776 | [
"StringRef",
"getPassName",
"(",
")",
"const",
"override",
"{",
"return",
"<STR_LIT>",
"AArch64 Stack Tagging",
"<STR_LIT>",
";",
"}"
] | [
"getPassName",
"-",
"Return",
"a",
"nice",
"clean",
"name",
"for",
"a",
"pass",
"."
] |
LLVM | ARM | CPP | next_suggestion | CPU | 614,777 | [
"}"
] | [
"const",
"MCRegisterInfo",
"*",
"MRI",
"=",
"Subtarget",
".",
"getRegisterInfo",
"(",
")",
";",
"unsigned",
"DwarfLR",
"=",
"MRI",
"->",
"getDwarfRegNum",
"(",
"ARM",
"::",
"LR",
",",
"true",
")",
";",
"unsigned",
"DwarfReg",
"=",
"MRI",
"->",
"getDwarfReg... |
GCC | i386 | CPP | stmt_completion | CPU | 614,778 | [
"_",
"mmask16",
")",
"_",
"_",
"U",
",",
"_",
"MM_FROUND_CUR_DIRECTION",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m512",
")",
"_",
"_",
"builtin_ia32_vfmsubps512_mask",
"(",
"(",
"_",
"_",
"v16sf",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v16sf",
")",
"_",
"_",
"B",
",",
"(",
"_",
"_",
"v16sf",
")",
"_",
"_",
"C",
",",
"(",
"_... |
GCC | nds32 | MD | next_suggestion | CPU | 614,779 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"emit_insn",
"(",
"gen_kmmaw_round_internal",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"GEN_INT",
"(",
"<NUM_LIT>",
")",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")",
"... |
GCC | sparc | CPP | program_repair | CPU | 614,780 | [
"<FIXS>",
"static",
"unsigned",
"HOST_WIDE_INT",
"create_simple_focus_bitsPROTO",
"(",
"(",
"unsigned",
"HOST_WIDE_INT",
",",
"unsigned",
"HOST_WIDE_INT",
",",
"int",
",",
"int",
",",
"int",
")",
")",
";",
"static",
"unsigned",
"HOST_WIDE_INT",
"<FIXE>",
"<FIXS>",
... | [
"return",
"<NUM_LIT>",
";",
"}",
"<BUGS>",
"static",
"unsigned",
"int",
"<BUGE>",
"create_simple_focus_bits",
"(",
"high_bits",
",",
"low_bits",
",",
"highest_bit_set",
",",
"lowest_bit_set",
",",
"shift",
")",
"<BUGS>",
"unsigned",
"int",
"high_bits",
",",
"low_b... |
GCC | iq2000 | CPP | code_generation | CPU | 614,781 | [
"void",
"gen_conditional_branch",
"(",
"rtx",
"operands",
"[",
"]",
",",
"enum",
"rtx_code",
"test_code",
")",
"{",
"enum",
"cmp_type",
"type",
"=",
"branch_type",
";",
"rtx",
"cmp0",
"=",
"branch_cmp",
"[",
"<NUM_LIT>",
"]",
";",
"rtx",
"cmp1",
"=",
"bran... | [
"Emit",
"the",
"common",
"code",
"for",
"doing",
"conditional",
"branches",
".",
"operand",
"[",
"0",
"]",
"is",
"the",
"label",
"to",
"jump",
"to",
".",
"The",
"comparison",
"operands",
"are",
"saved",
"away",
"by",
"cmp",
"{",
"si",
",",
"di",
",",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 614,782 | [
"let",
"InputType",
"=",
"<STR_LIT>",
";"
] | [
"def",
"J2_jumprfnew",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pu4",
",",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_b51dc29a",
",",
"TypeJ",
">",
",",
"Enc_88d4d9",
",",
"PredNewRel",
"{",
"let"... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 614,783 | [
"||",
"NeedWorkItemIDZ",
")",
")",
"{"
] | [
"std",
"::",
"tie",
"(",
"IncomingArg",
",",
"IncomingArgRC",
",",
"Ty",
")",
"=",
"CallerArgInfo",
".",
"getPreloadedValue",
"(",
"InputID",
")",
";",
"assert",
"(",
"IncomingArgRC",
"==",
"ArgRC",
")",
";",
"EVT",
"ArgVT",
"=",
"TRI",
"->",
"getSpillSize... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 614,784 | [
";"
] | [
"bool",
"GCNTTIImpl",
"::",
"isSourceOfDivergence",
"(",
"const",
"Value",
"*",
"V",
")",
"const",
"{",
"if",
"(",
"const",
"Argument",
"*",
"A",
"=",
"dyn_cast",
"<",
"Argument",
">",
"(",
"V",
")",
")",
"return",
"!",
"AMDGPU",
"::",
"isArgPassedInSGPR... |
LLVM | X86 | CPP | stmt_completion | CPU | 614,785 | [
"MVT",
"::",
"i32",
")",
",",
"MXCSRAddr",
")",
";"
] | [
"SDValue",
"MXCSRAddr",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"ADD",
",",
"DL",
",",
"PtrVT",
",",
"Ptr",
",",
"DAG",
".",
"getConstant",
"(",
"X87StateSize",
",",
"DL",
",",
"PtrVT",
")",
")",
";",
"Chain",
"=",
"DAG",
".",
"getNode",
"(",... |
GCC | c6x | CPP | stmt_completion | VLIW | 614,786 | [
"crtl",
"->",
"is_leaf",
")",
")",
"||",
"(",
"regno",
"==",
"PIC_OFFSET_TABLE_REGNUM",
"&&",
"must_reload_pic_reg_p",
"(",
")",
")",
")",
";"
] | [
"static",
"int",
"c6x_save_reg",
"(",
"unsigned",
"int",
"regno",
")",
"{",
"return",
"(",
"(",
"df_regs_ever_live_p",
"(",
"regno",
")",
"&&",
"!",
"call_used_regs",
"[",
"regno",
"]",
"&&",
"!",
"fixed_regs",
"[",
"regno",
"]",
")",
"||",
"(",
"regno",... |
LLVM | ARM | TD | stmt_completion | CPU | 614,787 | [
">",
";"
] | [
"uint32_t",
"enc",
"=",
"ARM_AM",
":",
":",
"getFP64Imm",
"(",
"InVal",
")",
";",
"return",
"CurDAG",
"-",
">",
"getTargetConstant",
"(",
"enc",
",",
"SDLoc",
"(",
"N",
")",
",",
"MVT",
":",
":",
"i32",
")",
";",
"}",
"]",
">",
";",
"def",
"gi_vf... |
LLVM | AArch64 | CPP | code_generation | CPU | 614,788 | [
"MCInst",
"AArch64InstrInfo",
"::",
"getNop",
"(",
")",
"const",
"{",
"return",
"MCInstBuilder",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
".",
"addImm",
"(",
"<NUM_LIT>",
")",
";",
"}"
] | [
"Return",
"the",
"noop",
"instruction",
"to",
"use",
"for",
"a",
"noop",
"."
] |
LLVM | ARM | CPP | next_suggestion | CPU | 614,789 | [
"AbsoluteEHSectionOffsets",
"=",
"false",
";"
] | [
"Data64bitsDirective",
"=",
"<NUM_LIT>",
";",
"CommentString",
"=",
"<STR_LIT>",
"@",
"<STR_LIT>",
";",
"SupportsDebugInformation",
"=",
"true",
";",
"ExceptionsType",
"=",
"ExceptionHandling",
"::",
"SjLj",
";"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 614,790 | [
")",
";"
] | [
"return",
"new",
"X86FixupInstTuningPass",
"("
] |
LLVM | X86 | CPP | stmt_completion | CPU | 614,791 | [
"==",
"IES_LPAREN",
"||",
"PrevState",
"==",
"IES_LBRAC",
"||",
"PrevState",
"==",
"IES_NOT",
")",
"&&",
"(",
"CurrState",
"==",
"IES_MINUS",
"||",
"CurrState",
"==",
"IES_NOT",
")",
")",
"{"
] | [
"default",
":",
"State",
"=",
"IES_ERROR",
";",
"break",
";",
"case",
"IES_PLUS",
":",
"case",
"IES_MINUS",
":",
"case",
"IES_NOT",
":",
"case",
"IES_OR",
":",
"case",
"IES_AND",
":",
"case",
"IES_LSHIFT",
":",
"case",
"IES_RSHIFT",
":",
"case",
"IES_MULTI... |
LLVM | ARM | TD | stmt_completion | CPU | 614,792 | [
",",
"?",
"}",
",",
"<STR_LIT>",
",",
"VecListDPairAllLanes",
",",
"addrmode6dupalign64",
">",
";"
] | [
"def",
"VLD2DUPd32",
":",
"VLD2DUP",
"<",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>"
] |
GCC | s390 | MD | stmt_completion | MPU | 614,793 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 614,794 | [
"pred",
";"
] | [
"let",
"OutOperandList",
"=",
"(",
"outs",
"Rdst",
":",
"$",
"dest",
")",
";",
"let",
"InOperandList",
"=",
"(",
"ins",
"Rsrc",
":",
"$",
"src",
",",
"DimMask",
":",
"$",
"mask",
",",
"SwitchSet",
":",
"$",
"sw",
",",
"Rdst",
":",
"$",
"income",
... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 614,795 | [
"(",
")",
";"
] | [
"unsigned",
"AndCond",
"=",
"MRI",
".",
"createVirtualRegister",
"(",
"BoolXExecRC",
")",
";",
"unsigned",
"SRsrcSub0",
"=",
"MRI",
".",
"createVirtualRegister",
"(",
"&",
"AMDGPU",
"::",
"SGPR_32RegClass",
")",
";",
"unsigned",
"SRsrcSub1",
"=",
"MRI",
".",
"... |
GCC | arm | CPP | stmt_completion | CPU | 614,796 | [
"float32x2_t",
"_",
"_",
"b",
")",
"{"
] | [
"vpmin_f32",
"(",
"float32x2_t",
"_",
"_",
"a",
","
] |
LLVM | X86 | CPP | next_suggestion | CPU | 614,797 | [
"return",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"BITCAST",
",",
"DL",
",",
"VT",
",",
"ResNode",
")",
";"
] | [
"}",
"if",
"(",
"Elt",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"UNDEF",
")",
"continue",
";",
"LoadSDNode",
"*",
"LD",
"=",
"cast",
"<",
"LoadSDNode",
">",
"(",
"Elt",
")",
";",
"if",
"(",
"!",
"DAG",
".",
"isConsecutiveLoad",
"(",
"LD",
"... |
GCC | mcore | MD | stmt_completion | MPU | 614,798 | [
"]"
] | [
"(",
"set",
"(",
"reg",
":",
"CC",
"<NUM_LIT>",
")",
"(",
"lt",
":",
"CC",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")"
] |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 614,799 | [
"<",
"e",
";",
"++",
"i",
")",
"{"
] | [
"bool",
"Changed",
"=",
"false",
";",
"SmallVector",
"<",
"Instruction",
"*",
",",
"<NUM_LIT>",
">",
"ToErase",
";",
"SmallPtrSet",
"<",
"LandingPadInst",
"*",
",",
"<NUM_LIT>",
">",
"LandingPads",
";",
"bool",
"AllowExceptions",
"=",
"areAllExceptionsAllowed",
... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.