Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
avr
MD
program_repair
MPU
615,700
[ "<FIXS>", "(", "define_expand", "<STR_LIT>", "[", "(", "parallel", "[", "(", "match_operand", ":", "ALL8", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "ALL8", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "ALL8...
[ "[", "(", "ACC_A", "\t", "<NUM_LIT>", ")", "(", "ACC_B", "\t", "<NUM_LIT>", ")", "]", ")", "<BUGS>", "(", "define_expand", "<STR_LIT>", "[", "(", "parallel", "[", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_oper...
LLVM
X86
CPP
stmt_completion
CPU
615,701
[ "::", "COND_NE", ",", "DAG", ")", ";" ]
[ "CC", "=", "Cond", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "Cond", "=", "Cmp", ";", "addTest", "=", "false", ";", "}", "}", "else", "{", "if", "(", "Cmp", "==", "Cond", ".", "getOperand", "(", "<NUM_...
GCC
mips
CPP
program_repair
CPU
615,702
[ "<FIXS>", "static", "const", "struct", "mips_builtin_description", "mips_ps_bdesc", "[", "]", "=", "{", "<FIXE>" ]
[ "CMP_4S_BUILTINS", "(", "c", ",", "COND", ")", ",", "\\", "CMP_4S_BUILTINS", "(", "cabs", ",", "COND", ")", "<BUGS>", "static", "const", "struct", "builtin_description", "mips_bdesc", "[", "]", "=", "{", "<BUGE>", "DIRECT_BUILTIN", "(", "pll_ps", ",", "MIPS_...
LLVM
TPC
TD
stmt_completion
Virtual ISA
615,703
[ "pred", ";" ]
[ "let", "OutOperandList", "=", "(", "outs", "Rdst", ":", "$", "dst", ")", ";", "let", "InOperandList", "=", "(", "ins", "IRF", ":", "$", "coords", ",", "i8imm", ":", "$", "tensor", ",", "OffsSizeRegLd", ":", "$", "offsize", ",", "SwitchSet", ":", "$",...
GCC
mn10300
CPP
code_generation
MPU
615,704
[ "static", "bool", "mn10300_asm_output_addr_const_extra", "(", "FILE", "*", "file", ",", "rtx", "x", ")", "{", "if", "(", "GET_CODE", "(", "x", ")", "==", "UNSPEC", ")", "{", "switch", "(", "XINT", "(", "x", ",", "<NUM_LIT>", ")", ")", "{", "case", "U...
[ "Implement", "TARGET_ASM_OUTPUT_ADDR_CONST_EXTRA", ".", "Used", "for", "PIC-specific", "UNSPECs", "." ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
615,705
[ ",", "<NUM_LIT>", ")", ";" ]
[ "}", "APFloat", "One", "(", "F", ".", "getSemantics", "(", ")", ",", "<STR_LIT>", "<NUM_LIT>", "<STR_LIT>", ")", ";", "APFloat", "::", "cmpResult", "Cmp1", "=", "F", ".", "compare", "(", "One", ")", ";", "if", "(", "Cmp1", "==", "APFloat", "::", "cmp...
LLVM
AArch64
TD
next_suggestion
CPU
615,706
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "imm", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "shift", "{", "<NUM_LIT>", "-", "<NUM_L...
GCC
arm
CPP
stmt_completion
CPU
615,707
[ "c", ")", ";" ]
[ "return", "_", "_", "builtin_neon_vextv8hf", "(", "_", "_", "a", ",", "_", "_", "b", ",", "_", "_" ]
GCC
vax
CPP
next_suggestion
CPU
615,708
[ "return", "false", ";" ]
[ "xfoo1", "=", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ";", "if", "(", "BASE_REGISTER_P", "(", "xfoo0", ",", "strict", ")", "&&", "index_term_p", "(", "xfoo1", ",", "mode", ",", "strict", ")", ")", "return", "true", ";", "if", "(", "BASE_REGISTER_P", ...
LLVM
AArch64
TD
stmt_completion
CPU
615,709
[ "<STR_LIT>", ">", ";" ]
[ "def", "LDRSl", ":", "LoadLiteral", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "FPR32Op", "," ]
LLVM
X86
CPP
program_repair
CPU
615,710
[ "<FIXS>", "TII", ".", "get", "(", "Uses64BitFramePtr", "?", "X86", "::", "MOV64rr", ":", "X86", "::", "MOV32rr", ")", ",", "FramePtr", ")", "<FIXE>", "<FIXS>", "unsigned", "DwarfFramePtr", "=", "RegInfo", "->", "getDwarfRegNum", "(", "MachineFramePtr", ",", ...
[ "BuildMI", "(", "MBB", ",", "MBBI", ",", "DL", ",", "<BUGS>", "TII", ".", "get", "(", "Is64Bit", "?", "X86", "::", "MOV64rr", ":", "X86", "::", "MOV32rr", ")", ",", "FramePtr", ")", "<BUGE>", ".", "addReg", "(", "StackPtr", ")", ".", "setMIFlag", "...
LLVM
AArch64
TD
next_suggestion
CPU
615,711
[ "}" ]
[ "def", "imm0_31", ":", "Operand", "<", "i64", ">", ",", "ImmLeaf", "<", "i64", ",", "[", "{", "return", "(", "(", "uint64_t", ")", "Imm", ")", "<", "<NUM_LIT>", ";", "}", "]", ">", "{", "let", "ParserMatchClass", "=", "Imm0_31Operand", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
615,712
[ "if", "(", "!", "TmpVGPRLive", ")", "I", ".", "addReg", "(", "TmpVGPR", ",", "RegState", "::", "ImplicitDefine", ")", ";" ]
[ "const", "TargetRegisterClass", "&", "RC", "=", "IsWave32", "?", "AMDGPU", "::", "SGPR_32RegClass", ":", "AMDGPU", "::", "SGPR_64RegClass", ";", "RS", "->", "setRegUsed", "(", "SuperReg", ")", ";", "SavedExecReg", "=", "RS", "->", "scavengeRegister", "(", "&",...
LLVM
SystemZ
CPP
stmt_completion
CPU
615,713
[ "Legal", ")", ";" ]
[ "}", "}", "setOperationAction", "(", "ISD", "::", "BR_JT", ",", "MVT", "::", "Other", ",", "Expand", ")", ";", "setOperationAction", "(", "ISD", "::", "BRCOND", ",", "MVT", "::", "Other", ",", "Expand", ")", ";", "for", "(", "unsigned", "I", "=", "MV...
LLVM
AArch64
TD
next_suggestion
CPU
615,714
[ "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
[ "def", "FalkorWr_1VX_1VY_10cyc", ":", "SchedWriteRes", "<", "[", "FalkorUnitVX", ",", "FalkorUnitVY", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
615,715
[ "}" ]
[ "bool", "Unsafe", "=", "DAG", ".", "getTarget", "(", ")", ".", "Options", ".", "UnsafeFPMath", ";", "if", "(", "const", "ConstantFPSDNode", "*", "CLHS", "=", "dyn_cast", "<", "ConstantFPSDNode", ">", "(", "LHS", ")", ")", "{", "if", "(", "(", "Unsafe",...
GCC
rs6000
CPP
next_suggestion
CPU
615,716
[ "sri", "->", "extra_cost", "=", "<NUM_LIT>", ";" ]
[ "if", "(", "(", "to_type", "==", "PSEUDO_REG_TYPE", "&&", "from_type", "==", "PSEUDO_REG_TYPE", ")", "||", "(", "to_type", "==", "PSEUDO_REG_TYPE", "&&", "IS_STD_REG_TYPE", "(", "from_type", ")", ")", "||", "(", "from_type", "==", "PSEUDO_REG_TYPE", "&&", "IS_...
LLVM
X86
TD
program_repair
CPU
615,717
[ "<FIXS>", "let", "Defs", "=", "[", "EAX", ",", "ECX", ",", "EDX", ",", "FP0", ",", "FP1", ",", "FP2", ",", "FP3", ",", "FP4", ",", "FP5", ",", "FP6", ",", "ST0", ",", "XMM0", ",", "XMM1", ",", "XMM2", ",", "XMM3", "]", "in", "{", "<FIXE>" ]
[ "let", "isCall", "=", "<NUM_LIT>", "in", "<BUGS>", "let", "Defs", "=", "[", "EAX", ",", "ECX", ",", "EDX", ",", "FP0", ",", "FP1", ",", "FP2", ",", "FP3", ",", "FP4", ",", "FP5", ",", "FP6", ",", "ST0", "]", "in", "{", "<BUGE>", "def", "CALLpcr...
LLVM
AArch64
CPP
next_suggestion
CPU
615,718
[ "Offset", "=", "false", ";" ]
[ "storeRegPairToStackSlot", "(", "getRegisterInfo", "(", ")", ",", "MBB", ",", "MBBI", ",", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ",", "SrcReg", ",", "isKill", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "FI", "...
LLVM
AArch64
TD
next_suggestion
CPU
615,719
[ "}" ]
[ "let", "ParserMatchClass", "=", "SImm7s4Operand", ";", "let", "PrintMethod", "=", "<STR_LIT>", ";" ]
GCC
m32r
MD
next_suggestion
MPU
615,720
[ "<STR_LIT>" ]
[ "(", "clobber", "(", "reg", ":", "CC", "<NUM_LIT>", ")", ")", "(", "clobber", "(", "match_scratch", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>" ]
LLVM
SystemZ
CPP
next_suggestion
CPU
615,721
[ "setOperationAction", "(", "ISD", "::", "VASTART", ",", "MVT", "::", "Other", ",", "Custom", ")", ";" ]
[ "setOperationAction", "(", "ISD", "::", "ATOMIC_LOAD_OR", ",", "MVT", "::", "i32", ",", "Custom", ")", ";", "setOperationAction", "(", "ISD", "::", "ATOMIC_LOAD_XOR", ",", "MVT", "::", "i32", ",", "Custom", ")", ";", "setOperationAction", "(", "ISD", "::", ...
GCC
sh
CPP
program_repair
CPU
615,722
[ "<FIXS>", "rtx", "pat", "=", "<NUM_LIT>", ";", "<FIXE>" ]
[ "enum", "machine_mode", "tmode", "=", "VOIDmode", ";", "int", "nop", "=", "<NUM_LIT>", ",", "i", ";", "rtx", "op", "[", "<NUM_LIT>", "]", ";", "<BUGS>", "rtx", "pat", ";", "<BUGE>", "if", "(", "signature_args", "[", "signature", "]", "[", "<NUM_LIT>", ...
GCC
i386
CPP
stmt_completion
CPU
615,723
[ ",", "void", "const", "*", "_", "_", "P", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m256i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_maskz_expandloadu_epi32", "(", "_", "_", "mmask8", "_", ...
LLVM
CSKY
CPP
next_suggestion
CPU
615,724
[ "uint64_t", "V", "=", "(", "(", "Imm", "^", "<NUM_LIT>", ")", "&", "<NUM_LIT>", ")", ";" ]
[ "assert", "(", "isUInt", "<", "<NUM_LIT>", ">", "(", "Imm", ")", "&&", "<STR_LIT>", "Invalid immediate", "<STR_LIT>", ")", ";", "if", "(", "(", "Imm", ">>", "<NUM_LIT>", ")", "&", "<NUM_LIT>", ")", "{", "Inst", ".", "addOperand", "(", "MCOperand", "::", ...
LLVM
X86
CPP
stmt_completion
CPU
615,725
[ "<NUM_LIT>", ")", ";" ]
[ "static", "SDValue", "extract256BitVector", "(", "SDValue", "Vec", ",", "unsigned", "IdxVal", ",", "SelectionDAG", "&", "DAG", ",", "const", "SDLoc", "&", "dl", ")", "{", "assert", "(", "Vec", ".", "getValueType", "(", ")", ".", "is512BitVector", "(", ")",...
GCC
aarch64
CPP
code_generation
CPU
615,726
[ "tree", "function_resolver", "::", "resolve_uniform_opt_n", "(", "unsigned", "int", "nops", ")", "{", "unsigned", "int", "i", ",", "nargs", ";", "type_suffix_index", "type", ";", "if", "(", "!", "check_gp_argument", "(", "nops", ",", "i", ",", "nargs", ")", ...
[ "Resolve", "a", "(", "possibly", "predicated", ")", "function", "that", "offers", "a", "choice", "between", "taking", ":", "-", "NOPS", "like-typed", "vector", "arguments", "or", "-", "NOPS", "-", "1", "like-typed", "vector", "arguments", "followed", "by", "...
GCC
microblaze
CPP
next_suggestion
MPU
615,727
[ "return", "microblaze_classify_unspec", "(", "info", ",", "xconst0", ")", ";" ]
[ "rtx", "offset", ";", "info", "->", "type", "=", "ADDRESS_INVALID", ";", "info", "->", "regA", "=", "NULL", ";", "info", "->", "regB", "=", "NULL", ";", "info", "->", "offset", "=", "NULL", ";", "info", "->", "symbol", "=", "NULL", ";", "info", "->...
LLVM
ARM64
TD
next_suggestion
CPU
615,728
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", "{", "<NUM_LIT>", "}", ";" ]
[ "class", "SIMDLdStSingleBPost", "<", "bit", "L", ",", "bit", "R", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "string", "asm", ",", "dag", "oops", ",", "dag", "iops", ">", ":", "BaseSIMDLdStSingle", "<", "L", ",", "R", ",", "opcode", ",", "asm...
GCC
i386
CPP
code_generation
CPU
615,729
[ "bool", "ix86_expand_pinsr", "(", "rtx", "*", "operands", ")", "{", "rtx", "dst", "=", "operands", "[", "<NUM_LIT>", "]", ";", "rtx", "src", "=", "operands", "[", "<NUM_LIT>", "]", ";", "unsigned", "int", "size", "=", "INTVAL", "(", "operands", "[", "<...
[ "Expand", "an", "insert", "into", "a", "vector", "register", "through", "pinsr", "insn", ".", "Return", "true", "if", "successful", "." ]
LLVM
SystemZ
CPP
stmt_completion
CPU
615,730
[ ")", ")", ";" ]
[ "SelectionDAG", "&", "DAG", "=", "DCI", ".", "DAG", ";", "SDValue", "Op0", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "if", "(", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", "==", "MVT", "::", "f64", "&&", "Op0", ".", "hasOneUse",...
LLVM
AVR
CPP
stmt_completion
MPU
615,731
[ "port number", "<STR_LIT>", ")", ",", "Fixup", ",", "Ctx", ")", ";" ]
[ "static", "void", "fixup_port6", "(", "const", "MCFixup", "&", "Fixup", ",", "uint64_t", "&", "Value", ",", "MCContext", "*", "Ctx", "=", "nullptr", ")", "{", "unsigned_width", "(", "<NUM_LIT>", ",", "Value", ",", "std", "::", "string", "(", "<STR_LIT>" ]
GCC
nds32
MD
stmt_completion
CPU
615,732
[ ")", ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
LLVM
ARM
CPP
program_repair
CPU
615,733
[ "<FIXS>", "result", "=", "decodeInstruction", "(", "DecoderTableNEONLoadStore32", ",", "MI", ",", "insn", ",", "Address", ",", "this", ",", "STI", ")", ";", "<FIXE>" ]
[ "}", "MI", ".", "clear", "(", ")", ";", "<BUGS>", "result", "=", "decodeNEONLoadStoreInstruction32", "(", "MI", ",", "insn", ",", "Address", ",", "this", ",", "STI", ")", ";", "<BUGE>", "if", "(", "result", "!=", "MCDisassembler", "::", "Fail", ")", "{...
LLVM
ARM
TD
next_suggestion
CPU
615,734
[ "let", "validForTailPredication", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "bit_28", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "bits_21_20", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Qn", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", ...
GCC
m68k
MD
next_suggestion
MPU
615,735
[ "(", "const_int", "<NUM_LIT>", ")", ")", ")", ")", "]" ]
[ "(", "mult", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>",...
LLVM
AArch64
CPP
code_generation
CPU
615,736
[ "virtual", "bool", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "AArch64MachineFunctionInfo", "*", "MFI", "=", "MF", ".", "getInfo", "<", "AArch64MachineFunctionInfo", ">", "(", ")", ";", "if", "(", "MFI", "->", "getNumLocalDynamicTLSAccess...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
LLVM
CSKY
CPP
stmt_completion
CPU
615,737
[ ";" ]
[ "return", "CSKYMCExpr", "::", "VK_CSKY_None", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "CSKYMCExpr", "::", "VK_CSKY_ADDR", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "CSKYMCExpr", "::", "VK_CSKY_GOT", ";", "case", "<STR_LIT>", ...
LLVM
Hexagon
CPP
next_suggestion
DSP
615,738
[ "return", "<NUM_LIT>", ";" ]
[ "}", "BuildMI", "(", "&", "MBB", ",", "DL", ",", "get", "(", "BOpc", ")", ")", ".", "addMBB", "(", "TBB", ")", ";", "}", "else", "{", "BuildMI", "(", "&", "MBB", ",", "DL", ",", "get", "(", "BccOpc", ")", ")", ".", "addReg", "(", "Cond", "[...
LLVM
X86
CPP
stmt_completion
CPU
615,739
[ "*", "<NUM_LIT>", ")", ")", "return", "false", ";" ]
[ "int", "NumElems", "=", "VT", ".", "getVectorNumElements", "(", ")", ";", "if", "(", "VT", ".", "getSizeInBits", "(", ")", "!=", "<NUM_LIT>", ")", "return", "false", ";", "if", "(", "NumElems", "!=", "<NUM_LIT>", "&&", "NumElems", "!=", "<NUM_LIT>", ")",...
LLVM
ARM
CPP
code_generation
CPU
615,740
[ "bool", "ARMTTIImpl", "::", "isHardwareLoopProfitable", "(", "Loop", "*", "L", ",", "ScalarEvolution", "&", "SE", ",", "AssumptionCache", "&", "AC", ",", "TargetLibraryInfo", "*", "LibInfo", ",", "HardwareLoopInfo", "&", "HWLoopInfo", ")", "{", "if", "(", "!",...
[ "Query", "the", "target", "whether", "it", "would", "be", "profitable", "to", "convert", "the", "given", "loop", "into", "a", "hardware", "loop", "." ]
LLVM
AArch64
CPP
next_suggestion
CPU
615,741
[ "Addr", ".", "setKind", "(", "Address", "::", "RegBase", ")", ";" ]
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "ArgLocs", ".", "size", "(", ")", ";", "i", "!=", "e", ";", "++", "i", ")", "{", "CCValAssign", "&", "VA", "=", "ArgLocs", "[", "i", "]", ";", "unsigned", "Arg", "=", "ArgRegs", "[",...
LLVM
R600
CPP
stmt_completion
GPU
615,742
[ "(", "<NUM_LIT>", ")", ";" ]
[ "MachineInstrBuilder", "R600InstrInfo", "::", "buildDefaultInstruction", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ",", "unsigned", "Opcode", ",", "unsigned", "DstReg", ",", "unsigned", "Src0Reg", ",", "unsigned", "Src1Reg"...
LLVM
AMDGPU
CPP
next_suggestion
GPU
615,743
[ "return", "AMDGPU", "::", "NoRegister", ";" ]
[ "case", "AMDGPU", "::", "VCC", ":", "case", "AMDGPU", "::", "VCC_LO", ":", "case", "AMDGPU", "::", "VCC_HI", ":", "case", "AMDGPU", "::", "M0", ":", "case", "AMDGPU", "::", "FLAT_SCR", ":", "return", "MO", ".", "getReg", "(", ")", ";", "default", ":"...
GCC
arm
CPP
stmt_completion
CPU
615,744
[ "int8x16_t", ")", "_", "_", "b", ")", ";" ]
[ "vhaddq_u8", "(", "uint8x16_t", "_", "_", "a", ",", "uint8x16_t", "_", "_", "b", ")", "{", "return", "(", "uint8x16_t", ")", "_", "_", "builtin_neon_vhadduv16qi", "(", "(", "int8x16_t", ")", "_", "_", "a", ",", "(" ]
GCC
rs6000
CPP
stmt_completion
CPU
615,745
[ "is_relevant", "=", "<NUM_LIT>", ";" ]
[ "machine_mode", "mode", "=", "GET_MODE", "(", "DF_REF_REAL_REG", "(", "mention", ")", ")", ";", "if", "(", "mode", "==", "DImode", "&&", "GET_CODE", "(", "insn", ")", "==", "SET", "&&", "ALTIVEC_OR_VSX_VECTOR_MODE", "(", "GET_MODE", "(", "SET_DEST", "(", "...
GCC
arm
CPP
next_suggestion
CPU
615,746
[ "}" ]
[ "_", "_", "arm_vminnmaq_f16", "(", "float16x8_t", "_", "_", "a", ",", "float16x8_t", "_", "_", "b", ")", "{", "return", "_", "_", "builtin_mve_vminnmaq_fv8hf", "(", "_", "_", "a", ",", "_", "_", "b", ")", ";" ]
LLVM
Patmos
CPP
stmt_completion
VLIW
615,747
[ "(", ")", ")", ";" ]
[ "addPass", "(", "createUnifyFunctionExitNodesPass", "(", ")", ")", ";", "addPass", "(", "createLowerSwitchPass", "(", ")", ")", ";", "addPass", "(", "createPatmosSPClonePass", "(", ")", ")", ";", "}", "addPass", "(", "createPatmosIntrinsicEliminationPass" ]
LLVM
ARM
TD
stmt_completion
CPU
615,748
[ "=", "Rn", ";" ]
[ "def", "rsr", ":", "AsI1", "<", "opcod", ",", "(", "outs", "GPR", ":", "$", "Rd", ")", ",", "(", "ins", "GPR", ":", "$", "Rn", ",", "so_reg_reg", ":", "$", "shift", ")", ",", "DPSoRegRegFrm", ",", "iis", ",", "opc", ",", "<STR_LIT>", ",", "[", ...
GCC
bpf
CPP
next_suggestion
Virtual ISA
615,749
[ "ret", "->", "sec_name", "=", "sec_name", ";" ]
[ "struct", "btf_ext_info_sec", "*", "*", "tmp", "=", "&", "btf_ext", ";", "while", "(", "*", "tmp", "!=", "NULL", ")", "{", "if", "(", "strcmp", "(", "(", "*", "tmp", ")", "->", "sec_name", ",", "sec_name", ")", "==", "<NUM_LIT>", ")", "return", "*"...
LLVM
MBlaze
CPP
stmt_completion
MPU
615,750
[ "STI", ")", "{" ]
[ "MBlazeDisassembler", "(", "const", "MCSubtargetInfo", "&", "STI", ")", ":", "MCDisassembler", "(" ]
LLVM
SystemZ
CPP
next_suggestion
CPU
615,751
[ "unsigned", "Reg", "=", "VA", ".", "getLocReg", "(", ")", ";" ]
[ "for", "(", "unsigned", "I", "=", "<NUM_LIT>", ",", "E", "=", "ArgLocs", ".", "size", "(", ")", ";", "I", "!=", "E", ";", "++", "I", ")", "{", "CCValAssign", "&", "VA", "=", "ArgLocs", "[", "I", "]", ";", "if", "(", "VA", ".", "getLocInfo", "...
LLVM
Hexagon
TD
stmt_completion
DSP
615,752
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewVal...
LLVM
SystemZ
CPP
next_suggestion
CPU
615,753
[ "return", "false", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "expandRIPseudo", "(", "MI", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "false", ")", ";", "return", "true", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "expandRIPseudo", ...
LLVM
AArch64
TD
next_suggestion
CPU
615,754
[ "}" ]
[ "def", "ShifterOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";" ]
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
615,755
[ "this", ")", ";" ]
[ "case", "WebAssembly", "::", "FALLTHROUGH_RETURN_v4i32", ":", "case", "WebAssembly", "::", "FALLTHROUGH_RETURN_v4f32", ":", "{", "assert", "(", "MFI", "->", "isVRegStackified", "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ")", ...
LLVM
Mips
CPP
program_repair
CPU
615,756
[ "<FIXS>", "CCState", "CCInfo", "(", "CallConv", ",", "IsVarArg", ",", "DAG", ".", "getMachineFunction", "(", ")", ",", "ArgLocs", ",", "*", "DAG", ".", "getContext", "(", ")", ")", ";", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "IsTailCal...
[ "SmallVector", "CCValAssign", ",", "<NUM_LIT>", ">", "ArgLocs", ";", "<BUGS>", "MipsCCState", "CCInfo", "(", "CallConv", ",", "IsVarArg", ",", "DAG", ".", "getMachineFunction", "(", ")", ",", "ArgLocs", ",", "*", "DAG", ".", "getContext", "(", ")", ")", ";...
LLVM
Hexagon
TD
next_suggestion
DSP
615,757
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
R600
CPP
next_suggestion
GPU
615,758
[ "InstEmitter", ".", "EncodeInstruction", "(", "TmpInst", ",", "CodeStream", ",", "Fixups", ",", "MF", "->", "getSubtarget", "<", "MCSubtargetInfo", ">", "(", ")", ")", ";" ]
[ "EmitToStreamer", "(", "OutStreamer", ",", "TmpInst", ")", ";", "if", "(", "STI", ".", "dumpCode", "(", ")", ")", "{", "DisasmLines", ".", "resize", "(", "DisasmLines", ".", "size", "(", ")", "+", "<NUM_LIT>", ")", ";", "std", "::", "string", "&", "D...
LLVM
Hexagon
CPP
next_suggestion
DSP
615,759
[ "const", "LoadInst", "*", "LI", "=", "dyn_cast", "<", "const", "LoadInst", ">", "(", "CI", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ";" ]
[ "int", "HexagonTTIImpl", "::", "getUserCost", "(", "const", "User", "*", "U", ")", "{", "auto", "isCastFoldedIntoLoad", "=", "[", "]", "(", "const", "CastInst", "*", "CI", ")", "->", "bool", "{", "if", "(", "!", "CI", "->", "isIntegerCast", "(", ")", ...
GCC
stormy16
CPP
next_suggestion
CPU
615,760
[ "}" ]
[ "set", "=", "gen_rtx_SET", "(", "VOIDmode", ",", "dest", ",", "gen_rtx_PLUS", "(", "HImode", ",", "src0", ",", "src1", ")", ")", ";", "clobber", "=", "gen_rtx_CLOBBER", "(", "VOIDmode", ",", "gen_rtx_REG", "(", "BImode", ",", "<NUM_LIT>", ")", ")", ";", ...
LLVM
ARM
TD
next_suggestion
CPU
615,761
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "mode", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "iflags", ";", "bits", "<", "<NUM_LIT>", ">", "mode", ";", "bit", "M", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<N...
LLVM
ARM
TD
next_suggestion
CPU
615,762
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "sat", ";" ]
[ "class", "MVE_ScalarShiftDRegRegWithSat", "<", "string", "iname", ",", "bit", "op5", ",", "list", "<", "dag", ">", "pattern", "=", "[", "]", ">", ":", "MVE_ScalarShiftDRegRegBase", "<", "iname", ",", "(", "ins", "tGPREven", ":", "$", "RdaLo_src", ",", "tGP...
LLVM
Hexagon
TD
next_suggestion
DSP
615,763
[ "let", "Uses", "=", "[", "USR", "]", ";" ]
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "isFP", "=", "<NUM_LIT>", ";" ]
GCC
c4x
MD
stmt_completion
DSP
615,764
[ "]", ")" ]
[ "(", "float_extend", ":", "HF", "(", "match_operand", ":", "QF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Hexagon
TD
stmt_completion
DSP
615,765
[ "Vv32", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Qt4", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Qt4", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Vu32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", ...
GCC
rs6000
CPP
code_generation
CPU
615,766
[ "static", "unsigned", "rs6000_loop_unroll_adjust", "(", "unsigned", "nunroll", ",", "struct", "loop", "*", "loop", ")", "{", "if", "(", "unroll_only_small_loops", ")", "{", "if", "(", "loop", "->", "ninsns", "<=", "<NUM_LIT>", ")", "return", "MIN", "(", "<NU...
[ "Implement", "targetm.loop_unroll_adjust", "." ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
615,767
[ "}" ]
[ "}", "else", "{", "if", "(", "auto", "MIB", "=", "TII", "->", "getAddNoCarry", "(", "*", "MBB", ",", "MI", ",", "DL", ",", "ResultReg", ",", "*", "RS", ")", ")", "{", "Register", "ScaledReg", "=", "ResultReg", ";", "BuildMI", "(", "*", "MBB", ","...
LLVM
X86
CPP
stmt_completion
CPU
615,768
[ "[", "<NUM_LIT>", "]", "<", "<NUM_LIT>", ")", "{" ]
[ "int", "NewMask", "[", "<NUM_LIT>", "]", "=", "{", "Mask", "[", "<NUM_LIT>", "]", ",", "Mask", "[", "<NUM_LIT>", "]", ",", "Mask", "[", "<NUM_LIT>", "]", ",", "Mask", "[", "<NUM_LIT>", "]", "}", ";", "int", "NumV2Elements", "=", "count_if", "(", "Mas...
GCC
ia64
CPP
stmt_completion
CPU
615,769
[ "<NUM_LIT>", ")", ";" ]
[ "if", "(", "_", "U_Qfcmp", "(", "a", ",", "b", ",", "<NUM_LIT>", ")", "==", "<NUM_LIT>", ")", "return", "<NUM_LIT>", ";", "return", "(", "_", "U_Qfcmp", "(", "a", ",", "b", ",", "<NUM_LIT>", ")", "!=", "<NUM_LIT>", "?", "<NUM_LIT>", ":", "-" ]
LLVM
ARM
CPP
next_suggestion
CPU
615,770
[ "}" ]
[ "bool", "ARMAsmParser", "::", "parseDirectiveLtorg", "(", "SMLoc", "L", ")", "{", "if", "(", "parseToken", "(", "AsmToken", "::", "EndOfStatement", ",", "<STR_LIT>", "unexpected token in directive", "<STR_LIT>", ")", ")", "return", "true", ";", "getTargetStreamer", ...
GCC
i386
CPP
stmt_completion
CPU
615,771
[ ",", "_", "_", "m128d", "_", "_", "B", ",", "_", "_", "m128d", "_", "_", "C", ",", "_", "_", "mmask8", "_", "_", "U", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_mask3_fmadd_pd", "(", "_", "_", "m128d", "_", "_", "A" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
615,772
[ ",", "Outs", ",", "Ins", ",", "dl", ",", "DAG", ",", "InVals", ")", ";" ]
[ "switch", "(", "CallConv", ")", "{", "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "Unsupported calling convention", "<STR_LIT>", ")", ";", "case", "CallingConv", "::", "Fast", ":", "case", "CallingConv", "::", "C", ":", "return", "LowerCCCCallTo", "(", ...
LLVM
X86
CPP
stmt_completion
CPU
615,773
[ ";" ]
[ "SDValue", "X86TargetLowering", "::", "getReturnAddressFrameIndex", "(", "SelectionDAG", "&", "DAG", ")", "const", "{", "MachineFunction", "&", "MF", "=", "DAG", ".", "getMachineFunction", "(", ")", ";", "const", "X86RegisterInfo", "*", "RegInfo", "=", "Subtarget"...
LLVM
Hexagon
TD
stmt_completion
DSP
615,774
[ "<NUM_LIT>", ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "isTaken", "=", "Inst", ...
LLVM
Hexagon
TD
next_suggestion
DSP
615,775
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
Patmos
CPP
next_suggestion
VLIW
615,776
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "<", "Priv", "->", "Subscopes", ".", "size", "(", ")", ";", "i", "++", ")", "{" ]
[ "for", "(", "auto", "block", ":", "Priv", "->", "Blocks", ")", "{", "delete", "block", ";", "}" ]
LLVM
Hexagon
TD
stmt_completion
DSP
615,777
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ...
LLVM
Hexagon
TD
next_suggestion
DSP
615,778
[ "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
GCC
aarch64
MD
next_suggestion
CPU
615,779
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
615,780
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isPredicable", "=", "<NUM_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_LIT>"...
LLVM
AArch64
TD
stmt_completion
CPU
615,781
[ "Rm", ",", "FPR64", ":", "$", "Ra", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "f64", "(", "fma", "(", "fneg", "FPR64", ":", "$", "Rn", ")", ",", "FPR64", ":", "$", "Rm", ",", "(", "fneg", "FPR64", ":", "$", "Ra", ")", ")", ")", ",", "(", "FNMADDDrrr", "FPR64", ":", "$", "Rn", ",", "FPR64"...
LLVM
AMDGPU
CPP
next_suggestion
GPU
615,782
[ "Res", "=", "tryDecodeInst", "(", "DecoderTableVI32", ",", "MI", ",", "DW", ",", "Address", ")", ";" ]
[ "bool", "IsSDWA", "=", "false", ";", "if", "(", "!", "STI", ".", "getFeatureBits", "(", ")", "[", "AMDGPU", "::", "FeatureGCN3Encoding", "]", ")", "report_fatal_error", "(", "<STR_LIT>", "Disassembly not yet supported for subtarget", "<STR_LIT>", ")", ";", "const"...
LLVM
X86
CPP
next_suggestion
CPU
615,783
[ "Value", "*", "IntrVec4", "=", "Builder", ".", "CreateShuffleVector", "(", "Matrix", "[", "<NUM_LIT>", "]", ",", "Matrix", "[", "<NUM_LIT>", "]", ",", "Mask", ")", ";" ]
[ "TransposedMatrix", ".", "resize", "(", "<NUM_LIT>", ")", ";", "uint32_t", "IntMask1", "[", "]", "=", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ";", "ArrayRef", "<", "uint32_t", ">", "Mask", "=", "makeArrayRef", "(", "Int...
GCC
rs6000
CPP
program_repair
CPU
615,784
[ "<FIXS>", "if", "(", "info", "->", "gp_size", ")", "<FIXE>", "<FIXS>", "if", "(", "info", "->", "fp_size", ")", "<FIXE>", "<FIXS>", "if", "(", "info", "->", "altivec_size", ")", "<FIXE>", "<FIXS>", "if", "(", "info", "->", "spe_gp_size", "==", "<NUM_LIT>...
[ "if", "(", "info", "->", "calls_p", ")", "fprintf", "(", "stderr", ",", "<STR_LIT>", "\\tcalls_p = %5d\\n", "<STR_LIT>", ",", "info", "->", "calls_p", ")", ";", "<BUGS>", "if", "(", "info", "->", "gp_save_offset", ")", "<BUGE>", "fprintf", "(", "...
LLVM
ARM
CPP
next_suggestion
CPU
615,785
[ "}" ]
[ "void", "ARMInstPrinter", "::", "printLdStmModeOperand", "(", "const", "MCInst", "*", "MI", ",", "unsigned", "OpNum", ",", "const", "MCSubtargetInfo", "&", "STI", ",", "raw_ostream", "&", "O", ")", "{", "<STR_LIT>", "::", "<STR_LIT>", "Mode", "=", "<STR_LIT>",...
LLVM
AMDGPU
CPP
stmt_completion
GPU
615,786
[ ")", "{" ]
[ "void", "setXnackSetting", "(", "TargetIDSetting", "NewXnackSetting" ]
LLVM
Hexagon
TD
next_suggestion
DSP
615,787
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P0", "]", ";", "let", "Defs", "=", "[", "P0", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<...
LLVM
ARM
TD
stmt_completion
CPU
615,788
[ ")", ")", ")", ",", "(", "v2f64", "QPR", ":", "$", "src", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v2f64", "(", "bitconvert", "(", "v4i32", "QPR", ":", "$", "src" ]
GCC
s390
CPP
stmt_completion
MPU
615,789
[ "regs_ever_clobbered", ")", ";" ]
[ "if", "(", "epilogue_completed", "&&", "RTX_FRAME_RELATED_P", "(", "cur_insn", ")", ")", "{", "if", "(", "GET_CODE", "(", "pat", ")", "==", "SET", "&&", "GENERAL_REG_P", "(", "SET_DEST", "(", "pat", ")", ")", ")", "{", "if", "(", "GET_MODE", "(", "SET_...
GCC
nds32
CPP
next_suggestion
CPU
615,790
[ "}" ]
[ "switch", "(", "code", ")", "{", "case", "NE", ":", "return", "EQ", ";", "case", "EQ", ":", "return", "NE", ";", "case", "GT", ":", "return", "LE", ";", "case", "LE", ":", "return", "GT", ";", "case", "GE", ":", "return", "LT", ";", "case", "LT...
LLVM
Patmos
CPP
next_suggestion
VLIW
615,791
[ "return", "true", ";" ]
[ "for", "(", "unsigned", "i", "=", "pos", "+", "<NUM_LIT>", ";", "i", "<", "uses", ".", "size", "(", ")", ";", "i", "++", ")", "{", "if", "(", "uses", ".", "test", "(", "i", ")", ")", "return", "false", ";", "}" ]
GCC
rs6000
CPP
next_suggestion
CPU
615,792
[ "}" ]
[ "mask", "=", "(", "cnt", "&", "<NUM_LIT>", ")", "?", "vec_splat_u8", "(", "<NUM_LIT>", ")", ":", "vec_splat_u8", "(", "-", "<NUM_LIT>", ")", ";", "return", "(", "(", "qword", ")", "(", "vec_and", "(", "vec_slo", "(", "(", "vec_uchar16", ")", "(", "a"...
GCC
rs6000
MD
program_repair
CPU
615,793
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "set", "(", "mem", ":", "SI", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "match_operand", ":", "S...
LLVM
X86
CPP
stmt_completion
CPU
615,794
[ "<NUM_LIT>", ";" ]
[ "const", "TargetFrameInfo", "*", "TFI", "=", "MF", ".", "getTarget", "(", ")", ".", "getFrameInfo", "(", ")", ";", "unsigned", "FPDiff", "=", "TFI", "->", "hasFP", "(", "MF", ")", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";", "switch", "(", "RC", "->", "g...
GCC
arm
CPP
program_repair
CPU
615,795
[ "<FIXS>", "*", "cost", "+=", "rtx_cost", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ",", "mode", ",", "code", ",", "<NUM_LIT>", ",", "speed_p", ")", ";", "<FIXE>" ]
[ "*", "cost", "=", "COSTS_N_INSNS", "(", "insns", ")", ";", "if", "(", "speed_p", ")", "*", "cost", "+=", "insns", "*", "extra_cost", "->", "alu", ".", "arith", ";", "<BUGS>", "*", "cost", "+=", "rtx_cost", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", "...
GCC
aarch64
MD
next_suggestion
CPU
615,796
[ "operands", "[", "<NUM_LIT>", "]", "=", "aarch64_replace_reg_mode", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<", "VHALF", ">", "mode", ")" ]
[ "<STR_LIT>", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", "]", "{" ]
LLVM
AArch64
TD
stmt_completion
CPU
615,797
[ "SDT_AArch64DupLane", ">", ";" ]
[ "def", "AArch64duplane64", ":", "SDNode", "<", "<STR_LIT>", "," ]
LLVM
Hexagon
CPP
next_suggestion
DSP
615,798
[ "}" ]
[ "DebugLoc", "dl", "=", "Op", ".", "getDebugLoc", "(", ")", ";", "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "MVT", "::", "Other", ",", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", ";" ]
GCC
rs6000
MD
next_suggestion
CPU
615,799
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]