Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | s390 | CPP | program_repair | MPU | 615,500 | [
"<FIXS>",
"case",
"E_TImode",
":",
"case",
"E_DImode",
":",
"case",
"E_SImode",
":",
"<FIXE>",
"<FIXS>",
"case",
"E_HImode",
":",
"case",
"E_QImode",
":",
"<FIXE>"
] | [
"{",
"switch",
"(",
"mode",
")",
"{",
"<BUGS>",
"case",
"TImode",
":",
"case",
"DImode",
":",
"case",
"SImode",
":",
"<BUGE>",
"s390_expand_cs_tdsi",
"(",
"mode",
",",
"btarget",
",",
"vtarget",
",",
"mem",
",",
"cmp",
",",
"new",
"_",
"rtx",
",",
"i... |
LLVM | SystemZ | CPP | stmt_completion | CPU | 615,501 | [
"FalseKnown",
".",
"Zero",
";"
] | [
"Known",
".",
"resetAll",
"(",
")",
";",
"switch",
"(",
"Op",
".",
"getOpcode",
"(",
")",
")",
"{",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"{",
"KnownBits",
"TrueKnown",
"(",
"BitWidth",
")",
",",
"FalseKnown",
"(",
"BitWidth",
")",
";",
"DAG",
... |
LLVM | ARM64 | TD | stmt_completion | CPU | 615,502 | [
"Rn",
",",
"GPR64",
":",
"$",
"Rm",
",",
"(",
"inv_cond_XFORM",
"imm",
":",
"$",
"cond",
")",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"ARM64csel",
"(",
"frag",
"GPR64",
":",
"$",
"Rm",
")",
",",
"GPR64",
":",
"$",
"Rn",
",",
"(",
"i32",
"imm",
":",
"$",
"cond",
")",
",",
"CPSR",
")",
",",
"(",
"!",
"cast",
"<",
"Instruction",
">",
"(",
"NAME",
... |
LLVM | PowerPC | TD | next_suggestion | CPU | 615,503 | [
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";"
] | [
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"dispSPE4",
":",
"$",
"imm",
",",
"ptr_rc_nor0",
":",
"$",
"reg",
")",
";"
] |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 615,504 | [
")",
"{"
] | [
"static",
"bool",
"HasArgumentDef",
"(",
"unsigned",
"Reg",
",",
"const",
"MachineRegisterInfo",
"&",
"MRI"
] |
GCC | arm | MD | next_suggestion | CPU | 615,505 | [
"}",
")"
] | [
"{",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"simplify_gen_subreg",
"(",
"SImode",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"QImode",
",",
"<NUM_LIT>",
")",
"if",
"(",
"TARGET_ARM",
")",
"{",
"emit_insn",
"(",
"gen_andsi3",
"(",
"operands",
"[",
"<NUM_... |
LLVM | AMDGPU | CPP | program_repair | GPU | 615,506 | [
"<FIXS>",
"bool",
"HasDPALU_DPP",
"=",
"false",
";",
"<FIXE>"
] | [
"bool",
"HasSDWAOutModsVOPC",
"=",
"false",
";",
"bool",
"HasDPP",
"=",
"false",
";",
"bool",
"HasDPP8",
"=",
"false",
";",
"<BUGS>",
"bool",
"Has64BitDPP",
"=",
"false",
";",
"<BUGE>",
"bool",
"HasPackedFP32Ops",
"=",
"false",
";",
"bool",
"HasImageInsts",
... |
GCC | i386 | CPP | next_suggestion | CPU | 615,507 | [
"}"
] | [
"mode",
"=",
"GET_MODE",
"(",
"reg",
")",
";",
"if",
"(",
"GET_MODE_SIZE",
"(",
"mode",
")",
">",
"UNITS_PER_WORD",
")",
"return",
"NULL_RTX",
";",
"if",
"(",
"register_no_elim_operand",
"(",
"reg",
",",
"mode",
")",
")",
"return",
"reg",
";",
"}",
"re... |
LLVM | WebAssembly | CPP | code_generation | Virtual ISA | 615,508 | [
"unsigned",
"WebAssemblyFastISel",
"::",
"fastMaterializeConstant",
"(",
"const",
"Constant",
"*",
"C",
")",
"{",
"if",
"(",
"const",
"GlobalValue",
"*",
"GV",
"=",
"dyn_cast",
"<",
"GlobalValue",
">",
"(",
"C",
")",
")",
"{",
"if",
"(",
"TLI",
".",
"isP... | [
"Emit",
"a",
"constant",
"in",
"a",
"register",
"using",
"target-specific",
"logic",
",",
"such",
"as",
"constant",
"pool",
"loads",
"."
] |
GCC | pa | CPP | program_repair | CPU | 615,509 | [
"<FIXS>",
"funcdef_nos",
".",
"safe_push",
"(",
"label_no",
")",
";",
"<FIXE>"
] | [
"rtx",
"count_label_rtx",
",",
"addr",
",",
"r24",
";",
"char",
"count_label_name",
"[",
"<NUM_LIT>",
"]",
";",
"<BUGS>",
"VEC_safe_push",
"(",
"int",
",",
"heap",
",",
"funcdef_nos",
",",
"label_no",
")",
";",
"<BUGE>",
"ASM_GENERATE_INTERNAL_LABEL",
"(",
"co... |
LLVM | X86 | CPP | stmt_completion | CPU | 615,510 | [
"(",
"<NUM_LIT>",
")",
";"
] | [
"SDValue",
"X86TargetLowering",
"::",
"LowerINSERT_SUBVECTOR",
"(",
"SDValue",
"Op",
",",
"SelectionDAG",
"&",
"DAG",
")",
"const",
"{",
"if",
"(",
"Subtarget",
"->",
"hasAVX",
"(",
")",
")",
"{",
"DebugLoc",
"dl",
"=",
"Op",
".",
"getNode",
"(",
")",
"-... |
LLVM | ARM64 | CPP | stmt_completion | CPU | 615,511 | [
"(",
"lo2",
"<<",
"<NUM_LIT>",
")",
";"
] | [
"static",
"unsigned",
"AdrImmBits",
"(",
"unsigned",
"Value",
")",
"{",
"unsigned",
"lo2",
"=",
"Value",
"&",
"<NUM_LIT>",
";",
"unsigned",
"hi19",
"=",
"(",
"Value",
"&",
"<NUM_LIT>",
")",
">>",
"<NUM_LIT>",
";",
"return",
"(",
"hi19",
"<<",
"<NUM_LIT>",
... |
GCC | pa | MD | next_suggestion | CPU | 615,512 | [
"<STR_LIT>",
")"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 615,513 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"extend",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}"... |
LLVM | ARM | CPP | next_suggestion | CPU | 615,514 | [
"setOperationAction",
"(",
"ISD",
"::",
"STORE",
",",
"VT",
",",
"Legal",
")",
";"
] | [
"void",
"ARMTargetLowering",
"::",
"setAllExpand",
"(",
"MVT",
"VT",
")",
"{",
"for",
"(",
"unsigned",
"Opc",
"=",
"<NUM_LIT>",
";",
"Opc",
"<",
"ISD",
"::",
"BUILTIN_OP_END",
";",
"++",
"Opc",
")",
"setOperationAction",
"(",
"Opc",
",",
"VT",
",",
"Expa... |
GCC | powerpcspe | CPP | next_suggestion | CPU | 615,515 | [
"if",
"(",
"!",
"STMT_VINFO_RELEVANT_P",
"(",
"stmt_info",
")",
"&&",
"!",
"STMT_VINFO_IN_PATTERN_P",
"(",
"stmt_info",
")",
")",
"not",
"_",
"vec_cost",
"++",
";"
] | [
"const",
"int",
"DENSITY_PENALTY",
"=",
"<NUM_LIT>",
";",
"struct",
"loop",
"*",
"loop",
"=",
"data",
"->",
"loop_info",
";",
"basic_block",
"*",
"bbs",
"=",
"get_loop_body",
"(",
"loop",
")",
";",
"int",
"nbbs",
"=",
"loop",
"->",
"num_nodes",
";",
"int... |
LLVM | Teak | TD | program_repair | DSP | 615,516 | [
"<FIXS>",
"let",
"isCommutable",
"=",
"<NUM_LIT>",
"in",
"{",
"def",
"AND_ab_ab_a",
":",
"InstTeak",
"(",
"outs",
"ARegs",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"ABRegs",
":",
"$",
"b",
",",
"ABRegs",
":",
"$",
"a",
")",
",",
"<STR_LIT>",
",",
"["... | [
"def",
"XOR_imm16_a",
":",
"InstTeakImm16",
"(",
"outs",
"ARegs",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"imm0_65535",
":",
"$",
"val",
",",
"ARegs",
":",
"$",
"a",
")",
",",
"<STR_LIT>",
",",
"[",
"(",
"set",
"ARegs",
":",
"$",
"dst",
",",
"(",
... |
GCC | arm | CPP | code_generation | CPU | 615,517 | [
"static",
"unsigned",
"long",
"arm_compute_save_reg0_reg12_mask",
"(",
"void",
")",
"{",
"unsigned",
"long",
"func_type",
"=",
"arm_current_func_type",
"(",
")",
";",
"unsigned",
"long",
"save_reg_mask",
"=",
"<NUM_LIT>",
";",
"unsigned",
"int",
"reg",
";",
"if",
... | [
"Compute",
"the",
"register",
"save",
"mask",
"for",
"registers",
"0",
"through",
"12",
"inclusive",
".",
"This",
"code",
"is",
"used",
"by",
"arm_compute_save_reg_mask",
"."
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 615,518 | [
"RegBankInfo",
".",
"reset",
"(",
"new",
"AMDGPURegisterBankInfo",
"(",
"*",
"this",
")",
")",
";"
] | [
"AMDGPUGenSubtargetInfo",
"(",
"TT",
",",
"GPU",
",",
"FS",
")",
",",
"AMDGPUSubtarget",
"(",
"TT",
")",
",",
"TargetTriple",
"(",
"TT",
")",
",",
"Gen",
"(",
"TT",
".",
"getOS",
"(",
")",
"==",
"Triple",
"::",
"AMDHSA",
"?",
"SEA_ISLANDS",
":",
"SOU... |
LLVM | ARM | CPP | next_suggestion | CPU | 615,519 | [
"case",
"ISD",
"::",
"SCALAR_TO_VECTOR",
":",
"return",
"LowerSCALAR_TO_VECTOR",
"(",
"Op",
",",
"DAG",
")",
";"
] | [
"case",
"ISD",
"::",
"ConstantPool",
":",
"return",
"LowerConstantPool",
"(",
"Op",
",",
"DAG",
")",
";",
"case",
"ISD",
"::",
"GlobalAddress",
":",
"return",
"Subtarget",
"->",
"isTargetDarwin",
"(",
")",
"?",
"LowerGlobalAddressDarwin",
"(",
"Op",
",",
"DA... |
LLVM | X86 | TD | next_suggestion | CPU | 615,520 | [
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"SBWriteResGroup25_1",
":",
"SchedWriteRes",
"<",
"[",
"SBPort23",
",",
"SBPort015",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>",
";"
] |
GCC | nds32 | MD | next_suggestion | CPU | 615,521 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"parallel",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
")",
")",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
")",
")",
"]",
"<STR_LIT>",
"{",
"if",
"(",
"TARGET_BIG_ENDIAN",
")",
"{",
"const"... |
GCC | avr | CPP | next_suggestion | MPU | 615,522 | [
"}"
] | [
"else",
"if",
"(",
"reg_unused_after",
"(",
"insn",
",",
"op",
"[",
"<NUM_LIT>",
"]",
")",
"&&",
"compare_eq_p",
"(",
"insn",
")",
")",
"{",
"avr_asm_len",
"(",
"<STR_LIT>",
"or %A0,%B0",
"<STR_LIT>",
",",
"op",
",",
"plen",
",",
"-",
"<NUM_LIT>",
")",
... |
LLVM | Mips | TD | stmt_completion | CPU | 615,523 | [
",",
"(",
"MipsVExtractZExt",
"node",
":",
"$",
"vec",
",",
"node",
":",
"$",
"idx",
",",
"i64",
")",
">",
";"
] | [
"def",
"vextract_zext_i64",
":",
"PatFrag",
"<",
"(",
"ops",
"node",
":",
"$",
"vec",
",",
"node",
":",
"$",
"idx",
")"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 615,524 | [
"for",
"(",
"unsigned",
"MemOp",
":",
"{",
"G_LOAD",
",",
"G_STORE",
"}",
")",
"{"
] | [
"void",
"X86LegalizerInfo",
"::",
"setLegalizerInfo32bit",
"(",
")",
"{",
"if",
"(",
"Subtarget",
".",
"is64Bit",
"(",
")",
")",
"return",
";",
"const",
"LLT",
"p0",
"=",
"LLT",
"::",
"pointer",
"(",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
";",
"const",
"LLT... |
GCC | i386 | MD | next_suggestion | CPU | 615,525 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"VF_128",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"vec_merge",
":",
"VF_128",
"(",
"unspec",
":",
"VF_128",
"[",
"(",
"match_operand",
":",
"VF_128",
"<NUM_LIT>",
"<STR_LIT>"... |
GCC | powerpcspe | CPP | next_suggestion | CPU | 615,526 | [
"}"
] | [
"rs6000_secondary_reload_trace",
"(",
"line",
",",
"reg",
",",
"mem",
",",
"scratch",
",",
"store_p",
")",
";",
"gcc_unreachable",
"(",
")",
";"
] |
LLVM | X86 | CPP | code_generation | CPU | 615,527 | [
"SDValue",
"X86SelectionDAGInfo",
"::",
"EmitTargetCodeForMemset",
"(",
"SelectionDAG",
"&",
"DAG",
",",
"const",
"SDLoc",
"&",
"dl",
",",
"SDValue",
"Chain",
",",
"SDValue",
"Dst",
",",
"SDValue",
"Val",
",",
"SDValue",
"Size",
",",
"Align",
"Alignment",
",",... | [
"Emit",
"target-specific",
"code",
"that",
"performs",
"a",
"memset",
"."
] |
GCC | i386 | CPP | next_suggestion | CPU | 615,528 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_broadcast_sd",
"(",
"double",
"const",
"*",
"_",
"_",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 615,529 | [
"#",
"<STR_LIT>",
"#",
"T",
"#",
"<STR_LIT>",
",",
"[",
"(",
"set",
"(",
"DestTy",
"VPRC",
":",
"$",
"Rd",
")",
",",
"(",
"DestTy",
"(",
"IntOp",
"(",
"SrcTy",
"VPRC",
":",
"$",
"Rn",
")",
",",
"(",
"i32",
"ImmTy",
":",
"$",
"Imm",
")",
")",
... | [
"class",
"N2VCvt_Fx",
"<",
"bit",
"q",
",",
"bit",
"u",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"opcode",
",",
"string",
"asmop",
",",
"string",
"T",
",",
"RegisterOperand",
"VPRC",
",",
"ValueType",
"DestTy",
",",
"ValueType",
"SrcTy",
",",
"Operand",
"ImmT... |
LLVM | Hexagon | TD | stmt_completion | DSP | 615,530 | [
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 615,531 | [
">",
";"
] | [
"def",
":",
"Neon_ScalarShiftRImm_accum_D_size_patterns",
"<",
"int_aarch64_neon_vrsrads_n",
",",
"SRSRA"
] |
GCC | i386 | CPP | stmt_completion | CPU | 615,532 | [
"A",
",",
"_",
"_",
"m512d",
"_",
"_",
"B",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_mask_xor_pd",
"(",
"_",
"_",
"m512d",
"_",
"_",
"W",
... |
GCC | cris | CPP | next_suggestion | MPU | 615,533 | [
"}"
] | [
"static",
"bool",
"cris_pass_by_reference",
"(",
"cumulative_args_t",
",",
"const",
"function_arg_info",
"&",
"arg",
")",
"{",
"return",
"(",
"targetm",
".",
"calls",
".",
"must_pass_in_stack",
"(",
"arg",
")",
"||",
"CRIS_FUNCTION_ARG_SIZE",
"(",
"arg",
".",
"m... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 615,534 | [
"GA",
")",
"const",
"{"
] | [
"bool",
"SITargetLowering",
"::",
"isOffsetFoldingLegal",
"(",
"const",
"GlobalAddressSDNode",
"*"
] |
GCC | pa | MD | stmt_completion | CPU | 615,535 | [
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
"]"
] | [
"(",
"fix",
":",
"DI",
"(",
"fix",
":",
"DF",
"(",
"match_operand",
":",
"DF"
] |
GCC | i386 | MD | stmt_completion | CPU | 615,536 | [
"<NUM_LIT>",
")"
] | [
"(",
"define_subst",
"<STR_LIT>",
"[",
"(",
"match_operand",
":",
"SUBST_V",
"<NUM_LIT>",
")",
"(",
"match_operand",
":",
"SUBST_V",
"<NUM_LIT>",
")",
"(",
"match_operand",
":",
"SUBST_V",
"<NUM_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
")",
"]... |
LLVM | Hexagon | TD | stmt_completion | DSP | 615,537 | [
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
LLVM | AArch64 | TD | next_suggestion | CPU | 615,538 | [
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"GPR32",
",",
"arith_extend",
")",
";"
] | [
"class",
"arith_extended_reg32",
"<",
"ValueType",
"Ty",
">",
":",
"Operand",
"<",
"Ty",
">",
",",
"ComplexPattern",
"<",
"Ty",
",",
"<NUM_LIT>",
",",
"<STR_LIT>",
",",
"[",
"]",
">",
"{",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";"
] |
GCC | avr | CPP | next_suggestion | MPU | 615,539 | [
"return",
"disp",
"<=",
"<NUM_LIT>",
"+",
"MAX_LD_OFFSET",
"(",
"GET_MODE",
"(",
"dest",
")",
")",
"?",
"avr_asm_len",
"(",
"<STR_LIT>",
"adiw r28,%o0-62",
"<STR_LIT>",
"CR_TAB",
"<STR_LIT>",
"std Y+63,%B1",
"<STR_LIT>",
"CR_TAB",
"<STR_LIT>",
"std Y+62,%A1",
"<STR_... | [
"rtx",
"src",
"=",
"op",
"[",
"<NUM_LIT>",
"]",
";",
"rtx",
"base",
"=",
"XEXP",
"(",
"dest",
",",
"<NUM_LIT>",
")",
";",
"int",
"reg_base",
"=",
"true_regnum",
"(",
"base",
")",
";",
"int",
"reg_src",
"=",
"true_regnum",
"(",
"src",
")",
";",
"int... |
LLVM | ARM | TD | stmt_completion | CPU | 615,540 | [
"}",
"=",
"<NUM_LIT>",
";"
] | [
"class",
"MVE_VMULt1",
"<",
"string",
"iname",
",",
"string",
"suffix",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"size",
",",
"list",
"<",
"dag",
">",
"pattern",
"=",
"[",
"]",
">",
":",
"MVE_int",
"<",
"iname",
",",
"suffix",
",",
"size",
",",
"pattern",... |
LLVM | AVR | CPP | next_suggestion | MPU | 615,541 | [
"Opc",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";"
] | [
"TRI",
".",
"splitReg",
"(",
"DestReg",
",",
"DestLo",
",",
"DestHi",
")",
";",
"TRI",
".",
"splitReg",
"(",
"SrcReg",
",",
"SrcLo",
",",
"SrcHi",
")",
";",
"BuildMI",
"(",
"MBB",
",",
"MI",
",",
"DL",
",",
"get",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>... |
LLVM | Patmos | CPP | stmt_completion | VLIW | 615,542 | [
"]",
"<<",
"<NUM_LIT>",
")",
"|",
"(",
"Bytes",
"[",
"<NUM_LIT>",
"]",
"<<",
"<NUM_LIT>",
")",
";"
] | [
"}",
"size",
"+=",
"<NUM_LIT>",
";",
"insn",
"=",
"(",
"Bytes",
"[",
"<NUM_LIT>",
"]",
"<<",
"<NUM_LIT>",
")",
"|",
"(",
"Bytes",
"[",
"<NUM_LIT>",
"]",
"<<",
"<NUM_LIT>",
")",
"|",
"(",
"Bytes",
"[",
"<NUM_LIT>"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 615,543 | [
"=",
"<STR_LIT>",
";"
] | [
"}",
"]",
">",
"{",
"let",
"ParserMatchClass",
"=",
"Imm0_7Operand",
";",
"let",
"PrintMethod"
] |
GCC | i386 | CPP | stmt_completion | CPU | 615,544 | [
"W",
",",
"(",
"_",
"_",
"mmask8",
")",
"_",
"_",
"U",
",",
"_",
"_",
"R",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_mask_cvtt_roundps_epi64",
"(",
"_",
"_",
"m512i",
"_",
... |
GCC | pru | CPP | code_generation | CPU | 615,545 | [
"int",
"pru_get_ctable_base_offset",
"(",
"unsigned",
"HOST_WIDE_INT",
"caddr",
")",
"{",
"int",
"i",
";",
"i",
"=",
"pru_get_ctable_base_index",
"(",
"caddr",
")",
";",
"gcc_assert",
"(",
"i",
">=",
"<NUM_LIT>",
")",
";",
"return",
"caddr",
"-",
"pru_ctable",... | [
"Return",
"the",
"offset",
"from",
"some",
"CTABLE",
"base",
"for",
"this",
"address",
"."
] |
LLVM | ARM | TD | next_suggestion | CPU | 615,546 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"mode",
";",
"bit",
"M",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 615,547 | [
"}"
] | [
"MachineFunction",
"&",
"MF",
"=",
"DAG",
".",
"getMachineFunction",
"(",
")",
";",
"MachinePointerInfo",
"DstInfo",
"=",
"MachinePointerInfo",
"::",
"getStack",
"(",
"MF",
",",
"Offset",
")",
";",
"const",
"SIMachineFunctionInfo",
"*",
"Info",
"=",
"MF",
".",... |
GCC | i386 | MD | stmt_completion | CPU | 615,548 | [
")",
",",
"UNSPEC_VSIBADDR",
")"
] | [
"(",
"clobber",
"(",
"match_scratch",
":",
"QI",
"<NUM_LIT>",
")",
")",
"]",
")",
"]",
"<STR_LIT>",
"{",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"gen_rtx_UNSPEC",
"(",
"Pmode",
",",
"gen_rtvec",
"(",
"<NUM_LIT>",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
"... |
LLVM | AArch64 | TD | next_suggestion | CPU | 615,549 | [
"}"
] | [
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"ParserMethod",
"=",
"<STR_LIT>",
";",
"let",
"DiagnosticType",
"=",
"<STR_LIT>",
";"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 615,550 | [
"unsigned",
"DestReg",
"=",
"createResultReg",
"(",
"RC",
")",
";"
] | [
"if",
"(",
"!",
"SrcEVT",
".",
"isSimple",
"(",
")",
")",
"return",
"false",
";",
"MVT",
"SrcVT",
"=",
"SrcEVT",
".",
"getSimpleVT",
"(",
")",
";",
"if",
"(",
"SrcVT",
"!=",
"MVT",
"::",
"i8",
"&&",
"SrcVT",
"!=",
"MVT",
"::",
"i16",
"&&",
"SrcVT... |
GCC | arm | CPP | stmt_completion | CPU | 615,551 | [
"_",
"_",
"count",
")",
"{"
] | [
"static",
"_",
"_",
"inline",
"_",
"_",
"m64",
"_",
"mm_srai_pi32",
"(",
"_",
"_",
"m64",
"_",
"_",
"m",
",",
"int"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 615,552 | [
")",
";"
] | [
"const",
"TargetRegisterInfo",
"&",
"RI",
"=",
"*",
"TM",
".",
"getRegisterInfo",
"(",
")",
";",
"unsigned",
"stackReg",
"=",
"RI",
".",
"getFrameRegister",
"(",
"*",
"MF",
")",
";",
"unsigned",
"returnReg",
"=",
"RI",
".",
"getRARegister",
"(",
")",
";"... |
LLVM | Mips | CPP | stmt_completion | CPU | 615,553 | [
"addMBB",
"(",
"FBB",
")",
".",
"addReg",
"(",
"VR1",
")",
".",
"addMBB",
"(",
"TBB",
")",
";"
] | [
"BuildMI",
"(",
"*",
"FBB",
",",
"FBB",
"->",
"end",
"(",
")",
",",
"DL",
",",
"TII",
"->",
"get",
"(",
"Mips",
"::",
"ADDiu",
")",
",",
"VR2",
")",
".",
"addReg",
"(",
"Mips",
"::",
"ZERO",
")",
".",
"addImm",
"(",
"<NUM_LIT>",
")",
";",
"Bu... |
LLVM | Patmos | CPP | code_generation | VLIW | 615,554 | [
"void",
"PatmosInstrInfo",
"::",
"storeRegToStackSlot",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"MI",
",",
"Register",
"SrcReg",
",",
"bool",
"isKill",
",",
"int",
"FrameIdx",
",",
"const",
"TargetRegisterClass",
"*",
"RC"... | [
"Store",
"the",
"specified",
"register",
"of",
"the",
"given",
"register",
"class",
"to",
"the",
"specified",
"stack",
"frame",
"index",
"."
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 615,555 | [
"back",
"(",
")",
")",
";"
] | [
"BankSwizzle",
"TransBS",
"=",
"ALU_VEC_012_SCL_210",
";",
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
",",
"e",
"=",
"IG",
".",
"size",
"(",
")",
";",
"i",
"<",
"e",
";",
"++",
"i",
")",
"{",
"IGSrcs",
".",
"push_back",
"(",
"ExtractSrcs",
"(",
... |
LLVM | MOS | CPP | stmt_completion | MPU | 615,556 | [
")",
";"
] | [
"int",
"FI",
"=",
"MFI",
".",
"CreateFixedObject",
"(",
"Size",
",",
"Offset",
",",
"true",
")",
";",
"MPO",
"=",
"MachinePointerInfo",
"::",
"getFixedStack",
"(",
"MIRBuilder",
".",
"getMF",
"(",
")",
",",
"FI",
")",
";",
"auto",
"AddrReg",
"=",
"MIRB... |
LLVM | PowerPC | TD | stmt_completion | CPU | 615,557 | [
"<",
"<NUM_LIT>",
",",
"i32",
">",
"]",
">",
";"
] | [
"def",
"SDT_PPCCallSeqStart",
":",
"SDCallSeqStart",
"<",
"[",
"SDTCisVT",
"<",
"<NUM_LIT>",
",",
"i32",
">",
",",
"SDTCisVT"
] |
GCC | mips | MD | stmt_completion | CPU | 615,558 | [
"]",
","
] | [
"&",
"&",
"!",
"memory_operand",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"<",
"SHORT",
":",
"MODE",
">",
"mode",
")",
")",
"{",
"emit_insn",
"(",
"gen_and",
"<",
"GPR",
":",
"mode",
">",
"<NUM_LIT>",
"(",
"operands",
"[",
"<NUM_LIT>"
] |
GCC | ft32 | CPP | stmt_completion | MPU | 615,559 | [
"ATTRIBUTE_UNUSED",
")",
"{"
] | [
"static",
"enum",
"machine_mode",
"ft32_addr_space_pointer_mode",
"(",
"addr_space_t",
"addrspace"
] |
GCC | i386 | CPP | next_suggestion | CPU | 615,560 | [
"src",
"=",
"gen_rtx_VEC_DUPLICATE",
"(",
"dest_vecmode",
",",
"src",
")",
";"
] | [
"FOR_EACH_BB_FN",
"(",
"bb",
",",
"cfun",
")",
"{",
"FOR_BB_INSNS",
"(",
"bb",
",",
"insn",
")",
"{",
"if",
"(",
"!",
"NONDEBUG_INSN_P",
"(",
"insn",
")",
")",
"continue",
";",
"set",
"=",
"single_set",
"(",
"insn",
")",
";",
"if",
"(",
"!",
"set",... |
GCC | arm | CPP | stmt_completion | CPU | 615,561 | [
"(",
"int8x16_t",
")",
"_",
"_",
"a",
")",
";"
] | [
"return",
"(",
"poly8x16_t",
")",
"_",
"_",
"builtin_neon_vmvnv16qi",
"("
] |
GCC | mips | CPP | stmt_completion | CPU | 615,562 | [
";"
] | [
"int",
"i",
";",
"for",
"(",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"CONST_VECTOR_NUNITS",
"(",
"value",
")",
";",
"i",
"++",
")",
"insn",
"=",
"mips16_emit_constants_1",
"(",
"GET_MODE_INNER",
"(",
"mode",
")",
",",
"CONST_VECTOR_ELT",
"(",
"value",
",",... |
LLVM | Nyuzi | CPP | next_suggestion | GPU | 615,563 | [
"}"
] | [
"return",
"EmitAtomicBinary",
"(",
"MI",
",",
"BB",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"EmitAtomicBinary",
"(",
"MI",
",",
"BB",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"case",
"<STR... |
LLVM | AArch64 | TD | next_suggestion | CPU | 615,564 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"imm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
... |
LLVM | AArch64 | TD | program_repair | CPU | 615,565 | [
"<FIXS>",
"def",
":",
"InstRW",
"[",
"WriteAdr",
",",
"CortexA510WriteVLD1",
"]",
",",
"(",
"instregex",
"<STR_LIT>",
")",
">",
";",
"def",
":",
"InstRW",
"[",
"WriteAdr",
",",
"CortexA510WriteVLD1",
"]",
",",
"(",
"instregex",
"<STR_LIT>",
")",
">",
";",
... | [
"def",
":",
"InstRW",
"[",
"CortexA510WriteVLD2",
"]",
",",
"(",
"instregex",
"<STR_LIT>",
")",
">",
";",
"def",
":",
"InstRW",
"[",
"CortexA510WriteVLD2",
"]",
",",
"(",
"instregex",
"<STR_LIT>",
")",
">",
";",
"<BUGS>",
"def",
":",
"InstRW",
"[",
"Cort... |
LLVM | Hexagon | TD | stmt_completion | DSP | 615,566 | [
";"
] | [
"class",
"Enc_d7a65e",
":",
"OpcodeHexagon",
"{",
"bits",
"<",
"<NUM_LIT>",
">",
"Ii",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"II",
";",
"let"... |
GCC | i386 | CPP | stmt_completion | CPU | 615,567 | [
"mm512_undefined_epi32",
"(",
")",
",",
"(",
"_",
"_",
"mmask16",
")",
"-",
"<NUM_LIT>",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m512i",
")",
"_",
"_",
"builtin_ia32_punpckhdq512_mask",
"(",
"(",
"_",
"_",
"v16si",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v16si",
")",
"_",
"_",
"B",
",",
"(",
"_",
"_",
"v16si",
")",
"_"
] |
GCC | arm | MD | stmt_completion | CPU | 615,568 | [
")"
] | [
"(",
"define_cpu_unit",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"define_reservation",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | Z80 | CPP | stmt_completion | MPU | 615,569 | [
"return",
"false",
";"
] | [
"bool",
"Z80CallFrameOptimization",
"::",
"runOnMachineFunction",
"(",
"MachineFunction",
"&",
"MF",
")",
"{",
"if",
"(",
"skipFunction",
"(",
"*",
"MF",
".",
"getFunction",
"(",
")",
")",
"||",
"NoZ80CFOpt",
".",
"getValue",
"(",
")",
")"
] |
GCC | frv | MD | stmt_completion | VLIW | 615,570 | [
"ACC_FIRST",
")",
"&",
"<NUM_LIT>",
")",
"=",
"=",
"<NUM_LIT>"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"match_code",
"<STR_LIT>",
")",
"{",
"return",
"acc_operand",
"(",
"op",
",",
"mode",
")",
"&",
"&",
"(",
"(",
"REGNO",
"(",
"op",
")",
"-"
] |
GCC | rs6000 | CPP | stmt_completion | CPU | 615,571 | [
")",
"{",
"SPU_HALT_ACTION",
";",
"}",
";"
] | [
"vector",
"signed",
"int",
"v",
";",
"signed",
"int",
"i",
"[",
"<NUM_LIT>",
"]",
";",
"}",
"aa",
",",
"bb",
";",
"aa",
".",
"v",
"=",
"(",
"vector",
"signed",
"int",
")",
"(",
"a",
")",
";",
"bb",
".",
"v",
"=",
"(",
"vector",
"signed",
"int... |
GCC | i960 | CPP | program_repair | CPU | 615,572 | [
"<FIXS>",
"fprintf",
"(",
"file",
",",
"<STR_LIT>",
"\\tst%s\t%s,",
"<STR_LIT>",
"HOST_WIDE_INT_PRINT_DEC",
"<STR_LIT>",
"(fp)\\n",
"<STR_LIT>",
",",
"<FIXE>",
"<FIXS>",
"sprintf",
"(",
"tmpstr",
",",
"<STR_LIT>",
"\\tld%s\t",
"<STR_LIT>",
"HOST_WIDE_INT_PRINT_DEC",
"<S... | [
"if",
"(",
"nr",
"==",
"<NUM_LIT>",
"&&",
"regs",
"[",
"i",
"+",
"<NUM_LIT>",
"]",
"==",
"-",
"<NUM_LIT>",
")",
"nr",
"=",
"<NUM_LIT>",
";",
"<BUGS>",
"fprintf",
"(",
"file",
",",
"<STR_LIT>",
"\\tst%s\t%s,%d(fp)\\n",
"<STR_LIT>",
",",
"<BUGE>",
"(",
"("... |
LLVM | X86 | CPP | stmt_completion | CPU | 615,573 | [
")",
";"
] | [
"SDValue",
"A",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"B",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"C",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"bool",
"NegA",
"=",
"(",
... |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 615,574 | [
"updateValueMap",
"(",
"ZExt",
",",
"Reg",
")",
";"
] | [
"MVT",
"::",
"SimpleValueType",
"From",
"=",
"getSimpleType",
"(",
"Op",
"->",
"getType",
"(",
")",
")",
";",
"MVT",
"::",
"SimpleValueType",
"To",
"=",
"getLegalType",
"(",
"getSimpleType",
"(",
"ZExt",
"->",
"getType",
"(",
")",
")",
")",
";",
"unsigne... |
GCC | stormy16 | MD | stmt_completion | CPU | 615,575 | [
"return",
")",
"]"
] | [
"[",
"("
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 615,576 | [
"<NUM_LIT>",
";"
] | [
"def",
"A2_vavgh",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rss32",
",",
"DoubleRegs",
":",
"$",
"Rtt32",
")",
",",
"<STR_LIT>",
",",
"tc_6132ba3d",
",",
"TypeALU64",
">",
",",
"E... |
LLVM | Hexagon | CPP | program_repair | DSP | 615,577 | [
"<FIXS>",
"assert",
"(",
"(",
"!",
"ForceTopDown",
"||",
"!",
"ForceBottomUp",
")",
"&&",
"<FIXE>"
] | [
"Top",
".",
"ResourceModel",
"=",
"new",
"VLIWResourceModel",
"(",
"STI",
",",
"DAG",
"->",
"getSchedModel",
"(",
")",
")",
";",
"Bot",
".",
"ResourceModel",
"=",
"new",
"VLIWResourceModel",
"(",
"STI",
",",
"DAG",
"->",
"getSchedModel",
"(",
")",
")",
"... |
LLVM | Hexagon | TD | stmt_completion | DSP | 615,578 | [
"<NUM_LIT>",
";"
] | [
"let",
"Uses",
"=",
"[",
"P1",
"]",
";",
"let",
"Defs",
"=",
"[",
"P1",
",",
"PC",
"]",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isTaken",
"=",
"Inst",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 615,579 | [
"else",
"if",
"(",
"Opc",
"==",
"Hexagon",
"::",
"CONST64_Int_Real",
"||",
"Opc",
"==",
"Hexagon",
"::",
"CONST64_Float_Real",
")",
"{"
] | [
"MachineOperand",
"&",
"Symbol",
"=",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"BuildMI",
"(",
"*",
"MBB",
",",
"MII",
",",
"MI",
"->",
"getDebugLoc",
"(",
")",
",",
"TII",
"->",
"get",
"(",
"Hexagon",
"::",
"LO",
")",
",",
"DestReg",
... |
GCC | aarch64 | MD | next_suggestion | CPU | 615,580 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"OI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"OI",
"[",
"(",
"match_operand",
":",
"OI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"VQ",
"[",
"(",
"const_int",
"<N... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 615,581 | [
")",
";"
] | [
"void",
"PPCDarwinAsmPrinter",
"::",
"EmitFunctionStubs",
"(",
"const",
"MachineModuleInfoMachO",
"::",
"SymbolListTy",
"&",
"Stubs",
")",
"{",
"bool",
"isPPC64",
"=",
"TM",
".",
"getTargetData",
"(",
")",
"->",
"getPointerSizeInBits",
"(",
")",
"==",
"<NUM_LIT>",... |
LLVM | SystemZ | TD | stmt_completion | CPU | 615,582 | [
"<",
"<NUM_LIT>",
",",
"i64",
">",
"]",
">",
";"
] | [
"def",
"SDT_ZAdjDynAlloc",
":",
"SDTypeProfile",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"[",
"SDTCisVT"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 615,583 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"extend",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rm",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"extend",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"sz",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Ins... |
LLVM | Hexagon | TD | next_suggestion | DSP | 615,584 | [
"}"
] | [
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"BaseLongOffset",
";",
"let",
"accessSize",
"=",
"HalfWordAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"isExtended",
"=",
"<NUM_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>... |
LLVM | X86 | TD | program_repair | CPU | 615,585 | [
"<FIXS>",
"class",
"FpIf32",
"dag",
"outs",
",",
"dag",
"ins",
",",
"FPFormat",
"fp",
",",
"list",
"dag",
">",
"pattern",
">",
":",
"FpI_",
"outs",
",",
"ins",
",",
"fp",
",",
"pattern",
">",
",",
"Requires",
"[",
"FPStackf32",
"]",
">",
";",
"clas... | [
"[",
"(",
"X86fpset",
"RFP80",
":",
"$",
"src",
")",
"]",
">",
";",
"}",
"<BUGS>",
"class",
"FpI",
"dag",
"outs",
",",
"dag",
"ins",
",",
"FPFormat",
"fp",
",",
"list",
"dag",
">",
"pattern",
">",
":",
"FpI_",
"outs",
",",
"ins",
",",
"fp",
","... |
LLVM | DirectX | CPP | stmt_completion | Virtual ISA | 615,586 | [
"_",
"intrinsic",
")",
"continue",
";"
] | [
"static",
"bool",
"lowerIntrinsics",
"(",
"Module",
"&",
"M",
")",
"{",
"bool",
"Updated",
"=",
"false",
";",
"for",
"(",
"Function",
"&",
"F",
":",
"make_early_inc_range",
"(",
"M",
".",
"functions",
"(",
")",
")",
")",
"{",
"if",
"(",
"!",
"F",
"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 615,587 | [
"let",
"Constraints",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"isFP",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"USR",
"]",
";"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 615,588 | [
"return",
"ResultReg",
";"
] | [
"X86",
"::",
"MOVSSrm_alt",
";",
"else",
"Opc",
"=",
"X86",
"::",
"LD_Fp32m",
";",
"break",
";",
"case",
"MVT",
"::",
"f64",
":",
"if",
"(",
"X86ScalarSSEf64",
")",
"Opc",
"=",
"HasAVX512",
"?",
"X86",
"::",
"VMOVSDZrm_alt",
":",
"HasAVX",
"?",
"X86",
... |
GCC | i386 | CPP | stmt_completion | CPU | 615,589 | [
")",
"_",
"mm_castsi128_pd",
"(",
"_",
"_",
"m128i",
"_",
"_",
"A",
")",
"{"
] | [
"static",
"_",
"_",
"inline",
"_",
"_",
"m128d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"always_inline__",
")"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 615,590 | [
"(",
")",
";"
] | [
"return",
"CurDAG",
"->",
"getRegister",
"(",
"GlobalBaseReg",
",",
"TLI",
"->",
"getPointerTy",
"(",
"DL",
")",
")",
".",
"getNode"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 615,591 | [
";"
] | [
"def",
"vecshiftL16",
":",
"Operand",
"<",
"i32",
">",
",",
"ImmLeaf",
"<",
"i32",
",",
"[",
"{",
"return",
"(",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
"<",
"<NUM_LIT>",
")",
";",
"}",
"]",
">",
"{",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";",
... |
LLVM | PowerPC | CPP | program_repair | CPU | 615,592 | [
"<FIXS>",
"Op",
"=",
"SDValue",
"(",
"CurDAG",
"->",
"getTargetNode",
"(",
"PPC",
"::",
"CNTLZW",
",",
"dl",
",",
"MVT",
"::",
"i32",
",",
"Op",
")",
",",
"<NUM_LIT>",
")",
";",
"<FIXE>",
"<FIXS>",
"SDValue",
"(",
"CurDAG",
"->",
"getTargetNode",
"(",
... | [
"switch",
"(",
"CC",
")",
"{",
"default",
":",
"break",
";",
"case",
"ISD",
"::",
"SETEQ",
":",
"{",
"<BUGS>",
"Op",
"=",
"SDValue",
"(",
"CurDAG",
"->",
"getTargetNode",
"(",
"PPC",
"::",
"CNTLZW",
",",
"MVT",
"::",
"i32",
",",
"Op",
")",
",",
"... |
LLVM | ARM | CPP | next_suggestion | CPU | 615,593 | [
"Register",
"DstReg",
"=",
"Dst",
".",
"getReg",
"(",
")",
";"
] | [
"static",
"bool",
"IsWritingToVCCR",
"(",
"MachineInstr",
"&",
"Instr",
")",
"{",
"if",
"(",
"Instr",
".",
"getNumOperands",
"(",
")",
"==",
"<NUM_LIT>",
")",
"return",
"false",
";",
"MachineOperand",
"&",
"Dst",
"=",
"Instr",
".",
"getOperand",
"(",
"<NUM... |
GCC | visium | MD | next_suggestion | Virtual ISA | 615,594 | [
"(",
"plus",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | s390 | MD | stmt_completion | MPU | 615,595 | [
")",
")"
] | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 615,596 | [
"return",
"PK_True",
";"
] | [
"if",
"(",
"!",
"QII",
"->",
"isPredicated",
"(",
"MI",
")",
")",
"return",
"PK_Unknown",
";",
"if",
"(",
"QII",
"->",
"isPredicatedTrue",
"(",
"MI",
")",
")"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 615,597 | [
">",
";"
] | [
"def",
":",
"Neon_Scalar2SameMisc_cmpz_D_V1_size_patterns",
"<",
"SETGE",
",",
"CMGEddi"
] |
LLVM | SPIRV | CPP | stmt_completion | Virtual ISA | 615,598 | [
"(",
")",
",",
"<NUM_LIT>",
")",
";"
] | [
"}",
"Register",
"Reg",
";",
"auto",
"MIB",
"=",
"MIRBuilder",
".",
"buildInstr",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
".",
"addDef",
"(",
"ResVReg",
")",
".",
"addUse",
"(",
"getSPIRVTypeID",
"(",
"BaseType",
")",
")",
".",
"addImm",
"(",
"static_c... |
GCC | arm | CPP | next_suggestion | CPU | 615,599 | [
"}"
] | [
"_",
"_",
"arm_vldrhq_gather_offset_z",
"(",
"float16_t",
"const",
"*",
"_",
"_",
"base",
",",
"uint16x8_t",
"_",
"_",
"offset",
",",
"mve_pred16_t",
"_",
"_",
"p",
")",
"{",
"return",
"_",
"_",
"arm_vldrhq_gather_offset_z_f16",
"(",
"_",
"_",
"base",
",",... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.