Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
mips
MD
stmt_completion
CPU
616,300
[ ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
Hexagon
CPP
program_repair
DSP
616,301
[ "<FIXS>", "#", "include", "<STR_LIT>", "HexagonInstrInfo.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "llvm/ADT/DenseMap.h", "<STR_LIT>", "<FIXE>", "<FIXS>", "#", "include", "<STR_LIT>", "llvm/ADT/SmallVector.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "llvm/ADT/StringRe...
[ "#", "define", "DEBUG_TYPE", "<STR_LIT>", "expand-condsets", "<STR_LIT>", "<BUGS>", "#", "include", "<STR_LIT>", "HexagonTargetMachine.h", "<STR_LIT>", "<BUGE>", "#", "include", "<STR_LIT>", "llvm/ADT/SetVector.h", "<STR_LIT>", "<BUGS>", "#", "include", "<STR_LIT>", "llvm...
LLVM
Hexagon
TD
next_suggestion
DSP
616,302
[ "}" ]
[ "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "isTaken", "=", "Inst", "{", ...
LLVM
PowerPC
TD
stmt_completion
CPU
616,303
[ ",", "sub_lt", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "i1", "(", "setcc", "i32", ":", "$", "s1", ",", "imm32SExt16", ":", "$", "imm", ",", "SETLT", ")", ")", ",", "(", "EXTRACT_SUBREG", "(", "CMPWI", "$", "s1", ",", "imm", ":", "$", "imm", ")" ]
LLVM
M88k
TD
next_suggestion
MPU
616,304
[ "let", "regfile", "=", "<NUM_LIT>", "in", "{", "let", "through", "=", "T", "in", "{", "def", "rrsd", "#", "s", ":", "F_LSINDSC", "<", "Func", ",", "<NUM_LIT>", ",", "U", ",", "(", "outs", "GPR64", ":", "$", "rd", ")", ",", "(", "ins", "GPR", ":...
[ "defvar", "Suffix", "=", "!", "strconcat", "(", "UserSuffix", ",", "ThroughSuffix", ")", ";", "defvar", "t", "=", "!", "if", "(", "!", "eq", "(", "T", ",", "<NUM_LIT>", ")", ",", "<STR_LIT>", ",", "<STR_LIT>", ")", ";", "defvar", "u", "=", "!", "if...
LLVM
Sparc
CPP
next_suggestion
CPU
616,305
[ "Flag", "=", "Chain", ".", "getValue", "(", "<NUM_LIT>", ")", ";" ]
[ "CCState", "CCInfo", "(", "CallConv", ",", "IsVarArg", ",", "DAG", ".", "getMachineFunction", "(", ")", ",", "RVLocs", ",", "*", "DAG", ".", "getContext", "(", ")", ")", ";", "CCInfo", ".", "AnalyzeReturn", "(", "Outs", ",", "RetCC_Sparc32", ")", ";", ...
LLVM
Mips
CPP
code_generation
CPU
616,306
[ "bool", "MipsAsmParser", "::", "ParseDirective", "(", "AsmToken", "DirectiveID", ")", "{", "StringRef", "IDVal", "=", "DirectiveID", ".", "getString", "(", ")", ";", "if", "(", "IDVal", "==", "<STR_LIT>", ".ent", "<STR_LIT>", ")", "{", "Parser", ".", "Lex", ...
[ "ParseDirective", "-", "Parse", "a", "target", "specific", "assembler", "directive", "This", "method", "is", "deprecated", ",", "use", "'parseDirective", "'", "instead", "." ]
LLVM
X86
CPP
next_suggestion
CPU
616,307
[ "if", "(", "(", "(", "Subtarget", ".", "hasSSSE3", "(", ")", "&&", "(", "VT", "==", "MVT", "::", "v8i16", "||", "VT", "==", "MVT", "::", "v4i32", ")", ")", "||", "(", "Subtarget", ".", "hasInt256", "(", ")", "&&", "(", "VT", "==", "MVT", "::", ...
[ "if", "(", "SDValue", "Sad", "=", "detectSADPattern", "(", "N", ",", "DAG", ",", "Subtarget", ")", ")", "return", "Sad", ";", "}", "EVT", "VT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "SDValue", "Op0", "=", "N", "->", "getOperand"...
LLVM
AVR
CPP
stmt_completion
MPU
616,308
[ ")", ".", "addReg", "(", "DstReg", ",", "RegState", "::", "Kill", ")", ".", "addReg", "(", "DstReg", ",", "RegState", "::", "Kill", ")", ";" ]
[ "buildMI", "(", "MBB", ",", "MBBI", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", ".", "addReg", "(", "DstReg", ")", ".", "addImm", "(", "<NUM_LIT>", ")", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "setIsUndef", "(", "true", ")", ";", "buildMI", "(", ...
LLVM
X86
CPP
stmt_completion
CPU
616,309
[ ";" ]
[ "Size", "=", "Size", "-", "MOV128SZ", ";", "buildCopy", "(", "LoadInst", ",", "getYMMtoXMMLoadOpcode", "(", "LoadInst", "->", "getOpcode", "(", ")", ")", ",", "LdDisp", ",", "StoreInst", ",", "getYMMtoXMMStoreOpcode", "(", "StoreInst", "->", "getOpcode", "(", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
616,310
[ "(", "SU", ")", ";" ]
[ "int", "GCNMinRegScheduler", "::", "getNotReadySuccessors", "(", "const", "SUnit", "*", "SU", ")", "const", "{", "return", "SU", "->", "Succs", ".", "size", "(", ")", "-", "getReadySuccessors" ]
GCC
arm
CPP
stmt_completion
CPU
616,311
[ ",", "val", ")", ";" ]
[ "void", "add", "(", "HOST_WIDE_INT", "val", ")", "{", "asm_fprintf", "(", "t_file", ",", "<STR_LIT>", "\\tadds\\t%s, #", "<STR_LIT>", "HOST_WIDE_INT_PRINT_DEC", "<STR_LIT>", "\\n", "<STR_LIT>", ",", "dst_regname" ]
GCC
i386
MD
stmt_completion
CPU
616,312
[ ")", ")", ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>" ]
GCC
arm
MD
next_suggestion
CPU
616,313
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
616,314
[ ";" ]
[ "unsigned", "getInliningThresholdMultiplier", "(", ")", "const", "{", "return", "<NUM_LIT>" ]
LLVM
VE
CPP
stmt_completion
CPU
616,315
[ ")", ")", ";" ]
[ "addPass", "(", "createLVLGenPass", "(" ]
LLVM
ARM
CPP
stmt_completion
CPU
616,316
[ "-", "<NUM_LIT>", "&&", "Val", "<", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "!", "Memory", ".", "OffsetImm", ")", "return", "true", ";", "int64_t", "Val", "=", "Memory", ".", "OffsetImm", "->", "getValue", "(", ")", ";", "return", "(", "Val", "==", "std", "::", "numeric_limits", "<", "int32_t", ">", "::", "min", "...
LLVM
Hexagon
TD
next_suggestion
DSP
616,317
[ "let", "isExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "BaseImmOffset", ";", "let", "accessSize", "=", "HalfWordAccess", ...
GCC
rs6000
MD
next_suggestion
CPU
616,318
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "unspec", ":", "V4SI", "[", "(", "match_operand", ":", "V4SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ...
GCC
i386
MD
stmt_completion
CPU
616,319
[ ")" ]
[ "(", "const_string", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", ")", ")", "(", "set", "(", "attr", "<STR_LIT>", ")", "(", "if_then_else", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", "(", "const_string", ...
GCC
arm
MD
next_suggestion
CPU
616,320
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "V2SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_duplicate", ":", "V2SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(",...
GCC
loongarch
CPP
stmt_completion
CPU
616,321
[ ")", ")", "return", "error_mark_node", ";" ]
[ "if", "(", "code", ">=", "ARRAY_SIZE", "(", "loongarch_builtins" ]
LLVM
AArch64
CPP
program_repair
CPU
616,322
[ "<FIXS>", "SDValue", "LHS", "=", "N", "->", "getOperand", "(", "(", "IID", "==", "Intrinsic", "::", "not", "_", "intrinsic", ")", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ")", ";", "SDValue", "RHS", "=", "N", "->", "getOperand", "(", "(", "IID", "==", "In...
[ "if", "(", "DCI", ".", "isBeforeLegalizeOps", "(", ")", ")", "return", "SDValue", "(", ")", ";", "<BUGS>", "SDValue", "LHS", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "RHS", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")"...
LLVM
Nyuzi
CPP
stmt_completion
GPU
616,323
[ ";" ]
[ "return", "MatchOperand_ParseFail", ";", "}", "if", "(", "getLexer", "(", ")", ".", "getKind", "(", ")", "!=", "AsmToken", "::", "RParen", ")", "{", "Error", "(", "getLexer", "(", ")", ".", "getLoc", "(", ")", ",", "<STR_LIT>", "expected ')'", "<STR_LIT>...
GCC
i386
MD
program_repair
CPU
616,324
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", ")", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", ...
LLVM
Hexagon
TD
next_suggestion
DSP
616,325
[ "let", "mayLoad", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "PostInc", ";", "let", "accessSize", "=", "HalfWordAccess", ";" ]
GCC
nds32
MD
stmt_completion
CPU
616,326
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "set", "(", "mem", ":", "SI", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "set", "(", "mem", ":"...
LLVM
Hexagon
CPP
next_suggestion
DSP
616,327
[ "}" ]
[ "void", "HexagonRelocator", "::", "partialScanRelocation", "(", "Relocation", "&", "pReloc", ",", "Module", "&", "pModule", ")", "{", "pReloc", ".", "updateAddend", "(", ")", ";", "if", "(", "pReloc", ".", "symInfo", "(", ")", "->", "type", "(", ")", "==...
GCC
rl78
MD
next_suggestion
MPU
616,328
[ "(", "pc", ")", ")", ")", "]" ]
[ "(", "set", "(", "pc", ")", "(", "if_then_else", "(", "eq", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "label_ref", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "pc", ")", ")", ")", "]", "<STR_LI...
LLVM
MOS
CPP
code_generation
MPU
616,329
[ "void", "MOSAsmPrinter", "::", "lowerOperand", "(", "const", "MachineOperand", "&", "MO", ",", "MCOperand", "&", "MCOp", ")", "{", "if", "(", "!", "InstLowering", ".", "lowerOperand", "(", "MO", ",", "MCOp", ")", ")", "llvm_unreachable", "(", "<STR_LIT>", ...
[ "Wrapper", "for", "MCInstLowering.lowerOperand", "(", ")", "for", "the", "tblgen'erated", "pseudo", "lowering", "." ]
LLVM
MSP430
CPP
code_generation
MPU
616,330
[ "void", "MSP430InstPrinter", "::", "printInst", "(", "const", "MCInst", "*", "MI", ",", "uint64_t", "Address", ",", "StringRef", "Annot", ",", "const", "MCSubtargetInfo", "&", "STI", ",", "raw_ostream", "&", "O", ")", "{", "const", "MCInstrDesc", "&", "Desc"...
[ "Print", "the", "specified", "MCInst", "to", "the", "specified", "raw_ostream", "." ]
GCC
pdp10
MD
next_suggestion
MPU
616,331
[ "return", "<STR_LIT>" ]
[ "<STR_LIT>", "{", "if", "(", "pdp10_output_call_as_jrst_p", "(", "insn", ")", ")", "return", "<STR_LIT>", "else" ]
GCC
sh
MD
stmt_completion
CPU
616,332
[ "TARGET_LITTLE_ENDIAN" ]
[ "[", "(", "set", "(", "match_operand", ":", "V2SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_select", ":", "V2SI", "(", "mult", ":", "V4SI", "(", "sign_extend", ":", "V4SI", "(", "match_operand", ":", "V4HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>...
LLVM
ARM
CPP
stmt_completion
CPU
616,333
[ ";" ]
[ "SDValue", "Vec", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "if", "(", "Op", ".", "getValueType", "(", ")", "==", "MVT", "::", "i32", "&&", "Vec", ".", "getValueType", "(", ")", ".", "getVectorElementType", "(", ")", ".", "getSizeInBits...
LLVM
X86
CPP
next_suggestion
CPU
616,334
[ "if", "(", "Subtarget", "->", "hasSSE41", "(", ")", "||", "OutSVT", "==", "MVT", "::", "i8", ")", "return", "combineVectorTruncationWithPACKUS", "(", "N", ",", "DAG", ",", "SubVec", ")", ";" ]
[ "if", "(", "Subtarget", "->", "hasSSSE3", "(", ")", "&&", "NumElems", "==", "<NUM_LIT>", "&&", "(", "(", "OutSVT", "==", "MVT", "::", "i8", "&&", "InSVT", "!=", "MVT", "::", "i64", ")", "||", "(", "InSVT", "==", "MVT", "::", "i32", "&&", "OutSVT", ...
GCC
mips
MD
stmt_completion
CPU
616,335
[ "ANYF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "ANYF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "abs", ":", "ANYF", "(", "match_operand", ":" ]
GCC
epiphany
MD
stmt_completion
MPU
616,336
[ "<STR_LIT>", ")" ]
[ "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>" ]
GCC
arm
CPP
stmt_completion
CPU
616,337
[ "_", "_", "b", ",", "_", "_", "c", ")", ";" ]
[ "return", "_", "_", "builtin_neon_vfmav8hf", "(", "_", "_", "a", "," ]
GCC
ia64
MD
next_suggestion
CPU
616,338
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "pc", ")", ")", "]", "<STR_LIT>" ]
LLVM
ARM64
TD
stmt_completion
CPU
616,339
[ ")", ",", "(", "v4i32", "V128", ":", "$", "Rm", ")", ")", ")", "]", ">", ";" ]
[ "def", "v4i32_v4i16", ":", "BaseSIMDDifferentThreeVector", "<", "U", ",", "<NUM_LIT>", ",", "opc", ",", "V64", ",", "V128", ",", "V128", ",", "asm", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "[", "(", "set", "(", "v4i16", "V64", ":", "...
GCC
mep
MD
next_suggestion
CPU
616,340
[ "]", "<NUM_LIT>", ")", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec_volatile", ":", "DI", "[", "(", "const_int", "<NUM_LIT>", ")" ]
GCC
bfin
CPP
next_suggestion
DSP
616,341
[ "emit_jump_insn", "(", "gen_return_internal", "(", "gen_rtx_REG", "(", "Pmode", ",", "REG_RETS", ")", ")", ")", ";" ]
[ "return", ";", "}", "do_unlink", "(", "spreg", ",", "get_frame_size", "(", ")", ",", "all", ",", "e", ")", ";", "expand_epilogue_reg_restore", "(", "spreg", ",", "all", ",", "false", ")", ";", "if", "(", "!", "need_return", ")", "return", ";", "if", ...
LLVM
Mips
CPP
program_repair
CPU
616,342
[ "<FIXS>", "case", "ISD", "::", "EH_DWARF_CFA", ":", "return", "lowerEH_DWARF_CFA", "(", "Op", ",", "DAG", ")", ";", "<FIXE>" ]
[ "case", "ISD", "::", "SRL_PARTS", ":", "return", "lowerShiftRightParts", "(", "Op", ",", "DAG", ",", "false", ")", ";", "case", "ISD", "::", "LOAD", ":", "return", "lowerLOAD", "(", "Op", ",", "DAG", ")", ";", "case", "ISD", "::", "STORE", ":", "retu...
GCC
i386
CPP
stmt_completion
CPU
616,343
[ ")", "_", "_", "U", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_mask_abs_epi8", "(", "_", "_", "m128i", "_", "_", "W", ...
GCC
i386
CPP
next_suggestion
CPU
616,344
[ "}" ]
[ "_", "_", "i1", "=", "_", "_", "i1", "<<", "<NUM_LIT>", "|", "(", "unsigned", "char", ")", "_", "_", "b5", ";", "_", "_", "i1", "=", "_", "_", "i1", "<<", "<NUM_LIT>", "|", "(", "unsigned", "char", ")", "_", "_", "b4", ";", "_", "_", "i0", ...
GCC
i386
MD
stmt_completion
CPU
616,345
[ "(", "XFmode", ")" ]
[ "<STR_LIT>", "{", "rtx", "op0", "=", "gen_reg_rtx", "(", "XFmode", ")", "rtx", "op1", "=", "gen_reg_rtx" ]
LLVM
ARM
CPP
stmt_completion
CPU
616,346
[ ")", "?", "FloatABI", "::", "Hard", ":", "FloatABI", "::", "Soft", ";" ]
[ "ARMBaseTargetMachine", "::", "ARMBaseTargetMachine", "(", "const", "Target", "&", "T", ",", "StringRef", "TT", ",", "StringRef", "CPU", ",", "StringRef", "FS", ",", "const", "TargetOptions", "&", "Options", ",", "Reloc", "::", "Model", "RM", ",", "CodeModel",...
LLVM
PowerPC
CPP
next_suggestion
CPU
616,347
[ "}" ]
[ "MachineMemOperand", "::", "Flags", "F", "=", "MachineMemOperand", "::", "MONone", ";", "if", "(", "IsDereferenceable", ")", "F", "|=", "MachineMemOperand", "::", "MODereferenceable", ";", "if", "(", "IsInvariant", ")", "F", "|=", "MachineMemOperand", "::", "MOI...
LLVM
Hexagon
TD
next_suggestion
DSP
616,348
[ "let", "BaseOpcode", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", ...
LLVM
Hexagon
TD
next_suggestion
DSP
616,349
[ "let", "BaseOpcode", "=", "<STR_LIT>", ";" ]
[ "def", "A2_asrh", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_57890846", ",", "TypeALU32_2op", ">", ",", "Enc_5e2823", ",", "PredNewRel", "{", "let", ...
LLVM
ARM
CPP
program_repair
CPU
616,350
[ "<FIXS>", "unsigned", "AddressSpace", ",", "bool", "IsMasked", ")", "{", "<FIXE>", "<FIXS>", "if", "(", "Factor", "<=", "TLI", "->", "getMaxSupportedInterleaveFactor", "(", ")", "&&", "!", "EltIs64Bits", "&&", "!", "IsMasked", ")", "{", "<FIXE>" ]
[ "unsigned", "Factor", ",", "ArrayRef", "unsigned", ">", "Indices", ",", "unsigned", "Alignment", ",", "<BUGS>", "unsigned", "AddressSpace", ")", "{", "<BUGE>", "assert", "(", "Factor", ">=", "<NUM_LIT>", "&&", "<STR_LIT>", "Invalid interleave factor", "<STR_LIT>", ...
GCC
tilegx
MD
next_suggestion
VLIW
616,351
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "V4HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "if_then_else", ":", "V4HI", "(", "ne", ":", "V4HI", "(", "match_operand", ":", "V4HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_vector", ":",...
LLVM
Hexagon
TD
stmt_completion
DSP
616,352
[ ">", ";" ]
[ "def", "M2_vrcmpyi_s0c", ":", "T_XTYPE_Vect", "<", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>" ]
LLVM
ARM
TD
next_suggestion
CPU
616,353
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "subtract", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT...
LLVM
Hexagon
TD
stmt_completion
DSP
616,354
[ "<NUM_LIT>", ";" ]
[ "def", "J2_ploop1si", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "b30_2Imm", ":", "$", "Ii", ",", "u10_0Imm", ":", "$", "II", ")", ",", "<STR_LIT>", ",", "tc_1c4528a2", ",", "TypeCR", ">", ",", "Enc_4dc228", "{", "let", "Inst", "{", "<NU...
LLVM
X86
CPP
stmt_completion
CPU
616,355
[ "(", "SrcReg", ")", ";" ]
[ "MIB", "->", "setDesc", "(", "StoreDesc", ")", ";", "}", "else", "{", "MIB", "->", "setDesc", "(", "ExtractDesc", ")", ";", "SrcReg", "=", "TRI", "->", "getMatchingSuperReg", "(", "SrcReg", ",", "SubIdx", ",", "&", "X86", "::", "VR512RegClass", ")", ";...
GCC
i386
MD
next_suggestion
CPU
616,356
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
SNES
TD
stmt_completion
DSP
616,357
[ ")", ")", ";", "}", "]", ">", ";" ]
[ "}", "]", ">", ";", "def", "imm16_neg_XFORM", ":", "SDNodeXForm", "<", "imm", ",", "[", "{", "return", "CurDAG", "-", ">", "getTargetConstant", "(", "-", "N", "-", ">", "getAPIntValue", "(", ")", ",", "SDLoc", "(", "N", ")", ",", "MVT", ":", ":", ...
LLVM
Mips
CPP
next_suggestion
CPU
616,358
[ "return", "IntVal", ";" ]
[ "StringRef", "NumString", "=", "Name", ".", "substr", "(", "<NUM_LIT>", ")", ";", "unsigned", "IntVal", ";", "if", "(", "NumString", ".", "getAsInteger", "(", "<NUM_LIT>", ",", "IntVal", ")", ")", "return", "-", "<NUM_LIT>", ";", "if", "(", "IntVal", ">"...
GCC
lm32
MD
stmt_completion
MPU
616,359
[ "]" ]
[ "[", "(", "return", ")" ]
LLVM
X86
CPP
program_repair
CPU
616,360
[ "<FIXS>", "Result", "=", "DAG", ".", "getTargetConstant", "(", "C", "->", "getSExtValue", "(", ")", ",", "SDLoc", "(", "Op", ")", ",", "Op", ".", "getValueType", "(", ")", ")", ";", "<FIXE>" ]
[ "if", "(", "ConstantSDNode", "*", "C", "=", "dyn_cast", "ConstantSDNode", ">", "(", "Op", ")", ")", "{", "if", "(", "C", "->", "getZExtValue", "(", ")", "==", "<NUM_LIT>", "||", "C", "->", "getZExtValue", "(", ")", "==", "<NUM_LIT>", "||", "(", "Subt...
GCC
i386
CPP
next_suggestion
CPU
616,361
[ "if", "(", "mmap_addr", "==", "addr", ")", "break", ";" ]
[ "snprintf", "(", "local_object_name", ",", "sizeof", "(", "local_object_name", ")", ",", "OBJECT_NAME_FMT", "<STR_LIT>", "%lx", "<STR_LIT>", ",", "GetCurrentProcessId", "(", ")", ")", ";", "object_name", "=", "local_object_name", ";", "}", "mmap_handle", "=", "Cre...
GCC
aarch64
MD
stmt_completion
CPU
616,362
[ ")", ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
LLVM
AArch64
CPP
stmt_completion
CPU
616,363
[ "getPointerTy", "(", ")", ")", ";" ]
[ "MVT", "ArgVT", "=", "Outs", "[", "i", "]", ".", "VT", ";", "ISD", "::", "ArgFlagsTy", "ArgFlags", "=", "Outs", "[", "i", "]", ".", "Flags", ";", "CCAssignFn", "*", "AssignFn", "=", "CCAssignFnForCall", "(", "CallConv", ",", "!", "Outs", "[", "i", ...
LLVM
Hexagon
TD
next_suggestion
DSP
616,364
[ "}" ]
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "PostInc", ";", "let", "accessSize", "=", "HalfWordAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ...
GCC
i386
CPP
stmt_completion
CPU
616,365
[ "_", "m128i", "_", "_", "C", ",", "const", "int", "_", "_", "imm", ",", "const", "int", "_", "_", "R", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_maskz_fixupimm_round_ss", "(", "_", "_", "mmask8", "_", "_"...
LLVM
AArch64
TD
stmt_completion
CPU
616,366
[ "(", "instrs", "LDRSHWpre", ")", ">", ";" ]
[ "def", ":", "InstRW", "<", "[", "A64FXWrite_LDR01", ",", "WriteAdr", "]", "," ]
LLVM
R600
TD
stmt_completion
GPU
616,367
[ "R600_1OP_Helper", "<", "inst", ",", "<STR_LIT>", ",", "AMDGPUurecip", ">", "{" ]
[ "class", "RECIP_UINT_Common", "<", "bits", "<", "<NUM_LIT>", ">", "inst", ">", ":" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
616,368
[ "}" ]
[ "if", "(", "!", "MO", ".", "isReg", "(", ")", ")", "continue", ";", "Register", "Reg", "=", "MO", ".", "getReg", "(", ")", ";", "if", "(", "const", "RegisterBank", "*", "Bank", "=", "getRegBank", "(", "Reg", ",", "MRI", ",", "*", "TRI", ")", ")...
LLVM
Mips
CPP
stmt_completion
CPU
616,369
[ "(", ")", ")", ";" ]
[ "addPass", "(", "createAtomicExpandPass", "(", ")", ")", ";", "if", "(", "getMipsSubtarget", "(", ")", ".", "os16", "(", ")", ")", "addPass", "(", "createMipsOs16Pass", "(", ")", ")", ";", "if", "(", "getMipsSubtarget", "(", ")", ".", "inMips16HardFloat", ...
LLVM
X86
CPP
next_suggestion
CPU
616,370
[ "insn", "->", "instructionID", "=", "instructionIDWithOpsize", ";" ]
[ "if", "(", "lFromVEX2of2", "(", "insn", "->", "vectorExtensionPrefix", "[", "<NUM_LIT>", "]", ")", ")", "attrMask", "|=", "ATTR_VEXL", ";", "}", "else", "if", "(", "insn", "->", "vectorExtensionType", "==", "TYPE_XOP", ")", "{", "switch", "(", "ppFromXOP3of3...
GCC
rs6000
CPP
next_suggestion
CPU
616,371
[ "_", "_", "vector", "float", "_", "_", "vf4", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_cvtpi32x2_ps", "(", "_", "_", "m64", "_", "_", "A", ","...
LLVM
AMDGPU
CPP
stmt_completion
GPU
616,372
[ "(", "Reg", ")", ";" ]
[ "const", "SIInstrInfo", "*", "TII", "=", "ST", "->", "getInstrInfo", "(", ")", ";", "TRI", "=", "ST", "->", "getRegisterInfo", "(", ")", ";", "MRI", "=", "&", "MF", ".", "getRegInfo", "(", ")", ";", "MFI", "=", "MF", ".", "getInfo", "<", "SIMachine...
LLVM
ARM
CPP
program_repair
CPU
616,373
[ "<FIXS>", "if", "(", "(", "Reg", "==", "ARM", "::", "RA_AUTH_CODE", "&&", "RC", "!=", "&", "ARMMCRegisterClasses", "[", "ARM", "::", "GPRRegClassID", "]", ")", "||", "(", "Reg", "!=", "ARM", "::", "RA_AUTH_CODE", "&&", "!", "RC", "->", "contains", "(",...
[ "if", "(", "Reg", "==", "EndReg", ")", "continue", ";", "<BUGS>", "if", "(", "!", "RC", "->", "contains", "(", "EndReg", ")", ")", "<BUGE>", "return", "Error", "(", "AfterMinusLoc", ",", "<STR_LIT>", "invalid register in register list", "<STR_LIT>", ")", ";"...
LLVM
Hexagon
TD
next_suggestion
DSP
616,374
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
616,375
[ "->", "sh_addr", ";" ]
[ "auto", "ElfHeader", "=", "CodeObject", "->", "getELFFile", "(", ")", ".", "getHeader", "(", ")", ";", "if", "(", "ElfHeader", ".", "e_type", "==", "ELF", "::", "ET_REL", ")", "{", "return", "st_value", "+", "Text" ]
GCC
aarch64
CPP
program_repair
CPU
616,376
[ "<FIXS>", "#", "define", "DEF_SVE_NEON_TYPE_SUFFIX", "(", "NAME", ",", "ACLE_TYPE", ",", "CLASS", ",", "BITS", ",", "MODE", ",", "NEON64", ",", "NEON128", ")", "<FIXE>" ]
[ "CONSTEXPR", "const", "type_suffix_info", "type_suffixes", "[", "NUM_TYPE_SUFFIXES", "+", "<NUM_LIT>", "]", "=", "{", "<BUGS>", "#", "define", "DEF_SVE_TYPE_SUFFIX", "(", "NAME", ",", "ACLE_TYPE", ",", "CLASS", ",", "BITS", ",", "MODE", ")", "<BUGE>", "{", "<S...
GCC
mcore
MD
stmt_completion
MPU
616,377
[ ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")", ")" ]
LLVM
Mips
CPP
next_suggestion
CPU
616,378
[ "BuildMI", "(", "BB", ",", "DL", ",", "TII", "->", "get", "(", "Opc1", ")", ")", ".", "addMBB", "(", "sinkMBB", ")", ";" ]
[ "const", "TargetInstrInfo", "*", "TII", "=", "getTargetMachine", "(", ")", ".", "getInstrInfo", "(", ")", ";", "DebugLoc", "DL", "=", "MI", "->", "getDebugLoc", "(", ")", ";", "const", "BasicBlock", "*", "LLVM_BB", "=", "BB", "->", "getBasicBlock", "(", ...
LLVM
MBlaze
CPP
next_suggestion
MPU
616,379
[ "case", "<NUM_LIT>", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", ";" ]
[ "switch", "(", "insn", "&", "<NUM_LIT>", ")", "{", "default", ":", "return", "UNSUPPORTED", ";" ]
GCC
rs6000
MD
next_suggestion
CPU
616,380
[ "<STR_LIT>" ]
[ "(", "bswap", ":", "V1TI", "(", "match_operand", ":", "V1TI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
616,381
[ "}" ]
[ "def", "L2_loadalignb_pr", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Ryy32", ",", "IntRegs", ":", "$", "Rx32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Ryy32in", ",", "IntRegs", ":", "$", "Rx32in", ",", "ModRegs", ":", "$", "Mu2"...
GCC
mcore
CPP
next_suggestion
MPU
616,382
[ "}" ]
[ "int", "mcore_naked_function_p", "(", "void", ")", "{", "return", "lookup_attribute", "(", "<STR_LIT>", "naked", "<STR_LIT>", ",", "DECL_ATTRIBUTES", "(", "current_function_decl", ")", ")", "!=", "NULL_TREE", ";" ]
GCC
mips
MD
stmt_completion
CPU
616,383
[ "ltu", "]", ")" ]
[ "(", "define_code_iterator", "any_gt", "[", "gt", "gtu", "]", ")", "(", "define_code_iterator", "any_ge", "[", "ge", "geu", "]", ")", "(", "define_code_iterator", "any_lt", "[", "lt" ]
GCC
sh
MD
next_suggestion
CPU
616,384
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "mem", ":", "QIHI", "(", "plus", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "match_operand", ":...
GCC
i386
CPP
next_suggestion
CPU
616,385
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_maskz_cvtsepi32_epi8", "(", "_", "_", "mmask16", "_", "...
LLVM
Cpu0
CPP
stmt_completion
CPU
616,386
[ "Reserved", ";" ]
[ "const", "Cpu0MachineFunctionInfo", "*", "Cpu0FI", "=", "MF", ".", "getInfo", "<", "Cpu0MachineFunctionInfo", ">", "(", ")", ";", "if", "(", "Cpu0FI", "->", "globalBaseRegFixed", "(", ")", ")", "Reserved", ".", "set", "(", "<STR_LIT>", "::", "<STR_LIT>", ")"...
GCC
rs6000
MD
stmt_completion
CPU
616,387
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr" ]
LLVM
ARM
TD
program_repair
CPU
616,388
[ "<FIXS>", "IIC_fpCMP64", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<FIXE>" ]
[ "let", "Defs", "=", "[", "FPSCR_NZCV", "]", "in", "{", "def", "VCMPEZD", ":", "ADuI", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", ")", ",", "(", "ins", "DPR", ":", "$", "Dd", ")", ",", "<BU...
GCC
aarch64
MD
next_suggestion
CPU
616,389
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "SHORT", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "unspec_volatile", ":", "SHORT", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ...
LLVM
Hexagon
TD
next_suggestion
DSP
616,390
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
LLVM
Teak
CPP
stmt_completion
DSP
616,391
[ ";" ]
[ "return", "<STR_LIT>", "Teak Assembly Printer", "<STR_LIT>" ]
GCC
mips
CPP
next_suggestion
CPU
616,392
[ "break", ";" ]
[ "else", "if", "(", "GET_MODE_SIZE", "(", "imode", ")", ">=", "UNITS_PER_WORD", ")", "temp2", "=", "simplify_gen_subreg", "(", "imode", ",", "same", ",", "GET_MODE", "(", "same", ")", ",", "<NUM_LIT>", ")", ";", "else", "temp2", "=", "lowpart_subreg", "(", ...
LLVM
ARM
CPP
stmt_completion
CPU
616,393
[ ")", ")", ";" ]
[ "BuildMI", "(", "MBB", ",", "I", ",", "DL", ",", "get", "(", "ARM", "::", "t2STRi12", ")", ")", ".", "addReg", "(", "SrcReg", ",", "getKillRegState", "(", "isKill", ")", ")", ".", "addFrameIndex", "(", "FI", ")", ".", "addImm", "(", "<NUM_LIT>", ")...
GCC
arm
CPP
stmt_completion
CPU
616,394
[ "const", "int", "_", "_", "index", ")", "{" ]
[ "vsudot_laneq_s32", "(", "int32x2_t", "_", "_", "r", ",", "int8x8_t", "_", "_", "a", ",", "uint8x16_t", "_", "_", "b", "," ]
LLVM
ARM
CPP
stmt_completion
CPU
616,395
[ "(", ")", ";" ]
[ "return", "!", "ST", "->", "isTargetDarwin" ]
GCC
msp430
MD
next_suggestion
MPU
616,396
[ ")" ]
[ "(", "match_operand", ":", "PSI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(", "label_ref", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "pc", ")", ")", ")", "(", "clobber", "(", "reg", ":", "BI", "CARRY", ")"...
LLVM
AArch64
CPP
stmt_completion
CPU
616,397
[ ";" ]
[ "if", "(", "Rd", "==", "<NUM_LIT>", "&&", "!", "S", ")", "DecodeGPR64spRegisterClass", "(", "Inst", ",", "Rd", ",", "Addr", ",", "Decoder", ")", ";", "else", "DecodeGPR64RegisterClass", "(", "Inst", ",", "Rd", ",", "Addr", ",", "Decoder", ")", ";", "De...
LLVM
SystemZ
TD
next_suggestion
CPU
616,398
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "M4", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "V1", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NU...
GCC
powerpcspe
CPP
stmt_completion
CPU
616,399
[ "retval", ";" ]
[ "cost_data", "->", "cost", "[", "where", "]", "+=", "retval", ";", "if", "(", "(", "kind", "==", "vec_to_scalar", "||", "kind", "==", "vec_perm", "||", "kind", "==", "vec_promote_demote", "||", "kind", "==", "vec_construct", "||", "kind", "==", "scalar_to_...