Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
XCore
CPP
stmt_completion
MPU
616,500
[ "XCore", "<STR_LIT>", ")", ";" ]
[ "void", "LLVMInitializeXCoreTargetInfo", "(", ")", "{", "RegisterTarget", "<", "Triple", "::", "xcore", ">", "X", "(", "TheXCoreTarget", ",", "<STR_LIT>", "xcore", "<STR_LIT>", ",", "<STR_LIT>" ]
LLVM
TriCore
TD
stmt_completion
MPU
616,501
[ "}", "=", "s1_d", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "s2", ";", "bits", "<", "<NUM_LIT>", ">", "s1_d", ";", "bits", "<", "<NUM_LIT>", ">", "n", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "s2", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
616,502
[ "false", ";" ]
[ "const", "HexagonRegisterInfo", "&", "HRI", "=", "*", "Subtarget", ".", "getRegisterInfo", "(", ")", ";", "for", "(", "const", "MachineOperand", "&", "MO", ":", "MI", ".", "operands", "(", ")", ")", "{", "if", "(", "MO", ".", "isReg", "(", ")", ")", ...
LLVM
AArch64
CPP
code_generation
CPU
616,503
[ "MachineBasicBlock", "*", "AArch64TargetLowering", "::", "EmitInstrWithCustomInserter", "(", "MachineInstr", "&", "MI", ",", "MachineBasicBlock", "*", "BB", ")", "const", "{", "switch", "(", "MI", ".", "getOpcode", "(", ")", ")", "{", "default", ":", "MI", "."...
[ "This", "method", "should", "be", "implemented", "by", "targets", "that", "mark", "instructions", "with", "the", "'usesCustomInserter", "'", "flag", "." ]
LLVM
WebAssembly
TD
stmt_completion
Virtual ISA
616,504
[ "undef", ")", ")", ",", "i8", ")", ",", "(", "EXTRACT_LANE_v16i8_s", "V128", ":", "$", "vec", ",", "<NUM_LIT>", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "sext_inreg", "(", "i32", "(", "vector_extract", "(", "v16i8", "V128", ":", "$", "vec", ")", "," ]
GCC
csky
CPP
stmt_completion
CPU
616,505
[ "=", "<NUM_LIT>", ";" ]
[ "if", "(", "cfun", "->", "machine", "->", "far_jump_used", ")", "return", "true", ";", "for", "(", "insn", "=", "get_insns", "(", ")", ";", "insn", ";", "insn", "=", "NEXT_INSN", "(", "insn", ")", ")", "if", "(", "GET_CODE", "(", "insn", ")", "==",...
LLVM
AArch64
CPP
next_suggestion
CPU
616,506
[ "}" ]
[ "SMLoc", "S", "=", "getLoc", "(", ")", ";", "const", "AsmToken", "&", "Tok", "=", "Parser", ".", "getTok", "(", ")", ";", "if", "(", "Tok", ".", "isNot", "(", "AsmToken", "::", "Identifier", ")", ")", "{", "TokError", "(", "<STR_LIT>", "invalid opera...
LLVM
Sparc
CPP
program_repair
CPU
616,507
[ "<FIXS>", "BuildMI", "(", "MBB", ",", "I", ",", "Subtarget", ".", "isV9", "(", ")", "?", "V8", "::", "FMOVD", ":", "V8", "::", "FpMOVD", ",", "<NUM_LIT>", ",", "DestReg", ")", ".", "addReg", "(", "SrcReg", ")", ";", "<FIXE>" ]
[ "else", "if", "(", "RC", "==", "V8", "::", "FPRegsRegisterClass", ")", "BuildMI", "(", "MBB", ",", "I", ",", "V8", "::", "FMOVS", ",", "<NUM_LIT>", ",", "DestReg", ")", ".", "addReg", "(", "SrcReg", ")", ";", "else", "if", "(", "RC", "==", "V8", ...
GCC
i386
CPP
stmt_completion
CPU
616,508
[ "_", "_", "U", ",", "_", "_", "R", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m512h", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_mask3_fnmsub_round_ph", "(", "_", "_", "m512h", "_", "_...
GCC
rs6000
CPP
stmt_completion
CPU
616,509
[ "signed", "short", ")", "a2", ",", "(", "vector", "signed", "int", ")", "a3", ")", ";" ]
[ "return", "(", "vector", "signed", "int", ")", "_", "_", "builtin_altivec_vmsumshs", "(", "(", "vector", "signed", "short", ")", "a1", ",", "(", "vector" ]
GCC
i386
CPP
stmt_completion
CPU
616,510
[ "_", "M", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_mask_cvtsepi64_epi16", "(", "_", "_", "m128i", "_", "_", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
616,511
[ "}" ]
[ "++", "i", ")", "if", "(", "i", "!=", "FramePointerSaveIndex", "&&", "i", "!=", "BasePointerSaveIndex", "&&", "(", "!", "TRI", "->", "isCFISavedRegsSpillEnabled", "(", ")", "||", "(", "i", "!=", "ReturnAddressSaveIndex", "&&", "i", "!=", "EXECSaveIndex", ")"...
GCC
i386
MD
stmt_completion
CPU
616,512
[ ")", "]", ")" ]
[ "(", "sign_extend", ":", "V4SI", "(", "match_operand", ":", "V4HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", ...
GCC
visium
MD
next_suggestion
Virtual ISA
616,513
[ "XEXP", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ")", ",", "operands", "[", "<NUM_LIT>", "]", ")" ]
[ "[", "(", "const_int", "<NUM_LIT>", ")", "]", "{", "visium_split_cbranch", "(", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", ",", "XEXP", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ")", "," ]
LLVM
AArch64
CPP
next_suggestion
CPU
616,514
[ "}" ]
[ "unsigned", "Bit", "=", "cast", "<", "ConstantSDNode", ">", "(", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", "->", "getZExtValue", "(", ")", ";", "bool", "Invert", "=", "false", ";", "SDValue", "TestSrc", "=", "N", "->", "getOperand", "(", "<N...
LLVM
ARM
TD
stmt_completion
CPU
616,515
[ "<", "=", "<NUM_LIT>", ";" ]
[ "def", "Imm24bitAsmOperand", ":", "ImmAsmOperand", "{", "let", "Name", "=", "<STR_LIT>", ";", "}", "def", "imm24b", ":", "Operand", "<", "i32", ">", ",", "ImmLeaf", "<", "i32", ",", "[", "{", "return", "Imm", ">", "=", "<NUM_LIT>", "&", "&", "Imm" ]
GCC
mips
MD
stmt_completion
CPU
616,516
[ "<STR_LIT>", ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>" ]
LLVM
ARM
TD
stmt_completion
CPU
616,517
[ "suffix", ")", "tGPREven", ":", "$", "RdaDest", ",", "MQPR", ":", "$", "Qn", ",", "MQPR", ":", "$", "Qm", ",", "vpred_n", ":", "$", "vp", ")", ">", ";" ]
[ "foreach", "acc", "=", "[", "<STR_LIT>", ",", "<STR_LIT>", "]", "in", "{", "foreach", "suffix", "=", "[", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", "]", "in", "{", "def", ":", "MVEInstAlias", "...
LLVM
XCore
CPP
stmt_completion
MPU
616,518
[ "const", "{" ]
[ "const", "XCoreTargetLowering", "*", "getTargetLowering", "(", ")" ]
LLVM
Hexagon
TD
stmt_completion
DSP
616,519
[ ";" ]
[ "def", "F2_conv_sf2w", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_3a867367", ",", "TypeS_2op", ">", ",", "Enc_5e2823", "{", "let", "Inst", "{", "<NUM...
LLVM
AArch64
CPP
stmt_completion
CPU
616,520
[ "getFPImm", "(", ")", "->", "getValueAPF", "(", ")", ")", ")", ";" ]
[ "void", "AArch64InstructionSelector", "::", "renderFPImm32", "(", "MachineInstrBuilder", "&", "MIB", ",", "const", "MachineInstr", "&", "MI", ",", "int", "OpIdx", ")", "const", "{", "assert", "(", "MI", ".", "getOpcode", "(", ")", "==", "TargetOpcode", "::", ...
LLVM
Teak
CPP
stmt_completion
DSP
616,521
[ "&", "<NUM_LIT>", ")", "!=", "<NUM_LIT>", ";" ]
[ "return", "(", "this", "->", "storage" ]
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
616,522
[ ":" ]
[ "void", "WebAssemblyInstPrinter", "::", "printInst", "(", "const", "MCInst", "*", "MI", ",", "raw_ostream", "&", "OS", ",", "StringRef", "Annot", ",", "const", "MCSubtargetInfo", "&", ")", "{", "printInstruction", "(", "MI", ",", "OS", ")", ";", "const", "...
GCC
aarch64
CPP
stmt_completion
CPU
616,523
[ "DImode", ")", ";" ]
[ "if", "(", "reg_class_subset_p", "(", "rclass", ",", "FP_REGS", ")", "&&", "!", "(", "(", "REG_P", "(", "x", ")", "&&", "HARD_REGISTER_P", "(", "x", ")", ")", "||", "aarch64_simd_valid_immediate", "(", "x", ",", "NULL", ")", ")", "&&", "mode", "!=", ...
LLVM
ARM
CPP
next_suggestion
CPU
616,524
[ "O", "<<", "<STR_LIT>", "}", "<STR_LIT>", ";" ]
[ "void", "ARMInstPrinter", "::", "printRegisterList", "(", "const", "MCInst", "*", "MI", ",", "unsigned", "OpNum", ",", "raw_ostream", "&", "O", ")", "{", "O", "<<", "<STR_LIT>", "{", "<STR_LIT>", ";", "for", "(", "unsigned", "i", "=", "OpNum", ",", "e", ...
LLVM
JVM
CPP
stmt_completion
Virtual ISA
616,525
[ ";" ]
[ "NumArguments", "++" ]
GCC
iq2000
CPP
program_repair
CPU
616,526
[ "<FIXS>", "HOST_WIDE_INT", "tsize", "=", "cfun", "->", "machine", "->", "total_size", ";", "<FIXE>" ]
[ "voidiq2000_expand_epilogue", "(", "void", ")", "{", "<BUGS>", "HOST_WIDE_INT", "tsize", "=", "cfun", "->", "machine", "->", "frame", ".", "total_size", ";", "<BUGE>", "rtx", "tsize_rtx", "=", "GEN_INT", "(", "tsize", ")", ";", "rtx", "tmp_rtx", "=", "(", ...
LLVM
AArch64
TD
next_suggestion
CPU
616,527
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "extend", "{", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "extend", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sz", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "V", ";", ...
LLVM
ARM
TD
next_suggestion
CPU
616,528
[ "}" ]
[ "let", "ParserMethod", "=", "<STR_LIT>", ";", "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
GCC
alpha
MD
next_suggestion
MPU
616,529
[ "}", ")" ]
[ "<STR_LIT>", "{", "alpha_expand_builtin_vector_binop", "(", "gen_sminv8qi3", ",", "V8QImode", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", "DONE" ]
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
616,530
[ ".", "pop_back_val", "(", ")", ";" ]
[ "SmallVector", "<", "MachineBasicBlock", "*", ",", "<NUM_LIT>", ">", "WL", ";", "WL", ".", "push_back", "(", "MBB", ")", ";", "while", "(", "!", "WL", ".", "empty", "(", ")", ")", "{", "MachineBasicBlock", "*", "MBB", "=", "WL" ]
LLVM
PowerPC
TD
stmt_completion
CPU
616,531
[ "<STR_LIT>", ";" ]
[ "def", "s5imm", ":", "Operand", "<", "i32", ">", "{", "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "PPCS5ImmAsmOperand", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";", "let", "OperandType", "=" ]
LLVM
X86
CPP
program_repair
CPU
616,532
[ "<FIXS>", "if", "(", "!", "A_Base", ")", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "MRE", ".", "r_word1", "=", "(", "Index", "<<", "<NUM_LIT>", ")", "|", "(", "IsPCRel", "<<", "<NUM_LIT>", ")", "|", "(", "Log2Size", "<<", "<NUM_LIT>", ")", "|", "(", "T...
[ "Value", "-=", "Writer", "->", "getSymbolAddress", "(", "&", "B_SD", ",", "Layout", ")", "-", "(", "!", "B_Base", "?", "<NUM_LIT>", ":", "Writer", "->", "getSymbolAddress", "(", "B_Base", ",", "Layout", ")", ")", ";", "<BUGS>", "if", "(", "A_Base", ")"...
LLVM
ARM64
TD
next_suggestion
CPU
616,533
[ "}" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "DiagnosticType", "=", "<STR_LIT>", ";" ]
GCC
s390
MD
stmt_completion
MPU
616,534
[ "VI_HW", "<NUM_LIT>", "<STR_LIT>", ")", ")", "]" ]
[ "(", "match_operand", ":", "VI_HW", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "match_scratch", ":" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
616,535
[ "decomposeMachineOperandsTargetFlags", "(", "unsigned", "TF", ")", "const", "{" ]
[ "std", "::", "pair", "<", "unsigned", ",", "unsigned", ">", "PPCInstrInfo", "::" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
616,536
[ ";" ]
[ "auto", "Conflict", "=", "Map", ".", "find", "(", "Reg", ")", ";", "if", "(", "Conflict", "==", "Map", ".", "end", "(", ")", ")", "continue", ";", "if", "(", "TargetRegisterInfo", "::", "isPhysicalRegister", "(", "Reg", ")", ")", "return", "false", "...
LLVM
ARM64
TD
stmt_completion
CPU
616,537
[ "idx", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "idx", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=" ]
GCC
pa
MD
stmt_completion
CPU
616,538
[ ")", "]" ]
[ "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "set", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "minus", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LI...
LLVM
TPC
TD
next_suggestion
Virtual ISA
616,539
[ "let", "Constraints", "=", "<STR_LIT>", ";" ]
[ "let", "Dest", "=", "dest", ";", "let", "SrcA", "=", "addr", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "SrcExtra", "=", "{", "<NUM_LIT>", ",", "addr", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "}", ";", "let", "PredAddress", "=", "pred", "{...
GCC
i386
MD
program_repair
CPU
616,540
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "VI4F_128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_select", ":", "VI4F_128", "<FIXE>", "<FIXS>", "(", "match_operand", ":", "VI4F_128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_o...
[ "}", ")", "(", "define_insn", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "SSEMODE4S", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_select", ":", "SSEMODE4S", "<BUGE>", "(", "vec_concat", ":", "ssedoublevecmode", ">", "<BUGS>", ...
LLVM
Mips
TD
next_suggestion
CPU
616,541
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "minor", ";" ]
[ "class", "MSA_2R_FILL_FMT", "<", "bits", "<", "<NUM_LIT>", ">", "major", ",", "bits", "<", "<NUM_LIT>", ">", "df", ",", "bits", "<", "<NUM_LIT>", ">", "minor", ">", ":", "MSAInst", "{", "bits", "<", "<NUM_LIT>", ">", "rs", ";", "bits", "<", "<NUM_LIT>"...
GCC
stormy16
MD
program_repair
CPU
616,542
[ "<FIXS>", "xstormy16_expand_casesi", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "<FIXE>" ]
[ "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
ECLair
CPP
stmt_completion
MPU
616,543
[ "Tok", ";" ]
[ "assert", "(", "Kind", "==", "Token", "&&", "<STR_LIT>", "Invalid type access!", "<STR_LIT>", ")", ";", "return" ]
GCC
mips
CPP
program_repair
CPU
616,544
[ "<FIXS>", "unsigned", "int", "regno", ",", "end_regno", ";", "<FIXE>", "<FIXS>", "end_regno", "=", "END_REGNO", "(", "reg", ")", ";", "for", "(", "regno", "=", "REGNO", "(", "reg", ")", ";", "regno", "end_regno", ";", "regno", "++", ")", "if", "(", "...
[ "static", "voidmips_sim_wait_reg", "(", "struct", "mips_sim", "*", "state", ",", "rtx", "insn", ",", "rtx", "reg", ")", "{", "<BUGS>", "unsigned", "int", "i", ";", "<BUGE>", "<BUGS>", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "HARD_REGNO_NREGS", "(", ...
LLVM
AArch64
TD
stmt_completion
CPU
616,545
[ ",", "ZPR8", ",", "vecshiftL8", ",", "ElementSizeB", ">", ";" ]
[ "def", "_B", ":", "sve_int_bin_pred_shift_imm", "<", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ",", "opc", ",", "asm" ]
LLVM
ARM64
TD
stmt_completion
CPU
616,546
[ ",", "<STR_LIT>", ">", ";" ]
[ "def", "SMC", ":", "ExceptionGeneration", "<", "<NUM_LIT>", ",", "<NUM_LIT>" ]
GCC
s390
CPP
next_suggestion
MPU
616,547
[ "}" ]
[ "emit_move_insn", "(", "adjust_address", "(", "dest", ",", "SImode", ",", "size", ")", ",", "gen_lowpart", "(", "SImode", ",", "src", ")", ")", ";", "set_mem_size", "(", "dest", ",", "size", ")", ";", "emit_move_insn", "(", "gen_rtx_ZERO_EXTRACT", "(", "wo...
LLVM
Hexagon
TD
next_suggestion
DSP
616,548
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewVal...
GCC
i386
MD
next_suggestion
CPU
616,549
[ "operands", "[", "<NUM_LIT>", "]", "=", "gen_reg_rtx", "(", "XFmode", ")" ]
[ "UNSPEC_FPATAN", ")", ")", "(", "clobber", "(", "match_scratch", ":", "XF", "<NUM_LIT>", ")", ")", "]", ")", "]", "<STR_LIT>", "{" ]
LLVM
MCS51
CPP
next_suggestion
MPU
616,550
[ "}" ]
[ "if", "(", "TRI", "->", "isTypeLegalForClass", "(", "*", "RC", ",", "MVT", "::", "i8", ")", ")", "{", "return", "&", "<STR_LIT>", "::", "<STR_LIT>", ";", "}", "llvm_unreachable", "(", "<STR_LIT>", "Invalid register size", "<STR_LIT>", ")", ";" ]
LLVM
X86
TD
program_repair
CPU
616,551
[ "<FIXS>", "<STR_LIT>", ")", ">", ";", "<FIXE>" ]
[ "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<BUGS>", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ")", ">", ";", "<BUGE>", "def", "SKLWriteResGroup138", ":", "SchedWriteRes", "[", "SKLPort0", ",", "SKLPort5", ",", "SKLPort23", "]", ">", "{", "...
LLVM
PowerPC
CPP
stmt_completion
CPU
616,552
[ "true", ";" ]
[ "RLI", ".", "Ptr", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "dl", ",", "RLI", ".", "Ptr", ".", "getValueType", "(", ")", ",", "RLI", ".", "Ptr", ",", "LD", "->", "getOffset", "(", ")", ")", ";", "}", "RLI", ".", "Chain", "=",...
LLVM
MCS51
CPP
code_generation
MPU
616,553
[ "void", "addExpr", "(", "MCInst", "&", "Inst", ",", "const", "MCExpr", "*", "Expr", ")", "const", "{", "if", "(", "!", "Expr", ")", "Inst", ".", "addOperand", "(", "MCOperand", "::", "createImm", "(", "<NUM_LIT>", ")", ")", ";", "else", "if", "(", ...
[ "Add", "a", "new", "MCExpr", "operand", "." ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
616,554
[ "Out", ".", "code_properties", "|=", "AMD_CODE_PROPERTY_ENABLE_SGPR_PRIVATE_SEGMENT_BUFFER", ";" ]
[ "const", "SIMachineFunctionInfo", "*", "MFI", "=", "MF", ".", "getInfo", "<", "SIMachineFunctionInfo", ">", "(", ")", ";", "const", "GCNSubtarget", "&", "STM", "=", "MF", ".", "getSubtarget", "<", "GCNSubtarget", ">", "(", ")", ";", "AMDGPU", "::", "initDe...
LLVM
Hexagon
TD
stmt_completion
DSP
616,555
[ "<STR_LIT>", ";" ]
[ "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ...
LLVM
AArch64
CPP
program_repair
CPU
616,556
[ "<FIXS>", "SDValue", "OutFlag", "=", "IsSigned", "?", "overflowFlagToValue", "(", "Sum", ".", "getValue", "(", "<NUM_LIT>", ")", ",", "VT1", ",", "DAG", ")", ":", "carryFlagToValue", "(", "Sum", ".", "getValue", "(", "<NUM_LIT>", ")", ",", "VT1", ",", "D...
[ "SDValue", "Sum", "=", "DAG", ".", "getNode", "(", "Opcode", ",", "DL", ",", "DAG", ".", "getVTList", "(", "VT0", ",", "MVT", "::", "Glue", ")", ",", "OpLHS", ",", "OpRHS", ",", "OpCarryIn", ")", ";", "<BUGS>", "SDValue", "OutFlag", "=", "IsSigned", ...
GCC
i386
MD
program_repair
CPU
616,557
[ "<FIXS>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VI4_AVX512VL", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_duplicate", ":", "VI4_AVX512VL", "<FIXE>" ]
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGS>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V16SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_dupl...
GCC
mips
MD
next_suggestion
CPU
616,558
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
AArch64
CPP
next_suggestion
CPU
616,559
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "Scale", "=", "<NUM_LIT>", ";", "UnscaledOp", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "break", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "Scale", "=", "<NUM_LIT>", ";", "UnscaledOp", "=", "<STR_LIT>", ":...
LLVM
ARM
CPP
code_generation
CPU
616,560
[ "bool", "Thumb1FrameLowering", "::", "spillCalleeSavedRegisters", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "MI", ",", "const", "std", "::", "vector", "<", "CalleeSavedInfo", ">", "&", "CSI", ",", "const", "TargetRegisterInfo"...
[ "spillCalleeSavedRegisters", "-", "Issues", "instruction", "(", "s", ")", "to", "spill", "all", "callee", "saved", "registers", "and", "returns", "true", "if", "it", "is", "n't", "possible", "/", "profitable", "to", "do", "so", "by", "issuing", "a", "series"...
GCC
rs6000
CPP
stmt_completion
CPU
616,561
[ "<NUM_LIT>", ",", "<NUM_LIT>", "}", ")", ")", ";" ]
[ "_", "_", "ev64_opaque__", "t", ";", "t", "=", "_", "_", "ev_mwhumi", "(", "a", ",", "b", ")", ";", "return", "_", "_", "ev_mwumiaa", "(", "t", ",", "(", "(", "_", "_", "ev64_s32__", ")", "{" ]
GCC
sh
CPP
next_suggestion
CPU
616,562
[ "return", "res", ";" ]
[ "unsigned", "long", "long", "res", ";", "_", "_", "asm__", "(", "<STR_LIT>", "mextr3\t%1, %2, %0", "<STR_LIT>", ":", "<STR_LIT>", "=r", "<STR_LIT>", "(", "res", ")", ":", "<STR_LIT>", "r", "<STR_LIT>", "(", "mm", ")", ",", "<STR_LIT>", "r", "<STR_LIT>", "(...
LLVM
X86
CPP
next_suggestion
CPU
616,563
[ "Parser", ".", "Lex", "(", ")", ";" ]
[ "bool", "IntelSyntax", "=", "getParser", "(", ")", ".", "getAssemblerDialect", "(", ")", ";", "if", "(", "!", "IntelSyntax", ")", "{", "const", "AsmToken", "&", "TokPercent", "=", "Parser", ".", "getTok", "(", ")", ";", "assert", "(", "TokPercent", ".", ...
LLVM
Hexagon
TD
stmt_completion
DSP
616,564
[ "=", "Rtt", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "MajOp", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "MinOp", ";", "let", "Inst", "{", "...
GCC
i386
CPP
stmt_completion
CPU
616,565
[ "LPREFIX", ",", "value", ")", ";" ]
[ "fprintf", "(", "file", ",", "<STR_LIT>", "%s%s%d\\n", "<STR_LIT>", ",", "directive", "," ]
LLVM
X86
CPP
stmt_completion
CPU
616,566
[ "(", "<NUM_LIT>", ")", "->", "getType", "(", ")", "->", "isDoubleTy", "(", ")", ")", "{" ]
[ "bool", "X86FastISel", "::", "X86SelectFPTrunc", "(", "const", "Instruction", "*", "I", ")", "{", "if", "(", "X86ScalarSSEf64", "&&", "I", "->", "getType", "(", ")", "->", "isFloatTy", "(", ")", "&&", "I", "->", "getOperand" ]
LLVM
AArch64
CPP
stmt_completion
CPU
616,567
[ "(", "<NUM_LIT>", ")", ";" ]
[ "const", "TargetRegisterClass", "*", "TRC", ",", "*", "TRCsp", ";", "if", "(", "Size", "==", "<NUM_LIT>", ")", "{", "TRC", "=", "&", "<STR_LIT>", "::", "<STR_LIT>", ";", "TRCsp", "=", "&", "<STR_LIT>", "::", "<STR_LIT>", ";", "}", "else", "{", "TRC", ...
GCC
sparc
CPP
stmt_completion
CPU
616,568
[ "t2", ")", ";" ]
[ "static", "inline", "tree", "compound_expr", "(", "tree", "t1", ",", "tree", "t2", ")", "{", "return", "build2", "(", "COMPOUND_EXPR", ",", "void_type_node", ",", "t1", "," ]
LLVM
SystemZ
TD
next_suggestion
CPU
616,569
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "R1", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "M3"...
LLVM
AMDGPU
CPP
stmt_completion
GPU
616,570
[ "<STR_LIT>", "AMD GCN GPUs", "<STR_LIT>", ",", "<STR_LIT>", "AMDGPU", "<STR_LIT>", ")", ";" ]
[ "RegisterTarget", "<", "Triple", "::", "r600", ",", "false", ">", "R600", "(", "getTheAMDGPUTarget", "(", ")", ",", "<STR_LIT>", "r600", "<STR_LIT>", ",", "<STR_LIT>", "AMD GPUs HD2XXX-HD6XXX", "<STR_LIT>", ",", "<STR_LIT>", "AMDGPU", "<STR_LIT>", ")", ";", "Reg...
LLVM
AMDGPU
CPP
stmt_completion
GPU
616,571
[ "MI", ";" ]
[ "WaitStatesNeeded", "=", "std", "::", "max", "(", "WaitStatesNeeded", ",", "WaitStatesNeededForUse", ")", ";", "}", "if", "(", "!", "IsVALU", "&&", "!", "IsMemOrExport", ")", "return", "WaitStatesNeeded", ";", "for", "(", "const", "MachineOperand", "&", "Def",...
LLVM
Hexagon
CPP
stmt_completion
DSP
616,572
[ "Constraint", ")", ";" ]
[ "case", "'", "q", "'", ":", "case", "'", "v", "'", ":", "if", "(", "Subtarget", ".", "useHVXOps", "(", ")", ")", "return", "C_RegisterClass", ";", "break", ";", "case", "'", "a", "'", ":", "return", "C_RegisterClass", ";", "default", ":", "break", ...
GCC
arm
CPP
next_suggestion
CPU
616,573
[ "_", "_", "rv", ".", "val", "[", "<NUM_LIT>", "]", "=", "_", "_", "builtin_shuffle", "(", "_", "_", "a", ",", "_", "_", "b", ",", "(", "uint32x4_t", ")", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ")", ";" ]
[ "_", "_", "rv", ".", "val", "[", "<NUM_LIT>", "]", "=", "_", "_", "builtin_shuffle", "(", "_", "_", "a", ",", "_", "_", "b", ",", "(", "uint32x4_t", ")", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ")", ";", "_", ...
LLVM
Cpu0
CPP
next_suggestion
CPU
616,574
[ "}" ]
[ "MCOp", "=", "MCInstLowering", ".", "LowerOperand", "(", "MO", ")", ";", "return", "MCOp", ".", "isValid", "(", ")", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
616,575
[ "}" ]
[ "bool", "AMDGPUInstrInfo", "::", "canFoldMemoryOperand", "(", "const", "MachineInstr", "*", "MI", ",", "ArrayRef", "<", "unsigned", ">", "Ops", ")", "const", "{", "return", "false", ";" ]
GCC
i386
MD
stmt_completion
CPU
616,576
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr" ]
GCC
s390
MD
next_suggestion
MPU
616,577
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "<STR_LIT>", ")", "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>" ]
LLVM
ARM
CPP
stmt_completion
CPU
616,578
[ "createUnpackMachineBundlesPass", "(", ")", ")", ";" ]
[ "if", "(", "Subtarget", ".", "isThumb2", "(", ")", ")", "{", "if", "(", "!", "Subtarget", ".", "prefers32BitThumb", "(", ")", ")", "PM", ".", "add", "(", "createThumb2SizeReductionPass", "(", ")", ")", ";", "PM", ".", "add", "(" ]
LLVM
AArch64
CPP
code_generation
CPU
616,579
[ "void", "add", "(", "MachineInstr", "*", "MI", ",", "unsigned", "Idx", ",", "Color", "C", ")", "{", "LastInst", "=", "MI", ";", "LastInstIdx", "=", "Idx", ";", "LastColor", "=", "C", ";", "assert", "(", "(", "KillInstIdx", "==", "<NUM_LIT>", "||", "L...
[ "Add", "a", "string", "to", "the", "builder", "." ]
LLVM
ARM64
CPP
stmt_completion
CPU
616,580
[ "<STR_LIT>", ")", ")", "||", "(", "SMO", ".", "getSegmentName", "(", ")", "==", "<STR_LIT>", "__DATA", "<STR_LIT>", "&&", "(", "SMO", ".", "getSectionName", "(", ")", "==", "<STR_LIT>", "__cfstring", "<STR_LIT>", "||", "SMO", ".", "getSectionName", "(", ")...
[ "return", "(", "SMO", ".", "getType", "(", ")", "==", "MachO", "::", "S_CSTRING_LITERALS", "||", "SMO", ".", "getType", "(", ")", "==", "MachO", "::", "S_4BYTE_LITERALS", "||", "SMO", ".", "getType", "(", ")", "==", "MachO", "::", "S_8BYTE_LITERALS", "||...
LLVM
AArch64
TD
next_suggestion
CPU
616,581
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "src1", ";", "bits", "<", "<NUM_LIT>", ">", "src2", ";", "bits", "<", "<NUM_LIT>", ">", "shift", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_...
GCC
sh
CPP
code_generation
CPU
616,582
[ "void", "final_prescan_insn", "(", "rtx_insn", "*", "insn", ",", "rtx", "*", "opvec", "ATTRIBUTE_UNUSED", ",", "int", "noperands", "ATTRIBUTE_UNUSED", ")", "{", "if", "(", "TARGET_DUMPISIZE", ")", "fprintf", "(", "asm_out_file", ",", "<STR_LIT>", "\\n! at %04x\\n"...
[ "If", "defined", ",", "a", "C", "statement", "to", "be", "executed", "just", "prior", "to", "the", "output", "of", "assembler", "code", "for", "INSN", ",", "to", "modify", "the", "extracted", "operands", "so", "they", "will", "be", "output", "differently",...
LLVM
AArch64
CPP
stmt_completion
CPU
616,583
[ "<STR_LIT>", "of INSERT_VECTOR_ELT\\n", "<STR_LIT>", ")", ";" ]
[ "SDValue", "Lane", "=", "Value", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "Value", "=", "Value", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "if", "(", "Value", ".", "getValueSizeInBits", "(", ")", "==", "<NUM_LIT>", ")", "{", "DEBUG", "(", "d...
LLVM
ARM64
TD
next_suggestion
CPU
616,584
[ "}" ]
[ "class", "BaseShift", "<", "bits", "<", "<NUM_LIT>", ">", "shift_type", ",", "RegisterClass", "regtype", ",", "string", "asm", ",", "SDPatternOperator", "OpNode", "=", "null_frag", ">", ":", "BaseTwoOperand", "<", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "?", ...
LLVM
AArch64
TD
next_suggestion
CPU
616,585
[ "}" ]
[ "int64_t", "Val", "=", "AArch64_AM", ":", ":", "decodeLogicalImmediate", "(", "MCOp", ".", "getImm", "(", ")", ",", "<NUM_LIT>", ")", ";", "return", "AArch64_AM", ":", ":", "isSVEMaskOfIdenticalElements", "<", "int16_t", ">", "(", "Val", ")", ";", "}", "]"...
LLVM
ARM
CPP
stmt_completion
CPU
616,586
[ "GPRPair_with_gsub_1_in_GPRwithAPSRnospRegClass", ")", ";" ]
[ "DebugLoc", "DL", ";", "if", "(", "I", "!=", "MBB", ".", "end", "(", ")", ")", "DL", "=", "I", "->", "getDebugLoc", "(", ")", ";", "if", "(", "ARM", "::", "GPRRegClass", ".", "hasSubClassEq", "(", "RC", ")", ")", "{", "BuildMI", "(", "MBB", ","...
LLVM
X86
CPP
stmt_completion
CPU
616,587
[ "(", "V", ")", ";" ]
[ "if", "(", "isUndefOrZero", "(", "M", ")", ")", "{", "InsertPSMask", "|=", "(", "<NUM_LIT>", "u", "<<", "DstIdx", ")", ";", "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "VT", ",", "Op0", ",", "DAG", ".", "ge...
LLVM
ARM
TD
next_suggestion
CPU
616,588
[ "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "ParserMethod", "=", "<STR_LIT>", ";" ]
LLVM
BPF
CPP
next_suggestion
Virtual ISA
616,589
[ "}" ]
[ "for", "(", "Function", "&", "F", ":", "M", ")", "for", "(", "auto", "&", "BB", ":", "F", ")", "for", "(", "auto", "&", "I", ":", "BB", ")", "{", "PHINode", "*", "PN", "=", "dyn_cast", "<", "PHINode", ">", "(", "&", "I", ")", ";", "if", "...
GCC
aarch64
MD
next_suggestion
CPU
616,590
[ "[", "(", "match_operand", ":", "GPF", "<NUM_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operator", ":", "SI", "<NUM_LIT>", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
program_repair
GPU
616,591
[ "<FIXS>", "{", "NoAlias", ",", "MayAlias", ",", "MayAlias", ",", "NoAlias", ",", "MayAlias", ",", "NoAlias", "}", ",", "{", "NoAlias", ",", "MayAlias", ",", "MayAlias", ",", "NoAlias", ",", "MayAlias", ",", "NoAlias", "}", ",", "<FIXE>" ]
[ "static", "const", "AliasResult", "ASAliasRulesPrivIsZero", "[", "<NUM_LIT>", "]", "[", "<NUM_LIT>", "]", "=", "{", "{", "MayAlias", ",", "NoAlias", ",", "NoAlias", ",", "NoAlias", ",", "MayAlias", ",", "NoAlias", "}", ",", "<BUGS>", "{", "NoAlias", ",", "...
LLVM
X86
CPP
next_suggestion
CPU
616,592
[ "}" ]
[ "AssemblerDialect", "=", "AsmWriterFlavor", ";", "PrivateGlobalPrefix", "=", "<STR_LIT>", ".L", "<STR_LIT>", ";", "WeakRefDirective", "=", "<STR_LIT>", "\\t.weak\\t", "<STR_LIT>", ";", "SetDirective", "=", "<STR_LIT>", "\\t.set\\t", "<STR_LIT>", ";", "PCSymbol", "=", ...
GCC
s390
CPP
stmt_completion
MPU
616,593
[ ")", ";" ]
[ "return", "s390_class_max_nregs", "(", "REGNO_REG_CLASS", "(", "regno", ")", ",", "mode" ]
LLVM
X86
CPP
next_suggestion
CPU
616,594
[ "return", "FrameAddr", ";" ]
[ "unsigned", "Depth", "=", "cast", "<", "ConstantSDNode", ">", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", "->", "getZExtValue", "(", ")", ";", "unsigned", "FrameReg", "=", "Subtarget", "->", "is64Bit", "(", ")", "?", "X86", "::", "RBP", "...
LLVM
SystemZ
TD
next_suggestion
CPU
616,595
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "!", "if", "(", "!", "eq", "(", "m6or", "{", "<NUM_LIT>", "}", ",", "<NUM_LIT>", ")", ",", "<NUM_LIT>", ",", "M6", "{", "<NUM_LIT>", "}", ")", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "V3", ";", "bits", "<", "<NUM_LIT>", ">", "V4", ";", "bits", "<", "<NUM_LIT>", ">", "M5", ";", "bits", "<", "<NUM_LIT>", ">", "M6", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LI...
GCC
s390
CPP
code_generation
MPU
616,596
[ "static", "void", "s390_frame_info", "(", "void", ")", "{", "int", "i", ";", "cfun_frame_layout", ".", "frame_size", "=", "get_frame_size", "(", ")", ";", "if", "(", "!", "TARGET_64BIT", "&&", "cfun_frame_layout", ".", "frame_size", ">", "<NUM_LIT>", ")", "f...
[ "Fill", "FRAME", "with", "info", "about", "frame", "of", "current", "function", "." ]
LLVM
Mandarin
CPP
next_suggestion
CPU
616,597
[ "OS", "<<", "<STR_LIT>", "/*", "<STR_LIT>", "<<", "StringRef", "(", "getRegisterName", "(", "reg", ")", ")", ".", "lower", "(", ")", "<<", "<STR_LIT>", "_", "<STR_LIT>", "<<", "N", "<<", "<STR_LIT>", "*/", "<STR_LIT>", ";" ]
[ "case", "<NUM_LIT>", ":", "OS", "<<", "StringRef", "(", "getRegisterName", "(", "regInfo", "->", "getSubReg", "(", "reg", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ")", ".", "lower", "(", ")", ";", "break", ";", "case", "<NUM_LIT>", ":", "OS", "<<...
LLVM
Hexagon
TD
stmt_completion
DSP
616,598
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>" ]
LLVM
Hexagon
TD
stmt_completion
DSP
616,599
[ "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_addh_l16_sat_ll", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rt32", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_779080bf", ",", "TypeALU64", ">", ",", "Enc...