Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
Mips
TD
program_repair
CPU
623,500
[ "<FIXS>", "class", "COP1_SEL_D_DESC_BASE", "string", "instr_asm", ",", "RegisterOperand", "FGROpnd", ",", "InstrItinClass", "itin", ">", "{", "dag", "OutOperandList", "=", "(", "outs", "FGROpnd", ":", "$", "fd", ")", ";", "dag", "InOperandList", "=", "(", "ins...
[ "InstrItinClass", "Itinerary", "=", "itin", ";", "}", "<BUGS>", "class", "SEL_D_DESC", ":", "COP1_SEL_DESC_BASE", "<STR_LIT>", ",", "FGR64Opnd", ",", "II_SEL_D", ">", ",", "MipsR6Arch", "<STR_LIT>", ">", "{", "bit", "usesCustomInserter", "=", "<NUM_LIT>", ";", "...
GCC
rs6000
MD
next_suggestion
CPU
623,501
[ "(", "clobber", "(", "match_scratch", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "]", ")", "]" ]
[ "(", "clobber", "(", "reg", ":", "SI", "<NUM_LIT>", ")", ")", "(", "clobber", "(", "reg", ":", "SI", "<NUM_LIT>", ")", ")", "(", "clobber", "(", "reg", ":", "SI", "<NUM_LIT>", ")", ")", "(", "clobber", "(", "reg", ":", "SI", "<NUM_LIT>", ")", ")"...
LLVM
SystemZ
CPP
stmt_completion
CPU
623,502
[ ")", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "return", "true", ";" ]
[ "if", "(", "auto", "*", "AL", "=", "dyn_cast", "<", "AtomicSDNode", ">", "(", "Op", ")", ")", "if", "(", "AL", "->", "getOpcode", "(", ")", "==", "ISD", "::", "ATOMIC_LOAD", ")", "return", "true", ";", "if", "(", "Subtarget", ".", "hasVectorEnhanceme...
GCC
i386
MD
program_repair
CPU
623,503
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "(", "clobber", "(", "reg", ":", "CC", "<NUM_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "...
LLVM
Cpu0
CPP
stmt_completion
CPU
623,504
[ "Idx", "]", ")", "<<", "(", "i", "*", "<NUM_LIT>", ")", ";" ]
[ "unsigned", "NumBytes", "=", "(", "getFixupKindInfo", "(", "Kind", ")", ".", "TargetSize", "+", "<NUM_LIT>", ")", "/", "<NUM_LIT>", ";", "unsigned", "FullSize", ";", "switch", "(", "(", "unsigned", ")", "Kind", ")", "{", "default", ":", "FullSize", "=", ...
LLVM
AArch64
CPP
stmt_completion
CPU
623,505
[ "InsertPts", ".", "end", "(", ")", ";" ]
[ "bool", "HasChanged", "=", "false", ";", "for", "(", "InsertionPointsPerFunc", "::", "iterator", "FctToInstPtsIt", "=", "InsPtsPerFunc", ".", "begin", "(", ")", ",", "EndIt", "=", "InsPtsPerFunc", ".", "end", "(", ")", ";", "FctToInstPtsIt", "!=", "EndIt", "...
LLVM
X86
CPP
next_suggestion
CPU
623,506
[ "}" ]
[ "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "Unrecognized callee operand type.", "<STR_LIT>", ")", ";", "case", "MachineOperand", "::", "MO_Immediate", ":", "if", "(", "CalleeMO", ".", "getImm", "(", ")", ")", "CalleeMCOp", "=", "MCOperand", "::", "creat...
LLVM
Hexagon
CPP
next_suggestion
DSP
623,507
[ "if", "(", "MI", "->", "getOperand", "(", "OpNo", ")", ".", "isImm", "(", ")", ")", "OS", "<<", "<STR_LIT>", "i", "<STR_LIT>", ";" ]
[ "printOperand", "(", "MI", ",", "OpNo", ",", "OS", ")", ";", "return", "false", ";", "case", "'", "L", "'", ":", "if", "(", "!", "MI", "->", "getOperand", "(", "OpNo", ")", ".", "isReg", "(", ")", "||", "OpNo", "+", "<NUM_LIT>", "==", "MI", "->...
LLVM
Mips
TD
next_suggestion
CPU
623,508
[ "let", "TSFlags", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "FormBits", ";" ]
[ "let", "Namespace", "=", "<STR_LIT>", ";", "let", "Size", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "Opcode", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Opcode", ";", "let", "OutOperandList", "=", "ou...
LLVM
AArch64
TD
stmt_completion
CPU
623,509
[ "=", "<NUM_LIT>", ";" ]
[ "class", "SUBP", "<", "bit", "setsFlags", ",", "string", "asm_instr", ",", "SDPatternOperator", "OpNode", ">", ":", "BaseTwoOperand", "<", "<NUM_LIT>", ",", "GPR64", ",", "asm_instr", ",", "OpNode", ",", "GPR64sp", ",", "GPR64sp", ">", "{", "let", "Inst", ...
LLVM
PowerPC
CPP
next_suggestion
CPU
623,510
[ "}" ]
[ "if", "(", "LS", "!=", "r", "-", "<NUM_LIT>", ")", "continue", ";", "uint64_t", "OnesMask", "=", "-", "(", "int64_t", ")", "(", "UINT64_C", "(", "<NUM_LIT>", ")", "<<", "(", "LS", "+", "<NUM_LIT>", ")", ")", ";", "uint64_t", "RImmWithOnes", "=", "RIm...
LLVM
AArch64
CPP
next_suggestion
CPU
623,511
[ "SDValue", "V", "=", "Op", ".", "getOperand", "(", "i", ")", ";" ]
[ "break", ";", "}", "uint64_t", "Val", "=", "N", "->", "getConstantOperandVal", "(", "<NUM_LIT>", ")", ";", "if", "(", "Val", "==", "<NUM_LIT>", "*", "i", ")", "{", "Even", "=", "true", ";", "continue", ";", "}", "if", "(", "Val", "-", "<NUM_LIT>", ...
GCC
m32c
MD
next_suggestion
MPU
623,512
[ "(", "match_test", "<STR_LIT>", ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "ior", "(", "and", "(", "match_code", "<STR_LIT>", ")" ]
LLVM
X86
TD
stmt_completion
CPU
623,513
[ ";" ]
[ "def", "ImmSExti64i32AsmOperand", ":", "ImmSExtAsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>" ]
LLVM
Alpha
CPP
next_suggestion
MPU
623,514
[ "O", "<<", "<STR_LIT>", "<unknown operand type: ", "<STR_LIT>", "<<", "MO", ".", "getType", "(", ")", "<<", "<STR_LIT>", ">", "<STR_LIT>", ";" ]
[ "case", "MachineOperand", "::", "MO_Immediate", ":", "llvm_unreachable", "(", "<STR_LIT>", "printOp() does not handle immediate values", "<STR_LIT>", ")", ";", "return", ";", "case", "MachineOperand", "::", "MO_MachineBasicBlock", ":", "O", "<<", "*", "MO", ".", "getM...
LLVM
X86
CPP
next_suggestion
CPU
623,515
[ "if", "(", "(", "VT", ".", "getSizeInBits", "(", ")", "==", "<NUM_LIT>", "&&", "NumElems", "!=", "<NUM_LIT>", ")", "||", "(", "VT", ".", "getSizeInBits", "(", ")", "==", "<NUM_LIT>", "&&", "NumElems", "!=", "<NUM_LIT>", ")", ")", "return", "false", ";"...
[ "if", "(", "!", "Subtarget", "->", "hasSSE3", "(", ")", ")", "return", "false", ";", "unsigned", "NumElems", "=", "VT", ".", "getVectorNumElements", "(", ")", ";" ]
LLVM
X86
CPP
stmt_completion
CPU
623,516
[ "getDataLayout", "(", ")", ";" ]
[ "if", "(", "MMXSrcOp", ".", "hasOneUse", "(", ")", "&&", "MMXSrcOp", ".", "getOpcode", "(", ")", "==", "ISD", "::", "BITCAST", "&&", "MMXSrcOp", ".", "getValueType", "(", ")", "==", "MVT", "::", "v1i64", "&&", "MMXSrcOp", ".", "getOperand", "(", "<NUM_...
GCC
nds32
MD
stmt_completion
CPU
623,517
[ ")" ]
[ "]", ")", "]", "<STR_LIT>", "{", "return", "nds32_output_stack_pop", "(", "operands", "[", "<NUM_LIT>", "]", ")", "}", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set", "(", "attr", "<STR_LIT>" ]
GCC
i386
CPP
stmt_completion
CPU
623,518
[ "<NUM_LIT>", ",", "_", "MM_FROUND_CUR_DIRECTION", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128h", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_fnmsub_sh", "(", "_", "_", "m128h", "_", "_", "W", ","...
GCC
i386
CPP
stmt_completion
CPU
623,519
[ "_", "A", ",", "_", "MM_FROUND_CUR_DIRECTION", ")", ";" ]
[ "return", "(", "_", "_", "m128h", ")", "_", "_", "builtin_ia32_vfcmulcsh_mask_round", "(", "(", "_", "_", "v8hf", ")", "_", "_", "B", ",", "(", "_", "_", "v8hf", ")", "_", "_", "C", ",", "_", "mm_setzero_ph", "(", ")", ",", "_" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
623,520
[ "MVT", "::", "i32", "||", "MemoryType", "==", "MVT", "::", "i64", ";" ]
[ "if", "(", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", "!=", "MVT", "::", "v1i128", ")", "return", "SDValue", "(", ")", ";", "SDValue", "Operand", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "if", "(", "Operand", ".", "getOpcode", ...
LLVM
Mips
CPP
next_suggestion
CPU
623,521
[ "if", "(", "(", "FirstBr", "==", "End", ")", "||", "(", "!", "FirstBr", "->", "isConditionalBranch", "(", ")", "&&", "!", "FirstBr", "->", "isUnconditionalBranch", "(", ")", ")", ")", "return", ";" ]
[ "if", "(", "(", "LastBr", "==", "End", ")", "||", "(", "!", "LastBr", "->", "isConditionalBranch", "(", ")", "&&", "!", "LastBr", "->", "isUnconditionalBranch", "(", ")", ")", ")", "return", ";", "ReverseIter", "FirstBr", "=", "getNonDebugInstr", "(", "s...
LLVM
ARM
CPP
next_suggestion
CPU
623,522
[ "case", "ARM", "::", "COPY_STRUCT_BYVAL_I32", ":" ]
[ "unsigned", "RHS2", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "BuildMI", "(", "BB", ",", "dl", ",", "TII", "->", "get", "(", "isThumb2", "?", "ARM", "::", "t2CMPrr", ":", "ARM", "::", "CMPrr", ")", ")", "....
LLVM
X86
CPP
next_suggestion
CPU
623,523
[ "SDValue", "One", "=", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "DL", ",", "WideVT", ")", ";" ]
[ "MVT", "WideVT", "=", "ExtVT", ";", "if", "(", "!", "ExtVT", ".", "is512BitVector", "(", ")", "&&", "!", "Subtarget", ".", "hasVLX", "(", ")", ")", "{", "NumElts", "*=", "<NUM_LIT>", "/", "ExtVT", ".", "getSizeInBits", "(", ")", ";", "InVT", "=", "...
GCC
arm
CPP
stmt_completion
CPU
623,524
[ ",", "arg", ".", "type", ")", ";" ]
[ "aapcs_layout_arg", "(", "pcum", ",", "arg", ".", "mode", ",", "arg", ".", "type", ",", "arg", ".", "named", ")", ";", "return", "pcum", "->", "aapcs_reg", ";", "}", "if", "(", "TARGET_IWMMXT_ABI", "&&", "arm_vector_mode_supported_p", "(", "arg", ".", "m...
LLVM
Hexagon
TD
stmt_completion
DSP
623,525
[ "[", "P0", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
GCC
ft32
CPP
next_suggestion
MPU
623,526
[ "}" ]
[ "if", "(", "REG_P", "(", "x", ")", "&&", "reg_ok_for_base_p", "(", "x", ",", "strict", ")", ")", "goto", "yes", ";", "if", "(", "GET_CODE", "(", "x", ")", "==", "SYMBOL_REF", "||", "GET_CODE", "(", "x", ")", "==", "LABEL_REF", "||", "CONST_INT_P", ...
LLVM
PowerPC
CPP
stmt_completion
CPU
623,527
[ "true", ";" ]
[ "if", "(", "IDVal", "==", "<STR_LIT>", ".llong", "<STR_LIT>", ")", "return", "ParseDirectiveWord", "(", "<NUM_LIT>", ",", "DirectiveID", ".", "getLoc", "(", ")", ")", ";", "if", "(", "IDVal", "==", "<STR_LIT>", ".tc", "<STR_LIT>", ")", "return", "ParseDirect...
LLVM
ARM
TD
program_repair
CPU
623,528
[ "<FIXS>", ":", "NLdSt", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "op11_8", ",", "<NUM_LIT>", ",", "(", "outs", ")", ",", "<FIXE>" ]
[ "class", "VST2LN", "bits", "<NUM_LIT>", ">", "op11_8", ",", "string", "OpcodeStr", ">", "<BUGS>", ":", "NLdSt", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "op11_8", ",", "<NUM_LIT>", ",", "(", "outs", ")", ",", "<BUGE>", "(", "ins", "addrmode6", ":", "$", "addr...
GCC
i386
MD
next_suggestion
CPU
623,529
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
rs6000
MD
stmt_completion
CPU
623,530
[ ")" ]
[ "(", "vec_duplicate", ":", "VSX_D", "(", "match_operand", ":", "<", "VS_scalar", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
LLVM
X86
CPP
next_suggestion
CPU
623,531
[ "}" ]
[ "static", "SDValue", "LowerVectorCTLZ", "(", "SDValue", "Op", ",", "const", "SDLoc", "&", "DL", ",", "const", "X86Subtarget", "&", "Subtarget", ",", "SelectionDAG", "&", "DAG", ")", "{", "MVT", "VT", "=", "Op", ".", "getSimpleValueType", "(", ")", ";", "...
GCC
i386
MD
next_suggestion
CPU
623,532
[ "operands", "[", "<NUM_LIT>", "]", "=", "gen_lowpart", "(", "DFmode", ",", "operands", "[", "<NUM_LIT>", "]", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "V2DF", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V2DF", "<NUM_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "vec_concat", ":", "V2DF",...
GCC
aarch64
MD
stmt_completion
CPU
623,533
[ "<NUM_LIT>", "<STR_LIT>", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "<", "VNARROW", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "<", "VNARROW", ">", "[", "(", "match_operand", ":", "<", "VNARROW", ">", "<NUM_LIT>", "<STR_L...
GCC
xtensa
MD
next_suggestion
MPU
623,534
[ "{" ]
[ "[", "(", "set", "(", "pc", ")", "(", "if_then_else", "(", "ne", "(", "reg", ":", "SI", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "label_ref", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "pc", ")", ...
GCC
alpha
MD
stmt_completion
MPU
623,535
[ "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "I48MODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "I48MODE", "(", "mult", ":", "I48MODE", "(", "match_operand", ":", "I48MODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand",...
GCC
arm
CPP
program_repair
CPU
623,536
[ "<FIXS>", "{", "if", "(", "do_pushes", ")", "push_minipool_fix", "(", "insn", ",", "address", ",", "recog_data", ".", "operand_loc", "[", "opno", "]", ",", "recog_data", ".", "operand_mode", "[", "opno", "]", ",", "op", ")", ";", "result", "=", "true", ...
[ "rtx", "op", "=", "recog_data", ".", "operand", "[", "opno", "]", ";", "if", "(", "CONSTANT_P", "(", "op", ")", ")", "<BUGS>", "push_minipool_fix", "(", "insn", ",", "address", ",", "recog_data", ".", "operand_loc", "[", "opno", "]", ",", "recog_data", ...
LLVM
ARM
CPP
stmt_completion
CPU
623,537
[ "getReg", "(", ")", ";" ]
[ "unsigned", "ARMBaseInstrInfo", "::", "isLoadFromStackSlot", "(", "const", "MachineInstr", "*", "MI", ",", "int", "&", "FrameIndex", ")", "const", "{", "switch", "(", "MI", "->", "getOpcode", "(", ")", ")", "{", "default", ":", "break", ";", "case", "ARM",...
GCC
visium
MD
stmt_completion
Virtual ISA
623,538
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "QHI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "minus", ":", "QHI", "(", "match_operand", ":", "QHI", "<NUM_LIT>" ]
GCC
i386
CPP
code_generation
CPU
623,539
[ "tree", "ix86_handle_shared_attribute", "(", "tree", "*", "node", ",", "tree", "name", ",", "tree", "args", "ATTRIBUTE_UNUSED", ",", "int", "flags", "ATTRIBUTE_UNUSED", ",", "bool", "*", "no_add_attrs", ")", "{", "if", "(", "TREE_CODE", "(", "*", "node", ")"...
[ "Handle", "a", "``", "shared", "''", "attribute", ";", "arguments", "as", "in", "struct", "attribute_spec.handler", "." ]
LLVM
Mips
TD
stmt_completion
CPU
623,540
[ ",", "MSA128WOpnd", ">", ",", "IsCommutable", ";" ]
[ "class", "FADD_W_DESC", ":", "MSA_3RF_DESC_BASE", "<", "<STR_LIT>", ",", "fadd" ]
LLVM
XCore
CPP
next_suggestion
MPU
623,541
[ "return", "std", "::", "vector", "<", "unsigned", ">", "(", ")", ";" ]
[ "return", "make_vector", "<", "unsigned", ">", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<ST...
LLVM
Hexagon
CPP
stmt_completion
DSP
623,542
[ ")", ")", ";" ]
[ "if", "(", "I", "->", "getOpcode", "(", ")", "==", "Hexagon", "::", "TFRI64_V4", "||", "I", "->", "getOpcode", "(", ")", "==", "Hexagon", "::", "A2_tfrsi", ")", "{", "const", "MachineOperand", "&", "Op", "=", "I", "->", "getOperand", "(", "<NUM_LIT>", ...
GCC
i386
MD
stmt_completion
CPU
623,543
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "not", "(", "ior", "(", "and", "(", "match_operand", ":", "V2SI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V4SF", ...
LLVM
ARM
TD
stmt_completion
CPU
623,544
[ "SDNPOptInGlue", ",", "SDNPVariadic", "]", ">", ";" ]
[ "def", "ARMtcret", ":", "SDNode", "<", "<STR_LIT>", ",", "SDT_ARMTCRET", ",", "[", "SDNPHasChain", "," ]
LLVM
Hexagon
TD
stmt_completion
DSP
623,545
[ "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-" ]
LLVM
AArch64
CPP
stmt_completion
CPU
623,546
[ ")", ";" ]
[ "return", "MVT", "::", "getIntegerVT", "(", "<NUM_LIT>" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
623,547
[ "false", ",", "<NUM_LIT>", ")", ";" ]
[ "SDValue", "SaveSP", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "LoadLinkSP", "=", "DAG", ".", "getLoad", "(", "PtrVT", ",", "dl", ",", "Chain", ",", "StackPtr", ",", "MachinePointerInfo", "(", ")", ",", "false", ",", "false", ...
LLVM
AArch64
CPP
next_suggestion
CPU
623,548
[ "}" ]
[ "if", "(", "EnableStPairSuppress", ")", "addPass", "(", "createAArch64StorePairSuppressPass", "(", ")", ")", ";", "addPass", "(", "createAArch64VectorByElementOptPass", "(", ")", ")", ";", "return", "true", ";" ]
GCC
rs6000
CPP
stmt_completion
CPU
623,549
[ "rs6000_machine", ")", ";" ]
[ "void", "emit_asm_machine", "(", "void", ")", "{", "fprintf", "(", "asm_out_file", ",", "<STR_LIT>", "\\t.machine %s\\n", "<STR_LIT>", "," ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
623,550
[ "{" ]
[ "assert", "(", "!", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getSubReg", "(", ")", ")", ";", "if", "(", "!", "TargetRegisterInfo", "::", "isVirtualRegister", "(", "SrcReg", ")", "||", "(", "!", "isLaneMaskReg", "(", "SrcReg", ")", "&&", "!...
GCC
arm
CPP
stmt_completion
CPU
623,551
[ "builtin_neon_vreinterpretv4hiv2sf", "(", "_", "_", "a", ")", ";" ]
[ "return", "(", "uint16x4_t", ")", "_", "_" ]
GCC
sh
CPP
program_repair
CPU
623,552
[ "<FIXS>", "*", "patp", "=", "gen_rtx_SET", "(", "dst", ",", "new", "src", ")", ";", "<FIXE>" ]
[ "new", "src", "=", "gen_rtx_LABEL_REF", "(", "VOIDmode", ",", "lab", ")", ";", "new", "src", "=", "gen_const_mem", "(", "mode", ",", "new", "src", ")", ";", "}", "<BUGS>", "*", "patp", "=", "gen_rtx_SET", "(", "VOIDmode", ",", "dst", ",", "new", "src...
LLVM
SystemZ
TD
next_suggestion
CPU
623,553
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "RI3", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "M1", ";", "bits", "<", "<NUM_LIT>", ">", "RI2", ";", "bits", "<", "<NUM_LIT>", ">", "RI3", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>",...
LLVM
X86
CPP
next_suggestion
CPU
623,554
[ "return", "getTargetShuffleNode", "(", "getSHUFPOpcode", "(", "VT", ")", ",", "dl", ",", "VT", ",", "V2", ",", "V1", ",", "X86", "::", "getShuffleSHUFImmediate", "(", "SVOp", ")", ",", "DAG", ")", ";" ]
[ "if", "(", "HasXMMInt", "&&", "NumElems", "==", "<NUM_LIT>", ")", "return", "getTargetShuffleNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "VT", ",", "V1", ",", "V2", ",", "DAG", ")", ";", "if", "(", "NumElems", "==", "<NUM_LIT>", ")", "i...
GCC
h8300
MD
stmt_completion
MPU
623,555
[ ")", ">", "=", "<NUM_LIT>", ")" ]
[ "{", "return", "(", "GET_CODE", "(", "op", ")", "=", "=", "CONST_INT", "&", "&", "abs", "(", "INTVAL", "(", "op", ")" ]
LLVM
Mips
CPP
stmt_completion
CPU
623,556
[ "Register class not handled!", "<STR_LIT>", ")", ";" ]
[ "else", "if", "(", "RC", "==", "Mips", "::", "FGR32RegisterClass", ")", "BuildMI", "(", "MBB", ",", "I", ",", "DL", ",", "get", "(", "Mips", "::", "SWC1", ")", ")", ".", "addReg", "(", "SrcReg", ",", "getKillRegState", "(", "isKill", ")", ")", ".",...
LLVM
PowerPC
TD
next_suggestion
CPU
623,557
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "BF", ";", "bits", "<", "<NUM_LIT>", ">", "RA", ";", "bits", "<", "<NUM_LIT>", ">", "RB", ";", "let", "Pattern", "=", "pattern", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "BF", ";" ]
GCC
alpha
CPP
program_repair
MPU
623,558
[ "<FIXS>", "if", "(", "!", "insn", "||", "!", "INSN_P", "(", "insn", ")", ")", "<FIXE>" ]
[ "next", ":", "insn", "=", "next_nonnote_insn", "(", "insn", ")", ";", "<BUGS>", "if", "(", "!", "insn", "||", "GET_RTX_CLASS", "(", "GET_CODE", "(", "insn", ")", ")", "!=", "'", "i", "'", ")", "<BUGE>", "goto", "done", ";" ]
LLVM
AArch64
CPP
program_repair
CPU
623,559
[ "<FIXS>", "void", "setArgumentStackToRestore", "(", "unsigned", "bytes", ")", "{", "ArgumentStackToRestore", "=", "bytes", ";", "}", "<FIXE>" ]
[ "void", "setBytesInStackArgArea", "(", "unsigned", "bytes", ")", "{", "BytesInStackArgArea", "=", "bytes", ";", "}", "unsigned", "getArgumentStackToRestore", "(", ")", "const", "{", "return", "ArgumentStackToRestore", ";", "}", "<BUGS>", "void", "setArgumentStackToRes...
LLVM
Hexagon
TD
stmt_completion
DSP
623,560
[ "<NUM_LIT>", ";" ]
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NU...
LLVM
Hexagon
TD
next_suggestion
DSP
623,561
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A4_cmpheq", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_85d5d03f", ",", "TypeS_3op", ">", ",", "Enc_c2b48e",...
LLVM
AMDGPU
CPP
next_suggestion
GPU
623,562
[ "}" ]
[ "if", "(", "IsFast", ")", "*", "IsFast", "=", "AlignedBy4", ";", "return", "AlignedBy4", ";", "}", "if", "(", "!", "Subtarget", "->", "hasUnalignedScratchAccess", "(", ")", "&&", "(", "AddrSpace", "==", "AMDGPUAS", "::", "PRIVATE_ADDRESS", "||", "AddrSpace",...
GCC
arm
MD
next_suggestion
CPU
623,563
[ "}", ")" ]
[ "{", "emit_insn", "(", "gen_subv", "<", "mode", ">", "<NUM_LIT>", "(", "operands", "[", "<NUM_LIT>", "]", ",", "const0_rtx", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", ")", "DONE" ]
GCC
tilepro
MD
next_suggestion
VLIW
623,564
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "plus", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>",...
GCC
i386
CPP
stmt_completion
CPU
623,565
[ "op1", ",", "op2", ")", ";" ]
[ "if", "(", "!", "insn_data", "[", "d", "->", "icode", "]", ".", "operand", "[", "<NUM_LIT>", "]", ".", "predicate", "(", "op0", ",", "modev2", ")", ")", "op0", "=", "copy_to_mode_reg", "(", "modev2", ",", "op0", ")", ";", "if", "(", "(", "optimize"...
LLVM
MBlaze
CPP
stmt_completion
MPU
623,566
[ ")", ";" ]
[ "return", "MBlazeRegisterInfo", "::", "getSpecialRegisterFromNumbering", "(", "insn", "&", "<NUM_LIT>" ]
GCC
sparc
CPP
program_repair
CPU
623,567
[ "<FIXS>", "enum", "machine_mode", "mode", "ATTRIBUTE_UNUSED", ";", "<FIXE>" ]
[ "inteq_or_neq", "(", "op", ",", "mode", ")", "rtx", "op", ";", "<BUGS>", "enum", "machine_mode", "mode", ";", "<BUGE>", "{", "return", "(", "GET_CODE", "(", "op", ")", "==", "EQ", "||", "GET_CODE", "(", "op", ")", "==", "NE", ")", ";", "}" ]
LLVM
AMDGPU
CPP
program_repair
GPU
623,568
[ "<FIXS>", "assert", "(", "!", "isAssumed", "(", "IMPLICIT_ARG_PTR", ")", "&&", "<STR_LIT>", "hostcall needs implicitarg_ptr", "<STR_LIT>", ")", ";", "<FIXE>" ]
[ "}", "if", "(", "funcRetrievesHostcallPtr", "(", "A", ")", ")", "{", "<BUGS>", "removeAssumedBits", "(", "IMPLICIT_ARG_PTR", ")", ";", "<BUGE>", "removeAssumedBits", "(", "HOSTCALL_PTR", ")", ";", "}", "return", "getAssumed", "(", ")", "!=", "OrigAssumed", "?"...
GCC
sh
MD
program_repair
CPU
623,569
[ "<FIXS>", "plus_constant", "(", "Pmode", ",", "stack_pointer_rtx", ",", "-", "<NUM_LIT>", ")", ")", "<FIXE>" ]
[ "if", "(", "TARGET_SH5", "&", "&", "true_regnum", "(", "operands", "[", "<NUM_LIT>", "]", ")", "<NUM_LIT>", ")", "{", "emit_move_insn", "(", "stack_pointer_rtx", ",", "<BUGS>", "plus_constant", "(", "stack_pointer_rtx", ",", "-", "<NUM_LIT>", ")", ")", "<BUGE>...
LLVM
ARM
CPP
next_suggestion
CPU
623,570
[ "return", "(", "Val", "==", "std", "::", "numeric_limits", "<", "int32_t", ">", "::", "min", "(", ")", ")", "||", "(", "Val", ">", "-", "<NUM_LIT>", "&&", "Val", "<", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "const", "auto", "*", "CE", "=", "dyn_cast", "<", "MCConstantExpr", ">", "(", "Memory", ".", "OffsetImm", ")", ")", "{", "int64_t", "Val", "=", "CE", "->", "getValue", "(", ")", ";" ]
GCC
i386
CPP
stmt_completion
CPU
623,571
[ ")", ",", "(", "_", "_", "mmask16", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "_", "_", "m512i", ")", "_", "_", "builtin_ia32_psrad512_mask", "(", "(", "_", "_", "v16si", ")", "_", "_", "A", ",", "(", "_", "_", "v4si", ")", "_", "_", "B", ",", "(", "_", "_", "v16si", ")", "_", "mm512_undefined_epi32", "(" ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
623,572
[ "let", "immOpNum", "=", "<NUM_LIT>", ";" ]
[ "let", "SrcA", "=", "src", ";", "let", "OperandType", "=", "optype", ";", "let", "Switches", "=", "sw", ";", "let", "VectorPred", "=", "!", "eq", "(", "!", "cast", "<", "string", ">", "(", "Pred", ")", ",", "<STR_LIT>", ")", ";", "let", "PredAddres...
LLVM
X86
CPP
stmt_completion
CPU
623,573
[ "Mul2", ",", "LowMask", ")", ";" ]
[ "SDValue", "Lo0", "=", "extract128BitVector", "(", "Op0", ",", "<NUM_LIT>", ",", "DAG", ",", "dl", ")", ";", "SDValue", "Lo1", "=", "extract128BitVector", "(", "Op1", ",", "<NUM_LIT>", ",", "DAG", ",", "dl", ")", ";", "SDValue", "Hi0", "=", "extract128Bi...
LLVM
Mips
CPP
next_suggestion
CPU
623,574
[ "}" ]
[ "static", "bool", "CompareMBBNumbers", "(", "const", "MachineBasicBlock", "*", "LHS", ",", "const", "MachineBasicBlock", "*", "RHS", ")", "{", "return", "LHS", "->", "getNumber", "(", ")", "<", "RHS", "->", "getNumber", "(", ")", ";" ]
GCC
nios2
MD
next_suggestion
MPU
623,575
[ "(", "mem", ":", "SI", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", ")" ]
[ "[", "(", "match_parallel", "<NUM_LIT>", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(...
LLVM
BPF
CPP
next_suggestion
Virtual ISA
623,576
[ "}" ]
[ "if", "(", "IsCompleted", ")", "return", ";", "IsCompleted", "=", "true", ";", "BTFType", ".", "NameOff", "=", "BDebug", ".", "addString", "(", "ETy", "->", "getName", "(", ")", ")", ";", "DINodeArray", "Elements", "=", "ETy", "->", "getElements", "(", ...
LLVM
AArch64
TD
program_repair
CPU
623,577
[ "<FIXS>", "(", "sub", "<NUM_LIT>", ",", "(", "mul", "(", "i64", "(", "sext", "GPR32", ":", "$", "Rn", ")", ")", ",", "(", "sext", "GPR32", ":", "$", "Rm", ")", ")", ")", ">", ";", "<FIXE>", "<FIXS>", "(", "sub", "<NUM_LIT>", ",", "(", "mul", ...
[ "defm", ":", "A64I_dp3_3operand", "<STR_LIT>", ",", "SMADDLxwwx", ",", "XZR", ",", "(", "mul", "(", "i64", "(", "sext", "GPR32", ":", "$", "Rn", ")", ")", ",", "(", "sext", "GPR32", ":", "$", "Rm", ")", ")", ">", ";", "defm", ":", "A64I_dp3_3operan...
LLVM
ARM
TD
stmt_completion
CPU
623,578
[ ",", "pattern", ">", "{" ]
[ "def", "th", ":", "MVE_VSHLL_by_lane_width", "<", "iname", "#", "<STR_LIT>", ",", "suffix", ",", "sz", ",", "U", ",", "ops" ]
LLVM
ARM
CPP
program_repair
CPU
623,579
[ "<FIXS>", "if", "(", "getOptLevel", "(", ")", "!=", "CodeGenOpt", "::", "None", ")", "{", "<FIXE>", "<FIXS>", "if", "(", "EnableARMLoadStoreOpt", ")", "addPass", "(", "createARMLoadStoreOptimizationPass", "(", "true", ")", ")", ";", "if", "(", "!", "DisableA...
[ "}", "void", "ARMPassConfig", "::", "addPreRegAlloc", "(", ")", "{", "<BUGS>", "if", "(", "getOptLevel", "(", ")", "!=", "CodeGenOpt", "::", "None", ")", "addPass", "(", "createARMLoadStoreOptimizationPass", "(", "true", ")", ")", ";", "if", "(", "getOptLeve...
LLVM
AArch64
CPP
code_generation
CPU
623,580
[ "void", "AArch64TargetLowering", "::", "finalizeLowering", "(", "MachineFunction", "&", "MF", ")", "const", "{", "MachineFrameInfo", "&", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "if", "(", "MFI", ".", "hasStackProtectorIndex", "(", ")", ")", "{...
[ "Execute", "target", "specific", "actions", "to", "finalize", "target", "lowering", "." ]
GCC
epiphany
MD
stmt_completion
MPU
623,581
[ ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
i386
MD
stmt_completion
CPU
623,582
[ "<STR_LIT>", ")" ]
[ "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
623,583
[ "}" ]
[ "bool", "parseFuncName", "(", "StringRef", "&", "MangledName", ")", "{", "return", "Impl", "->", "parseFuncName", "(", "MangledName", ")", ";" ]
LLVM
AMDGPU
CPP
code_generation
GPU
623,584
[ "bool", "SIInsertWaitcnts", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "ST", "=", "&", "MF", ".", "getSubtarget", "<", "GCNSubtarget", ">", "(", ")", ";", "TII", "=", "ST", "->", "getInstrInfo", "(", ")", ";", "TRI", "=", ...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
LLVM
AArch64
TD
next_suggestion
CPU
623,585
[ "let", "mayStore", "=", "<NUM_LIT>", ";" ]
[ "class", "TMBaseSystemI", "<", "bit", "L", ",", "bits", "<", "<NUM_LIT>", ">", "CRm", ",", "bits", "<", "<NUM_LIT>", ">", "op2", ",", "dag", "oops", ",", "dag", "iops", ",", "string", "asm", ",", "string", "operands", ",", "list", "<", "dag", ">", ...
GCC
i386
CPP
next_suggestion
CPU
623,586
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m64", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_srl_pi32", "(", "_", "_", "m64", "_", "_", "m", ",", "...
LLVM
AMDGPU
CPP
next_suggestion
GPU
623,587
[ "MI", ".", "eraseFromParent", "(", ")", ";" ]
[ "++", "OpOffset", ";", "}", "else", "{", "VIndex", "=", "B", ".", "buildConstant", "(", "LLT", "::", "scalar", "(", "<NUM_LIT>", ")", ",", "<NUM_LIT>", ")", ".", "getReg", "(", "<NUM_LIT>", ")", ";", "}", "Register", "VOffset", "=", "MI", ".", "getOp...
LLVM
X86
CPP
stmt_completion
CPU
623,588
[ ")", ")", ";" ]
[ "static", "SDValue", "PromoteMaskArithmetic", "(", "SDNode", "*", "N", ",", "SelectionDAG", "&", "DAG", ",", "const", "X86Subtarget", "&", "Subtarget", ")", "{", "EVT", "VT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "assert", "(", "VT", ...
LLVM
X86
CPP
stmt_completion
CPU
623,589
[ ";" ]
[ "if", "(", "(", "isOneConstant", "(", "Op1", ")", "||", "isNullConstant", "(", "Op1", ")", ")", "&&", "(", "CC", "==", "ISD", "::", "SETEQ", "||", "CC", "==", "ISD", "::", "SETNE", ")", ")", "{", "if", "(", "Op0", ".", "getOpcode", "(", ")", "=...
GCC
arm
MD
next_suggestion
CPU
623,590
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
X86
CPP
code_generation
CPU
623,591
[ "unsigned", "X86TargetLowering", "::", "getAddressSpace", "(", ")", "const", "{", "if", "(", "Subtarget", ".", "is64Bit", "(", ")", ")", "return", "(", "getTargetMachine", "(", ")", ".", "getCodeModel", "(", ")", "==", "CodeModel", "::", "Kernel", ")", "?"...
[ "Return", "the", "address", "space", "of", "the", "Pointer", "type", "." ]
LLVM
X86
CPP
code_generation
CPU
623,592
[ "void", "X86WinAllocaExpander", "::", "lower", "(", "MachineInstr", "*", "MI", ",", "Lowering", "L", ")", "{", "DebugLoc", "DL", "=", "MI", "->", "getDebugLoc", "(", ")", ";", "MachineBasicBlock", "*", "MBB", "=", "MI", "->", "getParent", "(", ")", ";", ...
[ "The", "instruction", "is", "lowered", "." ]
GCC
arm
MD
stmt_completion
CPU
623,593
[ "<STR_LIT>", ")" ]
[ "(", "ior", ":", "SI", "(", "match_op_dup", "<NUM_LIT>", "[", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", "]", ")", "(", "match_op_dup", "<NUM_LIT>", "[", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", "...
LLVM
Mips
TD
stmt_completion
CPU
623,594
[ "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "class", "FSQRT_D_ENC", ":", "MSA_2RF_FMT", "<", "<NUM_LIT>", "," ]
LLVM
ARM64
TD
next_suggestion
CPU
623,595
[ "let", "imm", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "Wrri", ":", "BaseExtractImm", "<", "GPR32", ",", "imm0_31", ",", "asm", ",", "[", "(", "set", "GPR32", ":", "$", "Rd", ",", "(", "ARM64Extr", "GPR32", ":", "$", "Rn", ",", "GPR32", ":", "$", "Rm", ",", "imm0_31", ":", "$", "imm", ")", "...
LLVM
Hexagon
TD
stmt_completion
DSP
623,596
[ "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM...
GCC
i386
CPP
code_generation
CPU
623,597
[ "bool", "ix86_expand_int_vcond", "(", "rtx", "operands", "[", "]", ")", "{", "machine_mode", "data_mode", "=", "GET_MODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", ";", "machine_mode", "mode", "=", "GET_MODE", "(", "operands", "[", "<NUM_LIT>", "]", ")",...
[ "Expand", "a", "signed", "integral", "vector", "conditional", "move", "." ]
LLVM
R600
CPP
next_suggestion
GPU
623,598
[ "}" ]
[ "const", "char", "*", "getPassName", "(", ")", "const", "{", "return", "<STR_LIT>", "R600 Eliminate Symbolic Operand", "<STR_LIT>", ";" ]
LLVM
ARM
TD
stmt_completion
CPU
623,599
[ ",", "Sched", "<", "[", "WriteVLD2", "]", ">", ";" ]
[ "def", "VLD4LNd16Pseudo", ":", "VLDQQLNPseudo", "<", "IIC_VLD4ln", ">" ]