Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | X86 | CPP | next_suggestion | CPU | 623,400 | [
"ISD",
"::",
"CondCode",
"CC",
"=",
"cast",
"<",
"CondCodeSDNode",
">",
"(",
"Cond",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
"->",
"get",
"(",
")",
";"
] | [
"if",
"(",
"(",
"OpVT",
".",
"is128BitVector",
"(",
")",
"||",
"OpVT",
".",
"is256BitVector",
"(",
")",
")",
"&&",
"(",
"OpVT",
".",
"getVectorElementType",
"(",
")",
"==",
"MVT",
"::",
"i8",
"||",
"OpVT",
".",
"getVectorElementType",
"(",
")",
"==",
... |
LLVM | ARM | CPP | stmt_completion | CPU | 623,401 | [
"NumLDRD2LDR",
";"
] | [
"unsigned",
"PredReg",
"=",
"<NUM_LIT>",
";",
"<STR_LIT>",
"::",
"<STR_LIT>",
"Pred",
"=",
"getInstrPredicate",
"(",
"*",
"MI",
",",
"PredReg",
")",
";",
"if",
"(",
"OddRegNum",
">",
"EvenRegNum",
"&&",
"OffImm",
"==",
"<NUM_LIT>",
")",
"{",
"unsigned",
"N... |
LLVM | Hexagon | TD | next_suggestion | DSP | 623,402 | [
"let",
"isFP",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"F2_conv_d2df",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rss32",
")",
",",
"<STR_LIT>",
",",
"tc_3a867367",
",",
"TypeS_2op",
">",
",",
"Enc_b9c5fb",
"{",
"let",
"Inst",
"{",... |
LLVM | SPIRV | CPP | program_repair | Virtual ISA | 623,403 | [
"<FIXS>",
"static",
"void",
"buildUMulWithOverflowFunc",
"(",
"Function",
"*",
"UMulFunc",
")",
"{",
"<FIXE>",
"<FIXS>",
"BasicBlock",
"*",
"EntryBB",
"=",
"BasicBlock",
"::",
"Create",
"(",
"UMulFunc",
"->",
"getParent",
"(",
")",
"->",
"getContext",
"(",
")"... | [
"FSHIntrinsic",
"->",
"setCalledFunction",
"(",
"FSHFunc",
")",
";",
"}",
"<BUGS>",
"static",
"void",
"buildUMulWithOverflowFunc",
"(",
"Module",
"*",
"M",
",",
"Function",
"*",
"UMulFunc",
")",
"{",
"<BUGE>",
"if",
"(",
"!",
"UMulFunc",
"->",
"empty",
"(",
... |
GCC | i386 | CPP | next_suggestion | CPU | 623,404 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"void",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_storel_epi64",
"(",
"_",
"_",
"m128i_u",
"*",
"_",
"_",
"P",
",",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 623,405 | [
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"... |
GCC | arm | MD | stmt_completion | CPU | 623,406 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 623,407 | [
"Chain",
";"
] | [
"assert",
"(",
"RegVT",
"==",
"Ins",
"[",
"i",
"]",
".",
"VT",
"&&",
"<STR_LIT>",
"incorrect register location selected",
"<STR_LIT>",
")",
";",
"break",
";",
"}",
"InVals",
".",
"push_back",
"(",
"ArgValue",
")",
";",
"}",
"else",
"{",
"assert",
"(",
"V... |
LLVM | Sparc | CPP | program_repair | CPU | 623,408 | [
"<FIXS>",
"const",
"std",
"::",
"vector",
"bool",
">",
"&",
"IsColorUsedArr",
")",
"const",
"<FIXE>",
"<FIXS>",
"#",
"ifndef",
"NDEBUG",
"<FIXE>"
] | [
"void",
"SparcFloatRegClass",
"::",
"colorIGNode",
"(",
"IGNode",
"*",
"Node",
",",
"<BUGS>",
"std",
"::",
"vector",
"bool",
">",
"&",
"IsColorUsedArr",
")",
"const",
"<BUGE>",
"{",
"LiveRange",
"*",
"LR",
"=",
"Node",
"->",
"getParentLR",
"(",
")",
";",
... |
GCC | rx | MD | stmt_completion | CPU | 623,409 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"register_modes",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"register_modes",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"{",
"return",
"rx_gen_move_template",
"(",
"o... |
LLVM | MSP430 | CPP | next_suggestion | MPU | 623,410 | [
"}"
] | [
"BlockOffsets",
".",
"resize",
"(",
"MF",
"->",
"getNumBlockIDs",
"(",
")",
")",
";",
"unsigned",
"TotalSize",
"=",
"BlockOffsets",
"[",
"Begin",
"->",
"getNumber",
"(",
")",
"]",
";",
"for",
"(",
"auto",
"&",
"MBB",
":",
"make_range",
"(",
"Begin",
",... |
LLVM | X86 | CPP | stmt_completion | CPU | 623,411 | [
"V2",
",",
"Mask",
",",
"Zeroable",
",",
"Subtarget",
",",
"DAG",
")",
")",
"return",
"Shift",
";"
] | [
"if",
"(",
"NumV2Inputs",
"==",
"<NUM_LIT>",
")",
"{",
"if",
"(",
"SDValue",
"Broadcast",
"=",
"lowerShuffleAsBroadcast",
"(",
"DL",
",",
"MVT",
"::",
"v8i16",
",",
"V1",
",",
"V2",
",",
"Mask",
",",
"Subtarget",
",",
"DAG",
")",
")",
"return",
"Broadc... |
LLVM | Mips | CPP | stmt_completion | CPU | 623,412 | [
"==",
"R1",
".",
"Sym",
";"
] | [
"static",
"bool",
"HasSameSymbol",
"(",
"const",
"RelEntry",
"&",
"R0",
",",
"const",
"RelEntry",
"&",
"R1",
")",
"{",
"return",
"R0",
".",
"Sym"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 623,413 | [
"(",
"j2",
"<<",
"<NUM_LIT>",
")",
"|",
"lo",
";"
] | [
"static",
"Relocator",
"::",
"DWord",
"helper_thumb32_cond_branch_lower",
"(",
"Relocator",
"::",
"DWord",
"pLower16",
",",
"Relocator",
"::",
"DWord",
"pOffset",
")",
"{",
"uint32_t",
"j2",
"=",
"(",
"pOffset",
"&",
"<NUM_LIT>",
"U",
")",
">>",
"<NUM_LIT>",
"... |
GCC | aarch64 | CPP | stmt_completion | CPU | 623,414 | [
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"}",
")",
";"
] | [
"return",
"_",
"_",
"builtin_shuffle",
"(",
"_",
"_",
"a",
",",
"_",
"_",
"b",
",",
"(",
"uint16x8_t",
")",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
... |
GCC | ia64 | MD | next_suggestion | CPU | 623,415 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"and",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 623,416 | [
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] | [
"return",
"(",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
">",
"<NUM_LIT>",
")",
"&",
"&",
"(",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
"<",
"<NUM_LIT>",
")",
";",
"}",
"]",
">",
"{",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";"
] |
GCC | i386 | CPP | next_suggestion | CPU | 623,417 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512bh",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_mask_cvtne2ps_pbh",
"(",
"_",
"_",
"m512bh",
"_",
"_",... |
GCC | aarch64 | CPP | stmt_completion | CPU | 623,418 | [
"x",
";"
] | [
"if",
"(",
"GET_MODE_SIZE",
"(",
"mode",
")",
"==",
"<NUM_LIT>",
")",
"return",
"NULL_RTX",
";",
"offs",
"=",
"low",
"%",
"GET_MODE_SIZE",
"(",
"mode",
")",
";",
"if",
"(",
"offs",
"!=",
"<NUM_LIT>",
")",
"{",
"if",
"(",
"aarch64_uimm12_shift",
"(",
"h... |
LLVM | ARM | TD | next_suggestion | CPU | 623,419 | [
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] | [
"def",
"_register",
":",
"NLdSt",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"op7_4",
",",
"(",
"outs",
"GPR",
":",
"$",
"wb",
")",
",",
"(",
"ins",
"AddrMode",
":",
"$",
"Rn",
",",
"rGPR",
":",
"$",
"Rm",
",",
"VecListOneD",
":",
... |
GCC | spu | CPP | program_repair | MPU | 623,420 | [
"<FIXS>",
"if",
"(",
"!",
"crtl",
"->",
"is_leaf",
")",
"<FIXE>"
] | [
"}",
"}",
"<BUGS>",
"if",
"(",
"!",
"current_function_is_leaf",
")",
"<BUGE>",
"frame_emit_load",
"(",
"LINK_REGISTER_REGNUM",
",",
"sp_reg",
",",
"<NUM_LIT>",
")",
";",
"if",
"(",
"!",
"sibcall_p",
")"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 623,421 | [
";"
] | [
"Relocator",
"::",
"DWord",
"A",
"=",
"pReloc",
".",
"target",
"(",
")",
"+",
"pReloc",
".",
"addend",
"(",
")",
";",
"Relocator",
"::",
"Address",
"P",
"=",
"pReloc",
".",
"place",
"(",
")",
";",
"pReloc",
".",
"target",
"(",
")",
"=",
"PLT_S",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 623,422 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"AbsoluteSet",
";",
"let",
"accessSize",
"=",
"WordAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"isExtended",
"=",
"<NUM_LIT>",
";",
"le... |
LLVM | Alpha | CPP | stmt_completion | MPU | 623,423 | [
"::",
"i64",
")",
";"
] | [
"}",
"else",
"{",
"int",
"FI",
"=",
"MFI",
"->",
"CreateFixedObject",
"(",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"*",
"(",
"ArgNo",
"-",
"<NUM_LIT>",
")",
",",
"true",
")",
";",
"SDValue",
"FIN",
"=",
"DAG",
".",
"getFrameIndex",
"(",
"FI",
",",
"MVT",
"::"... |
GCC | mn10300 | MD | next_suggestion | MPU | 623,424 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"reg",
":",
"CC_FLOAT",
"CC_REG",
")",
"(",
"compare",
":",
"CC_FLOAT",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"... |
GCC | rs6000 | CPP | next_suggestion | CPU | 623,425 | [
"cum",
"->",
"intoffset",
"=",
"-",
"<NUM_LIT>",
";"
] | [
"static",
"void",
"rs6000_darwin64_record_arg_advance_flush",
"(",
"CUMULATIVE_ARGS",
"*",
"cum",
",",
"HOST_WIDE_INT",
"bitpos",
",",
"int",
"final",
")",
"{",
"unsigned",
"int",
"startbit",
",",
"endbit",
";",
"int",
"intregs",
",",
"intoffset",
";",
"machine_mo... |
LLVM | Hexagon | TD | stmt_completion | DSP | 623,426 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"=",
"[",
"USR_OVF",
"]",
... |
GCC | i386 | CPP | next_suggestion | CPU | 623,427 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"void",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_mask_i32scatter_epi64",
"(",
"void",
"*",
"_",
"_",
"addr",
",",
"... |
GCC | rs6000 | MD | next_suggestion | CPU | 623,428 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"unspec",
":",
"V2SI",
"[",
"(",
"match_operand",
":",
"V2SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"V2SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"reg",
":",
"V2SI",
"SPE_ACC_REGNO",
")",
"]",
"<NUM_LIT>",
")... |
LLVM | Hexagon | TD | next_suggestion | DSP | 623,429 | [
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"PostInc",
";",
"let",
"accessSize",
"=",
"DoubleWordAccess",
";"
] |
GCC | pa | CPP | code_generation | CPU | 623,430 | [
"const",
"char",
"*",
"pa_output_dbra",
"(",
"rtx",
"*",
"operands",
",",
"rtx_insn",
"*",
"insn",
",",
"int",
"which_alternative",
")",
"{",
"int",
"length",
"=",
"get_attr_length",
"(",
"insn",
")",
";",
"if",
"(",
"branch_to_delay_slot_p",
"(",
"insn",
... | [
"Return",
"the",
"output",
"template",
"for",
"emitting",
"a",
"dbra",
"type",
"insn",
".",
"Note",
"it",
"may",
"perform",
"some",
"output",
"operations",
"on",
"its",
"own",
"before",
"returning",
"the",
"final",
"output",
"string",
"."
] |
GCC | visium | CPP | code_generation | Virtual ISA | 623,431 | [
"static",
"inline",
"bool",
"current_function_has_lr_slot",
"(",
"void",
")",
"{",
"return",
"current_frame_info",
".",
"lr_slot",
"!=",
"<NUM_LIT>",
";",
"}"
] | [
"Accessor",
"for",
"current_frame_info.lr_slot",
"."
] |
LLVM | Patmos | CPP | program_repair | VLIW | 623,432 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"auto",
"is_long",
"=",
"false",
";",
"auto",
"may_second_slot",
"=",
"false",
";",
"if",
"(",
"enable_dual_issue",
")",
"{",
"auto",
"may_second_slot_extra",
"=",
"std",
"::",
"get",
"<NUM_LIT>",
">",
"(",
"*",
"enable_dual_issue... | [
"auto",
"update_read_writes",
"=",
"[",
"&",
"]",
"(",
"std",
"::",
"shared_ptr",
"Node",
">",
"node",
")",
"{",
"auto",
"*",
"instr",
"=",
"&",
"(",
"*",
"std",
"::",
"next",
"(",
"instr_begin",
",",
"node",
"->",
"idx",
")",
")",
";",
"for",
"(... |
LLVM | GBZ80 | CPP | next_suggestion | MPU | 623,433 | [
"unsigned",
"RetOpc",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";"
] | [
"SDValue",
"GBZ80TargetLowering",
"::",
"LowerReturn",
"(",
"SDValue",
"Chain",
",",
"CallingConv",
"::",
"ID",
"CallConv",
",",
"bool",
"isVarArg",
",",
"const",
"SmallVectorImpl",
"<",
"ISD",
"::",
"OutputArg",
">",
"&",
"Outs",
",",
"const",
"SmallVectorImpl"... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 623,434 | [
"else",
"{"
] | [
"NumConstantLanes",
"++",
";",
"}",
"else",
"if",
"(",
"CanSwizzle",
")",
"{",
"auto",
"SwizzleSrcs",
"=",
"GetSwizzleSrcs",
"(",
"I",
",",
"Lane",
")",
";",
"if",
"(",
"SwizzleSrcs",
".",
"first",
")",
"AddCount",
"(",
"SwizzleCounts",
",",
"SwizzleSrcs",... |
LLVM | Hexagon | TD | stmt_completion | DSP | 623,435 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 623,436 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"=",
"[",
"USR_OVF",
"]",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 623,437 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"isRestrictNoSlot1Store",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"=",
"[",
"PC",
"]",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isTaken",
"=",
"Inst",... |
GCC | rs6000 | CPP | program_repair | CPU | 623,438 | [
"<FIXS>",
"#",
"if",
"HOST_BITS_PER_WIDE_INT",
"==",
"<NUM_LIT>",
"<FIXE>"
] | [
"if",
"(",
"(",
"(",
"low",
">>=",
"<NUM_LIT>",
")",
"&",
"<NUM_LIT>",
")",
"!=",
"last_bit_value",
")",
"last_bit_value",
"^=",
"<NUM_LIT>",
",",
"transitions",
"++",
";",
"<BUGS>",
"#",
"if",
"HOST_BITS_PER_INT",
"==",
"<NUM_LIT>",
"<BUGE>",
"if",
"(",
"... |
GCC | rs6000 | MD | stmt_completion | CPU | 623,439 | [
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")"
] | [
"(",
"compare",
":",
"CCFP",
"(",
"match_operand",
":",
"TF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"TF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"match_scratch",
":",
"DF",
"<NUM_LIT>",
"<S... |
LLVM | ARM | TD | next_suggestion | CPU | 623,440 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"count_zeroes",
";"
] | [
"class",
"MVE_VCLSCLZ",
"<",
"string",
"iname",
",",
"string",
"suffix",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"size",
",",
"bit",
"count_zeroes",
",",
"list",
"<",
"dag",
">",
"pattern",
"=",
"[",
"]",
">",
":",
"MVEIntSingleSrc",
"<",
"iname",
",",
"su... |
LLVM | Z80old | CPP | stmt_completion | MPU | 623,441 | [
")",
";"
] | [
"CCAssignFn",
"*",
"Z80oldTargetLowering",
"::",
"getRetCCAssignFn",
"(",
"CallingConv",
"::",
"ID",
"CallConv",
")",
"const",
"{",
"switch",
"(",
"CallConv",
")",
"{",
"default",
":",
"llvm_unreachable",
"(",
"<STR_LIT>",
"Unsupported calling convention!",
"<STR_LIT>... |
LLVM | Hexagon | TD | next_suggestion | DSP | 623,442 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"J4_tstbit0_tp0_jump_t",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"GeneralSubRegs",
":",
"$",
"Rs16",
",",
"b30_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_2332b92e",
",",
"TypeCJ",
">",
",",
"Enc_ad1c74",
"{",
"let",
"In... |
GCC | c4x | CPP | next_suggestion | DSP | 623,443 | [
"return",
"<NUM_LIT>",
";"
] | [
"rtx",
"op1",
"=",
"XEXP",
"(",
"op",
",",
"<NUM_LIT>",
")",
";",
"if",
"(",
"(",
"REG_P",
"(",
"op0",
")",
"&&",
"(",
"!",
"reload_completed",
"||",
"IS_GROUP1_REG",
"(",
"op0",
")",
")",
")",
"||",
"(",
"REG_P",
"(",
"op1",
")",
"&&",
"(",
"!... |
GCC | sparc | MD | stmt_completion | CPU | 623,444 | [
")",
"]",
")"
] | [
"(",
"define_delay",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"[",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"nil",
")",
"(",
"nil"
] |
LLVM | Lanai | CPP | code_generation | CPU | 623,445 | [
"unsigned",
"LanaiTargetLowering",
"::",
"getRegisterByName",
"(",
"const",
"char",
"*",
"RegName",
",",
"EVT",
"VT",
",",
"SelectionDAG",
"&",
"DAG",
")",
"const",
"{",
"unsigned",
"Reg",
"=",
"StringSwitch",
"<",
"unsigned",
">",
"(",
"RegName",
")",
".",
... | [
"Return",
"the",
"register",
"ID",
"of",
"the",
"name",
"passed",
"in",
"."
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 623,446 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rd32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Ii",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Mu2",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 623,447 | [
"{"
] | [
"MachineFunction",
"*",
"MF",
"=",
"MBB",
".",
"getParent",
"(",
")",
";",
"MachineRegisterInfo",
"&",
"MRI",
"=",
"MF",
"->",
"getRegInfo",
"(",
")",
";",
"Register",
"Dst",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",... |
LLVM | ARM64 | TD | stmt_completion | CPU | 623,448 | [
"Rd",
";"
] | [
"class",
"BaseSIMDCmpTwoScalar",
"<",
"bit",
"U",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"size",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"opcode",
",",
"RegisterClass",
"regtype",
",",
"string",
"asm",
">",
":",
"I",
"<",
"(",
"outs",
"regtype",
":",
"$",
"Rd... |
GCC | mmix | CPP | next_suggestion | CPU | 623,449 | [
"}"
] | [
"}",
"fputs",
"(",
"<STR_LIT>",
"\\tWYDE\\t",
"<STR_LIT>",
",",
"asm_out_file",
")",
";",
"mmix_print_operand",
"(",
"asm_out_file",
",",
"x",
",",
"'",
"W",
"'",
")",
";",
"fputc",
"(",
"'",
"\\n",
"'",
",",
"asm_out_file",
")",
";",
"return",
"true",
... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 623,450 | [
"initializeLDTLSCleanupPass",
"(",
"*",
"PR",
")",
";"
] | [
"initializeAArch64ExpandPseudoPass",
"(",
"*",
"PR",
")",
";",
"initializeAArch64LoadStoreOptPass",
"(",
"*",
"PR",
")",
";",
"initializeAArch64SIMDInstrOptPass",
"(",
"*",
"PR",
")",
";",
"initializeAArch64PreLegalizerCombinerPass",
"(",
"*",
"PR",
")",
";",
"initial... |
LLVM | X86 | CPP | code_generation | CPU | 623,451 | [
"bool",
"X86InstrInfo",
"::",
"findCommutedOpIndices",
"(",
"MachineInstr",
"&",
"MI",
",",
"unsigned",
"&",
"SrcOpIdx1",
",",
"unsigned",
"&",
"SrcOpIdx2",
")",
"const",
"{",
"const",
"MCInstrDesc",
"&",
"Desc",
"=",
"MI",
".",
"getDesc",
"(",
")",
";",
"... | [
"Returns",
"true",
"iff",
"the",
"routine",
"could",
"find",
"two",
"commutable",
"operands",
"in",
"the",
"given",
"machine",
"instruction",
"."
] |
GCC | bfin | CPP | stmt_completion | DSP | 623,452 | [
"++",
")",
"{"
] | [
"int",
"i",
";",
"if",
"(",
"link_size",
">",
"<NUM_LIT>",
")",
"link_size",
"=",
"<NUM_LIT>",
";",
"insn",
"=",
"emit_insn",
"(",
"gen_link",
"(",
"GEN_INT",
"(",
"-",
"<NUM_LIT>",
"-",
"link_size",
")",
")",
")",
";",
"RTX_FRAME_RELATED_P",
"(",
"insn"... |
GCC | m68k | CPP | program_repair | MPU | 623,453 | [
"<FIXS>",
"if",
"(",
"m68k_save_reg",
"(",
"regno",
")",
")",
"<FIXE>"
] | [
"if",
"(",
"TARGET_68881",
")",
"{",
"for",
"(",
"regno",
"=",
"<NUM_LIT>",
";",
"regno",
"<NUM_LIT>",
";",
"regno",
"++",
")",
"<BUGS>",
"if",
"(",
"regs_ever_live",
"[",
"regno",
"]",
"&&",
"!",
"call_used_regs",
"[",
"regno",
"]",
")",
"<BUGE>",
"{"... |
LLVM | X86 | CPP | code_generation | CPU | 623,454 | [
"void",
"X86FrameLowering",
"::",
"emitSPUpdate",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"&",
"MBBI",
",",
"const",
"DebugLoc",
"&",
"DL",
",",
"int64_t",
"NumBytes",
",",
"bool",
"InEpilogue",
")",
"const",
"{",
"boo... | [
"Emit",
"a",
"series",
"of",
"instructions",
"to",
"increment",
"/",
"decrement",
"the",
"stack",
"pointer",
"by",
"a",
"constant",
"value",
"."
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 623,455 | [
",",
"MCB",
",",
"MCI",
")",
";"
] | [
"if",
"(",
"isConstExtended",
"(",
"MCII",
",",
"MCI",
")",
"||",
"MustExtend",
")",
"addConstExtender",
"(",
"Context",
",",
"MCII"
] |
GCC | frv | MD | next_suggestion | VLIW | 623,456 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"[",
"(",
"cond_exec",
"(",
"match_operator",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
"(",
"set",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
... |
LLVM | XCore | CPP | next_suggestion | MPU | 623,457 | [
"}"
] | [
"SDValue",
"Res",
";",
"if",
"(",
"CP",
"->",
"isMachineConstantPoolEntry",
"(",
")",
")",
"{",
"Res",
"=",
"DAG",
".",
"getTargetConstantPool",
"(",
"CP",
"->",
"getMachineCPVal",
"(",
")",
",",
"PtrVT",
",",
"CP",
"->",
"getAlignment",
"(",
")",
")",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 623,458 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P0",
"]",
";",
"let",
"Defs",
"=",
"[",
"P0",
",",
"PC",
"]",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isTaken",
"=",
"Ins... |
LLVM | Mips | CPP | stmt_completion | CPU | 623,459 | [
"+",
"Size",
";"
] | [
"unsigned",
"postOffset",
"(",
"unsigned",
"LogAlign",
"=",
"<NUM_LIT>",
")",
"const",
"{",
"unsigned",
"PO",
"=",
"Offset"
] |
LLVM | XCore | CPP | next_suggestion | MPU | 623,460 | [
"}"
] | [
"AscizDirective",
"=",
"<STR_LIT>",
".asciiz",
"<STR_LIT>",
";",
"HiddenVisibilityAttr",
"=",
"MCSA_Invalid",
";",
"HiddenDeclarationVisibilityAttr",
"=",
"MCSA_Invalid",
";",
"ProtectedVisibilityAttr",
"=",
"MCSA_Invalid",
";",
"HasLEB128",
"=",
"true",
";"
] |
LLVM | ARM64 | TD | next_suggestion | CPU | 623,461 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rd",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"... |
LLVM | X86 | CPP | next_suggestion | CPU | 623,462 | [
"case",
"XOP9_MAP",
":"
] | [
"decision",
"=",
"&",
"ONEBYTE_SYM",
";",
"break",
";",
"case",
"TWOBYTE",
":",
"decision",
"=",
"&",
"TWOBYTE_SYM",
";",
"break",
";",
"case",
"THREEBYTE_38",
":",
"decision",
"=",
"&",
"THREEBYTE38_SYM",
";",
"break",
";",
"case",
"THREEBYTE_3A",
":",
"d... |
GCC | aarch64 | CPP | next_suggestion | CPU | 623,463 | [
"}"
] | [
"static",
"inline",
"bool",
"aarch64_can_use_per_function_literal_pools_p",
"(",
"void",
")",
"{",
"return",
"(",
"aarch64_pcrelative_literal_loads",
"||",
"aarch64_cmodel",
"==",
"AARCH64_CMODEL_LARGE",
")",
";"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 623,464 | [
"addPass",
"(",
"createCheriRangeChecker",
"(",
")",
")",
";"
] | [
"void",
"MipsPassConfig",
"::",
"addIRPasses",
"(",
")",
"{",
"TargetPassConfig",
"::",
"addIRPasses",
"(",
")",
";",
"addPass",
"(",
"createAtomicExpandPass",
"(",
")",
")",
";",
"if",
"(",
"getMipsSubtarget",
"(",
")",
".",
"os16",
"(",
")",
")",
"addPas... |
GCC | mep | MD | next_suggestion | CPU | 623,465 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"<NUM_LIT>",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 623,466 | [
"}"
] | [
"def",
"simm7s16",
":",
"Operand",
"<",
"i32",
">",
"{",
"let",
"ParserMatchClass",
"=",
"SImm7s16Operand",
";",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";"
] |
GCC | frv | MD | next_suggestion | VLIW | 623,467 | [
"UNSPEC_ADDSS",
")",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"SI",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>... |
LLVM | PowerPC | TD | program_repair | CPU | 623,468 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"def",
":",
"InstRW",
"[",
"P9_DIV_5C",
",",
"IP_EXECE_1C",
",",
"IP_EXECO_1C",
",",
"DISP_EVEN_1C",
"]",
",",
"<FIXE>",
"<FIXS>",
"<FIXE>",
"<FIXS>",
"def",
":",
"InstRW",
"[",
"P9_DIV_12C",
",",
"IP_EXECE_1C",
",",
"IP_EXECO_1C"... | [
")",
">",
";",
"<BUGS>",
"<BUGE>",
"<BUGS>",
"def",
":",
"InstRW",
"[",
"P9_DIV_5C",
",",
"IP_EXECE_1C",
",",
"IP_EXECO_1C",
",",
"DISP_1C",
",",
"DISP_1C",
",",
"DISP_1C",
"]",
",",
"<BUGE>",
"(",
"instrs",
"(",
"instregex",
"<STR_LIT>",
")",
",",
"(",
... |
LLVM | PowerPC | CPP | program_repair | CPU | 623,469 | [
"<FIXS>",
"BuildMI",
"(",
"BB",
",",
"dl",
",",
"TII",
"->",
"get",
"(",
"PPC",
"::",
"RLWINM",
")",
",",
"Shift1Reg",
")",
".",
"addReg",
"(",
"Ptr1Reg",
",",
"<NUM_LIT>",
",",
"is64bit",
"?",
"PPC",
"::",
"sub_32",
":",
"<NUM_LIT>",
")",
"<FIXE>",
... | [
"}",
"else",
"{",
"Ptr1Reg",
"=",
"ptrB",
";",
"}",
"<BUGS>",
"BuildMI",
"(",
"BB",
",",
"dl",
",",
"TII",
"->",
"get",
"(",
"PPC",
"::",
"RLWINM",
")",
",",
"Shift1Reg",
")",
".",
"addReg",
"(",
"Ptr1Reg",
")",
"<BUGE>",
".",
"addImm",
"(",
"<NU... |
GCC | i386 | CPP | stmt_completion | CPU | 623,470 | [
":"
] | [
"enum",
"reg_class",
"ix86_insn_index_reg_class",
"(",
"rtx_insn",
"*",
"insn",
")",
"{",
"switch",
"(",
"ix86_memory_address_reg_class",
"(",
"insn",
")",
")",
"{",
"case",
"ADDR_GPR8",
":",
"return",
"LEGACY_INDEX_REGS",
";",
"case",
"ADDR_GPR16",
":",
"return",... |
GCC | iq2000 | CPP | code_generation | CPU | 623,471 | [
"int",
"iq2000_can_use_return_insn",
"(",
"void",
")",
"{",
"if",
"(",
"!",
"reload_completed",
")",
"return",
"<NUM_LIT>",
";",
"if",
"(",
"regs_ever_live",
"[",
"<NUM_LIT>",
"]",
"||",
"profile_flag",
")",
"return",
"<NUM_LIT>",
";",
"if",
"(",
"cfun",
"->... | [
"Return",
"nonzero",
"if",
"this",
"function",
"is",
"known",
"to",
"have",
"a",
"null",
"epilogue",
".",
"This",
"allows",
"the",
"optimizer",
"to",
"omit",
"jumps",
"to",
"jumps",
"if",
"no",
"stack",
"was",
"created",
"."
] |
GCC | i386 | CPP | stmt_completion | CPU | 623,472 | [
"mmask16",
")",
"_",
"_",
"U",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m512i",
")",
"_",
"_",
"builtin_ia32_compresssi512_mask",
"(",
"(",
"_",
"_",
"v16si",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v16si",
")",
"_",
"_",
"W",
",",
"(",
"_",
"_"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 623,473 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"type",
";",
"let",
"Inst",
"{",
... |
GCC | nds32 | CPP | next_suggestion | CPU | 623,474 | [
"emit_move_insn",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"src",
")",
";"
] | [
"void",
"nds32_expand_pic_move",
"(",
"rtx",
"*",
"operands",
")",
"{",
"rtx",
"src",
";",
"src",
"=",
"nds32_legitimize_pic_address",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
";"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 623,475 | [
"}"
] | [
"N",
"->",
"getMask",
"(",
"M",
")",
";",
"return",
"::",
"isPSHUFHWMask",
"(",
"M",
",",
"N",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
")",
";"
] |
GCC | i386 | CPP | stmt_completion | CPU | 623,476 | [
"SP_REG",
")",
"code",
"=",
"'",
"q",
"'",
";"
] | [
"scale",
"=",
"parts",
".",
"scale",
";",
"if",
"(",
"ADDR_SPACE_GENERIC_P",
"(",
"as",
")",
")",
"as",
"=",
"parts",
".",
"seg",
";",
"else",
"gcc_assert",
"(",
"ADDR_SPACE_GENERIC_P",
"(",
"parts",
".",
"seg",
")",
")",
";",
"if",
"(",
"!",
"ADDR_S... |
LLVM | X86 | TD | program_repair | CPU | 623,477 | [
"<FIXS>",
"Sched",
"[",
"sched",
",",
"ReadDefault",
",",
"ReadInt2Fpu",
"]",
">",
";",
"<FIXE>"
] | [
"let",
"hasSideEffects",
"=",
"<NUM_LIT>",
",",
"Predicates",
"=",
"[",
"UseAVX",
"]",
"in",
"{",
"def",
"rr",
":",
"SI",
"opc",
",",
"MRMSrcReg",
",",
"(",
"outs",
"DstRC",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"DstRC",
":",
"$",
"src1",
",",
"... |
LLVM | AArch64 | TD | next_suggestion | CPU | 623,478 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Pn",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"sz8_64",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",... |
GCC | arm | CPP | next_suggestion | CPU | 623,479 | [
"}"
] | [
"_",
"_",
"arm_vqdmladhq_m_s8",
"(",
"int8x16_t",
"_",
"_",
"inactive",
",",
"int8x16_t",
"_",
"_",
"a",
",",
"int8x16_t",
"_",
"_",
"b",
",",
"mve_pred16_t",
"_",
"_",
"p",
")",
"{",
"return",
"_",
"_",
"builtin_mve_vqdmladhq_m_sv16qi",
"(",
"_",
"_",
... |
LLVM | ARM | TD | stmt_completion | CPU | 623,480 | [
"Vec",
"MQPR",
":",
"$",
"Qm",
")",
",",
"(",
"i32",
"rGPR",
":",
"$",
"val",
")",
")",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"VTI",
".",
"DblVec",
"(",
"int_arm_mve_vqdmull",
"(",
"VTI",
".",
"Vec",
"MQPR",
":",
"$",
"Qm",
")",
",",
"(",
"VTI",
".",
"Vec",
"(",
"ARMvdup",
"rGPR",
":",
"$",
"val",
")",
")",
",",
"(",
"i32",
"T",
")",
")"... |
LLVM | SystemZ | CPP | stmt_completion | CPU | 623,481 | [
"Chain",
")",
";"
] | [
"uint64_t",
"Bytes",
"=",
"CSize",
"->",
"getZExtValue",
"(",
")",
";",
"assert",
"(",
"Bytes",
">",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Caller should have handled 0-size case",
"<STR_LIT>",
")",
";",
"SDValue",
"CCReg",
"=",
"emitCLC",
"(",
"DAG",
",",
"DL",
","... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 623,482 | [
"EndCf",
"=",
"Intrinsic",
"::",
"getDeclaration",
"(",
"&",
"M",
",",
"Intrinsic",
"::",
"amdgcn_end_cf",
",",
"{",
"IntMask",
"}",
")",
";"
] | [
"LLVMContext",
"&",
"Context",
"=",
"M",
".",
"getContext",
"(",
")",
";",
"Void",
"=",
"Type",
"::",
"getVoidTy",
"(",
"Context",
")",
";",
"Boolean",
"=",
"Type",
"::",
"getInt1Ty",
"(",
"Context",
")",
";",
"IntMask",
"=",
"ST",
".",
"isWave32",
"... |
GCC | m32c | CPP | next_suggestion | MPU | 623,483 | [
"if",
"(",
"TARGET_A16",
")",
"emit_insn",
"(",
"gen_pophi_16",
"(",
"gen_rtx_REG",
"(",
"HImode",
",",
"FP_REGNO",
")",
")",
")",
";"
] | [
"if",
"(",
"popm_count",
">",
"<NUM_LIT>",
")",
"m32c_pushm_popm",
"(",
"PP_popm",
")",
";",
"if",
"(",
"cfun",
"->",
"machine",
"->",
"is_interrupt",
")",
"{",
"machine_mode",
"spmode",
"=",
"TARGET_A16",
"?",
"HImode",
":",
"PSImode",
";",
"if",
"(",
"... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 623,484 | [
"}"
] | [
"switch",
"(",
"MI",
".",
"getOpcode",
"(",
")",
")",
"{",
"default",
":",
"return",
"false",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
... |
LLVM | AVR | TD | stmt_completion | MPU | 623,485 | [
"FamilyAVR5",
",",
"ELFArchAVR5",
">",
";"
] | [
"def",
":",
"Device",
"<",
"<STR_LIT>",
","
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 623,486 | [
"(",
"<NUM_LIT>",
")",
";"
] | [
"if",
"(",
"!",
"isUInt",
"<",
"<NUM_LIT>",
">",
"(",
"Fold",
".",
"ImmToFold",
")",
")",
"{",
"if",
"(",
"!",
"(",
"Fold",
".",
"ImmToFold",
"&",
"<NUM_LIT>",
")",
")",
"{",
"Mod",
".",
"setImm",
"(",
"Mod",
".",
"getImm",
"(",
")",
"|",
"<STR... |
GCC | tilegx | MD | next_suggestion | VLIW | 623,487 | [
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"IVMODE",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"not",
":",
"IVMODE",
"(",
"match_operand",
":",
"IVMODE",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | HSAIL | CPP | next_suggestion | Virtual ISA | 623,488 | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":"
] | [
"return",
"HSAIL",
"::",
"rd_imgf_1da_f32",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"HSAIL",
"::",
"rd_imgf_1da_s32",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"HSAIL",
"::",
"rd_imgf_2d_f32",
";",
"case",
"<STR_LIT>",
"::",... |
LLVM | ARM | TD | next_suggestion | CPU | 623,489 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"MVE_VMVN",
":",
"MVE_bit_arith",
"<",
"(",
"outs",
"MQPR",
":",
"$",
"Qd",
")",
",",
"(",
"ins",
"MQPR",
":",
"$",
"Qm",
")",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
">",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>",
... |
GCC | rx | MD | next_suggestion | CPU | 623,490 | [
"<STR_LIT>"
] | [
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
"<STR_LIT>"
] |
LLVM | MSP430 | CPP | next_suggestion | MPU | 623,491 | [
"SDValue",
"Result",
"=",
"DAG",
".",
"getTargetBlockAddress",
"(",
"BA",
",",
"PtrVT",
")",
";"
] | [
"auto",
"PtrVT",
"=",
"getPointerTy",
"(",
"DAG",
".",
"getDataLayout",
"(",
")",
")",
";",
"const",
"BlockAddress",
"*",
"BA",
"=",
"cast",
"<",
"BlockAddressSDNode",
">",
"(",
"Op",
")",
"->",
"getBlockAddress",
"(",
")",
";"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 623,492 | [
"{"
] | [
"AddDefaultPred",
"(",
"BuildMI",
"(",
"MBB",
",",
"I",
",",
"DL",
",",
"get",
"(",
"ARM",
"::",
"VMOVS",
")",
",",
"DestReg",
")",
".",
"addReg",
"(",
"SrcReg",
")",
")",
";",
"}",
"else",
"if",
"(",
"DestRC",
"==",
"ARM",
"::",
"DPRRegisterClass"... |
LLVM | X86 | TD | stmt_completion | CPU | 623,493 | [
"extloadf32",
"addr",
":",
"$",
"src",
")",
")",
"]",
">",
",",
"XS",
",",
"Requires",
"<",
"[",
"UseSSE2",
",",
"OptForSize",
"]",
">",
",",
"Sched",
"<",
"[",
"WriteCvtSS2SD",
".",
"Folded",
"]",
">",
";"
] | [
"def",
"CVTSS2SDrm",
":",
"I",
"<",
"<NUM_LIT>",
",",
"MRMSrcMem",
",",
"(",
"outs",
"FR64",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"f32mem",
":",
"$",
"src",
")",
",",
"<STR_LIT>",
",",
"[",
"(",
"set",
"FR64",
":",
"$",
"dst",
",",
"("
] |
GCC | mips | MD | next_suggestion | CPU | 623,494 | [
"(",
"const_int",
"<NUM_LIT>",
")"
] | [
"(",
"set_attr",
"<STR_LIT>",
"\t",
"<STR_LIT>",
")",
"(",
"set_attr_alternative",
"<STR_LIT>",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"if_then_else",
"(",
"match_operand",
":",
"VOID",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | s390 | MD | stmt_completion | MPU | 623,495 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 623,496 | [
"let",
"accessSize",
"=",
"HalfWordAccess",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"PostInc",
";"
] |
GCC | alpha | CPP | stmt_completion | MPU | 623,497 | [
")",
";"
] | [
"const",
"unsigned",
"HOST_WIDE_INT",
"SWCR_STATUS_MASK",
"=",
"(",
"<NUM_LIT>",
"UL",
"<<",
"<NUM_LIT>",
")",
";",
"tree",
"fenv_var",
",",
"get_fpscr",
",",
"set_fpscr",
",",
"mask",
",",
"ld_fenv",
",",
"masked_fenv",
";",
"tree",
"new",
"_",
"fenv_var",
... |
GCC | sparc | MD | next_suggestion | CPU | 623,498 | [
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"]"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"set",
"(",
"reg",
":",
"CC",
"CC_REG",
")",
"(",
"compare",
":",
"CC",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | Mips | CPP | code_generation | CPU | 623,499 | [
"unsigned",
"MipsSEInstrInfo",
"::",
"loadImmediate",
"(",
"int64_t",
"Imm",
",",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"II",
",",
"const",
"DebugLoc",
"&",
"DL",
",",
"unsigned",
"*",
"NewImm",
")",
"const",
"{",
"MipsAn... | [
"Emit",
"a",
"series",
"of",
"instructions",
"to",
"load",
"an",
"immediate",
"."
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.