Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
AMDGPU
CPP
stmt_completion
GPU
623,300
[ ",", "TRI", ")", ";" ]
[ "if", "(", "UnusedLowVGPR", "&&", "(", "TRI", "->", "getHWRegIndex", "(", "UnusedLowVGPR", ")", "<", "TRI", "->", "getHWRegIndex", "(", "VGPRForAGPRCopy", ")", ")", ")", "{", "FuncInfo", "->", "setVGPRForAGPRCopy", "(", "UnusedLowVGPR", ")", ";", "MRI", ".",...
GCC
i386
MD
next_suggestion
CPU
623,301
[ "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]" ]
[ "(", "compare", "(", "and", ":", "SWI124", "(", "match_operand", ":", "SWI124", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SWI124", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
nds32
MD
stmt_completion
CPU
623,302
[ "match_code", "<STR_LIT>", ")" ]
[ "<STR_LIT>", "(", "and", "(" ]
LLVM
AArch64
CPP
next_suggestion
CPU
623,303
[ "SDValue", "Op0", "=", "DAG", ".", "getNode", "(", "ISD", "::", "BITCAST", ",", "dl", ",", "ByteVT", ",", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ";" ]
[ "if", "(", "VT", ".", "getSizeInBits", "(", ")", ".", "getKnownMinValue", "(", ")", "!=", "<STR_LIT>", "::", "<STR_LIT>", ")", "return", "SDValue", "(", ")", ";", "unsigned", "ElemSize", "=", "VT", ".", "getVectorElementType", "(", ")", ".", "getSizeInBits...
GCC
mips
MD
next_suggestion
CPU
623,304
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
vms
CPP
next_suggestion
Virtual ISA
623,305
[ "}" ]
[ "strcpy", "(", "filename_buff", ",", "filespec", ")", ";", "decc", "$", "to_vms", "(", "filespec", ",", "translate_unix", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "strcpy", "(", "new", "_", "host_filespec", ",", "filename_buff", ")", ";", "return", "n...
LLVM
ARM
CPP
next_suggestion
CPU
623,306
[ "}" ]
[ "BuildMI", "(", "*", "MBB", ",", "MI", ",", "dl", ",", "TII", "->", "get", "(", "ARM", "::", "tLDRpci", ")", ",", "NewVReg1", ")", ".", "addConstantPoolIndex", "(", "CPI", ")", ".", "addMemOperand", "(", "CPMMO", ")", ".", "add", "(", "predOps", "(...
LLVM
AArch64
CPP
code_generation
CPU
623,307
[ "outliner", "::", "OutlinedFunction", "AArch64InstrInfo", "::", "getOutliningCandidateInfo", "(", "std", "::", "vector", "<", "outliner", "::", "Candidate", ">", "&", "RepeatedSequenceLocs", ")", "const", "{", "unsigned", "SequenceSize", "=", "std", "::", "accumulat...
[ "Returns", "a", "outliner", ":", ":OutlinedFunction", "struct", "containing", "target-specific", "information", "for", "a", "set", "of", "outlining", "candidates", "." ]
GCC
i386
CPP
next_suggestion
CPU
623,308
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_mask_roundscale_sd", "(", "_", "_", "m128d", "_", "_", "...
GCC
i386
CPP
stmt_completion
CPU
623,309
[ "m128", "_", "_", "B", ",", "_", "_", "m128", "_", "_", "C", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_nmsub_ps", "(", "_", "_", "m128", "_", "_", "A", ",", ...
GCC
arm
CPP
program_repair
CPU
623,310
[ "<FIXS>", "ARM_FUSE_NOTHING", ",", "-", "<NUM_LIT>", "<FIXE>" ]
[ "false", ",", "false", ",", "false", ",", "<NUM_LIT>", ",", "<BUGS>", "ARM_FUSE_NOTHING", "<BUGE>", "}", ";" ]
GCC
nios2
MD
stmt_completion
MPU
623,311
[ "<NUM_LIT>", ")", "(", "const_int", "-", "<NUM_LIT>", ")", ")", ")" ]
[ "[", "(", "match_parallel", "<NUM_LIT>", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "-", "<NUM_LIT>", ")", ")", ")...
LLVM
AArch64
TD
stmt_completion
CPU
623,312
[ "v16i8", "(", "Neon_cmpz", "(", "v16i8", "VPR128", ":", "$", "Rn", ")", ",", "(", "i32", "imm", ":", "$", "Imm", ")", ",", "CC", ")", ")", ")", "]", ",", "NoItinerary", ">", ";" ]
[ "def", "_16B", ":", "NeonI_2VMisc", "<", "<NUM_LIT>", ",", "u", ",", "<NUM_LIT>", ",", "opcode", ",", "(", "outs", "VPR128", ":", "$", "Rd", ")", ",", "(", "ins", "VPR128", ":", "$", "Rn", ",", "neon_uimm0", ":", "$", "Imm", ")", ",", "asmop", "#...
LLVM
CellSPU
CPP
code_generation
MPU
623,313
[ "void", "SPUFrameLowering", "::", "determineFrameLayout", "(", "MachineFunction", "&", "MF", ")", "const", "{", "MachineFrameInfo", "*", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "unsigned", "FrameSize", "=", "MFI", "->", "getStackSize", "(", ")", ...
[ "Determine", "the", "frame", "layout", "but", "do", "not", "update", "the", "machine", "function", "." ]
LLVM
Hexagon
CPP
stmt_completion
DSP
623,314
[ "&", "Range", ")", "{" ]
[ "void", "add", "(", "const", "IndexRange" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
623,315
[ "::", "max", "(", ")", ")", ";" ]
[ "assert", "(", "!", "SU", "->", "isBoundaryNode", "(", ")", ")", ";", "assert", "(", "NumPreds", "[", "SU", "->", "NodeNum", "]", "!=", "std", "::", "numeric_limits", "<", "unsigned", ">" ]
LLVM
SPIRV
CPP
program_repair
Virtual ISA
623,316
[ "<FIXS>", "MIB", ".", "addUse", "(", "buildConstantIntReg32", "(", "DL", ".", "getTypeStoreSize", "(", "PType", ")", ",", "MIRBuilder", ",", "GR", ")", ")", ";", "<FIXE>", "<FIXS>", "MIB", ".", "addUse", "(", "buildConstantIntReg32", "(", "DL", ".", "getPr...
[ "Type", "*", "PType", "=", "const_cast", "Type", "*", ">", "(", "getBlockStructType", "(", "BlockLiteralReg", ",", "MRI", ")", ")", ";", "<BUGS>", "MIB", ".", "addUse", "(", "buildConstantIntReg", "(", "DL", ".", "getTypeStoreSize", "(", "PType", ")", ",",...
GCC
rs6000
CPP
program_repair
CPU
623,317
[ "<FIXS>", "rtx", "mem", ";", "<FIXE>", "<FIXS>", "mem", "=", "gen_frame_mem_offset", "(", "reg_mode", ",", "frame_reg_rtx", ",", "info", "->", "ehrd_offset", "+", "sp_offset", "+", "reg_size", "*", "(", "int", ")", "i", ")", ";", "<FIXE>" ]
[ "for", "(", "i", "=", "<NUM_LIT>", ";", ";", "++", "i", ")", "{", "<BUGS>", "rtx", "addr", ",", "mem", ";", "<BUGE>", "regno", "=", "EH_RETURN_DATA_REGNO", "(", "i", ")", ";", "if", "(", "regno", "==", "INVALID_REGNUM", ")", "break", ";", "<BUGS>", ...
GCC
frv
MD
next_suggestion
VLIW
623,318
[ "(", "set", "(", "match_dup", "<NUM_LIT>", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "high", ":", "SI", "(", "const", ":", "SI", "(", "unspec", ":", "SI", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>",...
GCC
m68k
MD
next_suggestion
MPU
623,319
[ "<STR_LIT>", ")" ]
[ "(", "set", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>" ]
GCC
nds32
MD
next_suggestion
CPU
623,320
[ "const", "char", "*", "pats", "[", "]", "=", "{", "<STR_LIT>", "," ]
[ "(", "vec_select", ":", "HI", "(", "match_operand", ":", "V2HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "parallel", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", ")", ")", "(", "vec_duplicate", ":", "...
LLVM
Hexagon
CPP
stmt_completion
DSP
623,321
[ "R", ".", "Sub", ")", ";" ]
[ "if", "(", "isReg", "(", ")", ")", "{", "OS", "<<", "PrintReg", "(", "Contents", ".", "R", ".", "Reg", ",", "TRI", ",", "Contents", "." ]
LLVM
AArch64
CPP
next_suggestion
CPU
623,322
[ "if", "(", "Imm", "!=", "<NUM_LIT>", "ULL", "<<", "(", "ShtAmt", "-", "<NUM_LIT>", ")", ")", "return", "false", ";" ]
[ "if", "(", "N", ".", "getOpcode", "(", ")", "!=", "<STR_LIT>", "::", "<STR_LIT>", ")", "return", "false", ";", "SDValue", "Op", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "EVT", "VT", "=", "Op", ".", "getValueType", "(", ")", ";", "u...
LLVM
AMDGPU
TD
stmt_completion
GPU
623,323
[ ",", "(", "as_i16imm", "$", "offset", ")", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "SIds_ordered_count", "i32", ":", "$", "value", ",", "i16", ":", "$", "offset", ")", ",", "(", "DS_ORDERED_COUNT", "$", "value" ]
LLVM
SystemZ
TD
next_suggestion
CPU
623,324
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "field", "bits", "<", "<NUM_LIT>", ">", "SoftFail", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "R1", ";", "bits", "<", "<NUM_LIT>", ">", "BD2", ";", "bits", "<", "<NUM_LIT>", ">", "V3", ";", "bits", "<", "<NUM_LIT>", ">", "M4", ";", "let",...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
623,325
[ "Loop", "->", "Inner", "=", "Inner", ";" ]
[ "if", "(", "!", "contains", "(", "InnerBlocks", ",", "Curr", ")", ")", "{", "InnerBlocks", ".", "insert", "(", "Curr", ")", ";", "Blocks", ".", "remove", "(", "Curr", ")", ";", "for", "(", "const", "auto", "&", "iter", ":", "Curr", "->", "BranchesI...
LLVM
ARM
CPP
code_generation
CPU
623,326
[ "bool", "ARMTargetLowering", "::", "canCombineStoreAndExtract", "(", "Type", "*", "VectorTy", ",", "Value", "*", "Idx", ",", "unsigned", "&", "Cost", ")", "const", "{", "if", "(", "!", "Subtarget", "->", "hasNEON", "(", ")", ")", "return", "false", ";", ...
[ "Return", "true", "if", "the", "target", "can", "combine", "store", "(", "extractelement", "VectorTy", ",", "Idx", ")", "." ]
LLVM
SystemZ
TD
next_suggestion
CPU
623,327
[ "}" ]
[ "let", "TSFlags", "{", "<NUM_LIT>", "}", "=", "Has20BitOffset", ";", "let", "TSFlags", "{", "<NUM_LIT>", "}", "=", "HasIndex", ";", "let", "TSFlags", "{", "<NUM_LIT>", "}", "=", "Is128Bit", ";", "let", "TSFlags", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ...
LLVM
AArch64
CPP
stmt_completion
CPU
623,328
[ "*", "this", ",", "M", ")", ";" ]
[ "return", "make_unique", "<", "AArch64DCModule", ">", "(" ]
LLVM
AArch64
TD
stmt_completion
CPU
623,329
[ "void", ")", "Imm", ";", "return", "true", ";", "}", "]", ">", "{" ]
[ "def", "neon_uimm8", ":", "Operand", "<", "i32", ">", ",", "ImmLeaf", "<", "i32", ",", "[", "{", "(" ]
GCC
i386
CPP
code_generation
CPU
623,330
[ "bool", "ix86_expand_strlen", "(", "rtx", "out", ",", "rtx", "src", ",", "rtx", "eoschar", ",", "rtx", "align", ")", "{", "if", "(", "TARGET_UNROLL_STRLEN", "&&", "TARGET_INLINE_ALL_STRINGOPS", "&&", "eoschar", "==", "const0_rtx", "&&", "optimize", ">", "<NUM_...
[ "Expand", "strlen", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
623,331
[ "let", "Uses", "=", "[", "GOSP", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
LLVM
PowerPC
CPP
next_suggestion
CPU
623,332
[ "case", "Match_MnemonicFail", ":", "{" ]
[ "bool", "PPCAsmParser", "::", "MatchAndEmitInstruction", "(", "SMLoc", "IDLoc", ",", "unsigned", "&", "Opcode", ",", "OperandVector", "&", "Operands", ",", "MCStreamer", "&", "Out", ",", "uint64_t", "&", "ErrorInfo", ",", "bool", "MatchingInlineAsm", ")", "{", ...
GCC
i386
CPP
stmt_completion
CPU
623,333
[ "m256i", "_", "_", "A", ",", "_", "_", "m256i", "_", "_", "B", ",", "_", "_", "m256i", "_", "_", "C", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m256i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_shldv_epi16", "(", "_", "_" ]
LLVM
AArch64
TD
stmt_completion
CPU
623,334
[ ",", "sub_32", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "i64", "i64imm_32bit", ":", "$", "src", ")", ",", "(", "SUBREG_TO_REG", "(", "i64", "<NUM_LIT>", ")", ",", "(", "MOVi32imm", "(", "trunc_imm", "imm", ":", "$", "src", ")", ")" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
623,335
[ ";" ]
[ "void", "print", "(", "raw_ostream", "&", "OS", ",", "const", "TargetRegisterInfo", "*", "TRI", "=", "nullptr", ")", "const", "{", "if", "(", "isReg", "(", ")", ")", "{", "OS", "<<", "printReg", "(", "Contents", ".", "R", ".", "Reg", ",", "TRI", ",...
LLVM
ARM64
TD
stmt_completion
CPU
623,336
[ ":", "$", "Vt", ",", "am_simdnoindex", ":", "$", "vaddr", ",", "!", "cast", "<", "RegisterOperand", ">", "(", "<STR_LIT>", "#", "Offset128", ")", ":", "$", "Xm", ")", ">", ";" ]
[ "def", "v8h_POST", ":", "BaseSIMDLdStPost", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "opcode", ",", "<NUM_LIT>", ",", "asm", ",", "(", "outs", ")", ",", "(", "ins", "!", "cast", "<", "RegisterOperand", ">", "(", "veclist", "#", "<STR_LIT>", ")" ]
LLVM
ARM
TD
stmt_completion
CPU
623,337
[ "OpcodeStr", ",", "!", "strconcat", "(", "Dt", ",", "<STR_LIT>", ")", ",", "v8i8", ",", "OpNode", ">", "{" ]
[ "def", "v8i8", ":", "N2VDSh", "<", "op24", ",", "op23", ",", "op11_8", ",", "<NUM_LIT>", ",", "op4", ",", "N2RegVShRFrm", ",", "itin", ",", "shr_imm8", "," ]
GCC
mips
CPP
stmt_completion
CPU
623,338
[ ")", ")", "!=", "NULL", ";" ]
[ "static", "bool", "mips_use_shadow_register_set_p", "(", "tree", "type", ")", "{", "return", "lookup_attribute", "(", "<STR_LIT>", "use_shadow_register_set", "<STR_LIT>", ",", "TYPE_ATTRIBUTES", "(", "type" ]
GCC
arm
MD
stmt_completion
CPU
623,339
[ "<STR_LIT>", ")" ]
[ "(", "define_int_attr", "fmaxmin_op", "[", "(", "UNSPEC_VMAXNM", "<STR_LIT>", ")", "(", "UNSPEC_VMINNM" ]
LLVM
ARM
TD
stmt_completion
CPU
623,340
[ "[", "]", ",", "[", "SDNPWantParent", "]", ">", "{" ]
[ "def", "addrmode6dup", ":", "MemOperand", ",", "ComplexPattern", "<", "i32", ",", "<NUM_LIT>", ",", "<STR_LIT>", "," ]
LLVM
PowerPC
CPP
program_repair
CPU
623,341
[ "<FIXS>", "PPCMCAsmInfoDarwin", "::", "PPCMCAsmInfoDarwin", "(", "bool", "is64Bit", ")", "{", "<FIXE>" ]
[ "#", "include", "<STR_LIT>", "PPCMCAsmInfo.h", "<STR_LIT>", "using", "namespace", "llvm", ";", "<BUGS>", "PPCMCAsmInfoDarwin", "::", "PPCMCAsmInfoDarwin", "(", "bool", "is64Bit", ")", ":", "MCAsmInfoDarwin", "(", "false", ")", "{", "<BUGE>", "PCSymbol", "=", "<STR...
LLVM
Hexagon
TD
next_suggestion
DSP
623,342
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isCommuta...
LLVM
X86
CPP
stmt_completion
CPU
623,343
[ "::", "OK", ";" ]
[ "Relocator", "::", "Result", "tls_ldm", "(", "Relocation", "&", "pReloc", ",", "X86_32Relocator", "&", "pParent", ")", "{", "const", "X86_32GOTEntry", "&", "got_entry", "=", "pParent", ".", "getTLSModuleID", "(", ")", ";", "X86Relocator", "::", "SWord", "GOT_S...
LLVM
Hexagon
TD
next_suggestion
DSP
623,344
[ "bits", "<", "<NUM_LIT>", ">", "Rt32", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ...
LLVM
AArch64
TD
stmt_completion
CPU
623,345
[ ",", "opcode", ",", "asmop", ",", "FPR32", ">", ";" ]
[ "def", "sss", ":", "NeonI_Scalar3Same_size", "<", "u", ",", "<NUM_LIT>" ]
LLVM
ARM
CPP
next_suggestion
CPU
623,346
[ "Ext1", "=", "DAG", ".", "getNode", "(", "N", "->", "getOpcode", "(", ")", ",", "DL", ",", "MVT", "::", "v8i32", ",", "Ext1", ")", ";" ]
[ "if", "(", "ToVT", ".", "getScalarType", "(", ")", "==", "MVT", "::", "i32", "&&", "FromVT", ".", "getScalarType", "(", ")", "==", "MVT", "::", "i8", ")", "ExtVT", "=", "MVT", "::", "v8i16", ";", "unsigned", "Opcode", "=", "N", "->", "getOpcode", "...
LLVM
R600
TD
next_suggestion
GPU
623,347
[ "}" ]
[ "def", "FRAMEri32", ":", "Operand", "<", "iPTR", ">", "{", "let", "MIOperandInfo", "=", "(", "ops", "i32", ":", "$", "ptr", ",", "i32imm", ":", "$", "index", ")", ";" ]
GCC
pa
CPP
stmt_completion
CPU
623,348
[ "ub", ",", "loc", ")", ")", ";" ]
[ "machine_mode", "valmode", ";", "if", "(", "AGGREGATE_TYPE_P", "(", "valtype", ")", "||", "TREE_CODE", "(", "valtype", ")", "==", "COMPLEX_TYPE", "||", "VECTOR_TYPE_P", "(", "valtype", ")", ")", "{", "HOST_WIDE_INT", "valsize", "=", "int_size_in_bytes", "(", "...
GCC
i386
CPP
stmt_completion
CPU
623,349
[ ",", "(", "_", "_", "v4sf", ")", "_", "mm_setzero_ps", "(", ")", ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m128", ")", "_", "_", "builtin_ia32_4fnmaddss_mask", "(", "(", "_", "_", "v4sf", ")", "_", "_", "B", ",", "(", "_", "_", "v4sf", ")", "_", "_", "C", ",", "(", "_", "_", "v4sf", ")", "_", "_", "D", ",", "(", "_", ...
LLVM
Hexagon
CPP
next_suggestion
DSP
623,350
[ "const", "MachineOperand", "&", "SrcOp", "=", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ";" ]
[ "const", "MachineOperand", "&", "DstOp", "=", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "const", "MachineOperand", "&", "HiOp", "=", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "const", "MachineOperand", "&", "LoOp", "=", "MI", "->", ...
LLVM
Hexagon
CPP
next_suggestion
DSP
623,351
[ "L", ".", "add", "(", "P", ")", ";" ]
[ "break", ";", "default", ":", "return", "false", ";", "}", "if", "(", "Classic", ")", "{", "const", "MachineOperand", "&", "Src1", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "const", "MachineOperand", "&", "Src2", "=", "MI", ".", "getOpe...
GCC
i386
CPP
code_generation
CPU
623,352
[ "static", "void", "seh_cfa_offset", "(", "FILE", "*", "f", ",", "struct", "seh_frame_state", "*", "seh", ",", "rtx", "pat", ")", "{", "rtx", "dest", ",", "src", ";", "HOST_WIDE_INT", "reg_offset", ";", "dest", "=", "SET_DEST", "(", "pat", ")", ";", "sr...
[ "Process", "REG_CFA_OFFSET", "for", "SEH", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
623,353
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
sparc
MD
next_suggestion
CPU
623,354
[ "<STR_LIT>", ")" ]
[ "(", "not", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
ARM
TD
next_suggestion
CPU
623,355
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rt", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Qd", "{", "<NU...
GCC
i386
CPP
stmt_completion
CPU
623,356
[ "_", "mmask16", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "_", "_", "mmask16", ")", "_", "_", "builtin_ia32_cmpw256_mask", "(", "(", "_", "_", "v16hi", ")", "_", "_", "X", ",", "(", "_", "_", "v16hi", ")", "_", "_", "Y", ",", "<NUM_LIT>", ",", "(", "_" ]
GCC
i386
MD
program_repair
CPU
623,357
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "reg", "<NUM_LIT>", ")" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
623,358
[ "getIntVal", "(", ")", "<<", "shift", ")", "&", "Mask", ")", ";" ]
[ "const", "uint64_t", "Mask", "=", "(", "(", "UINT64_C", "(", "<NUM_LIT>", ")", "<<", "width", ")", "-", "<NUM_LIT>", ")", "<<", "shift", ";", "C", ".*", "ptr", "&=", "(", "T", ")", "~", "Mask", ";", "C", ".*", "ptr", "|=", "(", "T", ")", "(", ...
GCC
avr
CPP
program_repair
MPU
623,359
[ "<FIXS>", "const", "char", "*", "rname", "=", "ACONCAT", "(", "(", "new", "_", "prefix", ",", "name", "+", "strlen", "(", "old_prefix", ")", ",", "NULL", ")", ")", ";", "<FIXE>" ]
[ "if", "(", "STR_PREFIX_P", "(", "name", ",", "old_prefix", ")", ")", "{", "<BUGS>", "const", "char", "*", "rname", "=", "avr_replace_prefix", "(", "name", ",", "old_prefix", ",", "new", "_", "prefix", ")", ";", "<BUGE>", "flags", "&=", "~", "SECTION_CODE...
LLVM
Hexagon
TD
next_suggestion
DSP
623,360
[ "bits", "<", "<NUM_LIT>", ">", "Ryy32", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM...
LLVM
X86
CPP
stmt_completion
CPU
623,361
[ "(", "AccessSize", ")", ";" ]
[ "return", "std", "::", "string", "(", "<STR_LIT>", "__asan_report_", "<STR_LIT>", ")", "+", "(", "IsWrite", "?", "<STR_LIT>", "store", "<STR_LIT>", ":", "<STR_LIT>", "load", "<STR_LIT>", ")", "+", "utostr" ]
LLVM
X86
TD
program_repair
CPU
623,362
[ "<FIXS>", "def", "PD", ":", "Prefix", "<NUM_LIT>", ">", ";", "def", "XS", ":", "Prefix", "<NUM_LIT>", ">", ";", "def", "XD", ":", "Prefix", "<NUM_LIT>", ">", ";", "def", "PS", ":", "Prefix", "<NUM_LIT>", ">", ";", "<FIXE>" ]
[ "bits", "<NUM_LIT>", ">", "Value", "=", "val", ";", "}", "def", "NoPrfx", ":", "Prefix", "<NUM_LIT>", ">", ";", "<BUGS>", "def", "PS", ":", "Prefix", "<NUM_LIT>", ">", ";", "def", "PD", ":", "Prefix", "<NUM_LIT>", ">", ";", "def", "XS", ":", "Prefix"...
LLVM
AArch64
CPP
stmt_completion
CPU
623,363
[ ";" ]
[ "bool", "AArch64FrameLowering", "::", "shouldCombineCSRLocalStackBump", "(", "MachineFunction", "&", "MF", ",", "unsigned", "StackBumpBytes", ")", "const", "{", "AArch64FunctionInfo", "*", "AFI", "=", "MF", ".", "getInfo", "<", "AArch64FunctionInfo", ">", "(", ")", ...
LLVM
PowerPC
CPP
next_suggestion
CPU
623,364
[ "}" ]
[ "static", "const", "PPCMCExpr", "*", "createHi", "(", "const", "MCExpr", "*", "Expr", ",", "bool", "IsDarwin", ",", "MCContext", "&", "Ctx", ")", "{", "return", "create", "(", "VK_PPC_HI", ",", "Expr", ",", "IsDarwin", ",", "Ctx", ")", ";" ]
LLVM
ARM
CPP
next_suggestion
CPU
623,365
[ "return", "true", ";" ]
[ "bool", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "override", "{", "Subtarget", "=", "&", "MF", ".", "getTarget", "(", ")", ".", "getSubtarget", "<", "ARMSubtarget", ">", "(", ")", ";", "SelectionDAGISel", "::", "runOnMachineFunction", "(...
LLVM
ARM
TD
stmt_completion
CPU
623,366
[ "Imm24bitAsmOperand", ";" ]
[ "return", "Imm", ">", "=", "<NUM_LIT>", "&", "&", "Imm", "<", "=", "<NUM_LIT>", ";", "}", "]", ">", "{", "let", "ParserMatchClass", "=" ]
LLVM
Hexagon
TD
stmt_completion
DSP
623,367
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isFP", "=" ]
LLVM
AArch64
CPP
stmt_completion
CPU
623,368
[ "::", "<STR_LIT>", ":" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<NUM_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<NUM_LIT>", ";", "case", "<STR_LIT>", "::...
GCC
aarch64
CPP
next_suggestion
CPU
623,369
[ "decl", "=", "lang_hooks", ".", "decls", ".", "pushdecl", "(", "decl", ")", ";" ]
[ "static", "void", "register_vector_type", "(", "vector_type_index", "type", ")", "{", "tree", "vectype", "=", "abi_vector_types", "[", "type", "]", ";", "tree", "id", "=", "get_identifier", "(", "vector_types", "[", "type", "]", ".", "acle_name", ")", ";", "...
GCC
arm
CPP
stmt_completion
CPU
623,370
[ "true", ";" ]
[ "if", "(", "mode", "==", "HFmode", ")", "return", "(", "arm_fp16_format", "!=", "ARM_FP16_FORMAT_NONE", ")", ";", "else", "if", "(", "ALL_FIXED_POINT_MODE_P", "(", "mode", ")", ")", "return" ]
GCC
nds32
MD
stmt_completion
CPU
623,371
[ ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
mips
CPP
stmt_completion
CPU
623,372
[ ")", ")", ")", "{" ]
[ "if", "(", "CONSTANT_POOL_ADDRESS_P", "(", "x", ")", ")", "{", "if", "(", "TARGET_MIPS16_TEXT_LOADS", ")", "return", "SYMBOL_PC_RELATIVE", ";", "if", "(", "TARGET_MIPS16_PCREL_LOADS", "&&", "context", "==", "SYMBOL_CONTEXT_MEM", ")", "return", "SYMBOL_PC_RELATIVE", ...
LLVM
ARM
CPP
next_suggestion
CPU
623,373
[ "}" ]
[ "if", "(", "CC", "==", "ISD", "::", "SETNE", ")", "return", "ISD", "::", "SETEQ", ";", "return", "ISD", "::", "getSetCCSwappedOperands", "(", "CC", ")", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
623,374
[ "let", "isPredicated", "=", "<NUM_LIT>", ";" ]
[ "def", "A4_pzxtbt", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_5a2711e5", ",", "TypeALU32_2op", ">", ",", "Enc_fb65...
LLVM
X86
CPP
stmt_completion
CPU
623,375
[ "Op2", ",", "getKillRegState", "(", "Op2IsKill", ")", ")", ".", "addReg", "(", "Op3", ",", "getKillRegState", "(", "Op3IsKill", ")", ")", ";" ]
[ "const", "MCInstrDesc", "&", "II", "=", "TII", ".", "get", "(", "MachineInstOpcode", ")", ";", "unsigned", "ResultReg", "=", "createResultReg", "(", "RC", ")", ";", "Op0", "=", "constrainOperandRegClass", "(", "II", ",", "Op0", ",", "II", ".", "getNumDefs"...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
623,376
[ "if", "(", "!", "CallReturnsInput", ")", "return", "false", ";" ]
[ "static", "bool", "optimizeCall", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineInstr", "&", "MI", ",", "const", "MachineRegisterInfo", "&", "MRI", ",", "MachineDominatorTree", "&", "MDT", ",", "LiveIntervals", "&", "LIS", ",", "const", "WebAssemblyTargetLowe...
LLVM
Hexagon
TD
next_suggestion
DSP
623,377
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "n1", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rs16", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rs16", "{", "<NUM_LIT>", "-", "...
GCC
lm32
CPP
stmt_completion
MPU
623,378
[ "length", "/", "delta", ")", ";" ]
[ "unsigned", "HOST_WIDE_INT", "bits", ";", "int", "i", ";", "machine_mode", "mode", ";", "rtx", "*", "regs", ";", "switch", "(", "alignment", ")", "{", "case", "<NUM_LIT>", ":", "bits", "=", "<NUM_LIT>", ";", "break", ";", "case", "<NUM_LIT>", ":", "bits"...
GCC
stormy16
MD
next_suggestion
CPU
623,379
[ "}", ")" ]
[ "(", "ashiftrt", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "BI", "CARRY_REG", ")", ")", ...
LLVM
PowerPC
CPP
next_suggestion
CPU
623,380
[ "SDValue", "Value", "=", "ST", "->", "getValue", "(", ")", ";" ]
[ "assert", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getValueType", "(", ")", "==", "MVT", "::", "i1", "&&", "<STR_LIT>", "Custom lowering only for i1 stores", "<STR_LIT>", ")", ";", "SDLoc", "dl", "(", "Op", ")", ";", "StoreSDNode", "*", "...
GCC
i386
MD
stmt_completion
CPU
623,381
[ ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "V2DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_merge", ":", "V2DF", "(", "vec_duplicate", ":", "V2DF", "(", "float", ":", "DF", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>",...
GCC
bfin
MD
stmt_completion
DSP
623,382
[ "(", "match_test", "<STR_LIT>", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "and", "(", "not", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "...
LLVM
AMDGPU
CPP
program_repair
GPU
623,383
[ "<FIXS>", "if", "(", "ResTy", "==", "MatchOperand_Success", "||", "ResTy", "==", "MatchOperand_ParseFail", ")", "<FIXE>" ]
[ "ResTy", "=", "parseRegOrImm", "(", "Operands", ")", ";", "<BUGS>", "if", "(", "ResTy", "==", "MatchOperand_Success", ")", "<BUGE>", "return", "ResTy", ";", "const", "auto", "&", "Tok", "=", "Parser", ".", "getTok", "(", ")", ";" ]
LLVM
AArch64
CPP
next_suggestion
CPU
623,384
[ "}" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "::", "<...
GCC
i386
CPP
stmt_completion
CPU
623,385
[ "_", "_", "A", ",", "_", "_", "B", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m256h", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_mask_rcp_ph", "(", "_", "_", "m256h", "_", "_", "A", ...
LLVM
Hexagon
CPP
stmt_completion
DSP
623,386
[ "L2_loadruhgp", ";" ]
[ "switch", "(", "MCI", ".", "getOpcode", "(", ")", ")", "{", "case", "Hexagon", "::", "S2_storerbabs", ":", "opcode", "=", "Hexagon", "::", "S2_storerbgp", ";", "break", ";", "case", "Hexagon", "::", "S2_storerhabs", ":", "opcode", "=", "Hexagon", "::", "...
LLVM
Hexagon
TD
next_suggestion
DSP
623,387
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";" ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
623,388
[ "}" ]
[ "let", "SrcA", "=", "<NUM_LIT>", ";", "let", "PredAddress", "=", "pred", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "VectorPred", "=", "!", "eq", "(", "!", "cast", "<", "string", ">", "(", "Pred", ")", ",", "<STR_LIT>", ")", ";", "let", "...
LLVM
PowerPC
CPP
next_suggestion
CPU
623,389
[ "if", "(", "StackPtrConst", "&&", "(", "PhysReg", "==", "PPC", "::", "X1", ")", "&&", "!", "MFI", ".", "hasVarSizedObjects", "(", ")", "&&", "!", "MFI", ".", "hasOpaqueSPAdjustment", "(", ")", ")", "return", "true", ";" ]
[ "const", "MachineFrameInfo", "&", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "if", "(", "!", "TM", ".", "isPPC64", "(", ")", ")", "return", "false", ";", "if", "(", "!", "Subtarget", ".", "isSVR4ABI", "(", ")", ")", "return", "false", ";...
LLVM
Teak
CPP
stmt_completion
DSP
623,390
[ "vtrclr1", "<STR_LIT>", ")", ";" ]
[ "return", "D", "(", "<STR_LIT>" ]
GCC
csky
MD
stmt_completion
CPU
623,391
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "match_code" ]
LLVM
ARM
CPP
code_generation
CPU
623,392
[ "void", "Finish", "(", ")", "{", "const", "size_t", "VendorHeaderSize", "=", "<NUM_LIT>", "+", "CurrentVendor", ".", "size", "(", ")", "+", "<NUM_LIT>", ";", "const", "size_t", "TagHeaderSize", "=", "<NUM_LIT>", "+", "<NUM_LIT>", ";", "Streamer", ".", "EmitI...
[ "Finish", "-", "Do", "final", "processing", "and", "write", "the", "object", "to", "the", "output", "stream", "." ]
LLVM
ARM
CPP
stmt_completion
CPU
623,393
[ "RCPair", "(", "<NUM_LIT>", "U", ",", "&", "ARM", "::", "QPRRegClass", ")", ";" ]
[ "if", "(", "Subtarget", "->", "isThumb", "(", ")", ")", "return", "RCPair", "(", "<NUM_LIT>", "U", ",", "&", "ARM", "::", "hGPRRegClass", ")", ";", "break", ";", "case", "'", "r", "'", ":", "return", "RCPair", "(", "<NUM_LIT>", "U", ",", "&", "ARM"...
GCC
v850
MD
stmt_completion
MPU
623,394
[ "]", ")" ]
[ "(", "zero_extend", ":", "SI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "CC_REGNUM", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>...
GCC
arm
MD
program_repair
CPU
623,395
[ "<FIXS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", "<FIXE>" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", "<BUGE>", ")", "(", "define_insn", "<STR_LIT>" ]
LLVM
CSKY
TD
stmt_completion
CPU
623,396
[ "<NUM_LIT>", ";" ]
[ "def", "LRW16_Gen", ":", "CSKY16Inst", "<", "AddrModeNone", ",", "(", "outs", "mGPR", ":", "$", "rz", ")", ",", "(", "ins", "bare_symbol", ":", "$", "src", ",", "constpool_symbol_16bit", ":", "$", "label", ")", ",", "<STR_LIT>", ",", "[", "]", ">", "...
LLVM
TPC
CPP
stmt_completion
Virtual ISA
623,397
[ ";" ]
[ "const", "MCInstrDesc", "&", "MC", "=", "MI", ".", "getDesc", "(", ")", ";", "if", "(", "!", "TPCII", "::", "isVPUInst", "(", "MC", ")", ")", "return", "false", ";", "if", "(", "TPCII", "::", "getSrcCIsStoreSrcC", "(", "MC", ")", ")", "return", "tr...
LLVM
Mips
CPP
program_repair
CPU
623,398
[ "<FIXS>", "return", "CurDAG", "->", "getTargetConstant", "(", "Imm", ",", "SDLoc", "(", "Node", ")", ",", "Node", "->", "getValueType", "(", "<NUM_LIT>", ")", ")", ";", "<FIXE>" ]
[ "inline", "SDValue", "getImm", "(", "const", "SDNode", "*", "Node", ",", "uint64_t", "Imm", ")", "{", "<BUGS>", "return", "CurDAG", "->", "getTargetConstant", "(", "Imm", ",", "Node", "->", "getValueType", "(", "<NUM_LIT>", ")", ")", ";", "<BUGE>", "}", ...
GCC
i386
MD
stmt_completion
CPU
623,399
[ "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "V2DI", "<STR_LIT>", ")", "(", "V2DF", "<STR_LIT>", ")", "(", "V4DI", "<STR_LIT>", ")", "(", "V4DF", "<STR_LIT>", ")", "(", "V8DI", "<STR_LIT>", ")", "(", "V8DF", "<STR_LIT>", ")", "(", "V4SI", "<STR_LIT>", ")", "(", "V4SF", "<STR_LIT>", ")",...