Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | SPIRV | TD | next_suggestion | Virtual ISA | 627,100 | [
"bits",
"<",
"<NUM_LIT>",
">",
"MaxVersion",
"=",
"maxVersion",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Value",
"=",
"value",
";",
"string",
"Mnemonic",
"=",
"mnemonic",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"MinVersion",
"=",
"minVersion",
";"
] |
GCC | pa | MD | stmt_completion | CPU | 627,101 | [
")",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"call",
"(",
"mem",
":",
"SI",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_operand",
"<NUM_LIT>",
"<... |
GCC | rs6000 | CPP | next_suggestion | CPU | 627,102 | [
"return",
"(",
"_",
"_",
"m64",
")",
"_",
"_",
"res",
".",
"as_m64",
";"
] | [
"_",
"_",
"vector",
"_",
"_",
"bool",
"short",
"_",
"_",
"c",
";",
"_",
"_",
"a",
"=",
"(",
"_",
"_",
"vector",
"signed",
"short",
")",
"vec_splats",
"(",
"_",
"_",
"A",
")",
";",
"_",
"_",
"b",
"=",
"(",
"_",
"_",
"vector",
"signed",
"shor... |
LLVM | AArch64 | TD | next_suggestion | CPU | 627,103 | [
"}"
] | [
"def",
"KryoWrite_3cyc_XY_XY_166ln",
":",
"SchedWriteRes",
"<",
"[",
"KryoUnitXY",
",",
"KryoUnitXY",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";"
] |
GCC | i386 | CPP | next_suggestion | CPU | 627,104 | [
"data",
"->",
"ready_try_change",
"=",
"NULL",
";"
] | [
"ix86_first_cycle_multipass_data_t",
"data",
"=",
"(",
"ix86_first_cycle_multipass_data_t",
")",
"_",
"data",
";",
"data",
"->",
"ifetch_block_len",
"=",
"<NUM_LIT>",
";",
"data",
"->",
"ifetch_block_n_insns",
"=",
"<NUM_LIT>",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 627,105 | [
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_abs",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_cf8126ae",
",",
"TypeS_2op",
">",
",",
"Enc_5e2823",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>"... |
GCC | aarch64 | CPP | stmt_completion | CPU | 627,106 | [
"w",
"<STR_LIT>",
"(",
"c",
")",
":",
")",
";"
] | [
"_",
"_",
"asm__",
"(",
"<STR_LIT>",
"smlsl2 %0.2d,%2.4s,%3.4s",
"<STR_LIT>",
":",
"<STR_LIT>",
"=w",
"<STR_LIT>",
"(",
"result",
")",
":",
"<STR_LIT>",
"<NUM_LIT>",
"<STR_LIT>",
"(",
"a",
")",
",",
"<STR_LIT>",
"w",
"<STR_LIT>",
"(",
"b",
")",
",",
"<STR_LI... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 627,107 | [
"}"
] | [
"MOVI",
".",
"setOpcode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"MOVI",
".",
"addOperand",
"(",
"MCOperand",
"::",
"createReg",
"(",
"DestReg",
")",
")",
";",
"MOVI",
".",
"addOperand",
"(",
"MCOperand",
"::",
"createImm",
"(",
"<NUM_LIT>",
")",
... |
LLVM | TPC | CPP | stmt_completion | Virtual ISA | 627,108 | [
",",
"MCContext",
"&",
"Ctx",
")",
"{"
] | [
"static",
"MCDisassembler",
"*",
"createTPCDisassembler",
"(",
"const",
"Target",
"&",
"T",
",",
"const",
"MCSubtargetInfo",
"&",
"STI"
] |
LLVM | PowerPC | CPP | code_generation | CPU | 627,109 | [
"bool",
"runOnFunction",
"(",
"Function",
"&",
"F",
")",
"override",
"{",
"if",
"(",
"skipFunction",
"(",
"F",
")",
")",
"return",
"false",
";",
"PHINodeSet",
"PromotablePHINodes",
"=",
"getPromotablePHINodes",
"(",
"F",
")",
";",
"B2IMap",
"Bool2IntMap",
";... | [
"runOnFunction",
"-",
"Virtual",
"method",
"overriden",
"by",
"subclasses",
"to",
"do",
"the",
"per-function",
"processing",
"of",
"the",
"pass",
"."
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 627,110 | [
"let",
"opExtentAlign",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"isRestrictNoSlot1Store",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"=",
"[",
"PC",
"]",
";",
"let",
"BaseOpcode",
"=",
"<STR_... |
LLVM | X86 | CPP | next_suggestion | CPU | 627,111 | [
"FlipSigns",
"=",
"true",
";",
"Invert",
"=",
"true",
";",
"break",
";"
] | [
"CC0",
"=",
"<NUM_LIT>",
";",
"CC1",
"=",
"<NUM_LIT>",
";",
"CombineOpc",
"=",
"ISD",
"::",
"OR",
";",
"}",
"else",
"{",
"assert",
"(",
"SetCCOpcode",
"==",
"ISD",
"::",
"SETONE",
")",
";",
"CC0",
"=",
"<NUM_LIT>",
";",
"CC1",
"=",
"<NUM_LIT>",
";",
... |
GCC | arm | MD | stmt_completion | CPU | 627,112 | [
")"
] | [
"(",
"define_automaton",
"<STR_LIT>"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 627,113 | [
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"V",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opc",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
... |
LLVM | SPIRV | CPP | stmt_completion | Virtual ISA | 627,114 | [
".",
"find",
"(",
"VReg",
")",
";"
] | [
"auto",
"t",
"=",
"VRegToTypeMap",
".",
"find",
"(",
"CurMF",
")",
";",
"if",
"(",
"t",
"!=",
"VRegToTypeMap",
".",
"end",
"(",
")",
")",
"{",
"auto",
"tt",
"=",
"t",
"->",
"second"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 627,115 | [
"return",
"SDValue",
"(",
")",
";"
] | [
"if",
"(",
"SextVal",
"==",
"(",
"int",
")",
"(",
"(",
"unsigned",
")",
"i",
">>",
"TypeShiftAmt",
")",
")",
"{",
"SDValue",
"Res",
"=",
"BuildSplatI",
"(",
"i",
",",
"SplatSize",
",",
"MVT",
"::",
"Other",
",",
"DAG",
",",
"dl",
")",
";",
"stati... |
GCC | aarch64 | MD | next_suggestion | CPU | 627,116 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] | [
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"(",
"match_operand",
":",
"V2DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 627,117 | [
";"
] | [
"if",
"(",
"!",
"ST",
".",
"hasSDWASdst",
"(",
")",
")",
"{",
"const",
"MachineOperand",
"*",
"SDst",
"=",
"TII",
"->",
"getNamedOperand",
"(",
"MI",
",",
"AMDGPU",
"::",
"OpName",
"::",
"sdst",
")",
";",
"if",
"(",
"SDst",
"&&",
"SDst",
"->",
"get... |
GCC | nds32 | MD | stmt_completion | CPU | 627,118 | [
"<STR_LIT>",
")"
] | [
"(",
"define_memory_constraint",
"<STR_LIT>",
"<STR_LIT>",
"(",
"and",
"(",
"match_code"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 627,119 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_tfrrcr",
":",
"HInst",
"<",
"(",
"outs",
"CtrRegs",
":",
"$",
"Cd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_434c8e1e",
",",
"TypeCR",
">",
",",
"Enc_bd811a",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>"... |
LLVM | ARM64 | TD | stmt_completion | CPU | 627,120 | [
":",
"$",
"addr",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"v16i8",
"(",
"load",
"am_indexed128",
":",
"$",
"addr",
")",
")",
",",
"(",
"LDRQui",
"am_indexed128"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 627,121 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opc",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 627,122 | [
"}"
] | [
"let",
"isCompare",
"=",
"<NUM_LIT>",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";",
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";",
"let",
"opExtentAlign",
"=",
"<... |
LLVM | ARM | CPP | stmt_completion | CPU | 627,123 | [
")",
",",
"TLOF",
"(",
"createTLOF",
"(",
"getTargetTriple",
"(",
")",
")",
")",
",",
"Subtarget",
"(",
"TT",
",",
"CPU",
",",
"FS",
",",
"*",
"this",
",",
"isLittle",
")",
",",
"isLittle",
"(",
"isLittle",
")",
"{"
] | [
"ARMBaseTargetMachine",
"::",
"ARMBaseTargetMachine",
"(",
"const",
"Target",
"&",
"T",
",",
"const",
"Triple",
"&",
"TT",
",",
"StringRef",
"CPU",
",",
"StringRef",
"FS",
",",
"const",
"TargetOptions",
"&",
"Options",
",",
"Reloc",
"::",
"Model",
"RM",
",",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 627,124 | [
"let",
"isCommutable",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A4_cmpbeq",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"IntRegs",
":",
"$",
"Rt32",
")",
",",
"<STR_LIT>",
",",
"tc_85d5d03f",
",",
"TypeS_3op",
">",
",",
"Enc_c2b48e",... |
LLVM | ARM | CPP | next_suggestion | CPU | 627,125 | [
"}"
] | [
"BuildMI",
"(",
"MBB",
",",
"InsertBefore",
",",
"DL",
",",
"TII",
"->",
"get",
"(",
"TargetOpcode",
"::",
"REG_SEQUENCE",
")",
",",
"Out",
")",
".",
"addReg",
"(",
"Reg1",
")",
".",
"addImm",
"(",
"ARM",
"::",
"dsub_0",
")",
".",
"addReg",
"(",
"R... |
LLVM | MSP430 | CPP | next_suggestion | MPU | 627,126 | [
"O",
"<<",
"<STR_LIT>",
"ge",
"<STR_LIT>",
";"
] | [
"llvm_unreachable",
"(",
"<STR_LIT>",
"Unsupported CC code",
"<STR_LIT>",
")",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"O",
"<<",
"<STR_LIT>",
"eq",
"<STR_LIT>",
";",
"break",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"O",
"<<",
"<STR_LIT>",
... |
GCC | aarch64 | CPP | next_suggestion | CPU | 627,127 | [
"_",
"_",
"o",
"=",
"_",
"_",
"builtin_aarch64_set_qregciv2di",
"(",
"_",
"_",
"o",
",",
"(",
"int64x2_t",
")",
"val",
".",
"val",
"[",
"<NUM_LIT>",
"]",
",",
"<NUM_LIT>",
")",
";"
] | [
"vst3q_u64",
"(",
"uint64_t",
"*",
"_",
"_",
"a",
",",
"uint64x2x3_t",
"val",
")",
"{",
"_",
"_",
"builtin_aarch64_simd_ci",
"_",
"_",
"o",
";",
"_",
"_",
"o",
"=",
"_",
"_",
"builtin_aarch64_set_qregciv2di",
"(",
"_",
"_",
"o",
",",
"(",
"int64x2_t",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 627,128 | [
"let",
"isMoveImm",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"... |
LLVM | X86 | CPP | stmt_completion | CPU | 627,129 | [
"end",
"(",
"Match",
")",
",",
"Match_MissingFeature",
")",
"==",
"<NUM_LIT>",
")",
"{"
] | [
"if",
"(",
"NumSuccessfulMatches",
">",
"<NUM_LIT>",
")",
"{",
"char",
"MatchChars",
"[",
"<NUM_LIT>",
"]",
";",
"unsigned",
"NumMatches",
"=",
"<NUM_LIT>",
";",
"for",
"(",
"unsigned",
"I",
"=",
"<NUM_LIT>",
",",
"E",
"=",
"array_lengthof",
"(",
"Match",
... |
GCC | aarch64 | MD | stmt_completion | CPU | 627,130 | [
"]",
")",
"&",
"GET_MODE_MASK",
"(",
"<",
"MODE",
">",
"mode",
")",
")"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SHORT",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"ashift",
":",
"SHORT",
"(",
"match_operand",
":",
"SHORT",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 627,131 | [
"return",
"Size",
"==",
"<NUM_LIT>",
"||",
"Size",
"==",
"<NUM_LIT>",
";"
] | [
"int",
"Size",
"=",
"HVC",
".",
"getSizeOf",
"(",
"Ty",
")",
";",
"if",
"(",
"HVC",
".",
"HST",
".",
"isTypeForHVX",
"(",
"Ty",
")",
")",
"return",
"Size",
"==",
"static_cast",
"<",
"int",
">",
"(",
"HVC",
".",
"HST",
".",
"getVectorLength",
"(",
... |
GCC | sh | CPP | code_generation | CPU | 627,132 | [
"static",
"reg_class_t",
"sh_secondary_reload",
"(",
"bool",
"in_p",
",",
"rtx",
"x",
",",
"reg_class_t",
"rclass_i",
",",
"machine_mode",
"mode",
",",
"secondary_reload_info",
"*",
"sri",
")",
"{",
"enum",
"reg_class",
"rclass",
"=",
"(",
"enum",
"reg_class",
... | [
"Implement",
"TARGET_SECONDARY_RELOAD",
"."
] |
GCC | m68k | CPP | program_repair | MPU | 627,133 | [
"<FIXS>",
"if",
"(",
"mode",
"==",
"QImode",
"||",
"mode",
"==",
"HImode",
")",
"<FIXE>"
] | [
"case",
"UDIV",
":",
"case",
"MOD",
":",
"case",
"UMOD",
":",
"<BUGS>",
"if",
"(",
"GET_MODE",
"(",
"x",
")",
"==",
"QImode",
"||",
"GET_MODE",
"(",
"x",
")",
"==",
"HImode",
")",
"<BUGE>",
"*",
"total",
"=",
"COSTS_N_INSNS",
"(",
"DIVW_COST",
")",
... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 627,134 | [
"{"
] | [
"MCRegister",
"SIRegisterInfo",
"::",
"findUnusedRegister",
"(",
"const",
"MachineRegisterInfo",
"&",
"MRI",
",",
"const",
"TargetRegisterClass",
"*",
"RC",
",",
"const",
"MachineFunction",
"&",
"MF",
",",
"bool",
"ReserveHighestRegister",
")",
"const",
"{",
"if",
... |
GCC | v850 | CPP | code_generation | MPU | 627,135 | [
"char",
"*",
"construct_restore_jr",
"(",
"rtx",
"op",
")",
"{",
"int",
"count",
"=",
"XVECLEN",
"(",
"op",
",",
"<NUM_LIT>",
")",
";",
"int",
"stack_bytes",
";",
"unsigned",
"long",
"int",
"mask",
";",
"unsigned",
"long",
"int",
"first",
";",
"unsigned"... | [
"Construct",
"a",
"JR",
"instruction",
"to",
"a",
"routine",
"that",
"will",
"perform",
"the",
"equivalent",
"of",
"the",
"RTL",
"passed",
"in",
"as",
"an",
"argument",
".",
"This",
"RTL",
"is",
"a",
"function",
"epilogue",
"that",
"pops",
"registers",
"of... |
GCC | sh | MD | next_suggestion | CPU | 627,136 | [
"<STR_LIT>"
] | [
"(",
"eq",
":",
"SI",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"SI",
"FPSCR_STAT_REG",
")",
")",
"... |
GCC | i386 | CPP | next_suggestion | CPU | 627,137 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_maskz_permutex2var_ps",
"(",
"_",
"_",
"mmask8",
"_",
"_... |
GCC | arm | MD | next_suggestion | CPU | 627,138 | [
"{"
] | [
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"set",
"(",
"match_operand",
":",
"SI",
... |
GCC | i386 | CPP | stmt_completion | CPU | 627,139 | [
"_",
"v2df",
")",
"_",
"_",
"B",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m128d",
")",
"_",
"_",
"builtin_ia32_unpckhpd",
"(",
"(",
"_",
"_",
"v2df",
")",
"_",
"_",
"A",
",",
"(",
"_"
] |
GCC | avr | CPP | code_generation | MPU | 627,140 | [
"const",
"char",
"*",
"avr_out_cpymem",
"(",
"rtx_insn",
"*",
"insn",
"ATTRIBUTE_UNUSED",
",",
"rtx",
"*",
"op",
",",
"int",
"*",
"plen",
")",
"{",
"addr_space_t",
"as",
"=",
"(",
"addr_space_t",
")",
"INTVAL",
"(",
"op",
"[",
"<NUM_LIT>",
"]",
")",
";... | [
"Print",
"assembler",
"for",
"cpymem_qi",
",",
"cpymem_hi",
"insns",
"...",
"$",
"0",
":",
"Address",
"Space",
"$",
"1",
",",
"$",
"2",
":",
"Loop",
"register",
"Z",
":",
"Source",
"address",
"X",
":",
"Destination",
"address"
] |
LLVM | SystemZ | CPP | stmt_completion | CPU | 627,141 | [
"SchedModel",
"(",
"SM",
")",
"{"
] | [
"SystemZHazardRecognizer",
"(",
"const",
"SystemZInstrInfo",
"*",
"tii",
",",
"const",
"TargetSchedModel",
"*",
"SM",
")",
":",
"TII",
"(",
"tii",
")",
","
] |
LLVM | Mips | TD | stmt_completion | CPU | 627,142 | [
",",
"GPR32Opnd",
",",
"MSA128WOpnd",
">",
";"
] | [
"class",
"COPY_U_W_DESC",
":",
"MSA_COPY_DESC_BASE",
"<",
"<STR_LIT>",
",",
"vextract_zext_i32",
",",
"v4i32"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 627,143 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rd32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Ii",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM... |
LLVM | ARM | CPP | next_suggestion | CPU | 627,144 | [
"}"
] | [
"if",
"(",
"isa",
"<",
"StoreInst",
">",
"(",
"I",
")",
"||",
"isa",
"<",
"LoadInst",
">",
"(",
"I",
")",
")",
"{",
"Value",
"*",
"Ptr",
"=",
"getLoadStorePointerOperand",
"(",
"&",
"I",
")",
";",
"Type",
"*",
"AccessTy",
"=",
"getLoadStoreType",
"... |
LLVM | Hexagon | CPP | program_repair | DSP | 627,145 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"void",
"useExtLoopInstr",
"(",
"MachineFunction",
"&",
"MF",
",",
"MachineBasicBlock",
"::",
"iterator",
"&",
"MII",
")",
";",
"<FIXE>"
] | [
"}",
"private",
":",
"<BUGS>",
"static",
"const",
"unsigned",
"MAX_LOOP_DISTANCE",
"=",
"<NUM_LIT>",
";",
"<BUGE>",
"bool",
"fixupLoopInstrs",
"(",
"MachineFunction",
"&",
"MF",
")",
";",
"<BUGS>",
"void",
"convertLoopInstr",
"(",
"MachineFunction",
"&",
"MF",
"... |
GCC | rx | CPP | next_suggestion | CPU | 627,146 | [
"default",
":"
] | [
"if",
"(",
"GET_CODE",
"(",
"x",
")",
"==",
"PLUS",
")",
"{",
"rtx",
"arg1",
"=",
"XEXP",
"(",
"x",
",",
"<NUM_LIT>",
")",
";",
"rtx",
"arg2",
"=",
"XEXP",
"(",
"x",
",",
"<NUM_LIT>",
")",
";",
"rtx",
"index",
"=",
"NULL_RTX",
";",
"if",
"(",
... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 627,147 | [
"case",
"Hexagon",
"::",
"A2_tfrpt",
":"
] | [
"case",
"Hexagon",
"::",
"A2_tfrt",
":",
"case",
"Hexagon",
"::",
"A2_tfrf",
":",
"case",
"Hexagon",
"::",
"C2_cmoveit",
":",
"case",
"Hexagon",
"::",
"C2_cmoveif",
":",
"case",
"Hexagon",
"::",
"A2_tfrtnew",
":",
"case",
"Hexagon",
"::",
"A2_tfrfnew",
":",
... |
GCC | aarch64 | CPP | next_suggestion | CPU | 627,148 | [
"}"
] | [
"_",
"_",
"asm__",
"(",
"<STR_LIT>",
"mls %0.16b,%2.16b,%3.16b",
"<STR_LIT>",
":",
"<STR_LIT>",
"=w",
"<STR_LIT>",
"(",
"result",
")",
":",
"<STR_LIT>",
"<NUM_LIT>",
"<STR_LIT>",
"(",
"a",
")",
",",
"<STR_LIT>",
"w",
"<STR_LIT>",
"(",
"b",
")",
",",
"<STR_LI... |
LLVM | Sparc | CPP | next_suggestion | CPU | 627,149 | [
"CalleeFn",
"=",
"M",
"->",
"getFunction",
"(",
"E",
"->",
"getSymbol",
"(",
")",
")",
";"
] | [
"unsigned",
"SparcTargetLowering",
"::",
"getSRetArgSize",
"(",
"SelectionDAG",
"&",
"DAG",
",",
"SDValue",
"Callee",
")",
"const",
"{",
"const",
"Function",
"*",
"CalleeFn",
"=",
"<NUM_LIT>",
";",
"if",
"(",
"GlobalAddressSDNode",
"*",
"G",
"=",
"dyn_cast",
"... |
GCC | s390 | MD | program_repair | MPU | 627,150 | [
"<FIXS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>"
] | [
"(",
"clobber",
"(",
"reg",
":",
"CC",
"<NUM_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<BUGE>"
] |
GCC | xtensa | CPP | next_suggestion | MPU | 627,151 | [
"test",
"=",
"gen_rtx_NE",
"(",
"VOIDmode",
",",
"loop",
"->",
"iter_reg",
",",
"const0_rtx",
")",
";"
] | [
"rtx_insn",
"*",
"insn",
"=",
"loop",
"->",
"loop_end",
";",
"emit_insn_before",
"(",
"gen_addsi3",
"(",
"loop",
"->",
"iter_reg",
",",
"loop",
"->",
"iter_reg",
",",
"constm1_rtx",
")",
",",
"loop",
"->",
"loop_end",
")",
";"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 627,152 | [
",",
"FPR64",
":",
"$",
"src1",
")",
",",
"<NUM_LIT>",
">",
";"
] | [
"def",
":",
"InstAlias",
"<",
"<STR_LIT>",
",",
"(",
"CMHSv1i64",
"FPR64",
":",
"$",
"dst",
",",
"FPR64",
":",
"$",
"src2"
] |
LLVM | ARM64 | TD | next_suggestion | CPU | 627,153 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rn",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rd",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"Q",
";",
"let",
... |
GCC | i386 | MD | stmt_completion | CPU | 627,154 | [
")",
")",
")",
")"
] | [
"(",
"zero_extend",
":",
"DI",
"(",
"ashiftrt",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 627,155 | [
"}",
"=",
"Pt",
";"
] | [
"let",
"IClass",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 627,156 | [
"i32",
")",
";"
] | [
"EVT",
"OpVT",
"=",
"Op",
".",
"getValueType",
"(",
")",
";",
"SDValue",
"TVal",
"=",
"DAG",
".",
"getConstant",
"(",
"<NUM_LIT>",
",",
"DL",
",",
"OpVT",
")",
";",
"SDValue",
"FVal",
"=",
"DAG",
".",
"getConstant",
"(",
"<NUM_LIT>",
",",
"DL",
",",
... |
GCC | arm | CPP | stmt_completion | CPU | 627,157 | [
",",
"_",
"_",
"b",
")",
";"
] | [
"return",
"(",
"float32x2_t",
")",
"_",
"_",
"builtin_neon_vpaddv2sf",
"(",
"_",
"_",
"a"
] |
GCC | sh | MD | stmt_completion | CPU | 627,158 | [
")",
"]",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"zero_extend",
":",
"SI",
"(",
"match_operand",
":",
"QIHI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")"
] |
GCC | m32r | CPP | next_suggestion | MPU | 627,159 | [
"if",
"(",
"code",
"==",
"LEU",
")",
"emit_insn",
"(",
"gen_sltu_insn",
"(",
"op0",
",",
"op1",
",",
"op2",
")",
")",
";"
] | [
"emit_insn",
"(",
"gen_slt_insn",
"(",
"op0",
",",
"op1",
",",
"op2",
")",
")",
";",
"return",
"true",
";",
"case",
"LTU",
":",
"case",
"GTU",
":",
"if",
"(",
"code",
"==",
"GTU",
")",
"{",
"rtx",
"tmp",
"=",
"op2",
";",
"op2",
"=",
"op1",
";",... |
GCC | sh | CPP | code_generation | CPU | 627,160 | [
"bool",
"sh_is_logical_t_store_expr",
"(",
"rtx",
"op",
",",
"rtx_insn",
"*",
"insn",
")",
"{",
"if",
"(",
"!",
"logical_operator",
"(",
"op",
",",
"SImode",
")",
")",
"return",
"false",
";",
"rtx",
"ops",
"[",
"<NUM_LIT>",
"]",
"=",
"{",
"XEXP",
"(",
... | [
"Given",
"an",
"op",
"rtx",
"and",
"an",
"insn",
",",
"try",
"to",
"find",
"out",
"whether",
"the",
"result",
"of",
"the",
"specified",
"op",
"consists",
"only",
"of",
"logical",
"operations",
"on",
"T",
"bit",
"stores",
"."
] |
GCC | sparc | MD | next_suggestion | CPU | 627,161 | [
"(",
"const_int",
"<NUM_LIT>",
")",
")"
] | [
"return",
"output_return",
"(",
"insn",
")",
"}",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set",
"(",
"attr",
"<STR_LIT>",
")",
"(",
"cond",
"[",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"if_then_else",
"(",
"eq_attr",
"<STR_LI... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 627,162 | [
"(",
"FirstElt",
")",
";"
] | [
"}",
"auto",
"FirstElt",
"=",
"Srcs",
".",
"begin",
"(",
")",
";",
"auto",
"SecondElt",
"=",
"std",
"::",
"next",
"(",
"FirstElt",
")",
";",
"SmallVector",
"<",
"SDValue",
",",
"<NUM_LIT>",
">",
"Perms",
";",
"while",
"(",
"true",
")",
"{",
"auto",
... |
GCC | arm | CPP | stmt_completion | CPU | 627,163 | [
";"
] | [
"bool",
"detect_cmse_nonsecure_call",
"(",
"tree",
"addr",
")",
"{",
"if",
"(",
"!",
"addr",
")",
"return",
"FALSE",
";",
"tree",
"fntype",
"=",
"TREE_TYPE",
"(",
"addr",
")",
";",
"if",
"(",
"use_cmse",
"&&",
"lookup_attribute",
"(",
"<STR_LIT>",
"cmse_no... |
LLVM | Mips | TD | stmt_completion | CPU | 627,164 | [
">",
",",
"IsCommutable",
";"
] | [
"class",
"AVE_U_D_DESC",
":",
"MSA_3R_DESC_BASE",
"<",
"<STR_LIT>",
",",
"int_mips_ave_u_d",
",",
"MSA128DOpnd"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 627,165 | [
";"
] | [
"unsigned",
"X86FastISel",
"::",
"fastEmitInst_rrrr",
"(",
"unsigned",
"MachineInstOpcode",
",",
"const",
"TargetRegisterClass",
"*",
"RC",
",",
"unsigned",
"Op0",
",",
"bool",
"Op0IsKill",
",",
"unsigned",
"Op1",
",",
"bool",
"Op1IsKill",
",",
"unsigned",
"Op2",
... |
LLVM | Alpha | CPP | next_suggestion | MPU | 627,166 | [
"MachineInstrBuilder",
"MIB",
"=",
"BuildMI",
"(",
"MF",
",",
"DL",
",",
"get",
"(",
"Opc",
")",
")",
".",
"addReg",
"(",
"SrcReg",
",",
"false",
",",
"false",
",",
"isKill",
")",
";"
] | [
"else",
"if",
"(",
"RC",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"Opc",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"else",
"if",
"(",
"RC",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"Opc",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"else",
"abort",
"... |
GCC | powerpcspe | CPP | stmt_completion | CPU | 627,167 | [
"(",
"unsigned",
"int",
"_",
"_",
"X",
")",
"{"
] | [
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"_",
"blsi_u32"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 627,168 | [
"for",
"(",
"MachineBasicBlock",
"::",
"iterator",
"I",
"=",
"TopMBB",
"->",
"begin",
"(",
")",
",",
"E",
"=",
"TopMBB",
"->",
"end",
"(",
")",
";"
] | [
"void",
"PPCCTRLoops",
"::",
"getCanonicalInductionVariable",
"(",
"MachineLoop",
"*",
"L",
",",
"SmallVector",
"<",
"MachineInstr",
"*",
",",
"<NUM_LIT>",
">",
"&",
"IVars",
",",
"SmallVector",
"<",
"MachineInstr",
"*",
",",
"<NUM_LIT>",
">",
"&",
"IOps",
")"... |
GCC | aarch64 | CPP | next_suggestion | CPU | 627,169 | [
"return",
"x",
";"
] | [
"rtx",
"function_expander",
"::",
"convert_to_pmode",
"(",
"rtx",
"x",
")",
"{",
"if",
"(",
"ptr_mode",
"==",
"SImode",
")",
"x",
"=",
"simplify_gen_unary",
"(",
"ZERO_EXTEND",
",",
"DImode",
",",
"x",
",",
"SImode",
")",
";"
] |
GCC | rs6000 | MD | stmt_completion | CPU | 627,170 | [
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | AArch64 | TD | program_repair | CPU | 627,171 | [
"<FIXS>",
"bit",
"Commutable",
"=",
"<NUM_LIT>",
">",
"{",
"<FIXE>"
] | [
"multiclass",
"NeonI_3VSame_HS_sizes",
"bit",
"u",
",",
"bits",
"<NUM_LIT>",
">",
"opcode",
",",
"string",
"asmop",
",",
"SDPatternOperator",
"opnode",
",",
"<BUGS>",
"bit",
"Commutable",
"=",
"<NUM_LIT>",
">",
"{",
"<BUGE>",
"let",
"isCommutable",
"=",
"Commuta... |
LLVM | SPIRV | CPP | program_repair | Virtual ISA | 627,172 | [
"<FIXS>",
"if",
"(",
"auto",
"MemModel",
"=",
"M",
".",
"getNamedMetadata",
"(",
"<STR_LIT>",
"spirv.MemoryModel",
"<STR_LIT>",
")",
")",
"{",
"auto",
"MemMD",
"=",
"MemModel",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"MAI",
".",
"Addr",
"=",
"stati... | [
"MAI",
".",
"InstrsToDelete",
".",
"clear",
"(",
")",
";",
"MAI",
".",
"FuncNameMap",
".",
"clear",
"(",
")",
";",
"MAI",
".",
"GlobalVarList",
".",
"clear",
"(",
")",
";",
"<BUGS>",
"MAI",
".",
"Mem",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
"::",
"Open... |
GCC | aarch64 | CPP | next_suggestion | CPU | 627,173 | [
"}"
] | [
"vqrshlb_s8",
"(",
"int8_t",
"_",
"_",
"a",
",",
"int8_t",
"_",
"_",
"b",
")",
"{",
"return",
"_",
"_",
"builtin_aarch64_sqrshlqi",
"(",
"_",
"_",
"a",
",",
"_",
"_",
"b",
")",
";"
] |
GCC | i386 | CPP | stmt_completion | CPU | 627,174 | [
"_",
"v4si",
")",
"_",
"_",
"Y",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_hadd_epi32",
"(",
"_",
"_",
"m128i",
"_",
"_",
"X",
",... |
LLVM | AArch64 | TD | stmt_completion | CPU | 627,175 | [
"asm",
",",
"OpNode",
">",
"{"
] | [
"def",
"Wr",
":",
"BaseAddSubCarry",
"<",
"isSub",
",",
"GPR32",
","
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 627,176 | [
"=",
"<NUM_LIT>",
";"
] | [
"def",
"J4_cmpgti_t_jumpnv_nt",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Ns8",
",",
"u5_0Imm",
":",
"$",
"II",
",",
"b30_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_bd8382d1",
",",
"TypeNCJ",
">",
",",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 627,177 | [
"case",
"ISD",
"::",
"FMAXNAN",
":"
] | [
"case",
"ISD",
"::",
"FP_EXTEND",
":",
"return",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getValueType",
"(",
")",
".",
"getScalarType",
"(",
")",
"!=",
"MVT",
"::",
"f16",
"||",
"ST",
"->",
"hasFP16Denormals",
"(",
")",
";",
"case",
"ISD"... |
LLVM | ARM64 | TD | next_suggestion | CPU | 627,178 | [
"}",
"]",
">",
">",
"{",
"let",
"ParserMatchClass",
"=",
"SIMDImmType10Operand",
";"
] | [
"}",
"]",
",",
"SDNodeXForm",
"<",
"fpimm",
",",
"[",
"{",
"APFloat",
"InVal",
"=",
"N",
"-",
">",
"getValueAPF",
"(",
")",
";",
"uint32_t",
"enc",
"=",
"ARM64_AM",
":",
":",
"encodeAdvSIMDModImmType10",
"(",
"N",
"-",
">",
"getValueAPF",
"(",
")",
"... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 627,179 | [
"return",
"nullptr",
";"
] | [
"static",
"const",
"Function",
"*",
"getCalleeFunction",
"(",
"const",
"MachineOperand",
"&",
"Op",
")",
"{",
"if",
"(",
"Op",
".",
"isImm",
"(",
")",
")",
"{",
"assert",
"(",
"Op",
".",
"getImm",
"(",
")",
"==",
"<NUM_LIT>",
")",
";"
] |
GCC | arm | CPP | stmt_completion | CPU | 627,180 | [
";"
] | [
"tree",
"arg",
"=",
"m_args",
"[",
"argno",
"]",
";",
"if",
"(",
"!",
"tree_fits_uhwi_p",
"(",
"arg",
")",
")",
"{",
"report_non_ice",
"(",
"location",
",",
"fndecl",
",",
"argno",
")",
";",
"return",
"false",
";",
"}",
"value_out",
"=",
"tree_to_uhwi"... |
LLVM | X86 | TD | stmt_completion | CPU | 627,181 | [
")",
",",
"<NUM_LIT>",
",",
"<STR_LIT>",
">",
";"
] | [
"def",
":",
"InstAlias",
"<",
"<STR_LIT>",
",",
"(",
"VCVTTSS2SI64rr",
"GR64",
":",
"$",
"dst",
",",
"FR32",
":",
"$",
"src"
] |
LLVM | ARM | TD | next_suggestion | CPU | 627,182 | [
"}"
] | [
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"GPR",
":",
"$",
"addr",
",",
"i32imm",
")",
";",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";",
"let",
"ParserMatchClass",
"=",
"AddrMode6AsmOperand",
";"
] |
LLVM | AMDGPU | CPP | code_generation | GPU | 627,183 | [
"bool",
"SITargetLowering",
"::",
"isLegalAddressingMode",
"(",
"const",
"DataLayout",
"&",
"DL",
",",
"const",
"AddrMode",
"&",
"AM",
",",
"Type",
"*",
"Ty",
",",
"unsigned",
"AS",
")",
"const",
"{",
"if",
"(",
"AM",
".",
"BaseGV",
")",
"return",
"false... | [
"isLegalAddressingMode",
"-",
"Return",
"true",
"if",
"the",
"addressing",
"mode",
"represented",
"by",
"AM",
"is",
"legal",
"for",
"this",
"target",
",",
"for",
"a",
"load/store",
"of",
"the",
"specified",
"type",
"."
] |
GCC | rs6000 | MD | program_repair | CPU | 627,184 | [
"<FIXS>",
"(",
"unspec",
":",
"V2DI",
"[",
"(",
"match_operand",
":",
"V4SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"<FIXE>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V2DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"unspec",
":",
"V2DI",
"[",
"(",
"match_operand",
":",
"V4SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"<... |
LLVM | X86 | CPP | next_suggestion | CPU | 627,185 | [
"SDValue",
"Res",
"=",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"DL",
",",
"OpsVT",
",",
"MulLo",
",",
"MulHi",
")",
";"
] | [
"if",
"(",
"Mode",
"==",
"MULU8",
"||",
"Mode",
"==",
"MULS8",
")",
"{",
"return",
"DAG",
".",
"getNode",
"(",
"(",
"Mode",
"==",
"MULU8",
")",
"?",
"ISD",
"::",
"ZERO_EXTEND",
":",
"ISD",
"::",
"SIGN_EXTEND",
",",
"DL",
",",
"VT",
",",
"MulLo",
... |
GCC | pa | CPP | code_generation | CPU | 627,186 | [
"static",
"void",
"remove_useless_addtr_insns",
"(",
"int",
"check_notes",
")",
"{",
"rtx_insn",
"*",
"insn",
";",
"static",
"int",
"pass",
"=",
"<NUM_LIT>",
";",
"if",
"(",
"optimize",
">",
"<NUM_LIT>",
")",
"{",
"int",
"fcmp_count",
"=",
"<NUM_LIT>",
";",
... | [
"Try",
"to",
"rewrite",
"floating",
"point",
"comparisons",
"&",
"branches",
"to",
"avoid",
"useless",
"add",
",",
"tr",
"insns",
".",
"CHECK_NOTES",
"is",
"nonzero",
"if",
"we",
"should",
"examine",
"REG_DEAD",
"notes",
"to",
"see",
"if",
"FPCC",
"is",
"d... |
LLVM | X86 | TD | program_repair | CPU | 627,187 | [
"<FIXS>",
"_",
".",
"info128",
".",
"ImmAllZerosV",
")",
")",
",",
"<FIXE>"
] | [
"def",
":",
"Pat",
"(",
"_",
".",
"info128",
".",
"VT",
"(",
"masked_load",
"addr",
":",
"$",
"srcAddr",
",",
"Mask128",
",",
"<BUGS>",
"(",
"_",
".",
"info128",
".",
"VT",
"(",
"bitconvert",
"(",
"v4i32",
"immAllZerosV",
")",
")",
")",
")",
")",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 627,188 | [
"Operands",
".",
"push_back",
"(",
"AMDGPUOperand",
"::",
"CreateImm",
"(",
"this",
",",
"Slot",
",",
"S",
",",
"AMDGPUOperand",
"::",
"ImmTyInterpSlot",
")",
")",
";"
] | [
"if",
"(",
"Slot",
"==",
"-",
"<NUM_LIT>",
")",
"{",
"Error",
"(",
"S",
",",
"<STR_LIT>",
"invalid interpolation slot",
"<STR_LIT>",
")",
";",
"return",
"MatchOperand_ParseFail",
";",
"}"
] |
GCC | powerpcspe | MD | next_suggestion | CPU | 627,189 | [
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"]"
] | [
"(",
"set",
"(",
"match_operand",
":",
"VSX_F",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"gt",
":",
"VSX_F",
"(",
"match_dup",
"<NUM_LIT>",
")"
] |
GCC | ia64 | CPP | program_repair | CPU | 627,190 | [
"<FIXS>",
"ia64_function_arg",
"(",
"cumulative_args_t",
"cum",
",",
"machine_mode",
"mode",
",",
"<FIXE>"
] | [
"static",
"rtx",
"<BUGS>",
"ia64_function_arg",
"(",
"cumulative_args_t",
"cum",
",",
"enum",
"machine_mode",
"mode",
",",
"<BUGE>",
"const_tree",
"type",
",",
"bool",
"named",
")",
"{",
"return",
"ia64_function_arg_1",
"(",
"cum",
",",
"mode",
",",
"type",
",... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 627,191 | [
"const",
"{"
] | [
"bool",
"isKImmFP32",
"(",
")"
] |
LLVM | ARM | TD | stmt_completion | CPU | 627,192 | [
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"class",
"MVEIntSingleSrc",
"<",
"string",
"iname",
",",
"string",
"suffix",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"size",
",",
"list",
"<",
"dag",
">",
"pattern",
"=",
"[",
"]",
">",
":",
"MVE_p",
"<",
"(",
"outs",
"MQPR",
":",
"$",
"Qd",
")",
",",
... |
LLVM | Sparc | CPP | next_suggestion | CPU | 627,193 | [
"}"
] | [
"break",
";",
"}",
"SDValue",
"StackPtr",
"=",
"DAG",
".",
"CreateStackTemporary",
"(",
"MVT",
"::",
"f64",
",",
"MVT",
"::",
"i32",
")",
";",
"SDValue",
"Store",
"=",
"DAG",
".",
"getStore",
"(",
"DAG",
".",
"getEntryNode",
"(",
")",
",",
"dl",
",",... |
GCC | i386 | CPP | next_suggestion | CPU | 627,194 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_slli_epi32",
"(",
"_",
"_",
"m256i",
"_",
"_",
"A",
... |
LLVM | Mips | TD | stmt_completion | CPU | 627,195 | [
"<STR_LIT>",
">",
",",
"WAIT_FM",
";"
] | [
"def",
"WAIT",
":",
"WAIT_FT",
"<"
] |
LLVM | Patmos | CPP | stmt_completion | VLIW | 627,196 | [
")",
")",
"{"
] | [
"virtual",
"bool",
"addPreEmitPass",
"(",
")",
"{",
"if",
"(",
"!",
"getPatmosSubtarget",
"(",
")",
".",
"usePatmosPostRAScheduler",
"(",
"getOptLevel",
"(",
")",
")",
")",
"{",
"addPass",
"(",
"createPatmosDelaySlotFillerPass",
"(",
"getPatmosTargetMachine",
"(",... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 627,197 | [
"if",
"(",
"CachedConsts",
".",
"empty",
"(",
")",
")",
"{"
] | [
"}",
"if",
"(",
"CachedConsts",
"[",
"<NUM_LIT>",
"]",
"==",
"BankLine",
")",
"{",
"UsedKCache",
".",
"push_back",
"(",
"std",
"::",
"pair",
"<",
"unsigned",
",",
"unsigned",
">",
"(",
"<NUM_LIT>",
",",
"KCacheIndex",
")",
")",
";",
"continue",
";",
"}... |
LLVM | Hexagon | TD | next_suggestion | DSP | 627,198 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | ARM | TD | next_suggestion | CPU | 627,199 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rm",
";"
] | [
"class",
"T1sIGenEncode",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"opA",
",",
"dag",
"oops",
",",
"dag",
"iops",
",",
"InstrItinClass",
"itin",
",",
"string",
"opc",
",",
"string",
"asm",
",",
"list",
"<",
"dag",
">",
"pattern",
">",
":",
"T1sI",
"<",
"o... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.