Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
AArch64
CPP
program_repair
CPU
627,300
[ "<FIXS>", "<FIXE>", "<FIXS>", "if", "(", "Pred", "!=", "CmpInst", "::", "Predicate", "::", "ICMP_EQ", "&&", "Pred", "!=", "CmpInst", "::", "Predicate", "::", "ICMP_NE", ")", "<FIXE>" ]
[ "return", "false", ";", "MachineRegisterInfo", "&", "MRI", "=", "*", "MIB", ".", "getMRI", "(", ")", ";", "<BUGS>", "unsigned", "Opc", "=", "<NUM_LIT>", ";", "<BUGE>", "Register", "TestReg", "=", "AndInst", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", ...
LLVM
Hexagon
TD
next_suggestion
DSP
627,301
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
LLVM
Hexagon
TD
stmt_completion
DSP
627,302
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "...
LLVM
Hexagon
TD
next_suggestion
DSP
627,303
[ "let", "opExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", ...
GCC
aarch64
MD
next_suggestion
CPU
627,304
[ "(", "and", "(", "match_code", "<STR_LIT>", ")" ]
[ "(", "define_relaxed_memory_constraint", "<STR_LIT>", "<STR_LIT>" ]
GCC
nios2
CPP
next_suggestion
MPU
627,305
[ "if", "(", "sort", "[", "i", "]", ".", "rewrite", ")", "{" ]
[ "sort", "[", "i", "]", ".", "offset", "=", "o", ";", "sort", "[", "i", "]", ".", "reg", "=", "reg", ";", "sort", "[", "i", "]", ".", "mem", "=", "mem", ";", "}", "if", "(", "load_p", "&&", "(", "regmask", "&", "usemask", ")", ")", "return",...
LLVM
R600
CPP
stmt_completion
GPU
627,306
[ "false", ";" ]
[ "AMDGPUMCAsmInfo", "::", "AMDGPUMCAsmInfo", "(", "StringRef", "&", "TT", ")", ":", "MCAsmInfo", "(", ")", "{", "HasSingleParameterDotFile", "=", "false", ";", "WeakDefDirective", "=", "<NUM_LIT>", ";", "HasSubsectionsViaSymbols", "=", "true", ";", "HasMachoZeroFillD...
GCC
tilegx
MD
stmt_completion
VLIW
627,307
[ ")", "]" ]
[ "(", "unspec", ":", "DI", "[", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_INSN_FDOUBLE_ADD_FLAGS", ")" ]
GCC
m68k
MD
next_suggestion
MPU
627,308
[ "(", "match_test", "<STR_LIT>", ")", ")", ")", ")" ]
[ "(", "ior", "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")", ")" ]
LLVM
ARM
CPP
next_suggestion
CPU
627,309
[ "auto", "&", "CPEs", "=", "CPEntries", "[", "CPEntryIdx", "]", ";" ]
[ "MachineBasicBlock", "*", "MBB", "=", "JTBBs", "[", "j", "]", ";", "unsigned", "DstOffset", "=", "BBInfo", "[", "MBB", "->", "getNumber", "(", ")", "]", ".", "Offset", ";", "if", "(", "ByteOk", "&&", "(", "DstOffset", "-", "JTOffset", ")", ">", "(", ...
LLVM
X86
CPP
next_suggestion
CPU
627,310
[ "SDLoc", "DL", "(", "Extract", ")", ";" ]
[ "unsigned", "RegSize", "=", "<NUM_LIT>", ";", "if", "(", "Subtarget", ".", "useBWIRegs", "(", ")", ")", "RegSize", "=", "<NUM_LIT>", ";", "else", "if", "(", "Subtarget", ".", "hasAVX", "(", ")", ")", "RegSize", "=", "<NUM_LIT>", ";", "if", "(", "RegSiz...
LLVM
AMDGPU
CPP
next_suggestion
GPU
627,311
[ "if", "(", "StoreNode", "->", "isIndexed", "(", ")", ")", "{" ]
[ "EVT", "MemVT", "=", "StoreNode", "->", "getMemoryVT", "(", ")", ";", "EVT", "PtrVT", "=", "Ptr", ".", "getValueType", "(", ")", ";", "SDLoc", "DL", "(", "Op", ")", ";", "const", "bool", "TruncatingStore", "=", "StoreNode", "->", "isTruncatingStore", "("...
GCC
i386
MD
next_suggestion
CPU
627,312
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
X86
CPP
next_suggestion
CPU
627,313
[ "}" ]
[ "assert", "(", "VT", ".", "getSizeInBits", "(", ")", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Unexpected vector size for 128bit shuffle.", "<STR_LIT>", ")", ";", "SmallVector", "<", "int", ",", "<NUM_LIT>", ">", "WidenedMask", ";", "if", "(", "!", "canWidenShuffleEl...
LLVM
Hexagon
TD
next_suggestion
DSP
627,314
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "C4_or_orn", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "PredRegs", ":", "$", "Ps4", ",", "PredRegs", ":", "$", "Pt4", ",", "PredRegs", ":", "$", "Pu4", ")", ",", "<STR_LIT>", ",", "tc_b31c2e97", ",", ...
GCC
s390
MD
next_suggestion
MPU
627,315
[ "if", "(", "CONSTANT_P", "(", "operands", "[", "<NUM_LIT>", "]", ")" ]
[ "(", "set", "(", "match_operand", ":", "GPR", "<NUM_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "GPR", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "]", ")", "(", "set", "(", "pc", ")", "(", "if_then_else", "(", "n...
LLVM
AMDGPU
CPP
next_suggestion
GPU
627,316
[ "}" ]
[ "const", "TargetRegisterClass", "*", "SIRegisterInfo", "::", "getPointerRegClass", "(", "const", "MachineFunction", "&", "MF", ",", "unsigned", "Kind", ")", "const", "{", "return", "&", "AMDGPU", "::", "VGPR_32RegClass", ";" ]
GCC
s390
CPP
stmt_completion
MPU
627,317
[ ";" ]
[ "machine_mode", "mode", ",", "part_mode", ";", "int", "def", ";", "int", "part", ",", "part_goal", ";", "if", "(", "str", "[", "<NUM_LIT>", "]", "==", "'", "x", "'", ")", "part_goal", "=", "-", "<NUM_LIT>", ";", "else", "part_goal", "=", "str", "[", ...
GCC
sparc
MD
program_repair
CPU
627,318
[ "<FIXS>", "(", "neg", ":", "SI", "(", "plus", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "reg", ":", "CCC", "CC_REG", ")", "(", "compare", ":", "CCC", "(", "zero_extend", ":", "DI", "<BUGS>", "(", "neg", ":", "SI", "(", "plus", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>",...
GCC
sparc
CPP
program_repair
CPU
627,319
[ "<FIXS>", "negated_const", "=", "gen_rtx_CONST_DOUBLE", "(", "DImode", ",", "const0_rtx", ",", "<FIXE>", "<FIXS>", "emit_insn", "(", "gen_rtx_SET", "(", "VOIDmode", ",", "<FIXE>", "<FIXS>", "gen_safe_XOR64", "(", "temp", ",", "(", "-", "<NUM_LIT>", "|", "trailin...
[ "negated_const", "=", "GEN_INT", "(", "(", "(", "~", "low_bits", ")", "&", "<NUM_LIT>", ")", "|", "(", "(", "(", "HOST_WIDE_INT", ")", "(", "(", "~", "high_bits", ")", "&", "<NUM_LIT>", ")", ")", "<<", "<NUM_LIT>", ")", ")", ";", "#", "else", "<BUG...
GCC
aarch64
MD
next_suggestion
CPU
627,320
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "mem", ":", "BLK", "(", "scratch", ")", ")", "(", "unspec", ":", "BLK", "[", "(", "match_operand", ":", "<", "VPRED", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<ST...
LLVM
AArch64
CPP
program_repair
CPU
627,321
[ "<FIXS>", "MCContext", "&", "Ctx", ",", "const", "Triple", "&", "TheTriple", ",", "bool", "IsResolved", ")", "{", "<FIXE>" ]
[ "}", "static", "uint64_t", "adjustFixupValue", "(", "const", "MCFixup", "&", "Fixup", ",", "uint64_t", "Value", ",", "<BUGS>", "MCContext", "&", "Ctx", ")", "{", "<BUGE>", "unsigned", "Kind", "=", "Fixup", ".", "getKind", "(", ")", ";", "int64_t", "SignedV...
LLVM
Hexagon
TD
next_suggestion
DSP
627,322
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", ...
GCC
s390
MD
next_suggestion
MPU
627,323
[ "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "VF_HW", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "set", "(", "match_operand", ":", "<", "tointvec", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ge", ":", "<", "tointvec", ">", "(", "match_dup", "<NUM...
LLVM
Mips
CPP
stmt_completion
CPU
627,324
[ "SD", ")", ";" ]
[ "static", "SDValue", "createStoreLR", "(", "unsigned", "Opc", ",", "SelectionDAG", "&", "DAG", ",", "StoreSDNode", "*", "SD", ",", "SDValue", "Chain", ",", "unsigned", "Offset", ")", "{", "SDValue", "Ptr", "=", "SD", "->", "getBasePtr", "(", ")", ",", "V...
LLVM
X86
CPP
code_generation
CPU
627,325
[ "bool", "X86AsmParser", "::", "ParseDirective", "(", "AsmToken", "DirectiveID", ")", "{", "StringRef", "IDVal", "=", "DirectiveID", ".", "getIdentifier", "(", ")", ";", "if", "(", "IDVal", "==", "<STR_LIT>", ".word", "<STR_LIT>", ")", "return", "ParseDirectiveWo...
[ "ParseDirective", "-", "Parse", "a", "target", "specific", "assembler", "directive", "This", "method", "is", "deprecated", ",", "use", "'parseDirective", "'", "instead", "." ]
LLVM
AArch64
TD
next_suggestion
CPU
627,326
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd", ";" ]
[ "class", "BaseIntegerToFP", "<", "bit", "isUnsigned", ",", "RegisterClass", "srcType", ",", "RegisterClass", "dstType", ",", "Operand", "immType", ",", "string", "asm", ",", "list", "<", "dag", ">", "pattern", ">", ":", "I", "<", "(", "outs", "dstType", ":...
GCC
sh
CPP
next_suggestion
CPU
627,327
[ "emit_insn", "(", "gen_tstsi_t", "(", "eop0", ".", "use_as_extended_reg", "(", "curr_insn", ")", ",", "eop1", ".", "use_as_extended_reg", "(", "curr_insn", ")", ")", ")", ";" ]
[ "gcc_assert", "(", "subreg_mode", "==", "QImode", "||", "subreg_mode", "==", "HImode", ")", ";", "sh_extending_set_of_reg", "eop0", "=", "sh_find_extending_set_of_reg", "(", "operands", "[", "<NUM_LIT>", "]", ",", "curr_insn", ")", ";", "sh_extending_set_of_reg", "e...
LLVM
AMDGPU
CPP
code_generation
GPU
627,328
[ "bool", "SIMemoryLegalizer", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "bool", "Changed", "=", "false", ";", "SIMemOpAccess", "MOA", "(", "MF", ")", ";", "CC", "=", "SICacheControl", "::", "create", "(", "MF", ".", "getSubtar...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
627,329
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
X86
TD
next_suggestion
CPU
627,330
[ "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
[ "def", "ICXWriteResGroup184", ":", "SchedWriteRes", "<", "[", "ICXPort0", ",", "ICXFPDivider", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";" ]
GCC
loongarch
CPP
stmt_completion
CPU
627,331
[ "x", ")", ";" ]
[ "if", "(", "!", "loongarch_legitimate_address_p", "(", "mode", ",", "x", ",", "false", ")", ")", "x", "=", "force_reg", "(", "Pmode", "," ]
LLVM
ARM
TD
stmt_completion
CPU
627,332
[ "v2f32", "DPR", ":", "$", "src", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v2f32", "(", "bitconvert", "(", "v8i8", "DPR", ":", "$", "src", ")", ")", ")", ",", "(" ]
GCC
i386
MD
stmt_completion
CPU
627,333
[ "<STR_LIT>" ]
[ "(", "define_register_constraint" ]
LLVM
Hexagon
TD
next_suggestion
DSP
627,334
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "prefersSlot3", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "USR_OVF", "]", ...
LLVM
ARM
CPP
next_suggestion
CPU
627,335
[ "VTSize", "=", "<NUM_LIT>", ";" ]
[ "TFOps", "[", "i", "]", "=", "DAG", ".", "getStore", "(", "Chain", ",", "dl", ",", "Loads", "[", "i", "]", ",", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "dl", ",", "MVT", "::", "i32", ",", "Dst", ",", "DAG", ".", "getConstant", "(...
LLVM
ARM
CPP
code_generation
CPU
627,336
[ "SDValue", "ARMTargetLowering", "::", "PerformDAGCombine", "(", "SDNode", "*", "N", ",", "DAGCombinerInfo", "&", "DCI", ")", "const", "{", "switch", "(", "N", "->", "getOpcode", "(", ")", ")", "{", "default", ":", "break", ";", "case", "ISD", "::", "ADDC...
[ "This", "method", "will", "be", "invoked", "for", "all", "target", "nodes", "and", "for", "any", "target-independent", "nodes", "that", "the", "target", "has", "registered", "with", "invoke", "it", "for", "." ]
GCC
loongarch
CPP
program_repair
CPU
627,337
[ "<FIXS>", "if", "(", "(", "unsigned", "long", ")", "la_target", ".", "cpu_tune", "N_TUNE_TYPES", ")", "return", "loongarch_cpu_issue_rate", "[", "la_target", ".", "cpu_tune", "]", ";", "<FIXE>" ]
[ "static", "intloongarch_issue_rate", "(", "void", ")", "{", "<BUGS>", "if", "(", "(", "unsigned", "long", ")", "LARCH_ACTUAL_TUNE", "N_TUNE_TYPES", ")", "return", "loongarch_cpu_issue_rate", "[", "LARCH_ACTUAL_TUNE", "]", ";", "<BUGE>", "elsereturn", "<NUM_LIT>", ";...
LLVM
Mips
CPP
stmt_completion
CPU
627,338
[ ";" ]
[ "bool", "MipsAsmParser", "::", "ParseInstruction", "(", "StringRef", "Name", ",", "SMLoc", "NameLoc", ",", "SmallVectorImpl", "<", "MCParsedAsmOperand", "*", ">", "&", "Operands", ")", "{", "return", "true" ]
GCC
i386
MD
next_suggestion
CPU
627,339
[ "<STR_LIT>", ")" ]
[ "(", "ior", "(", "and", "(", "match_operand", ":", "V2SI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V4SF", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "and", "(", "match_operand", ":", "V4SF", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand...
GCC
arm
CPP
next_suggestion
CPU
627,340
[ "}" ]
[ "if", "(", "SCALAR_FLOAT_TYPE_P", "(", "t", ")", "&&", "TYPE_PRECISION", "(", "t", ")", "==", "<NUM_LIT>", "&&", "TYPE_MAIN_VARIANT", "(", "t", ")", "==", "arm_fp16_type_node", ")", "return", "float_type_node", ";", "return", "NULL_TREE", ";" ]
GCC
loongarch
CPP
stmt_completion
CPU
627,341
[ "&", "offset", ")", ";" ]
[ "rtx", "loongarch_unspec_address", "(", "rtx", "address", ",", "enum", "loongarch_symbol_type", "symbol_type", ")", "{", "rtx", "base", ",", "offset", ";", "split_const", "(", "address", ",", "&", "base", "," ]
LLVM
ARM
CPP
program_repair
CPU
627,342
[ "<FIXS>", "if", "(", "FrameIndexVirtualScavenging", ")", "{", "unsigned", "TmpReg", "=", "MF", ".", "getRegInfo", "(", ")", ".", "createVirtualRegister", "(", "ARM", "::", "tGPRRegisterClass", ")", ";", "bool", "UseRR", "=", "false", ";", "if", "(", "Opcode"...
[ "else", "MI", ".", "addOperand", "(", "MachineOperand", "::", "CreateReg", "(", "<NUM_LIT>", ",", "false", ")", ")", ";", "}", "else", "if", "(", "Desc", ".", "mayStore", "(", ")", ")", "{", "<BUGS>", "unsigned", "ValReg", "=", "MI", ".", "getOperand",...
GCC
ia64
MD
stmt_completion
CPU
627,343
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_cpu_unit" ]
LLVM
Hexagon
TD
stmt_completion
DSP
627,344
[ "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ...
LLVM
M88k
CPP
next_suggestion
MPU
627,345
[ "unsigned", "Idx", "=", "(", "FullSize", "-", "<NUM_LIT>", "-", "i", ")", ";" ]
[ "uint64_t", "CurVal", "=", "<NUM_LIT>", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "!=", "NumBytes", ";", "++", "i", ")", "{", "unsigned", "Idx", "=", "(", "FullSize", "-", "<NUM_LIT>", "-", "i", ")", ";", "CurVal", "|=", "static_c...
GCC
avr
CPP
next_suggestion
MPU
627,346
[ "avr_asm_len", "(", "TINY_SBIW", "(", "%", "E1", ",", "%", "F1", ",", "<NUM_LIT>", ")", ",", "op", ",", "plen", ",", "<NUM_LIT>", ")", ";" ]
[ "else", "{", "return", "avr_asm_len", "(", "<STR_LIT>", "ld %A0,%1+", "<STR_LIT>", "CR_TAB", "<STR_LIT>", "ld %B0,%1+", "<STR_LIT>", "CR_TAB", "<STR_LIT>", "ld %C0,%1", "<STR_LIT>", ",", "op", ",", "plen", ",", "-", "<NUM_LIT>", ")", ";", "if", "(", "reg_dest", ...
GCC
alpha
MD
stmt_completion
MPU
627,347
[ "<STR_LIT>", ")" ]
[ "(", "float", ":", "SF", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr...
LLVM
AArch64
TD
stmt_completion
CPU
627,348
[ ">", ";" ]
[ "def", "A64FXIPPR", ":", "ProcResource", "<", "<NUM_LIT>" ]
GCC
i386
CPP
stmt_completion
CPU
627,349
[ "(", "_", "_", "v8df", ")", "_", "_", "W", ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m512d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_mask_cvtepi32_pd", "(", "_", "_", "m512d", "_", "_", ...
LLVM
ARM
CPP
stmt_completion
CPU
627,350
[ "LastOp", ";" ]
[ "MachineInstr", "*", "Op", "=", "Ops", "[", "i", "]", ";", "unsigned", "Loc", "=", "MI2LocMap", "[", "Op", "]", ";", "if", "(", "Loc", "<=", "FirstLoc", ")", "{", "FirstLoc", "=", "Loc", ";", "FirstOp", "=", "Op", ";", "}", "if", "(", "Loc", ">...
LLVM
AMDGPU
CPP
next_suggestion
GPU
627,351
[ "}" ]
[ "for", "(", "auto", "&", "BB", ":", "F", ")", "{", "BasicBlock", "::", "iterator", "SectionEnd", ";", "for", "(", "BasicBlock", "::", "iterator", "I", "=", "BB", ".", "begin", "(", ")", ",", "E", "=", "BB", ".", "end", "(", ")", ";", "I", "!=",...
LLVM
PowerPC
CPP
code_generation
CPU
627,352
[ "bool", "PPCTargetLowering", "::", "SelectAddressRegImm34", "(", "SDValue", "N", ",", "SDValue", "&", "Disp", ",", "SDValue", "&", "Base", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "if", "(", "N", ".", "getValueType", "(", ")", "!=", "MVT", "::...
[ "Similar", "to", "the", "16-bit", "case", "but", "for", "instructions", "that", "take", "a", "34-bit", "displacement", "field", "(", "prefixed", "loads/stores", ")", "." ]
GCC
gcn
CPP
code_generation
GPU
627,353
[ "void", "gcn_goacc_reduction", "(", "gcall", "*", "call", ")", "{", "int", "level", "=", "TREE_INT_CST_LOW", "(", "gimple_call_arg", "(", "call", ",", "<NUM_LIT>", ")", ")", ";", "if", "(", "level", "==", "GOMP_DIM_VECTOR", ")", "{", "default_goacc_reduction",...
[ "Implement", "TARGET_GOACC_REDUCTION", ".", "Expand", "calls", "to", "the", "GOACC", "REDUCTION", "internal", "function", ",", "into", "a", "sequence", "of", "gimple", "instructions", "." ]
LLVM
AArch64
CPP
next_suggestion
CPU
627,354
[ "}" ]
[ "EVT", "ArgVT", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getValueType", "(", ")", ";", "if", "(", "useSVEForFixedLengthVectorVT", "(", "OpVT", ")", ")", "return", "LowerFixedLengthBitcastToSVE", "(", "Op", ",", "DAG", ")", ";", "if", "(",...
GCC
loongarch
CPP
program_repair
CPU
627,355
[ "<FIXS>", "const", "struct", "loongarch_rtx_cost_data", "<FIXE>" ]
[ "}", ";", "<BUGS>", "extern", "const", "struct", "loongarch_rtx_cost_data", "<BUGE>", "loongarch_rtx_cost_optimize_size", "=", "{", ".", "fp_add", "=", "<NUM_LIT>", ",", ".", "fp_mult_sf", "=", "<NUM_LIT>", "," ]
LLVM
R600
CPP
program_repair
GPU
627,356
[ "<FIXS>", "void", "RecordRelocation", "(", "MCAssembler", "&", "Asm", ",", "const", "MCAsmLayout", "&", "Layout", ",", "<FIXE>" ]
[ "const", "MCAsmLayout", "&", "Layout", ")", "override", "{", "}", "<BUGS>", "void", "RecordRelocation", "(", "const", "MCAssembler", "&", "Asm", ",", "const", "MCAsmLayout", "&", "Layout", ",", "<BUGE>", "const", "MCFragment", "*", "Fragment", ",", "const", ...
GCC
arm
CPP
stmt_completion
CPU
627,357
[ "_", "imm", ",", "mve_pred16_t", "_", "_", "p", ")", "{" ]
[ "_", "_", "arm_vqrshruntq_m_n_s32", "(", "uint16x8_t", "_", "_", "a", ",", "int32x4_t", "_", "_", "b", ",", "const", "int", "_" ]
GCC
aarch64
MD
program_repair
CPU
627,358
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "VALL_F16_NO_V2Q", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_merge", ":", "VALL_F16_NO_V2Q", "(", "vec_duplicate", ":", "VALL_F16_NO_V2Q", "<FIXE>", "<FIXS>", "(", "match_operand", ":", "VALL_F16_NO_V...
[ ")", "(", "define_insn", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "VALL", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_merge", ":", "VALL", "(", "vec_duplicate", ":", "VALL", "<BUGE>", "(", "vec_select", ":", "VEL", ">", ...
GCC
s390
MD
program_repair
MPU
627,359
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "(", "clobber", "(", "reg", ":", "CC", "CC_REGNUM", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>" ]
GCC
m68hc11
MD
program_repair
MPU
627,360
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "<FIXE>" ]
[ "DONE", "(", "define_insn_and_split", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "<BUGE>", "(", "clobber",...
GCC
sh
MD
next_suggestion
CPU
627,361
[ "<STR_LIT>" ]
[ "(", "mult", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
GCC
mips
MD
stmt_completion
CPU
627,362
[ ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
627,363
[ "let", "SrcA", "=", "src", ";" ]
[ "let", "OutOperandList", "=", "(", "outs", "Rdst", ":", "$", "dest", ")", ";", "let", "InOperandList", "=", "(", "ins", "Rsrc", ":", "$", "src", ",", "DimMask", ":", "$", "mask", ",", "DataType", ":", "$", "optype", ",", "SwitchSet", ":", "$", "sw"...
LLVM
Mips
TD
stmt_completion
CPU
627,364
[ ">", "]", ">", ";" ]
[ "def", "SDT_MTLOHI", ":", "SDTypeProfile", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "[", "SDTCisVT", "<", "<NUM_LIT>", ",", "untyped", ">", ",", "SDTCisInt", "<", "<NUM_LIT>", ">", ",", "SDTCisSameAs", "<", "<NUM_LIT>", ",", "<NUM_LIT>" ]
LLVM
MSP430
CPP
next_suggestion
MPU
627,365
[ "}" ]
[ "assert", "(", "(", "Modifier", "==", "nullptr", "||", "Modifier", "[", "<NUM_LIT>", "]", "==", "<NUM_LIT>", ")", "&&", "<STR_LIT>", "No modifiers supported", "<STR_LIT>", ")", ";", "const", "MCOperand", "&", "Op", "=", "MI", "->", "getOperand", "(", "OpNo",...
GCC
powerpcspe
MD
stmt_completion
CPU
627,366
[ ")" ]
[ "(", "and", "(", "ior", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Hexagon
TD
stmt_completion
DSP
627,367
[ "=", "<STR_LIT>", ";" ]
[ "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "PostInc", ";", "let", "accessSize", "=", "WordAccess", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ...
LLVM
Hexagon
TD
stmt_completion
DSP
627,368
[ "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_addsat", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_61830035", ",", "TypeALU32_3op", ">", ",", "Enc_5ab2...
LLVM
PowerPC
CPP
next_suggestion
CPU
627,369
[ "SDValue", "OverflowAreaPlusN", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "dl", ",", "PtrVT", ",", "OverflowArea", ",", "DAG", ".", "getConstant", "(", "VT", ".", "isInteger", "(", ")", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ",", "MVT", ":...
[ "SDValue", "OverflowAreaPtr", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "dl", ",", "PtrVT", ",", "VAListPtr", ",", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "MVT", "::", "i32", ")", ")", ";", "SDValue", "OverflowArea", "=", "DAG...
GCC
powerpcspe
CPP
stmt_completion
CPU
627,370
[ ")", ";" ]
[ "machine_mode", "mode", "=", "GET_MODE", "(", "src_reg", ")", ";", "int", "n_elts", "=", "GET_MODE_NUNITS", "(", "mode", ")", ";", "int", "half_elts", "=", "n_elts", "/", "<NUM_LIT>", ";", "rtx", "par", "=", "gen_rtx_PARALLEL", "(", "mode", ",", "rtvec_all...
GCC
rs6000
CPP
code_generation
CPU
627,371
[ "void", "expand_fusion_gpr_load", "(", "rtx", "*", "operands", ")", "{", "rtx", "addis_value", "=", "operands", "[", "<NUM_LIT>", "]", ";", "rtx", "target", "=", "operands", "[", "<NUM_LIT>", "]", ";", "rtx", "or", "ig_mem", "=", "operands", "[", "<NUM_LIT...
[ "During", "the", "peephole2", "pass", ",", "adjust", "and", "expand", "the", "insns", "for", "a", "load", "fusion", "sequence", ".", "We", "adjust", "the", "addis", "register", "to", "use", "the", "target", "register", ".", "If", "the", "load", "sign", "...
GCC
i386
CPP
stmt_completion
CPU
627,372
[ "_", "knot_mask32", "(", "_", "_", "mmask32", "_", "_", "A", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "mmask32", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")" ]
GCC
i386
MD
next_suggestion
CPU
627,373
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "V2SF", "[", "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_PFRSQRT", ")", ")", "]" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
627,374
[ "for", "(", "auto", "I", "=", "LI", "->", "begin", "(", ")", ",", "IE", "=", "LI", "->", "end", "(", ")", ";", "I", "!=", "IE", ";", "++", "I", ")", "for", "(", "auto", "L", "=", "df_begin", "(", "*", "I", ")", ",", "LE", "=", "df_end", ...
[ "TTI", "=", "&", "getAnalysis", "<", "TargetTransformInfoWrapperPass", ">", "(", ")", ".", "getTTI", "(", "F", ")", ";", "bool", "MadeChange", "=", "false", ";" ]
GCC
i386
MD
stmt_completion
CPU
627,375
[ ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
ARM
TD
next_suggestion
CPU
627,376
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "bit_0", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "RdaHiDest", ";", "bits", "<", "<NUM_LIT>", ">", "Qm", ";", "bits", "<", "<NUM_LIT>", ">", "Qn", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "bit_28", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "="...
GCC
rs6000
CPP
stmt_completion
CPU
627,377
[ "sched_finish_none", ":" ]
[ "rs6000_debug_reg_print", "(", "VRSAVE_REGNO", ",", "VRSAVE_REGNO", ",", "<STR_LIT>", "vrsave", "<STR_LIT>", ")", ";", "rs6000_debug_reg_print", "(", "VSCR_REGNO", ",", "VSCR_REGNO", ",", "<STR_LIT>", "vscr", "<STR_LIT>", ")", ";", "fputs", "(", "<STR_LIT>", "\\nVir...
LLVM
VE
CPP
stmt_completion
CPU
627,378
[ "unsigned", "Kind", ")", "const", "{" ]
[ "const", "TargetRegisterClass", "*", "VERegisterInfo", "::", "getPointerRegClass", "(", "const", "MachineFunction", "&", "MF", "," ]
LLVM
Mips
TD
next_suggestion
CPU
627,379
[ "}" ]
[ "string", "AsmString", "=", "!", "strconcat", "(", "instr_asm", ",", "<STR_LIT>", ")", ";", "list", "<", "dag", ">", "Pattern", "=", "[", "(", "set", "ROWD", ":", "$", "wd", ",", "(", "MipsVSHF", "ROWD", ":", "$", "wd_in", ",", "ROWS", ":", "$", ...
LLVM
Hexagon
TD
stmt_completion
DSP
627,380
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "prefersSl...
LLVM
Mips
TD
stmt_completion
CPU
627,381
[ "<NUM_LIT>", ">", ";" ]
[ "class", "SUBSUS_U_B_ENC", ":", "MSA_3R_FMT", "<", "<NUM_LIT>", ",", "<NUM_LIT>", "," ]
GCC
aarch64
CPP
next_suggestion
CPU
627,382
[ "ret", ".", "val", "[", "<NUM_LIT>", "]", "=", "(", "float64x2_t", ")", "_", "_", "builtin_aarch64_get_qregoiv2df", "(", "_", "_", "o", ",", "<NUM_LIT>", ")", ";" ]
[ "float64x2x2_t", "ret", ";", "_", "_", "builtin_aarch64_simd_oi", "_", "_", "o", ";", "_", "_", "o", "=", "_", "_", "builtin_aarch64_ld2v2df", "(", "(", "const", "_", "_", "builtin_aarch64_simd_df", "*", ")", "_", "_", "a", ")", ";" ]
LLVM
AArch64
CPP
next_suggestion
CPU
627,383
[ "GISelKnownBits", "*", "KB", "=", "&", "getAnalysis", "<", "GISelKnownBitsAnalysis", ">", "(", ")", ".", "get", "(", "MF", ")", ";" ]
[ "bool", "AArch64PreLegalizerCombiner", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "if", "(", "MF", ".", "getProperties", "(", ")", ".", "hasProperty", "(", "MachineFunctionProperties", "::", "Property", "::", "FailedISel", ")", ")",...
GCC
alpha
MD
stmt_completion
MPU
627,384
[ ")" ]
[ "(", "define_int_attr", "tls", "[", "(", "UNSPEC_TLSGD_CALL", "<STR_LIT>", ")", "(", "UNSPEC_TLSLDM_CALL", "<STR_LIT>", ")", "]" ]
LLVM
CellSPU
TD
stmt_completion
MPU
627,385
[ "VECREG", ":", "$", "rA", ",", "rotNeg7imm", ":", "$", "val", ")", ",", "[", "]", ">", ";" ]
[ "class", "ROTQMBYIVecInst", "<", "ValueType", "vectype", ">", ":", "ROTQMBYIInst", "<", "(", "outs", "VECREG", ":", "$", "rT", ")", ",", "(", "ins" ]
LLVM
AArch64
TD
next_suggestion
CPU
627,386
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rn", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opcode_prefix", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>",...
GCC
powerpcspe
CPP
stmt_completion
CPU
627,387
[ "==", "<NUM_LIT>", ")", "return", "true", ";" ]
[ "FOR_EACH_INSN_USE", "(", "use", ",", "insn", ")", "{", "rtx", "x", "=", "DF_REF_REG", "(", "use", ")", ";", "if", "(", "REG_P", "(", "x", ")", "&&", "REGNO", "(", "x", ")" ]
LLVM
SystemZ
CPP
code_generation
CPU
627,388
[ "bool", "SystemZTargetLowering", "::", "hasInlineStackProbe", "(", "MachineFunction", "&", "MF", ")", "const", "{", "if", "(", "MF", ".", "getFunction", "(", ")", ".", "hasFnAttribute", "(", "<STR_LIT>", "probe-stack", "<STR_LIT>", ")", ")", "return", "MF", "....
[ "Returns", "true", "if", "stack", "probing", "through", "inline", "assembly", "is", "requested", "." ]
GCC
aarch64
MD
stmt_completion
CPU
627,389
[ "(", "V8BF", "<STR_LIT>", ")" ]
[ "(", "DI", "<STR_LIT>", ")", "(", "V2DI", "<STR_LIT>", ")", "(", "V4HF", "<STR_LIT>", ")", "(", "V8HF", "<STR_LIT>", ")", "(", "V2SF", "<STR_LIT>", ")", "(", "V4SF", "<STR_LIT>", ")", "(", "V4BF", "<STR_LIT>", ")" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
627,390
[ "}" ]
[ "llvm_unreachable", "(", "<STR_LIT>", "VAARG not yet implemented for the SVR4 ABI!", "<STR_LIT>", ")", ";", "return", "SDValue", "(", ")", ";" ]
LLVM
X86
CPP
program_repair
CPU
627,391
[ "<FIXS>", "addRegOffset", "(", "BuildMI", "(", "restoreMBB", ",", "MIMD", ",", "TII", "->", "get", "(", "Opm", ")", ",", "BasePtr", ")", ",", "<FIXE>", "<FIXS>", "BuildMI", "(", "restoreMBB", ",", "MIMD", ",", "TII", "->", "get", "(", "X86", "::", "M...
[ "Register", "FramePtr", "=", "RegInfo", "->", "getFrameRegister", "(", "*", "MF", ")", ";", "Register", "BasePtr", "=", "RegInfo", "->", "getBaseRegister", "(", ")", ";", "unsigned", "Opm", "=", "Uses64BitFramePtr", "?", "X86", "::", "MOV64rm", ":", "X86", ...
LLVM
PowerPC
TD
next_suggestion
CPU
627,392
[ "}" ]
[ "def", "g8rc", ":", "RegisterOperand", "<", "G8RC", ">", "{", "let", "ParserMatchClass", "=", "PPCRegG8RCAsmOperand", ";" ]
LLVM
X86
TD
program_repair
CPU
627,393
[ "<FIXS>", "defm", "VSQRT", ":", "sse1_fp_unop_s_avx", "<NUM_LIT>", ",", "<STR_LIT>", ">", ",", "sse2_fp_unop_s_avx", "<NUM_LIT>", ",", "<STR_LIT>", ">", ",", "VEX_4V", ";", "<FIXE>" ]
[ "let", "Predicates", "=", "[", "HasAVX", "]", "in", "{", "<BUGS>", "defm", "VSQRT", ":", "sse1_fp_unop_s_avx", "<NUM_LIT>", ",", "<STR_LIT>", ",", "fsqrt", ",", "int_x86_sse_sqrt_ss", ">", ",", "sse2_fp_unop_s_avx", "<NUM_LIT>", ",", "<STR_LIT>", ",", "fsqrt", ...
LLVM
PowerPC
CPP
stmt_completion
CPU
627,394
[ ")", ")", ";" ]
[ "if", "(", "isValidToBeChangedReg", "(", "ADDMI", ",", "<NUM_LIT>", ",", "ADDIMI", ",", "OffsetAddi", ",", "OffsetImm", ")", ")", "ScaleRegIdx", "=", "<NUM_LIT>", ";", "else", "if", "(", "isValidToBeChangedReg", "(", "ADDMI", ",", "<NUM_LIT>", ",", "ADDIMI", ...
LLVM
Hexagon
TD
next_suggestion
DSP
627,395
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_orir", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "s32_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_5a2711e5", ",", "TypeALU32_2op", ">", ",", "Enc_140c83"...
GCC
m68k
MD
next_suggestion
MPU
627,396
[ "}", ")" ]
[ "{", "return", "(", "GET_CODE", "(", "op", ")", "=", "=", "SYMBOL_REF", "|", "|", "GET_CODE", "(", "op", ")", "=", "=", "LABEL_REF", "|", "|", "GET_CODE", "(", "op", ")", "=", "=", "CONST", ")" ]
GCC
i386
CPP
stmt_completion
CPU
627,397
[ "_", "_", "v8si", "*", ")", "_", "_", "P", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m256i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_load_epi32", "(", "void", "const", "*", "_", "_", "P"...
GCC
rs6000
MD
program_repair
CPU
627,398
[ "<FIXS>", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "<FIXE>", "<FIXS>", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "<FIXE>", "<FIXS>", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "<FIXE>" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "<BUGE>", "<STR_LIT>", ")", "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", "...
LLVM
AArch64
CPP
stmt_completion
CPU
627,399
[ "true", ")", ";" ]
[ "assert", "(", "TheTriple", ".", "isOSBinFormatELF", "(", ")", "&&", "<STR_LIT>", "Expect either MachO or ELF target", "<STR_LIT>", ")", ";", "uint8_t", "OSABI", "=", "MCELFObjectTargetWriter", "::", "getOSABI", "(", "TheTriple", ".", "getOS", "(", ")", ")", ";", ...