Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | ARM | CPP | stmt_completion | CPU | 629,100 | [
".",
"CPEMI",
"==",
"CPEMI",
")",
"return",
"&",
"CPE",
";"
] | [
"ARMConstantIslands",
"::",
"CPEntry",
"*",
"ARMConstantIslands",
"::",
"findConstPoolEntry",
"(",
"unsigned",
"CPI",
",",
"const",
"MachineInstr",
"*",
"CPEMI",
")",
"{",
"std",
"::",
"vector",
"<",
"CPEntry",
">",
"&",
"CPEs",
"=",
"CPEntries",
"[",
"CPI",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 629,101 | [
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";"
] | [
"def",
"L2_loadruh_io",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"s31_1Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_17e0d2cd",
",",
"TypeLD",
">",
",",
"Enc_de0214",... |
GCC | rl78 | MD | next_suggestion | MPU | 629,102 | [
"(",
"ior",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")"
] |
GCC | ia64 | MD | next_suggestion | CPU | 629,103 | [
"<STR_LIT>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"BI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
":",
"BI",
"(",
"not",
":",
"BI",
"(",
"match_operator",
":",
"BI",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"match_operan... |
LLVM | AArch64 | TD | next_suggestion | CPU | 629,104 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"size2",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 629,105 | [
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 629,106 | [
"DCI",
".",
"AddToWorklist",
"(",
"Cast",
".",
"getNode",
"(",
")",
")",
";"
] | [
"}",
"if",
"(",
"Vec",
".",
"hasOneUse",
"(",
")",
"&&",
"DCI",
".",
"isBeforeLegalize",
"(",
")",
")",
"{",
"SDLoc",
"SL",
"(",
"N",
")",
";",
"EVT",
"EltVT",
"=",
"N",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"Idx",
"=",
"N"... |
LLVM | TeeRISC | CPP | stmt_completion | CPU | 629,107 | [
"TSInfo",
";"
] | [
"virtual",
"const",
"TeeRISCSelectionDAGInfo",
"*",
"getSelectionDAGInfo",
"(",
")",
"const",
"{",
"return",
"&"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 629,108 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P0",
"]",
";",
"let",
"Defs",
"=",
"[",
"P0",
",",
"PC",
"]",
";",
"let",
"BaseOpcode",
"=",
"<... |
GCC | rs6000 | CPP | program_repair | CPU | 629,109 | [
"<FIXS>",
"if",
"(",
"REG_P",
"(",
"XEXP",
"(",
"addr",
",",
"<NUM_LIT>",
")",
")",
"<FIXE>",
"<FIXS>",
"else",
"if",
"(",
"REG_P",
"(",
"XEXP",
"(",
"addr",
",",
"<NUM_LIT>",
")",
")",
"<FIXE>"
] | [
"{",
"while",
"(",
"GET_CODE",
"(",
"addr",
")",
"==",
"PLUS",
")",
"{",
"<BUGS>",
"if",
"(",
"GET_CODE",
"(",
"XEXP",
"(",
"addr",
",",
"<NUM_LIT>",
")",
")",
"==",
"REG",
"<BUGE>",
"&&",
"REGNO",
"(",
"XEXP",
"(",
"addr",
",",
"<NUM_LIT>",
")",
... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 629,110 | [
"(",
"MO1",
")",
";"
] | [
"MCInst",
"TmpInst",
";",
"TmpInst",
".",
"setOpcode",
"(",
"opCode",
")",
";",
"TmpInst",
".",
"addOperand",
"(",
"Rdd",
")",
";",
"TmpInst",
".",
"addOperand"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 629,111 | [
",",
"lastInstr",
")",
";"
] | [
"if",
"(",
"!",
"validateCandidates",
"(",
"SourceRegion",
",",
"TargetRegion",
")",
")",
"return",
"false",
";",
"moveAndUpdatePHIs",
"(",
"SourceRegion",
".",
"BranchBlock",
",",
"SourceRegion",
".",
"BranchTargetBlock",
")",
";",
"MachineBasicBlock",
"::",
"ite... |
LLVM | AArch64 | TD | stmt_completion | CPU | 629,112 | [
"size",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"idx",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Xm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
... |
GCC | rs6000 | CPP | program_repair | CPU | 629,113 | [
"<FIXS>",
"if",
"(",
"TARGET_POWER10",
"&&",
"(",
"rs6000_isa_flags_explicit",
"&",
"OPTION_MASK_PREFIXED",
")",
"==",
"<NUM_LIT>",
")",
"<FIXE>",
"<FIXS>",
"else",
"if",
"(",
"TARGET_PREFIXED",
"&&",
"!",
"TARGET_POWER10",
")",
"<FIXE>",
"<FIXS>",
"error",
"(",
... | [
"rs6000_isa_flags",
"&=",
"~",
"OPTION_MASK_FLOAT128_HW",
";",
"}",
"<BUGS>",
"if",
"(",
"TARGET_FUTURE",
"&&",
"(",
"rs6000_isa_flags_explicit",
"&",
"OPTION_MASK_PREFIXED",
")",
"==",
"<NUM_LIT>",
")",
"<BUGE>",
"rs6000_isa_flags",
"|=",
"OPTION_MASK_PREFIXED",
";",
... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 629,114 | [
";"
] | [
"Offset",
"=",
"CurDAG",
"->",
"getTargetConstant",
"(",
"IMMOffset",
"->",
"getZExtValue",
"(",
")",
",",
"SDLoc",
"(",
"Addr",
")",
",",
"MVT",
"::",
"i32",
")",
";",
"return",
"true",
";",
"}",
"if",
"(",
"(",
"IMMOffset",
"=",
"dyn_cast",
"<",
"C... |
GCC | rs6000 | CPP | next_suggestion | CPU | 629,115 | [
"}"
] | [
"platform",
"=",
"elf_platform",
"(",
")",
";",
"if",
"(",
"platform",
"!=",
"NULL",
")",
"return",
"platform",
";",
"else",
"return",
"<STR_LIT>",
"powerpc",
"<STR_LIT>",
";"
] |
LLVM | ARM | TD | stmt_completion | CPU | 629,116 | [
"MVEDomain",
";"
] | [
"class",
"MVE_VMOV_lane_base",
"<",
"dag",
"oops",
",",
"dag",
"iops",
",",
"InstrItinClass",
"itin",
",",
"string",
"asm",
",",
"string",
"suffix",
",",
"string",
"ops",
",",
"string",
"cstr",
",",
"list",
"<",
"dag",
">",
"pattern",
">",
":",
"Thumb2I"... |
LLVM | X86 | CPP | next_suggestion | CPU | 629,117 | [
"if",
"(",
"!",
"EnableBasePointer",
")",
"return",
"false",
";"
] | [
"const",
"X86MachineFunctionInfo",
"*",
"X86FI",
"=",
"MF",
".",
"getInfo",
"<",
"X86MachineFunctionInfo",
">",
"(",
")",
";",
"if",
"(",
"X86FI",
"->",
"hasPreallocatedCall",
"(",
")",
")",
"return",
"true",
";",
"const",
"MachineFrameInfo",
"&",
"MFI",
"="... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 629,118 | [
"return",
"Op",
";"
] | [
"SDValue",
"Sc",
"=",
"DAG",
".",
"getBitcast",
"(",
"tyScalar",
"(",
"InpTy",
")",
",",
"InpV",
")",
";",
"SDValue",
"Ext",
"=",
"DAG",
".",
"getZExtOrTrunc",
"(",
"Sc",
",",
"dl",
",",
"MVT",
"::",
"i32",
")",
";",
"return",
"getInstr",
"(",
"Hex... |
LLVM | AArch64 | TD | stmt_completion | CPU | 629,119 | [
"<STR_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"offset",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opc",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"In... |
LLVM | Hexagon | TD | next_suggestion | DSP | 629,120 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 629,121 | [
"FPRC",
":",
"$",
"Rn",
")",
",",
"(",
"OpVTy",
"VPRC",
":",
"$",
"MRm",
")",
",",
"OpImm",
":",
"$",
"Imm",
")",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"ResTy",
"(",
"opnode",
"(",
"ResTy",
"ResFPRC",
":",
"$",
"Ra",
")",
",",
"(",
"ResTy",
"(",
"coreopnode",
"(",
"OpTy",
"FPRC",
":",
"$",
"Rn",
")",
",",
"(",
"OpTy",
"(",
"extract_subvector",
"(",
"OpVTy",
"VPRC",
"... |
GCC | sparc | MD | program_repair | CPU | 629,122 | [
"<FIXS>",
"[",
"(",
"call",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"(",
"define_expand",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"call",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 629,123 | [
"}"
] | [
"case",
"Intrinsic",
"::",
"r600_read_tidig_x",
":",
"case",
"Intrinsic",
"::",
"r600_read_tidig_y",
":",
"case",
"Intrinsic",
"::",
"r600_read_tidig_z",
":",
"case",
"Intrinsic",
"::",
"r600_read_local_size_x",
":",
"case",
"Intrinsic",
"::",
"r600_read_local_size_y",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 629,124 | [
"NewBase",
";"
] | [
"Register",
"NewBase",
";",
"int64_t",
"NewOffset",
";",
"if",
"(",
"mi_match",
"(",
"Root",
",",
"MRI",
",",
"m_GPtrAdd",
"(",
"m_Reg",
"(",
"NewBase",
")",
",",
"m_ICst",
"(",
"NewOffset",
")",
")",
")",
"&&",
"isShiftedInt",
"<",
"<NUM_LIT>",
",",
"... |
LLVM | R600 | CPP | next_suggestion | GPU | 629,125 | [
"return",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"SELECT_CC",
",",
"DL",
",",
"VT",
",",
"Cond",
",",
"HWFalse",
",",
"True",
",",
"False",
",",
"DAG",
".",
"getCondCode",
"(",
"ISD",
"::",
"SETNE",
")",
")",
";"
] | [
"ISD",
"::",
"CondCode",
"InverseCC",
"=",
"ISD",
"::",
"getSetCCInverse",
"(",
"CCOpcode",
",",
"CompareVT",
"==",
"MVT",
"::",
"i32",
")",
";",
"if",
"(",
"isHWTrueValue",
"(",
"False",
")",
"&&",
"isHWFalseValue",
"(",
"True",
")",
")",
"{",
"if",
"... |
LLVM | TPC | CPP | code_generation | Virtual ISA | 629,126 | [
"static",
"inline",
"CvtDirection",
"getTombstoneKey",
"(",
")",
"{",
"return",
"{",
"T_UNDEF",
",",
"<NUM_LIT>",
";",
"}"
] | [
"Difference",
"in",
"tombstone",
"is",
"that",
"the",
"Optional",
"is",
"meaningful",
"."
] |
GCC | sh | MD | program_repair | CPU | 629,127 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"reg",
":",
"SF",
"FPUL_REG",
")",
"(",
"mem",
":",
"SF",
"(",
"post_inc",
":",
"SI",
"(",
"reg",
":",
"SI",
"SP_REG",
")",
")",
")",
")",
"]",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"<STR_LIT>",
"["... |
LLVM | Blackfin | CPP | next_suggestion | DSP | 629,128 | [
"MBB",
".",
"erase",
"(",
"I",
")",
";"
] | [
"adjustRegister",
"(",
"MBB",
",",
"I",
",",
"I",
"->",
"getDebugLoc",
"(",
")",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"-",
"Amount",
")",
";",
"}",
"else",
"{",
"assert",
"(",
"I",
"->",
"getOpcode",
"(",
")"... |
LLVM | CellSPU | TD | stmt_completion | MPU | 629,129 | [
"v2i64",
",",
"v16i8",
">",
";"
] | [
"def",
"v2i64",
":",
"SHUFBVecInst",
"<"
] |
GCC | i386 | MD | next_suggestion | CPU | 629,130 | [
"(",
"match_operand",
":",
"<",
"avx512fmaskmode",
">",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
")"
] | [
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"vec_merge",
":",
"SUBST_V",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_operand",
":",
"SUBST_V",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 629,131 | [
"assert",
"(",
"(",
"VT",
"==",
"MVT",
"::",
"i8",
"||",
"VT",
"==",
"MVT",
"::",
"i16",
")",
"&&",
"<STR_LIT>",
"custom lowering for unexpected type",
"<STR_LIT>",
")",
";"
] | [
"return",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"ReplaceReductionResults",
"(",
"N",
",",
"Results",
",",
"DAG",
",",
"ISD",
"::",
"SMAX",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"return",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":"... |
LLVM | SystemZ | TD | stmt_completion | CPU | 629,132 | [
";"
] | [
"class",
"DirectiveInsnRSI",
"<",
"dag",
"outs",
",",
"dag",
"ins",
",",
"string",
"asmstr",
",",
"list",
"<",
"dag",
">",
"pattern",
">",
":",
"InstRSI",
"<",
"<NUM_LIT>",
",",
"outs",
",",
"ins",
",",
"asmstr",
",",
"pattern",
">",
"{",
"bits",
"<"... |
GCC | powerpcspe | CPP | stmt_completion | CPU | 629,133 | [
")",
"bitmap_set_bit",
"(",
"components",
",",
"<NUM_LIT>",
")",
";"
] | [
"bitmap_clear",
"(",
"components",
")",
";",
"for",
"(",
"unsigned",
"regno",
"=",
"info",
"->",
"first_gp_reg_save",
";",
"regno",
"<",
"<NUM_LIT>",
";",
"regno",
"++",
")",
"if",
"(",
"bitmap_bit_p",
"(",
"in",
",",
"regno",
")",
"||",
"bitmap_bit_p",
... |
LLVM | AArch64 | TD | next_suggestion | CPU | 629,134 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"imm",
";"
] | [
"def",
"v4i32_shift",
":",
"BaseSIMDVectorShift",
"<",
"<NUM_LIT>",
",",
"U",
",",
"opc",
",",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"?",
",",
"?",
",",
"?",
",",
"?",
",",
"?",
"}",
",",
"V128",
",",
"V128",
",",
"vecshiftR32",
",",
"asm",
",",... |
LLVM | R600 | CPP | stmt_completion | GPU | 629,135 | [
";"
] | [
"const",
"char",
"*",
"getPassName",
"(",
")",
"const",
"override",
"{",
"return",
"<STR_LIT>",
"AMDGPU Assembly Printer",
"<STR_LIT>"
] |
GCC | i386 | MD | next_suggestion | CPU | 629,136 | [
"(",
"parallel",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
")",
")",
")",
"]"
] | [
"(",
"float",
":",
"V2DF",
"(",
"vec_select",
":",
"V2SI",
"(",
"match_operand",
":",
"V4SI",
"<NUM_LIT>",
"<STR_LIT>",
")"
] |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 629,137 | [
"let",
"OperandType",
"=",
"OpType",
".",
"FP32",
";"
] | [
"let",
"InOperandList",
"=",
"(",
"ins",
"Rsrc",
":",
"$",
"src",
",",
"SwitchSet",
":",
"$",
"sw",
",",
"Rdst",
":",
"$",
"income",
",",
"Pred",
":",
"$",
"pred",
")",
";",
"let",
"Itinerary",
"=",
"IIC_VectorOp",
";",
"bits",
"<",
"<NUM_LIT>",
">... |
LLVM | PowerPC | TD | stmt_completion | CPU | 629,138 | [
"PPCU3ImmAsmOperand",
";"
] | [
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"ParserMatchClass",
"="
] |
LLVM | AArch64 | CPP | code_generation | CPU | 629,139 | [
"bool",
"isBranchTarget",
"(",
")",
"const",
"{",
"if",
"(",
"!",
"isImm",
"(",
")",
")",
"return",
"false",
";",
"const",
"MCConstantExpr",
"*",
"MCE",
"=",
"dyn_cast",
"<",
"MCConstantExpr",
">",
"(",
"getImm",
"(",
")",
")",
";",
"if",
"(",
"!",
... | [
"Set",
"if",
"this",
"operand",
"is",
"a",
"branch",
"target",
"."
] |
LLVM | ARM | CPP | stmt_completion | CPU | 629,140 | [
"ID",
")",
";"
] | [
"ID",
".",
"AddPointer",
"(",
"S",
")",
";",
"ARMConstantPoolValue",
"::",
"addSelectionDAGCSEId",
"("
] |
LLVM | AMDGPU | CPP | program_repair | GPU | 629,141 | [
"<FIXS>",
"const",
"unsigned",
"Reg",
"=",
"FirstDst",
"->",
"getReg",
"(",
")",
";",
"const",
"TargetRegisterClass",
"*",
"DstRC",
"=",
"TargetRegisterInfo",
"::",
"isVirtualRegister",
"(",
"Reg",
")",
"?",
"MRI",
".",
"getRegClass",
"(",
"Reg",
")",
":",
... | [
"const",
"MachineRegisterInfo",
"&",
"MRI",
"=",
"FirstLdSt",
".",
"getParent",
"(",
")",
"->",
"getParent",
"(",
")",
"->",
"getRegInfo",
"(",
")",
";",
"<BUGS>",
"const",
"TargetRegisterClass",
"*",
"DstRC",
"=",
"MRI",
".",
"getRegClass",
"(",
"FirstDst",... |
LLVM | Hexagon | TD | stmt_completion | DSP | 629,142 | [
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rss32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rss32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Ru32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT... |
GCC | mips | CPP | code_generation | CPU | 629,143 | [
"const",
"char",
"*",
"mips_output_sync",
"(",
"void",
")",
"{",
"mips_start_ll_sc_sync_block",
"(",
")",
";",
"output_asm_insn",
"(",
"<STR_LIT>",
"sync",
"<STR_LIT>",
",",
"<NUM_LIT>",
")",
";",
"mips_end_ll_sc_sync_block",
"(",
")",
";",
"return",
"<STR_LIT>",
... | [
"Output",
"and/or",
"return",
"the",
"asm",
"template",
"for",
"a",
"sync",
"instruction",
"."
] |
GCC | i386 | CPP | next_suggestion | CPU | 629,144 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_macc_pd",
"(",
"_",
"_",
"m256d",
"_",
"_",
"A",
",... |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 629,145 | [
"}"
] | [
"return",
"false",
";",
"}",
"case",
"Match_MissingFeature",
":",
"return",
"Parser",
".",
"Error",
"(",
"IDLoc",
",",
"<STR_LIT>",
"instruction requires a WASM feature not currently enabled",
"<STR_LIT>",
")",
";",
"case",
"Match_MnemonicFail",
":",
"return",
"Parser",... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 629,146 | [
"<<",
"<STR_LIT>",
"<STR_LIT>",
";"
] | [
"case",
"DS_CNT",
":",
"OS",
"<<",
"<STR_LIT>",
" ",
"<STR_LIT>",
"<<",
"(",
"ST",
"->",
"hasExtendedWaitCounts",
"(",
")",
"?",
"<STR_LIT>",
"DS",
"<STR_LIT>",
":",
"<STR_LIT>",
"LGKM",
"<STR_LIT>",
")",
"<<",
"<STR_LIT>",
"_CNT(",
"<STR_LIT>",
"<<",
"SR... |
GCC | aarch64 | CPP | stmt_completion | CPU | 629,147 | [
"_",
"_",
"b",
")",
"{"
] | [
"vminq_f32",
"(",
"float32x4_t",
"_",
"_",
"a",
",",
"float32x4_t"
] |
GCC | arm | CPP | stmt_completion | CPU | 629,148 | [
")",
";"
] | [
"uint32x2_t",
"_",
"_",
"m",
"=",
"vpmin_u32",
"(",
"_",
"_",
"c",
",",
"_",
"_",
"c",
")",
";",
"return",
"vreinterpret_u64_u32",
"(",
"_",
"_",
"m"
] |
GCC | nds32 | MD | next_suggestion | CPU | 629,149 | [
"DONE"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"V2HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"<STR_LIT>",
"{",
"if",
"(",
"TARGET_BIG_ENDIAN",
")",
"emit_insn",
"(",
"gen_smulhisi3_highpart_1",
"(... |
LLVM | Hexagon | TD | next_suggestion | DSP | 629,150 | [
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_sat",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rss32",
")",
",",
"<STR_LIT>",
",",
"tc_0ae0825c",
",",
"TypeS_2op",
">",
",",
"Enc_90cd8b",
"{",
"let",
"Inst",
"{",
"<NUM_L... |
LLVM | ARM | CPP | code_generation | CPU | 629,151 | [
"const",
"ARMSubtarget",
"*",
"ARMBaseTargetMachine",
"::",
"getSubtargetImpl",
"(",
"const",
"Function",
"&",
"F",
")",
"const",
"{",
"Attribute",
"CPUAttr",
"=",
"F",
".",
"getFnAttribute",
"(",
"<STR_LIT>",
"target-cpu",
"<STR_LIT>",
")",
";",
"Attribute",
"F... | [
"Virtual",
"method",
"implemented",
"by",
"subclasses",
"that",
"returns",
"a",
"reference",
"to",
"that",
"target",
"'s",
"TargetSubtargetInfo-derived",
"member",
"variable",
"."
] |
GCC | i386 | CPP | stmt_completion | CPU | 629,152 | [
"Pmode",
",",
"out",
",",
"<NUM_LIT>",
")",
")",
")",
";"
] | [
"emit_insn",
"(",
"gen_add2_insn",
"(",
"out",
",",
"const1_rtx",
")",
")",
";",
"if",
"(",
"align",
"!=",
"<NUM_LIT>",
")",
"{",
"emit_label",
"(",
"align_2_label",
")",
";",
"emit_cmp_and_jump_insns",
"(",
"mem",
",",
"const0_rtx",
",",
"EQ",
",",
"NULL"... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 629,153 | [
"const",
"TargetSubtargetInfo",
"&",
"STI",
"=",
"MF",
".",
"getSubtarget",
"(",
")",
";"
] | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"MaxEncoding",
"=",
"<NUM_LIT>",
";",
"ShiftSize",
"=",
"<NUM_LIT>",
";",
"if",
"(",
"Offset",
"<",
"<NUM_LIT>",
")",
"{",
"MaxEncoding",
"=",
"<NUM_LIT>",
";",
"Sign",... |
GCC | xtensa | CPP | next_suggestion | MPU | 629,154 | [
"decl",
"=",
"add_builtin_function",
"(",
"<STR_LIT>",
"__builtin_umulsidi3",
"<STR_LIT>",
",",
"ftype",
",",
"XTENSA_BUILTIN_UMULSIDI3",
",",
"BUILT_IN_MD",
",",
"<STR_LIT>",
"__umulsidi3",
"<STR_LIT>",
",",
"NULL_TREE",
")",
";"
] | [
"static",
"void",
"xtensa_init_builtins",
"(",
"void",
")",
"{",
"tree",
"ftype",
",",
"decl",
";",
"ftype",
"=",
"build_function_type_list",
"(",
"unsigned_intDI_type_node",
",",
"unsigned_intSI_type_node",
",",
"unsigned_intSI_type_node",
",",
"NULL_TREE",
")",
";"
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 629,155 | [
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P0",
"]",
";",
"let",
"Defs",
"=",
"[",
"P0",
",",... |
LLVM | Hexagon | CPP | code_generation | DSP | 629,156 | [
"void",
"HexagonInstrInfo",
"::",
"loadRegFromStackSlot",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"I",
",",
"unsigned",
"DestReg",
",",
"int",
"FI",
",",
"const",
"TargetRegisterClass",
"*",
"RC",
",",
"const",
"TargetRegi... | [
"Load",
"the",
"specified",
"register",
"of",
"the",
"given",
"register",
"class",
"from",
"the",
"specified",
"stack",
"frame",
"index",
"."
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 629,157 | [
"let",
"Constraints",
"=",
"<STR_LIT>",
";"
] | [
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"PostInc",
";",
"let",
"accessSize",
"=",
"HalfWordAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
... |
GCC | aarch64 | MD | next_suggestion | CPU | 629,158 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | nds32 | MD | next_suggestion | CPU | 629,159 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 629,160 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Pd4",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Pd4",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] |
GCC | bpf | CPP | next_suggestion | Virtual ISA | 629,161 | [
"case",
"LINUX_V4_15",
":",
"version_code",
"=",
"<STR_LIT>",
"<NUM_LIT>",
"<STR_LIT>",
";",
"break",
";"
] | [
"void",
"bpf_target_macros",
"(",
"cpp_reader",
"*",
"pfile",
")",
"{",
"builtin_define",
"(",
"<STR_LIT>",
"__BPF__",
"<STR_LIT>",
")",
";",
"builtin_define",
"(",
"<STR_LIT>",
"__bpf__",
"<STR_LIT>",
")",
";",
"if",
"(",
"TARGET_BIG_ENDIAN",
")",
"builtin_define... |
GCC | i386 | CPP | stmt_completion | CPU | 629,162 | [
"_",
"_",
"B",
",",
"(",
"_",
"_",
"v32hi",
")",
"_",
"mm512_setzero_hi",
"(",
")",
",",
"(",
"_",
"_",
"mmask32",
")",
"_",
"_",
"M",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m512i",
")",
"_",
"_",
"builtin_ia32_pmaxsw512_mask",
"(",
"(",
"_",
"_",
"v32hi",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v32hi",
")"
] |
LLVM | Alpha | CPP | program_repair | MPU | 629,163 | [
"<FIXS>",
"setOperationAction",
"(",
"ISD",
"::",
"FREM",
",",
"MVT",
"::",
"f32",
",",
"Expand",
")",
";",
"setOperationAction",
"(",
"ISD",
"::",
"FREM",
",",
"MVT",
"::",
"f64",
",",
"Expand",
")",
";",
"<FIXE>"
] | [
"setOperationAction",
"(",
"ISD",
"::",
"SEXTLOAD",
",",
"MVT",
"::",
"i8",
",",
"Expand",
")",
";",
"setOperationAction",
"(",
"ISD",
"::",
"SEXTLOAD",
",",
"MVT",
"::",
"i16",
",",
"Expand",
")",
";",
"<BUGS>",
"setOperationAction",
"(",
"ISD",
"::",
"... |
LLVM | AArch64 | TD | next_suggestion | CPU | 629,164 | [
"let",
"ParserMatchClass",
"=",
"LogicalVecHalfWordShifterOperand",
";"
] | [
"def",
"logical_vec_hw_shift",
":",
"Operand",
"<",
"i32",
">",
"{",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | ARM | TD | stmt_completion | CPU | 629,165 | [
"lane",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"="
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 629,166 | [
"}"
] | [
"def",
"_S_register",
":",
"STN_WBReg_Lane",
"<",
"r",
",",
"<NUM_LIT>",
",",
"op0",
",",
"!",
"cast",
"<",
"RegisterOperand",
">",
"(",
"List",
"#",
"<STR_LIT>",
")",
",",
"uimm_s",
",",
"neon_uimm2_bare",
",",
"asmop",
">",
"{",
"let",
"Inst",
"{",
"... |
LLVM | AArch64 | TD | stmt_completion | CPU | 629,167 | [
"=",
"Rd",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"cond",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"op",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rm",
";",
... |
GCC | i386 | MD | next_suggestion | CPU | 629,168 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | AMDGPU | CPP | code_generation | GPU | 629,169 | [
"const",
"char",
"*",
"AMDGPUTargetLowering",
"::",
"getTargetNodeName",
"(",
"unsigned",
"Opcode",
")",
"const",
"{",
"switch",
"(",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"Opcode",
")",
"{",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"break",
";",
"NO... | [
"getTargetNodeName",
"-",
"This",
"method",
"returns",
"the",
"name",
"of",
"a",
"target",
"specific"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 629,170 | [
"MBB",
".",
"erase",
"(",
"MBBI",
")",
";"
] | [
"unsigned",
"Opcode",
"=",
"PrevMI",
"->",
"getOpcode",
"(",
")",
";",
"if",
"(",
"Opcode",
"==",
"ARM",
"::",
"LDMIA_UPD",
"||",
"Opcode",
"==",
"ARM",
"::",
"LDMDA_UPD",
"||",
"Opcode",
"==",
"ARM",
"::",
"LDMDB_UPD",
"||",
"Opcode",
"==",
"ARM",
"::... |
LLVM | X86 | TD | stmt_completion | CPU | 629,171 | [
"<NUM_LIT>",
";"
] | [
"def",
"HWWriteResGroup1",
":",
"SchedWriteRes",
"<",
"[",
"HWPort4",
",",
"HWPort237",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps",
"="
] |
GCC | arm | CPP | stmt_completion | CPU | 629,172 | [
"_",
"b",
")",
"{"
] | [
"vaddhn_u64",
"(",
"uint64x2_t",
"_",
"_",
"a",
",",
"uint64x2_t",
"_"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 629,173 | [
"unsigned",
"Reloc",
"=",
"(",
"(",
"TID",
".",
"TSFlags",
"&",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"?",
"ARM",
"::",
"reloc_arm_vfp_cp_entry",
":",
"ARM",
"::",
"reloc_arm_cp_entry",
";"
] | [
"else",
"if",
"(",
"MO",
".",
"isSymbol",
"(",
")",
")",
"emitExternalSymbolAddress",
"(",
"MO",
".",
"getSymbolName",
"(",
")",
",",
"ARM",
"::",
"reloc_arm_branch",
")",
";",
"else",
"if",
"(",
"MO",
".",
"isCPI",
"(",
")",
")",
"{",
"const",
"Targ... |
LLVM | AArch64 | TD | next_suggestion | CPU | 629,174 | [
"}"
] | [
"def",
"Wi",
":",
"BaseInsertImmediate",
"<",
"opc",
",",
"GPR32",
",",
"movimm32_shift",
",",
"asm",
">",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | SystemZ | TD | stmt_completion | CPU | 629,175 | [
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"op",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"M1",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"op"... |
LLVM | Patmos | CPP | program_repair | VLIW | 629,176 | [
"<FIXS>",
"typename",
"Operand",
",",
"typename",
"Bundleable",
"<FIXE>"
] | [
"template",
"typename",
"Instruction",
",",
"typename",
"InstrIter",
",",
"<BUGS>",
"typename",
"Operand",
"<BUGE>",
"Optional",
"std",
"::",
"shared_ptr",
"Node",
">>",
"get_next_ready",
"(",
"InstrIter",
"instr_begin",
",",
"InstrIter",
"instr_end",
","
] |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 629,177 | [
"get",
"(",
"WebAssembly",
"::",
"END_BLOCK",
")",
")",
";"
] | [
"}",
"else",
"{",
"InsertPos",
"=",
"Header",
"->",
"getFirstTerminator",
"(",
")",
";",
"while",
"(",
"InsertPos",
"!=",
"Header",
"->",
"begin",
"(",
")",
"&&",
"WebAssembly",
"::",
"isChild",
"(",
"*",
"std",
"::",
"prev",
"(",
"InsertPos",
")",
","... |
GCC | msp430 | CPP | next_suggestion | MPU | 629,178 | [
"*",
"no_add_attrs",
"=",
"true",
";"
] | [
"gcc_assert",
"(",
"DECL_P",
"(",
"*",
"node",
")",
")",
";",
"gcc_assert",
"(",
"args",
"==",
"NULL",
")",
";",
"const",
"char",
"*",
"message",
"=",
"NULL",
";",
"if",
"(",
"has_attr",
"(",
"ATTR_NOINIT",
",",
"*",
"node",
")",
"&&",
"!",
"TREE_N... |
GCC | aarch64 | MD | next_suggestion | CPU | 629,179 | [
"rtx",
"mem",
"=",
"gen_rtx_MEM",
"(",
"mode",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")"
] | [
"{",
"machine_mode",
"mode",
"=",
"<",
"VALL_F16",
":",
"MODE",
">",
"mode"
] |
GCC | arm | CPP | program_repair | CPU | 629,180 | [
"<FIXS>",
"RTX_FRAME_RELATED_P",
"(",
"par",
")",
"=",
"<NUM_LIT>",
";",
"return",
"count",
"*",
"<NUM_LIT>",
"+",
"<NUM_LIT>",
";",
"<FIXE>"
] | [
"par",
"=",
"emit_insn",
"(",
"par",
")",
";",
"REG_NOTES",
"(",
"par",
")",
"=",
"gen_rtx_EXPR_LIST",
"(",
"REG_FRAME_RELATED_EXPR",
",",
"dwarf",
",",
"REG_NOTES",
"(",
"par",
")",
")",
";",
"<BUGS>",
"return",
"par",
";",
"<BUGE>",
"}"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 629,181 | [
"const",
"{"
] | [
"bool",
"isToken",
"(",
")"
] |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 629,182 | [
"if",
"(",
"isa",
"<",
"ReturnInst",
">",
"(",
"TI",
")",
")",
"CallInst",
"::",
"CreateFree",
"(",
"SetjmpTable",
",",
"TI",
")",
";"
] | [
"assert",
"(",
"!",
"isa",
"<",
"InvokeInst",
">",
"(",
"&",
"I",
")",
")",
";",
"auto",
"*",
"CI",
"=",
"dyn_cast",
"<",
"CallInst",
">",
"(",
"&",
"I",
")",
";",
"if",
"(",
"!",
"CI",
")",
"continue",
";",
"const",
"Value",
"*",
"Callee",
"... |
LLVM | Mips | CPP | next_suggestion | CPU | 629,183 | [
"}"
] | [
"assert",
"(",
"MF",
".",
"getTarget",
"(",
")",
".",
"getSubtargetImpl",
"(",
")",
"->",
"getRegisterInfo",
"(",
")",
"->",
"getAllocatableSet",
"(",
"MF",
")",
".",
"test",
"(",
"R",
")",
"&&",
"<STR_LIT>",
"Shouldn't move an instruction with unallocatable reg... |
GCC | rs6000 | CPP | stmt_completion | CPU | 629,184 | [
"_",
"result",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_move_sd",
"(",
"_",
"_",
"m128d",
"_",
"_",
"A",
",",
... |
LLVM | ARM | TD | stmt_completion | CPU | 629,185 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps"
] |
GCC | alpha | CPP | code_generation | MPU | 629,186 | [
"static",
"tree",
"alpha_fold_builtin",
"(",
"tree",
"fndecl",
",",
"int",
"n_args",
",",
"tree",
"*",
"op",
",",
"bool",
"ignore",
"ATTRIBUTE_UNUSED",
")",
"{",
"unsigned",
"HOST_WIDE_INT",
"opint",
"[",
"MAX_ARGS",
"]",
";",
"long",
"op_const",
"=",
"<NUM_... | [
"Fold",
"one",
"of",
"our",
"builtin",
"functions",
"."
] |
GCC | i386 | MD | program_repair | CPU | 629,187 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"CC",
"<NUM_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"("... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 629,188 | [
"MFI",
"->",
"hasWorkGroupInfo",
"(",
")",
")",
"|",
"S_00B84C_TIDIG_COMP_CNT",
"(",
"TIDIGCompCnt",
")",
"|",
"S_00B84C_EXCP_EN_MSB",
"(",
"<NUM_LIT>",
")",
"|",
"S_00B84C_LDS_SIZE",
"(",
"ProgInfo",
".",
"LDSBlocks",
")",
"|",
"S_00B84C_EXCP_EN",
"(",
"<NUM_LIT>... | [
"isSGPR",
"=",
"false",
";",
"width",
"=",
"<NUM_LIT>",
";",
"}",
"else",
"{",
"llvm_unreachable",
"(",
"<STR_LIT>",
"Unknown register class",
"<STR_LIT>",
")",
";",
"}",
"unsigned",
"hwReg",
"=",
"RI",
"->",
"getEncodingValue",
"(",
"reg",
")",
"&",
"<NUM_L... |
LLVM | TVM | CPP | stmt_completion | Virtual ISA | 629,189 | [
"TVM Lower Intrinsics",
"<STR_LIT>",
";"
] | [
"return",
"<STR_LIT>"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 629,190 | [
"}"
] | [
"unsigned",
"Register",
"=",
"AArch64MCRegisterClasses",
"[",
"<STR_LIT>",
"::",
"<STR_LIT>",
"]",
".",
"getRegister",
"(",
"RegNo",
")",
";",
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"createReg",
"(",
"Register",
")",
")",
";",
"return",
"Success",
... |
LLVM | TPC | CPP | next_suggestion | Virtual ISA | 629,191 | [
"}"
] | [
"static",
"unsigned",
"getHashValue",
"(",
"const",
"CvtDirection",
"&",
"Val",
")",
"{",
"return",
"(",
"Val",
".",
"SourceType",
"^",
"Val",
".",
"DestinationType",
")",
"*",
"<NUM_LIT>",
"U",
";"
] |
GCC | rs6000 | CPP | stmt_completion | CPU | 629,192 | [
"x",
")",
";"
] | [
"fprintf",
"(",
"stderr",
",",
"<STR_LIT>",
"\\nrs6000_rtx_costs, return = %s, mode = %s, outer_code = %s, ",
"<STR_LIT>",
"<STR_LIT>",
"opno = %d, total = %d, speed = %s, x:\\n",
"<STR_LIT>",
",",
"ret",
"?",
"<STR_LIT>",
"complete",
"<STR_LIT>",
":",
"<STR_LIT>",
"scan inner",
... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 629,193 | [
"+",
"<STR_LIT>",
"func_gep",
"<STR_LIT>",
"+",
"Twine",
"(",
"MF",
".",
"getFunctionNumber",
"(",
")",
")",
")",
";"
] | [
"return",
"MF",
".",
"getContext",
"(",
")",
".",
"getOrCreateSymbol",
"(",
"Twine",
"(",
"DL",
".",
"getPrivateGlobalPrefix",
"(",
")",
")"
] |
GCC | alpha | CPP | stmt_completion | MPU | 629,194 | [
",",
"GEN_INT",
"(",
"d1",
")",
")",
")",
";"
] | [
"machine_mode",
"mode",
"=",
"GET_MODE",
"(",
"target",
")",
";",
"rtx",
"or",
"ig_target",
"=",
"target",
";",
"d1",
"=",
"(",
"(",
"c1",
"&",
"<NUM_LIT>",
")",
"^",
"<NUM_LIT>",
")",
"-",
"<NUM_LIT>",
";",
"c1",
"-=",
"d1",
";",
"d2",
"=",
"(",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 629,195 | [
"getStreamer",
"(",
")",
".",
"emitWinCFIPushReg",
"(",
"Reg",
",",
"Loc",
")",
";"
] | [
"unsigned",
"Reg",
"=",
"<NUM_LIT>",
";",
"if",
"(",
"parseSEHRegisterNumber",
"(",
"X86",
"::",
"GR64RegClassID",
",",
"Reg",
")",
")",
"return",
"true",
";",
"if",
"(",
"getLexer",
"(",
")",
".",
"isNot",
"(",
"AsmToken",
"::",
"EndOfStatement",
")",
"... |
GCC | alpha | CPP | next_suggestion | MPU | 629,196 | [
"return",
"get_hard_reg_initial_val",
"(",
"Pmode",
",",
"REG_RA",
")",
";"
] | [
"rtx",
"alpha_return_addr",
"(",
"int",
"count",
",",
"rtx",
"frame",
"ATTRIBUTE_UNUSED",
")",
"{",
"if",
"(",
"count",
"!=",
"<NUM_LIT>",
")",
"return",
"const0_rtx",
";"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 629,197 | [
")",
"->",
"getNode",
"(",
"VersionMajorV5",
")",
")",
";"
] | [
"auto",
"Version",
"=",
"HSAMetadataDoc",
"->",
"getArrayNode",
"(",
")",
";",
"Version",
".",
"push_back",
"(",
"Version",
".",
"getDocument",
"("
] |
LLVM | Lanai | CPP | code_generation | CPU | 629,198 | [
"SDValue",
"LanaiTargetLowering",
"::",
"LowerCall",
"(",
"TargetLowering",
"::",
"CallLoweringInfo",
"&",
"CLI",
",",
"SmallVectorImpl",
"<",
"SDValue",
">",
"&",
"InVals",
")",
"const",
"{",
"SelectionDAG",
"&",
"DAG",
"=",
"CLI",
".",
"DAG",
";",
"SDLoc",
... | [
"This",
"hook",
"must",
"be",
"implemented",
"to",
"lower",
"calls",
"into",
"the",
"specified",
"DAG",
"."
] |
GCC | m68k | MD | program_repair | MPU | 629,199 | [
"<FIXS>",
"}",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>"
] | [
"<STR_LIT>",
"{",
"return",
"MOTOROLA",
"?",
"<STR_LIT>",
":",
"<STR_LIT>",
"<BUGS>",
"}",
")",
"<BUGE>",
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.