Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
SPIRV
CPP
next_suggestion
Virtual ISA
628,900
[ "return", "false", ";" ]
[ "static", "bool", "isSpvIntrinsic", "(", "MachineInstr", "&", "MI", ",", "Intrinsic", "::", "ID", "IntrinsicID", ")", "{", "if", "(", "MI", ".", "getOpcode", "(", ")", "==", "TargetOpcode", "::", "G_INTRINSIC_W_SIDE_EFFECTS", "&&", "MI", ".", "getIntrinsicID",...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
628,901
[ "(", "<NUM_LIT>", ")", "}", ")", ";" ]
[ "case", "Intrinsic", "::", "wasm_lsda", ":", "{", "EVT", "VT", "=", "Op", ".", "getValueType", "(", ")", ";", "const", "TargetLowering", "&", "TLI", "=", "DAG", ".", "getTargetLoweringInfo", "(", ")", ";", "MVT", "PtrVT", "=", "TLI", ".", "getPointerTy",...
LLVM
Lanai
CPP
stmt_completion
CPU
628,902
[ ",", "Ty", ")", ";" ]
[ "int", "getIntImmCost", "(", "Intrinsic", "::", "ID", "IID", ",", "unsigned", "Idx", ",", "const", "APInt", "&", "Imm", ",", "Type", "*", "Ty", ")", "{", "return", "getIntImmCost", "(", "Imm" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
628,903
[ ")", ";" ]
[ "void", "PPCSubtarget", "::", "initSubtargetFeatures", "(", "StringRef", "CPU", ",", "StringRef", "FS", ")", "{", "std", "::", "string", "CPUName", "=", "std", "::", "string", "(", "CPU", ")", ";", "if", "(", "CPUName", ".", "empty", "(", ")", "||", "C...
LLVM
AArch64
CPP
next_suggestion
CPU
628,904
[ "if", "(", "!", "Functions", ".", "empty", "(", ")", ")", "Changed", "|=", "optimizeFunctions", "(", "Functions", ")", ";" ]
[ "for", "(", "auto", "&", "F", ":", "M", ".", "getFunctionList", "(", ")", ")", "{", "if", "(", "!", "F", ".", "isDeclaration", "(", ")", ")", "continue", ";", "switch", "(", "F", ".", "getIntrinsicID", "(", ")", ")", "{", "case", "Intrinsic", "::...
LLVM
TeeRISC
CPP
next_suggestion
CPU
628,905
[ "switch", "(", "(", "unsigned", ")", "Fixup", ".", "getKind", "(", ")", ")", "{" ]
[ "unsigned", "TeeRISCELFObjectWriter", "::", "GetRelocType", "(", "const", "MCValue", "&", "Target", ",", "const", "MCFixup", "&", "Fixup", ",", "bool", "IsPCRel", ",", "bool", "IsRelocWithSymbol", ",", "int64_t", "Addend", ")", "const", "{", "unsigned", "Type", ...
LLVM
X86
TD
program_repair
CPU
628,906
[ "<FIXS>", "let", "Defs", "=", "[", "ESP", ",", "EFLAGS", "]", ",", "Uses", "=", "[", "ESP", "]", ",", "mayLoad", "=", "<NUM_LIT>", ",", "neverHasSideEffects", "=", "<NUM_LIT>", "in", "{", "def", "POPF", ":", "I", "<NUM_LIT>", ",", "RawFrm", ",", "(",...
[ "<STR_LIT>", ",", "[", "]", ">", ";", "}", "<BUGS>", "let", "Defs", "=", "[", "ESP", ",", "EFLAGS", "]", ",", "Uses", "=", "[", "ESP", "]", ",", "mayLoad", "=", "<NUM_LIT>", ",", "neverHasSideEffects", "=", "<NUM_LIT>", "indef", "POPFD", ":", "I", ...
LLVM
R600
CPP
stmt_completion
GPU
628,907
[ "addPreRegAlloc", "(", ")", "{" ]
[ "bool", "AMDGPUPassConfig", "::" ]
GCC
aarch64
MD
stmt_completion
CPU
628,908
[ ":", "<", "VDBLW", ">" ]
[ "[", "(", "set", "(", "match_operand", ":", "<", "VDBLW", ">", "<NUM_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "<", "VDBLW", ">", "(", "zero_extend" ]
LLVM
Hexagon
TD
next_suggestion
DSP
628,909
[ "let", "isIndirectBranch", "=", "<NUM_LIT>", ";" ]
[ "def", "J2_jumpr", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_d5b7b0c1", ",", "TypeJ", ">", ",", "Enc_ecbcc8", ",", "PredNewRel", "{", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM...
GCC
h8300
CPP
stmt_completion
MPU
628,910
[ "NO_REGS", ";" ]
[ "switch", "(", "c", ")", "{", "case", "'", "a", "'", ":", "return", "MAC_REGS", ";", "case", "'", "c", "'", ":", "return", "COUNTER_REGS", ";", "case", "'", "d", "'", ":", "if", "(", "!", "flag_omit_frame_pointer", "&&", "!", "reload_completed", ")",...
LLVM
TPC
TD
next_suggestion
Virtual ISA
628,911
[ "let", "Constraints", "=", "<STR_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "pred", ";", "let", "Dest", "=", "dest", ";", "let", "SrcA", "=", "op1", ";", "let", "SrcB", "=", "op2", ";", "let", "OperandType", "=", "optype", ";", "let", "Switches", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", ...
LLVM
PowerPC
CPP
stmt_completion
CPU
628,912
[ "=", "PPC", "::", "OR8", ";" ]
[ "DestReg", "=", "SuperReg", ";", "}", "else", "if", "(", "PPC", "::", "F8RCRegClass", ".", "contains", "(", "SrcReg", ")", "&&", "PPC", "::", "VSLRCRegClass", ".", "contains", "(", "DestReg", ")", ")", "{", "unsigned", "SuperReg", "=", "TRI", "->", "ge...
LLVM
ARM64
TD
next_suggestion
CPU
628,913
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rn", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "U", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "...
GCC
rs6000
CPP
stmt_completion
CPU
628,914
[ "g", ",", "true", ")", ";" ]
[ "tree", "arg1", "=", "gimple_call_arg", "(", "stmt", ",", "<NUM_LIT>", ")", ";", "tree", "lhs", "=", "gimple_call_lhs", "(", "stmt", ")", ";", "tree", "lhs_type", "=", "TREE_TYPE", "(", "lhs", ")", ";", "int", "n_elts", "=", "TYPE_VECTOR_SUBPARTS", "(", ...
GCC
mips
MD
next_suggestion
CPU
628,915
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
sparc
CPP
next_suggestion
CPU
628,916
[ "op", "[", "arg_count", "]", "=", "convert_memory_address", "(", "Pmode", ",", "op", "[", "arg_count", "]", ")", ";" ]
[ "arg_count", "++", ";", "idx", "=", "arg_count", "-", "!", "nonvoid", ";", "insn_op", "=", "&", "insn_data", "[", "icode", "]", ".", "operand", "[", "idx", "]", ";", "op", "[", "arg_count", "]", "=", "expand_normal", "(", "arg", ")", ";", "if", "("...
LLVM
JVM
TD
next_suggestion
Virtual ISA
628,917
[ "}" ]
[ "let", "OutOperandList", "=", "oops", ";", "let", "InOperandList", "=", "iops", ";", "let", "Pattern", "=", "pattern", ";", "let", "Predicates", "=", "preds", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
628,918
[ "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewVal...
LLVM
Mips
CPP
next_suggestion
CPU
628,919
[ "if", "(", "MF", ".", "getTarget", "(", ")", ".", "getRelocationModel", "(", ")", "==", "Reloc", "::", "Static", ")", "{" ]
[ "void", "MipsSEDAGToDAGISel", "::", "initGlobalBaseReg", "(", "MachineFunction", "&", "MF", ")", "{", "MipsFunctionInfo", "*", "MipsFI", "=", "MF", ".", "getInfo", "<", "MipsFunctionInfo", ">", "(", ")", ";", "if", "(", "!", "MipsFI", "->", "globalBaseRegSet",...
LLVM
Hexagon
TD
stmt_completion
DSP
628,920
[ ";" ]
[ "def", "L2_loadbsw4_pi", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ",", "IntRegs", ":", "$", "Rx32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rx32in", ",", "s4_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_44d3da28"...
LLVM
TPC
TD
next_suggestion
Virtual ISA
628,921
[ "}" ]
[ "let", "InOperandList", "=", "(", "ins", "Src", ":", "$", "src", ",", "i32imm", ":", "$", "flavor", ",", "DataType", ":", "$", "optype", ",", "SwitchSet", ":", "$", "sw", ",", "Rdst", ":", "$", "income", ",", "Pred", ":", "$", "pred", ")", ";", ...
GCC
cr16
CPP
next_suggestion
MPU
628,922
[ "CC_STATUS_INIT", ";" ]
[ "if", "(", "GET_CODE", "(", "exp", ")", "==", "SET", ")", "{", "if", "(", "SET_DEST", "(", "exp", ")", "==", "pc_rtx", ")", "return", ";", "if", "(", "REG_P", "(", "SET_DEST", "(", "exp", ")", ")", "&&", "(", "REG_P", "(", "SET_SRC", "(", "exp"...
LLVM
X86
CPP
next_suggestion
CPU
628,923
[ "}" ]
[ "if", "(", "InOpcode", "==", "ISD", "::", "EXTRACT_SUBVECTOR", "&&", "In", ".", "getConstantOperandVal", "(", "<NUM_LIT>", ")", "==", "<NUM_LIT>", "&&", "In", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getOpcode", "(", ")", "==", "getOpcode_EXTEND", "("...
LLVM
X86
CPP
stmt_completion
CPU
628,924
[ ";" ]
[ "if", "(", "X86", "::", "GR16RegClass", ".", "contains", "(", "Reg", ")", ")", "return", "&", "X86", "::", "GR16RegClass", ";", "if", "(", "X86", "::", "GR8RegClass", ".", "contains", "(", "Reg", ")", ")", "return", "&", "X86", "::", "GR8RegClass", "...
GCC
s390
CPP
next_suggestion
MPU
628,925
[ "}" ]
[ "static", "inline", "bool", "s390_vector_bool_type_p", "(", "const_tree", "type", ")", "{", "return", "TYPE_VECTOR_OPAQUE", "(", "type", ")", ";" ]
GCC
i386
CPP
stmt_completion
CPU
628,926
[ "next", ";" ]
[ "tree", "fn", "=", "(", "tree", ")", "decl", ";", "struct", "cgraph_node", "*", "node", "=", "NULL", ";", "struct", "cgraph_node", "*", "default_node", "=", "NULL", ";", "struct", "cgraph_function_version_info", "*", "node_v", "=", "NULL", ";", "struct", "...
LLVM
Hexagon
CPP
stmt_completion
DSP
628,927
[ "->", "getConstantFPValue", "(", ")", ";" ]
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "Values", ".", "size", "(", ")", ";", "i", "!=", "e", ";", "++", "i", ")", "{", "SDValue", "V", "=", "Values", "[", "i", "]", ";", "if", "(", "V", ".", "isUndef", "(", ")", ")", ...
GCC
pa
CPP
program_repair
CPU
628,928
[ "<FIXS>", "pa_output_indirect_call", "(", "rtx", "insn", ",", "rtx", "call_dest", ")", "<FIXE>" ]
[ "}", "const", "char", "*", "<BUGS>", "output_indirect_call", "(", "rtx", "insn", ",", "rtx", "call_dest", ")", "<BUGE>", "{", "rtx", "xoperands", "[", "<NUM_LIT>", "]", ";" ]
GCC
i386
MD
next_suggestion
CPU
628,929
[ "UNSPEC_MASKMOV", ")", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "V16QI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "V16QI", "[", "(", "match_operand", ":", "V16QI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V16QI", "<NUM_LIT>", "<STR_LIT>", ")", "(", ...
LLVM
RV16K
CPP
stmt_completion
Virtual ISA
628,930
[ ";" ]
[ "return", ";", "}", "if", "(", "Node", "->", "getOpcode", "(", ")", "==", "ISD", "::", "FrameIndex", ")", "{", "int", "FI", "=", "cast", "<", "FrameIndexSDNode", ">", "(", "Node", ")", "->", "getIndex", "(", ")", ";", "SDValue", "TFI", "=", "CurDAG...
GCC
xtensa
MD
stmt_completion
MPU
628,931
[ ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "match_code", "<STR_LIT>" ]
GCC
s390
MD
next_suggestion
MPU
628,932
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "sign_extend", ":", "DI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LI...
LLVM
Hexagon
TD
next_suggestion
DSP
628,933
[ "}" ]
[ "let", "Defs", "=", "[", "P0", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_LIT>", ";", "let"...
LLVM
ARM
CPP
code_generation
CPU
628,934
[ "unsigned", "ARMConstantIslands", "::", "getOffsetOf", "(", "MachineInstr", "*", "MI", ")", "const", "{", "MachineBasicBlock", "*", "MBB", "=", "MI", "->", "getParent", "(", ")", ";", "unsigned", "Offset", "=", "BBInfo", "[", "MBB", "->", "getNumber", "(", ...
[ "getOffsetOf", "-", "Return", "the", "current", "offset", "of", "the", "specified", "machine", "instruction", "from", "the", "start", "of", "the", "function", "." ]
GCC
i386
CPP
code_generation
CPU
628,935
[ "unsigned", "int", "get_builtin_code_for_version", "(", "tree", "decl", ",", "tree", "*", "predicate_list", ")", "{", "tree", "attrs", ";", "struct", "cl_target_option", "cur_target", ";", "tree", "target_node", ";", "struct", "cl_target_option", "*", "new", "_", ...
[ "This", "parses", "the", "attribute", "arguments", "to", "target", "in", "DECL", "and", "determines", "the", "right", "builtin", "to", "use", "to", "match", "the", "platform", "specification", ".", "It", "returns", "the", "priority", "value", "for", "this", ...
LLVM
AMDGPU
CPP
code_generation
GPU
628,936
[ "bool", "SIAnnotateControlFlow", "::", "runOnFunction", "(", "Function", "&", "F", ")", "{", "DT", "=", "&", "getAnalysis", "<", "DominatorTreeWrapperPass", ">", "(", ")", ".", "getDomTree", "(", ")", ";", "LI", "=", "&", "getAnalysis", "<", "LoopInfoWrapper...
[ "runOnFunction", "-", "Virtual", "method", "overriden", "by", "subclasses", "to", "do", "the", "per-function", "processing", "of", "the", "pass", "." ]
LLVM
AArch64
TD
next_suggestion
CPU
628,937
[ "}" ]
[ "def", "v2i32_shift", ":", "BaseSIMDVectorShiftTied", "<", "<NUM_LIT>", ",", "U", ",", "opc", ",", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "?", ",", "?", ",", "?", ",", "?", ",", "?", "}", ",", "V64", ",", "V64", ",", "vecshiftR32", ",", "asm", ",...
LLVM
Hexagon
CPP
stmt_completion
DSP
628,938
[ "Reg", ")", "{" ]
[ "void", "HexagonExpandCondsets", "::", "recalculateLiveInterval", "(", "Register" ]
GCC
rs6000
CPP
next_suggestion
CPU
628,939
[ "return", "<NUM_LIT>", ";" ]
[ "if", "(", "VECTOR_MODE_P", "(", "mode", ")", ")", "return", "<NUM_LIT>", ";", "if", "(", "INTEGRAL_MODE_P", "(", "mode", ")", ")", "return", "<NUM_LIT>", ";", "if", "(", "FLOAT_MODE_P", "(", "mode", ")", ")", "return", "<NUM_LIT>", ";", "break", ";", ...
GCC
aarch64
MD
next_suggestion
CPU
628,940
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
628,941
[ "getValue", "(", ")", ";" ]
[ "static", "bool", "memOpsHaveSameBasePtr", "(", "const", "MachineInstr", "&", "MI1", ",", "ArrayRef", "<", "const", "MachineOperand", "*", ">", "BaseOps1", ",", "const", "MachineInstr", "&", "MI2", ",", "ArrayRef", "<", "const", "MachineOperand", "*", ">", "Ba...
GCC
rs6000
CPP
program_repair
CPU
628,942
[ "<FIXS>", "gcc_unreachable", "(", ")", ";", "<FIXE>" ]
[ "type", "=", "int_ftype_int_v2sf_v2sf", ";", "break", ";", "default", ":", "<BUGS>", "abort", "(", ")", ";", "<BUGE>", "}", "def_builtin", "(", "d", "->", "mask", ",", "d", "->", "name", ",", "type", ",", "d", "->", "code", ")", ";" ]
GCC
i386
CPP
stmt_completion
CPU
628,943
[ "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_maskz_cvtps_epi32", "(", "_", "_", "mmask8", "_", "_", "...
LLVM
ARM64
CPP
stmt_completion
CPU
628,944
[ "<STR_LIT>", ";" ]
[ "return", "<STR_LIT>", "ARM64 branch relaxation pass" ]
LLVM
X86
TD
next_suggestion
CPU
628,945
[ "}" ]
[ "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";", "let", "ResourceCycles", "=", "[", "<NUM_LIT>", "]", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
628,946
[ "Value", "*", "NewVal", "=", "insertValues", "(", "Builder", ",", "Ty", ",", "ResultVals", ")", ";" ]
[ "}", "else", "if", "(", "ST", "->", "hasMulI24", "(", ")", "&&", "isI24", "(", "LHS", ",", "Size", ")", "&&", "isI24", "(", "RHS", ",", "Size", ")", ")", "{", "IntrID", "=", "Intrinsic", "::", "amdgcn_mul_i24", ";", "}", "else", "return", "false", ...
GCC
aarch64
CPP
next_suggestion
CPU
628,947
[ "extract_val", "=", "INTVAL", "(", "extract_imm", ")", ";" ]
[ "HOST_WIDE_INT", "mult_val", ",", "extract_val", ";", "if", "(", "!", "CONST_INT_P", "(", "mult_imm", ")", "||", "!", "CONST_INT_P", "(", "extract_imm", ")", ")", "return", "false", ";", "mult_val", "=", "INTVAL", "(", "mult_imm", ")", ";" ]
LLVM
X86
CPP
program_repair
CPU
628,948
[ "<FIXS>", "if", "(", "Encoding", "==", "<NUM_LIT>", ")", "Rex", "=", "emitOpcodePrefix", "(", "CurByte", ",", "MemoryOperand", ",", "MI", ",", "STI", ",", "OS", ")", ";", "<FIXE>", "<FIXS>", "emitVEXOpcodePrefix", "(", "CurByte", ",", "MemoryOperand", ",", ...
[ "uint64_t", "Encoding", "=", "TSFlags", "&", "<STR_LIT>", "::", "<STR_LIT>", ";", "<BUGS>", "bool", "HasREX", "=", "false", ";", "if", "(", "Encoding", ")", "emitVEXOpcodePrefix", "(", "CurByte", ",", "MemoryOperand", ",", "MI", ",", "OS", ")", ";", "<BUGE...
LLVM
PowerPC
CPP
next_suggestion
CPU
628,949
[ "}" ]
[ "MF", "=", "&", "MFParam", ";", "MRI", "=", "&", "MF", "->", "getRegInfo", "(", ")", ";", "TII", "=", "MF", "->", "getSubtarget", "<", "PPCSubtarget", ">", "(", ")", ".", "getInstrInfo", "(", ")", ";", "MBPI", "=", "&", "getAnalysis", "<", "Machine...
GCC
i386
CPP
stmt_completion
CPU
628,950
[ "mmask8", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_rorv_epi32", "(", "_", "_", "m128i", "_", "_", "A", ",...
GCC
i386
MD
next_suggestion
CPU
628,951
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "float_extend", ":", "V2DF", "(", "vec_select", ":", "V2SF", "(", "match_operand", ":", "V4SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", ")...
LLVM
Hexagon
TD
stmt_completion
DSP
628,952
[ ";" ]
[ "class", "Enc_28dcbb", ":", "OpcodeHexagon", "{", "bits", "<", "<NUM_LIT>", ">", "Rt32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rt32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Mu2", ";", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
628,953
[ "addPass", "(", "createSIWholeQuadModePass", "(", ")", ")", ";" ]
[ "void", "GCNPassConfig", "::", "addPreRegAlloc", "(", ")", "{", "addPass", "(", "createSIShrinkInstructionsPass", "(", ")", ")", ";" ]
LLVM
X86
CPP
stmt_completion
CPU
628,954
[ ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "VT", ",", "N0", ".", "getOperand", "(", "<NUM_LIT>", ")", ",", "N1", ")", ";" ]
[ "if", "(", "N0", ".", "getOpcode", "(", ")", "==", "ISD", "::", "SUB", "&&", "N0", ".", "getOperand", "(", "<NUM_LIT>", ")", "==", "N1", "&&", "isZero", "(", "N0", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", ")", "return", "DAG", ".", "getNode",...
LLVM
ARM
TD
next_suggestion
CPU
628,955
[ "}" ]
[ "def", "_fixed", ":", "NLdSt", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "op7_4", ",", "(", "outs", "VecListOneDAllLanes", ":", "$", "Vd", ",", "GPR", ":", "$", "wb", ")", ",", "(", "ins", "AddrMode", ":", "$", "Rn", ")", ",", "IIC...
LLVM
Hexagon
TD
next_suggestion
DSP
628,956
[ "let", "Defs", "=", "[", "USR_OVF", "]", ";" ]
[ "def", "A2_vsubws", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rtt32", ",", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_779080bf", ",", "TypeALU64", ">", ",", "...
LLVM
AMDGPU
TD
program_repair
GPU
628,957
[ "<FIXS>", "Instruction", "inst", ">", "{", "<FIXE>" ]
[ "let", "Predicates", "=", "[", "Has16BitInsts", ",", "isGFX6GFX7GFX8GFX9", "]", "in", "{", "multiclass", "Ternary_i16_Pats", "SDPatternOperator", "op1", ",", "SDPatternOperator", "op2", ",", "<BUGS>", "Instruction", "inst", ",", "SDPatternOperator", "op3", ">", "{",...
LLVM
AArch64
TD
next_suggestion
CPU
628,958
[ "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
[ "def", "A64FXWrite_LD113", ":", "SchedWriteRes", "<", "[", "A64FXGI56", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
628,959
[ "getType", "(", "ValVReg", ")", ";" ]
[ "void", "assignValueToAddress", "(", "const", "CallLowering", "::", "ArgInfo", "&", "Arg", ",", "Register", "Addr", ",", "uint64_t", "MemSize", ",", "MachinePointerInfo", "&", "MPO", ",", "CCValAssign", "&", "VA", ")", "override", "{", "Register", "ValVReg", "...
LLVM
Hexagon
TD
next_suggestion
DSP
628,960
[ "}" ]
[ "let", "addrMode", "=", "Absolute", ";", "let", "accessSize", "=", "WordAccess", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "isExtended", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ...
LLVM
SystemZ
CPP
code_generation
CPU
628,961
[ "InstructionCost", "SystemZTTIImpl", "::", "getIntImmCost", "(", "const", "APInt", "&", "Imm", ",", "Type", "*", "Ty", ",", "TTI", "::", "TargetCostKind", "CostKind", ")", "{", "assert", "(", "Ty", "->", "isIntegerTy", "(", ")", ")", ";", "unsigned", "BitS...
[ "Calculate", "the", "cost", "of", "materializing", "a", "64-bit", "value", "." ]
LLVM
X86
CPP
stmt_completion
CPU
628,962
[ "{" ]
[ "bool", "hasSMAP", "(", ")", "const" ]
LLVM
PowerPC
TD
program_repair
CPU
628,963
[ "<FIXS>", "def", ":", "Pat", "(", "store", "(", "i32", "(", "extractelt", "v4i32", ":", "$", "A", ",", "<NUM_LIT>", ")", ")", ",", "ForceXForm", ":", "$", "src", ")", ",", "(", "STIWX", "(", "EXTRACT_SUBREG", "$", "A", ",", "sub_64", ")", ",", "F...
[ "def", ":", "Pat", "DWToSPExtractConv", ".", "BVS", ",", "(", "v4f32", "(", "VPKUDUM", "(", "XXSLDWI", "(", "XVCVSXDSP", "$", "S1", ")", ",", "(", "XVCVSXDSP", "$", "S1", ")", ",", "<NUM_LIT>", ")", ",", "(", "XXSLDWI", "(", "XVCVSXDSP", "$", "S2", ...
GCC
rs6000
MD
stmt_completion
CPU
628,964
[ "<STR_LIT>", ")" ]
[ "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_cpu_unit", "<STR_LIT>" ]
GCC
s390
MD
next_suggestion
MPU
628,965
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
frv
CPP
code_generation
VLIW
628,966
[ "static", "rtx", "frv_io_address_cookie", "(", "rtx", "address", ")", "{", "return", "(", "GET_CODE", "(", "address", ")", "==", "CONST_INT", "?", "GEN_INT", "(", "INTVAL", "(", "address", ")", "/", "<NUM_LIT>", "*", "<NUM_LIT>", ")", ":", "const0_rtx", ")...
[ "Given", "that", "a", "__builtin_read", "or", "__builtin_write", "function", "is", "accessing", "address", "ADDRESS", ",", "return", "the", "value", "that", "should", "be", "used", "as", "operand", "1", "of", "the", "membar", "." ]
LLVM
AMDGPU
CPP
code_generation
GPU
628,967
[ "bool", "R600InstrInfo", "::", "analyzeBranch", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "*", "&", "TBB", ",", "MachineBasicBlock", "*", "&", "FBB", ",", "SmallVectorImpl", "<", "MachineOperand", ">", "&", "Cond", ",", "bool", "AllowModify...
[ "analyzeBranch", "-", "Analyze", "the", "branching", "code", "at", "the", "end", "of", "MBB", ",", "returning", "true", "if", "it", "can", "not", "be", "understood", "(", "e.g", "." ]
LLVM
CellSPU
CPP
stmt_completion
MPU
628,968
[ "*", "this", ")", ";" ]
[ "return", "new", "SPULinuxTargetAsmInfo", "(" ]
LLVM
WebAssembly
CPP
code_generation
Virtual ISA
628,969
[ "void", "WebAssemblyMCCodeEmitter", "::", "encodeInstruction", "(", "const", "MCInst", "&", "MI", ",", "raw_ostream", "&", "OS", ",", "SmallVectorImpl", "<", "MCFixup", ">", "&", "Fixups", ",", "const", "MCSubtargetInfo", "&", "STI", ")", "const", "{", "uint64...
[ "Encode", "the", "given", "Inst", "to", "bytes", "and", "append", "to", "CB", "." ]
LLVM
X86
CPP
program_repair
CPU
628,970
[ "<FIXS>", "EVEX_RC", "=", "<NUM_LIT>", "ULL", "<<", "EVEX_RCShift", ",", "NoTrackShift", "=", "EVEX_RCShift", "+", "<NUM_LIT>", ",", "NOTRACK", "=", "<NUM_LIT>", "ULL", "<<", "NoTrackShift", "<FIXE>" ]
[ "EVEX_RCShift", "=", "Has3DNow0F0FOpcodeShift", "+", "<NUM_LIT>", ",", "<BUGS>", "EVEX_RC", "=", "<NUM_LIT>", "ULL", "<<", "EVEX_RCShift", "<BUGE>", "}", ";" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
628,971
[ "<NUM_LIT>", ")", ")", ";" ]
[ "int", "HexagonTTIImpl", "::", "getUserCost", "(", "const", "User", "*", "U", ")", "{", "auto", "isCastFoldedIntoLoad", "=", "[", "]", "(", "const", "CastInst", "*", "CI", ")", "->", "bool", "{", "if", "(", "!", "CI", "->", "isIntegerCast", "(", ")", ...
GCC
rs6000
MD
stmt_completion
CPU
628,972
[ ")", "]", ")" ]
[ "(", "unspec", ":", "V4SF", "[", "(", "match_operand", ":", "V4SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_VEXPTEFP", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
X86
CPP
next_suggestion
CPU
628,973
[ "}" ]
[ "const", "X86FrameLowering", "*", "getFrameLowering", "(", ")", "const", "{", "return", "&", "FrameLowering", ";" ]
LLVM
TPC
TD
stmt_completion
Virtual ISA
628,974
[ "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "dest", ";", "bits", "<", "<NUM_LIT>", ">", "op1", ";", "bits", "<", "<NUM_LIT>", ">", "op2", ";", "bits", "<", "<NUM_LIT>", ">", "optype", ";", "bits", "<", "<NUM_LIT>", ">", "sw", ";", "bits", "<", "<NUM_LIT>", ">", ...
GCC
ia64
MD
stmt_completion
CPU
628,975
[ ",", "op1", ",", "op2", ")", ")" ]
[ "(", "match_operand", ":", "V8QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "<STR_LIT>", "{", "rtx", "op1", "=", "gen_reg_rtx", "(", "V4HImode", ")", "rtx", "op2", "=", "gen_reg_rtx", "(", "V4HImode", ")", "emit_insn", "(", "gen_vec_unpacks_hi_v8qi", "...
GCC
arm
CPP
next_suggestion
CPU
628,976
[ "}" ]
[ "vmulq_n_u32", "(", "uint32x4_t", "_", "_", "a", ",", "uint32_t", "_", "_", "b", ")", "{", "return", "_", "_", "a", "*", "_", "_", "b", ";" ]
LLVM
ARM
CPP
stmt_completion
CPU
628,977
[ "(", "uint32_t", "insn", ")", "{" ]
[ "static", "inline", "unsigned", "GetCopOpc2" ]
LLVM
X86
CPP
next_suggestion
CPU
628,978
[ "}" ]
[ "const", "SDValue", "&", "getMask", "(", ")", "const", "{", "return", "getOperand", "(", "<NUM_LIT>", ")", ";" ]
GCC
i386
CPP
next_suggestion
CPU
628,979
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "mmask8", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_mask_cmple_epu32_mask", "(", "_", "_", "mmask8", "_", ...
LLVM
X86
CPP
stmt_completion
CPU
628,980
[ "(", "OutStreamer", "->", "getTargetStreamer", "(", ")", ")", ";" ]
[ "if", "(", "EmitFPOData", ")", "{", "auto", "*", "XTS", "=", "static_cast", "<", "X86TargetStreamer", "*", ">" ]
GCC
aarch64
MD
stmt_completion
CPU
628,981
[ "V8HI", "]", ")" ]
[ "(", "define_mode_iterator", "VDQQH", "[", "V8QI", "V16QI", "V4HI" ]
LLVM
ARM
TD
next_suggestion
CPU
628,982
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Qd", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", ...
LLVM
Hexagon
TD
next_suggestion
DSP
628,983
[ "}" ]
[ "let", "InputType", "=", "<STR_LIT>", ";", "let", "isCompare", "=", "<NUM_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_LIT>", ";", "let", "isExtentSigned", "=", "<NUM_LIT>", ";", "let", "opExtentBits", "=", "<NUM_...
GCC
pdp10
MD
next_suggestion
MPU
628,984
[ "{" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "SI", "(", "reg", ":", "SI", "SP_REGNUM", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "...
GCC
rs6000
MD
stmt_completion
CPU
628,985
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_automaton", "<STR_LIT>", ")", "(", "define_cpu_unit" ]
LLVM
ARM
TD
next_suggestion
CPU
628,986
[ "}" ]
[ "class", "VLD1QLNPseudo", "<", "ValueType", "Ty", ",", "PatFrag", "LoadOp", ">", ":", "VLDQLNPseudo", "<", "IIC_VLD1ln", ">", ",", "Sched", "<", "[", "WriteVLD1", "]", ">", "{", "let", "Pattern", "=", "[", "(", "set", "QPR", ":", "$", "dst", ",", "("...
GCC
s390
MD
stmt_completion
MPU
628,987
[ ")", "]", ")" ]
[ "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
ia64
CPP
next_suggestion
CPU
628,988
[ "}" ]
[ "ia64_function_arg_advance", "(", "pack_cumulative_args", "(", "&", "next_cum", ")", ",", "arg", ")", ";", "if", "(", "next_cum", ".", "words", "<", "MAX_ARGUMENT_SLOTS", ")", "{", "int", "n", "=", "MAX_ARGUMENT_SLOTS", "-", "next_cum", ".", "words", ";", "*...
GCC
i386
CPP
stmt_completion
CPU
628,989
[ "_", "P", "=", "_", "_", "A", ";" ]
[ "extern", "_", "_", "inline", "void", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_store_epi64", "(", "void", "*", "_", "_", "P", ",", "_", "_", ...
GCC
i386
CPP
next_suggestion
CPU
628,990
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128h", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_fmadd_round_sch", "(", "_", "_", "m128h", "_", "_", "A",...
LLVM
Sparc
CPP
code_generation
CPU
628,991
[ "MachineInstr", "*", "SparcInstrInfo", "::", "foldMemoryOperandImpl", "(", "MachineFunction", "&", "MF", ",", "MachineInstr", "*", "MI", ",", "const", "SmallVectorImpl", "<", "unsigned", ">", "&", "Ops", ",", "int", "FI", ")", "const", "{", "if", "(", "Ops",...
[ "foldMemoryOperand", "-", "Same", "as", "the", "previous", "version", "except", "it", "allows", "folding", "of", "any", "load", "and", "store", "from", "/", "to", "any", "address", ",", "not", "just", "from", "a", "specific", "stack", "slot", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
628,992
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rdd32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rs32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rs32", "{", "<NUM_LIT>", "-", "...
LLVM
AMDGPU
TD
program_repair
GPU
628,993
[ "<FIXS>", "!", "eq", "(", "VT", ",", "bf16", ")", ":", "!", "if", "(", "IsTrue16", ",", "VSrcT_bf16", ",", "VSrc_bf16", ")", ",", "<FIXE>", "<FIXS>", "!", "eq", "(", "VT", ",", "v2bf16", ")", ":", "VSrc_v2bf16", ",", "<FIXE>" ]
[ "!", "cond", "(", "!", "eq", "(", "VT", ",", "f64", ")", ":", "VSrc_f64", ",", "!", "eq", "(", "VT", ",", "f32", ")", ":", "VSrc_f32", ",", "!", "eq", "(", "VT", ",", "f16", ")", ":", "!", "if", "(", "IsTrue16", ",", "VSrcT_f16", ",", "VSrc...
LLVM
AMDGPU
CPP
next_suggestion
GPU
628,994
[ "MCRegister", "FrameReg", "=", "MFI", "->", "getFrameOffsetReg", "(", ")", ";" ]
[ "reserveRegisterTuples", "(", "Reserved", ",", "AMDGPU", "::", "SRC_PRIVATE_LIMIT", ")", ";", "reserveRegisterTuples", "(", "Reserved", ",", "AMDGPU", "::", "SRC_POPS_EXITING_WAVE_ID", ")", ";", "reserveRegisterTuples", "(", "Reserved", ",", "AMDGPU", "::", "XNACK_MAS...
LLVM
AArch64
CPP
program_repair
CPU
628,995
[ "<FIXS>", "StringRef", "toString", "(", "uint32_t", "Value", ",", "const", "FeatureBitset", "&", "FeatureBits", ",", "bool", "&", "Valid", ")", "const", ";", "uint32_t", "fromString", "(", "StringRef", "Name", ",", "const", "FeatureBitset", "&", "FeatureBits", ...
[ "AArch64NamedImmMapper", "(", "const", "Mapping", "(", "&", "Mappings", ")", "[", "N", "]", ",", "uint32_t", "TooBigImm", ")", ":", "Mappings", "(", "&", "Mappings", "[", "<NUM_LIT>", "]", ")", ",", "NumMappings", "(", "N", ")", ",", "TooBigImm", "(", ...
GCC
arm
MD
stmt_completion
CPU
628,996
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr" ]
LLVM
ARM
CPP
code_generation
CPU
628,997
[ "void", "dump", "(", ")", "const", "{", "if", "(", "Start", ")", "dbgs", "(", ")", "<<", "<STR_LIT>", "ARM Loops: Found Loop Start: ", "<STR_LIT>", "<<", "*", "Start", ";", "if", "(", "Dec", ")", "dbgs", "(", ")", "<<", "<STR_LIT>", "ARM Loops: Found Loop ...
[ "Dump", "the", "plan", "to", "stderr", "(", "for", "debugging", ")", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
628,998
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
GCC
arm
CPP
code_generation
CPU
628,999
[ "static", "bool", "arm_fastmul_rtx_costs", "(", "rtx", "x", ",", "int", "code", ",", "int", "outer_code", ",", "int", "*", "total", ")", "{", "enum", "machine_mode", "mode", "=", "GET_MODE", "(", "x", ")", ";", "if", "(", "TARGET_THUMB", ")", "{", "*",...
[ "RTX", "cost", "for", "cores", "with", "a", "fast", "multiply", "unit", "(", "M", "variants", ")", "." ]